CN115331627A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN115331627A
CN115331627A CN202210417912.3A CN202210417912A CN115331627A CN 115331627 A CN115331627 A CN 115331627A CN 202210417912 A CN202210417912 A CN 202210417912A CN 115331627 A CN115331627 A CN 115331627A
Authority
CN
China
Prior art keywords
pixel
signal
transistor
electrode
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210417912.3A
Other languages
English (en)
Inventor
安珍星
金成虎
成硕济
禹珉宇
李旺宇
李知嬗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN115331627A publication Critical patent/CN115331627A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Abstract

一种显示装置,包括:显示面板,包括连接到与数据线以及扫描线的多个像素;以及测试电路,与所述数据线电连接,所述显示面板包括具有第一透光率的第一区域以及具有第二透光率的第二区域,所述多个像素包括配置在所述第一区域中的第一像素以及配置在所述第二区域中的第二像素,所述测试电路在所述第一像素被驱动时向所述多个数据线中的与所述第一像素连接的数据线提供第一测试数据信号,在所述第二像素被驱动时向所述多个数据线中的与所述第二像素连接的数据线提供第二测试数据信号,所述第一测试数据信号以及所述第二测试数据信号具有彼此不同的电压电平。

Description

显示装置
技术领域
本发明涉及一种显示装置,更加具体而言涉及一种包括能够测试显示面板的测试电路的显示装置。
背景技术
为了提供图像信息,正在使用各种形式的显示装置,显示装置可以包括接收外部信号或向外部提供输出信号的电子模组。例如,电子模组可以包括红外线感测传感器、接近传感器、相机模组等,对能够获得高清的拍摄图像的显示装置的需求正在增加。
另一方面,在显示装置中,为了增加显示图像的区域,相机模组等电子模组配置在显示图像的区域中。在显示面板中,为了防止电子模组的性能降低,可以减少在与电子模组重叠的区域中配置的像素的数量。
发明内容
本发明的目的在于提供一种能够测试配置有电子模组的显示区域的显示装置。
根据用于达到这样的目的的本发明的一特征,显示装置包括:显示面板,包括分别连接到多个数据线中的对应的数据线以及多个扫描线中的对应的扫描线的多个像素;以及测试电路,配置在所述显示面板上,并与所述数据线电连接。所述显示面板包括具有第一透光率的第一区域以及具有第二透光率的第二区域,所述多个像素包括配置在所述第一区域中的第一像素以及配置在所述第二区域中的第二像素。所述测试电路在所述第一像素被驱动时向所述多个数据线中的与所述第一像素连接的数据线提供第一测试数据信号,在所述第二像素被驱动时向所述多个数据线中的与所述第二像素连接的数据线提供第二测试数据信号,所述第一测试数据信号以及所述第二测试数据信号具有彼此不同的电压电平。
在一实施例中,可以是,所述第一区域的所述第一透光率高于所述第二区域的所述第二透光率。
在一实施例中,可以是,所述第一测试数据信号的第一电压电平高于所述第二测试数据信号的第二电压电平。
在一实施例中,可以是,所述显示面板在以第一驱动频率工作的正常模式以及以低于所述第一驱动频率的第二驱动频率工作的低频率模式下工作,所述多个像素的每一个包括多个晶体管,所述低频率模式包括所述多个晶体管整体被驱动的驱动帧以及仅有所述多个晶体管中的一部分被驱动的偏置帧。
在一实施例中,可以是,所述测试电路在所述偏置帧期间在所述第一像素被驱动时向与所述第一像素连接的数据线提供所述第一测试数据信号,在所述第二像素被驱动时向与所述第二像素连接的数据线提供所述第二测试数据信号。
在一实施例中,可以是,所述测试电路在所述驱动帧期间处于非激活状态。
在一实施例中,可以是,所述第一像素以及所述第二像素的每一个包括:第一晶体管,包括与第一电压线电连接的第一电极、第二电极以及栅极电极;第二晶体管,包括与所述多个数据线中的对应的数据线连接的第一电极、电连接到所述第一晶体管的所述第一电极的第二电极以及接收第一扫描信号的栅极电极;第三晶体管,包括电连接到所述第一晶体管的所述第二电极的第一电极、电连接到所述第一晶体管的所述栅极电极的第二电极以及接收第二扫描信号的栅极电极;以及发光二极管,包括电连接到所述第一晶体管的所述第二电极的第一电极以及与接收第二电压的第二电压线连接的第二电极,在所述驱动帧期间,所述第一扫描信号以及所述第二扫描信号分别激活,在所述偏置帧期间,所述第一扫描信号激活,所述第二扫描信号保持非激活状态。
在一实施例中,可以是,所述第一晶体管以及所述第二晶体管的每一个是P型晶体管,所述第三晶体管是N型晶体管。
在一实施例中,可以是,所述测试电路包括:第一开关电路,响应第一栅极信号以及第二栅极信号而将所述第二测试数据信号向所述多个数据线提供;以及第二开关电路,响应第三栅极信号而将所述第一测试数据信号向所述多个数据线提供。
在一实施例中,可以是,所述第一开关电路包括:第一开关晶体管以及第二开关晶体管,在所述多个数据线中的与所述第一像素以及所述第二像素电连接的数据线和传输所述第二测试数据信号的第二测试数据线之间串联连接,所述第一开关晶体管的栅极电极接收所述第一栅极信号,所述第二开关晶体管的栅极电极接收所述第二栅极信号。
在一实施例中,可以是,所述第二开关电路包括:第三开关晶体管,在所述多个数据线中的与所述第一像素以及所述第二像素电连接的数据线和传输所述第一测试数据信号的第一测试数据线之间串联连接,所述第三开关晶体管的栅极电极接收所述第三栅极信号。
在一实施例中,可以是,所述显示装置还包括:电子模组,与所述第一区域重叠配置。
在一实施例中,可以是,所述电子模组是相机。
在一实施例中,可以是,所述第一区域的每单位面积的所述第一像素的数量小于所述第二区域的每单位面积的所述第二像素的数量。
根据本发明的一特征的显示装置包括:显示面板,包括分别连接到多个数据线中的对应的数据线以及多个扫描线中的对应的扫描线的多个像素;以及测试电路,配置在所述显示面板上,并与所述数据线电连接,所述显示面板包括具有第一透光率的第一区域以及具有第二透光率的第二区域,所述多个像素包括配置在所述第一区域中的第一像素以及配置在所述第二区域中的第二像素。可以是,所述第一像素以及所述第二像素的每一个包括:第一晶体管,包括与第一电压线电连接的第一电极、第二电极以及栅极电极;第二晶体管,包括与所述多个数据线中的对应的数据线连接的第一电极、电连接到所述第一晶体管的所述第一电极的第二电极以及接收第一扫描信号的栅极电极;第三晶体管,包括电连接到所述第一晶体管的所述第二电极的第一电极、电连接到所述第一晶体管的所述栅极电极的第二电极以及接收第二扫描信号的栅极电极;以及发光二极管,包括电连接到所述第一晶体管的所述第二电极的第一电极以及与接收第二电压的第二电压线连接的第二电极,在驱动帧期间,所述第一扫描信号以及所述第二扫描信号分别激活,在偏置帧期间,所述第一扫描信号激活,所述第二扫描信号保持非激活状态,所述测试电路在所述偏置帧期间在向所述第一像素提供的所述第一扫描信号激活时将第一测试数据信号向所述第一像素提供,在所述偏置帧期间在向所述第二像素提供的所述第一扫描信号激活时向所述第二像素提供第二测试数据信号,所述第一测试数据信号以及所述第二测试数据信号具有彼此不同的电压电平。
在一实施例中,可以是,所述第一区域的所述第一透光率高于所述第二区域的所述第二透光率,所述第一测试数据信号的第一电压电平高于所述第二测试数据信号的第二电压电平。
在一实施例中,可以是,所述显示面板在以第一驱动频率工作的正常模式以及以低于所述第一驱动频率的第二驱动频率工作的低频率模式下工作,所述低频率模式包括所述驱动帧以及所述偏置帧。
在一实施例中,可以是,所述测试电路在所述驱动帧期间处于非激活状态。
在一实施例中,可以是,所述测试电路包括:第一开关电路,响应第一栅极信号以及第二栅极信号而将所述第二测试数据信号向所述多个数据线提供;以及第二开关电路,响应第三栅极信号而将所述第一测试数据信号向所述多个数据线提供。
在一实施例中,可以是,所述显示装置还包括:电子模组,与所述第一区域重叠配置。
具有这样的结构的显示装置可以在制造步骤中测试显示面板的性能。尤其,在显示面板的驱动频率以比正常频率低的频率工作时,在适合于配置在与电子模组重叠的第一区域中的像素的特性和配置在与电子模组不重叠的第二区域中的像素的特性的条件下进行测试,从而可以提高测试可靠性。
附图说明
图1是根据本发明的一实施例的显示装置的结合立体图。
图2是根据本发明的一实施例的显示装置的分解立体图。
图3是根据本发明的一实施例的显示面板的平面图。
图4是根据本发明的一实施例的显示装置的框图。
图5是根据本发明的一实施例的像素的等效电路图。
图6以及图7是用于说明显示装置的工作的时序图。
图8是根据本发明的一实施例的有源区域的平面图。
图9是沿图8的I-I′截取的截面图。
图10是沿图8的II-II′截取的截面图。
图11是根据本发明的一实施例的显示面板的平面图。
图12是放大示出图11的YY′区域的平面图。
图13是示例性示出在低频率模式下显示装置的亮度变化的图。
图14示出图3所示的显示面板的区域中的像素、第一测试电路以及第二测试电路的电路图。
图15示例性示出在驱动帧或者偏置帧期间向像素提供的扫描信号。
图16示例性示出在驱动帧期间向第j行的像素提供的扫描信号以及向第二测试电路提供的第一、第二以及第三栅极信号。
图17示例性示出在偏置帧期间向第一区域的像素行的像素提供的扫描信号以及向第二测试电路提供的第一、第二以及第三栅极信号。
图18示例性示出在偏置帧期间向第二区域的像素行的像素提供的扫描信号以及向第二测试电路提供的第一、第二以及第三栅极信号。
图19是示例性示出在低频率模式下显示装置的亮度变化的图。
图20示出图3所示的显示面板的区域中的像素、第一测试电路以及第二测试电路的根据一实施例的电路图。
(附图标记说明)
DD:显示装置
DP:显示面板
100:驱动控制器
200:数据驱动电路
300:第一测试电路
400、400-1:第二测试电路
SDC:扫描驱动电路
EDC:发光驱动电路
PX:像素
PXC:像素电路部
具体实施方式
在本说明书中,当提及某构成要件(或者区域、层、部分等)“在”其它构成要件“上”、“连接”或者”结合”于其它构成要件时,其意指某构成要件可以直接配置/连接/结合于其它构成要件上或者也可以在它们之间配置有第三构成要件。
相同的附图标记指称相同的构成要件。另外,在附图中,构成要件的厚度、比例以及尺寸是为了技术内容的有效说明而夸张的。“及/或”将相关的构成所能定义的一个以上的组合全部包括。
第一、第二等术语可用于说明各种构成要件,但上述构成要件并不被上述术语所限制。上述术语仅用于将一个构成要件与其它构成要件区分的目的。例如,在不脱离本发明的权利范围的情况下,第一构成要件可以命名为第二构成要件,类似地,第二构成要件也可以命名为第一构成要件。只要在文脉上没有明确表示为不同,单数表述包括复数的表述。
另外,“下方”、“下侧”、“上方”、“上侧”等术语用于说明附图中示出的构成的关联关系。上述术语是相对性概念,以附图中表示的方向为基准进行说明。
“包括”或者“具有”等术语应理解为用于指定说明书中所记载的特征、数字、步骤、动作、构成要件、部件或者它们的组合的存在,并不是预先排除一个或其以上的其它特征、或者数字、步骤、动作、构成要件、部件或者它们的组合的存在或者附加可能性。
只要没有不同地定义,本说明书中使用的所有术语(包括技术术语以及科学术语)具有与本发明所属技术领域的技术人员通常所理解的含义相同的含义。另外,通常使用的词典中所定义的术语之类的术语应解释为具有与相关技术的脉络上具有的含义相同的含义,只要在此没有明确地定义,则不应解释为理想或过于形式化的含义。
以下,参照附图说明本发明的实施例。
图1是根据本发明的一实施例的显示装置的结合立体图。图2是根据本发明的一实施例的显示装置的分解立体图。
参照图1以及图2,显示装置DD可以是根据电信号激活的装置。显示装置DD可以包括各种实施例。例如,显示装置DD可以用于电视机、监视器或者户外广告牌之类的大型电子装置以及个人计算机、笔记本计算机、个人数字终端、汽车导航仪单元、游戏机、便携式电子设备以及相机之类的中小型电子装置等。另外,这些仅作为实施例示出,只要不脱离本发明的概念,显然也可以适用于其它电子设备。在本实施例中,显示装置DD以智能电话示例性示出。
显示装置DD可以在平行于第一方向DR1以及第二方向DR2的每一个的显示面FS上朝向第三方向DR3显示图像IM。图像IM可以包括动态图像以及静态图像。图1中作为图像IM的一例示出了时钟以及图标。显示图像IM的显示面FS可以与显示装置DD的正面(frontsurface)相对应,并可以与窗口面板WP的正面相对应。
在本实施例中,以显示图像IM的方向为基准界定各部件的正面(或者上面)和背面(或者下面)。可以是,正面和背面在第三方向DR3上彼此相对,正面和背面的每一个的法线方向与第三方向DR3平行。另一方面,第一至第三方向DR1、DR2、DR3所指示的方向是相对性概念,可以转换为其它方向。
根据本发明的一实施例的显示装置DD可以感测从外部施加的用户的输入。用户的输入包括用户身体的一部分、光、热或者压力等各种形式的外部输入。另外,显示装置DD也可以根据显示装置DD的结构感测施加到显示装置DD的侧面或背面的用户的输入,不限于任何一个实施例。
显示装置DD可以包括窗口面板WP、显示面板DP、电子模组EM以及壳体HU。在本实施例中,窗口面板WP和壳体HU可以结合而构成显示装置DD的外观。
窗口面板WP可以包括光学透明的绝缘物质。例如,窗口面板WP可以包括玻璃或者塑料。窗口面板WP可以具有多层结构或者单层结构。例如,窗口面板WP可以包括通过粘合剂结合的多个塑料膜,或者包括通过粘合剂结合的玻璃基板和塑料膜。
如上所述,窗口面板WP的显示面FS界定显示装置DD的正面。显示面FS可以包括透射区域TA以及边框区域BZA。
透射区域TA可以是光学透明的区域。例如,透射区域TA可以是具有约90%以上的可见光透射率的区域。边框区域BZA可以是与透射区域TA相比透光率相对低的区域。边框区域BZA可以具有预定的颜色。边框区域BZA界定透射区域TA的形状。可以是,边框区域BZA与透射区域TA相邻,并包围透射区域TA。在根据本发明的一实施例的窗口面板WP中,也可以省略边框区域BZA。
显示面板DP可以显示图像IM并感测外部输入。显示面板DP包括正面IS,所述正面IS包括有源区域AA以及周边区域NAA。有源区域AA可以是根据电信号激活的区域。
在本实施例中,有源区域AA可以是显示图像IM的区域,并同时是感测外部输入的区域。透射区域TA至少与有源区域AA重叠。例如,透射区域TA与有源区域AA的正面或者至少一部分重叠。由此,用户可以通过透射区域TA识别图像IM或者提供外部输入。然而,其是示例性示出的,在有源区域AA中显示图像IM的区域和感测外部输入的区域也可以彼此分离,不限于任何一个实施例。
周边区域NAA可以是由边框区域BZA覆盖的区域。周边区域NAA与有源区域AA相邻。周边区域NAA可以包围有源区域AA。在周边区域NAA中可以配置有用于驱动有源区域AA的驱动电路或驱动布线等。
在本实施例中,显示面板DP组装为有源区域AA以及周边区域NAA朝向窗口面板WP的平坦的状态。然而,其是示例性示出的,显示面板DP的周边区域NAA的一部分可以弯曲(或者弯折)。此时,周边区域NAA中的一部分可以朝向显示装置DD的背面而减少显示装置DD正面中的边框区域BZA。或者,显示面板DP可以组装为有源区域AA的一部分也弯曲的状态。
显示面板DP可以包括配置在周边区域NAA中的驱动电路DC。驱动电路DC可以实现为集成电路而安装在周边区域NAA中。
显示面板DP可以实质上生成图像IM。用户可以通过窗口面板WP的透射区域TA从外部识别由显示面板DP生成的图像IM。
显示面板DP可以包括多个信号焊盘PP(参照图3)。显示面板DP可以通过信号焊盘与主控制器(未示出)、用于电源供应的电压发生器(未示出)或者测试设备(未示出)电连接。
电子模组EM可以配置在显示面板DP之下。在一实施例中,电子模组EM可以通过粘合部件(未示出)结合到显示面板DP背面。
在平面上,电子模组EM可以与有源区域AA重叠配置。因此,可以省略电子模组EM将配置在边框区域BZA中的空间,并可以防止边框区域BZA的面积的增加。
在显示面板DP中可以界定第一区域A1以及第二区域A2。第一区域DA1以及第二区域A2可以构成显示面板DP的有源区域AA。第二区域A2可以包围第一区域A1。
第一区域A1可以是在平面上与电子模组EM重叠并与第二区域A2相邻的区域。第一区域A1的分辨率可以与第二区域A2的分辨率不同。例如,第一区域A1的分辨率可以低于第二区域A2的分辨率。
第一区域A1的透射率可以高于第二区域A2的透射率。
例如,当电子模组EM包括红外线发光二极管、有机发光二极管、激光二极管或者荧光体等之类的输出光的光源元件时,电子模组EM可以通过有源区域AA的第一区域A1以及透射区域TA向外部输出光。当电子模组EM是红外线感测传感器、接近传感器、电荷耦合元件(charge-coupled device,CCD)、光感测传感器、光电晶体管或者光电二极管之类的光接收模组时,电子模组EM可以通过透射区域TA以及有源区域AA的第一区域A1接收外部光。在一实施例中,电子模组EM可以是相机。电子模组EM并非一定由一个元件构成,也可以多个元件聚集而构成为阵列形状。
壳体HU与窗口面板WP结合。壳体HU可以与窗口面板WP结合而提供将容纳显示面板DP以及电子模组EM的空间。
壳体HU可以包括具有相对高的刚性的物质。例如,壳体HU可以包括玻璃、塑料或者金属,或者可以包括由它们的组合构成的多个框架和/或板。壳体HU可以稳定地保护容纳在内部空间中的显示装置DD的构成以免受外部冲击。
图3是根据本发明的一实施例的显示面板DP的平面图。
如图3所示,显示面板DP可以包括扫描驱动电路SDC、发光驱动电路EDC、驱动电路DC、第一测试电路300、第二测试电路400以及多个信号焊盘PP。在显示面板DP的有源区域AA中可以配置有多个像素PX(参照图4)。
扫描驱动电路SDC生成多个扫描信号(以下,扫描信号),并将扫描信号向后述的多个扫描线依次输出。扫描驱动电路SDC不仅可以将扫描信号向像素PX输出,而且还可以将其它控制信号向像素PX输出。
扫描驱动电路SDC可以包括通过与像素PX中的晶体管相同的工艺形成的多个晶体管。
发光驱动电路EDC生成多个发光信号(以下,发光信号),并将发光信号向后述的多个发光线依次输出。发光驱动电路EDC可以包括通过与像素PX中的晶体管相同的工艺形成的多个晶体管。
驱动电路DC生成多个数据信号(以下,数据信号),并将数据信号向后述的多个数据线输出。另外,驱动电路DC可以控制扫描驱动电路SDC以及发光驱动电路EDC。
第一测试电路300以及第二测试电路400配置在周边区域NAA中。在一实施例中,第一测试电路300以及第二测试电路400可以将有源区域AA置于中间而面对配置。在一实施例中,第二测试电路400可以与数据驱动电路200相邻配置。在另一实施例中,第一测试电路300可以与数据驱动电路200相邻配置。
第一测试电路300以及第二测试电路400可以与有源区域AA的数据线电连接。稍后详细说明第一测试电路300以及第二测试电路400。
虽然附图中未示出,但是扫描驱动电路SDC、发光驱动电路EDC、数据驱动电路200、第一测试电路300以及第二测试电路400可以通过信号线与配置在周边区域NAA中的多个信号焊盘PP电连接。
显示面板DP可以通过多个信号焊盘PP中的一部分接收工作所需的电压。
图4是根据本发明的一实施例的显示装置的框图。
参照图4,驱动电路DC可以包括驱动控制器100以及数据驱动电路200。在一实施例中,可以是,驱动电路DC仅包括驱动控制器100,驱动电路DC设置在单独的印刷电路基板(未示出)中。在此情况下,驱动电路DC可以通过焊盘PP(参照图3)与显示面板DP以及数据驱动电路200电连接。
驱动控制器100接收图像信号RGB以及控制信号CTRL。驱动控制器100生成以与数据驱动电路200的接口规范匹配的方式将图像信号RGB的数据格式转换的图像数据信号DATA。驱动控制器100输出扫描控制信号SCS、数据控制信号DCS以及发光控制信号ECS。
数据驱动电路200从驱动控制器100接收数据控制信号DCS以及图像数据信号DATA。数据驱动电路200将图像数据信号DATA转换为数据信号,并将数据信号向后述的多个数据线DL1-DLm输出。数据信号是与图像数据信号DATA的灰度值相对应的模拟电压。
显示面板DP包括扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1、发光控制线EML1-EMLn、数据线DL1-DLm以及像素PX。显示面板DP可以还包括扫描驱动电路SDC以及发光驱动电路EDC。在一实施例中,扫描驱动电路SDC排列在显示面板DP的第一侧。扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1从扫描驱动电路SDC在第一方向DR1上延伸。
发光驱动电路EDC排列在显示面板DP的第二侧。发光控制线EML1-EMLn从发光驱动电路EDC在第一方向DR1的相反方向上延伸。
扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1以及发光控制线EML1-EMLn向第二方向DR2彼此隔开排列。数据线DL1-DLm从数据驱动电路200在第二方向DR2的相反方向上延伸,并向第一方向DR1彼此隔开排列。
在图4所示的例中,扫描驱动电路SDC以及发光驱动电路EDC将像素PX置于中间而面对排列,但本发明不限于此。例如,扫描驱动电路SDC以及发光驱动电路EDC可以与显示面板DP的第一侧以及第二侧中的任意一个彼此相邻地配置。在一实施例中,扫描驱动电路SDC以及发光驱动电路EDC可以构成为一个电路。
多个像素PX分别电连接到扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1、发光控制线EML1-EMLn以及数据线DL1-DLm。多个像素PX的每一个可以电连接到四个扫描线以及一个发光控制线。例如,如图4所示,第一行的像素PX可以连接到扫描线GIL1、GCL1、GWL1、GWL2以及发光控制线EML1。另外,第j行的像素PX可以连接到扫描线GILj、GCLj、GWLj、GWLj+1以及发光控制线EMLj。
多个像素PX的每一个包括发光二极管ED(参照图5)以及控制发光二极管ED的发光的像素电路部PXC(参照图5)。像素电路部PXC可以包括一个以上的晶体管以及一个以上的电容器。扫描驱动电路SDC以及发光驱动电路EDC可以包括通过与像素电路部PXC相同的工艺形成的晶体管。
多个像素PX的每一个接收第一驱动电压ELVDD、第二驱动电压ELVSS以及初始化电压VINT。第一驱动电压ELVDD、第二驱动电压ELVSS以及初始化电压VINT可以通过图3所示的信号焊盘PP向多个像素PX提供。
扫描驱动电路SDC从驱动控制器100接收扫描控制信号SCS。扫描驱动电路SDC可以响应扫描控制信号SCS而向扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1输出扫描信号。稍后详细说明扫描驱动电路SDC的电路结构以及工作。
根据一实施例的驱动控制器100可以在正常模式以及低频率模式下工作。低频率模式的第二驱动频率可以低于正常模式的第一驱动频率。例如,当正常模式的第一驱动频率是120Hz时,低频率模式的第二驱动频率可以是60Hz、30Hz、10Hz、1Hz中的任意一个。
图5是根据本发明的一实施例的像素的等效电路图。
图5中示例性示出了接通到图4所示的数据线DL1-DLm中的第i数据线DLi、扫描线GIL1-GILn、GCL1-GCLn、GWL1-GWLn+1中的第j扫描线GILj、GCLj、GWLj、第j+1扫描线GWLj+1以及发光控制线EML1-EMLn中的第j发光控制线EMLj的像素PXij的等效电路图。
图4所示的多个像素PX的每一个可以具有与图5所示的像素PXij的等效电路图相同的电路结构。在此实施例中,在像素PXij的像素电路部PXC中,第一至第七晶体管T1-T7中的第三以及第四晶体管T3、T4是将氧化物半导体作为半导体层的N型晶体管,第一、第二、第五、第六、第七晶体管T1、T2、T5、T6、T7的每一个是具有LTPS(低温多晶硅,low-temperaturepolycrystalline silicon)半导体层的P型晶体管。但是,本发明不限于此,第一至第七晶体管T1-T7整体可以是P型晶体管或者N型晶体管。在另一实施例中,可以是,第一至第七晶体管T1-T7中的至少一个是N型晶体管,其余是P型晶体管。另外,根据本发明的像素的电路结构不限于图5。图5所示的像素电路部PXC只是一个例示,像素电路部PXC的结构可以通过变形来实施。
参照图5,根据一实施例的显示装置的像素PXij包括第一至第七晶体管T1、T2、T3、T4、T5、T6、T7、第一电容器Cst、第二电容器Cboost以及至少一个发光二极管(lightemitting diode)ED。在此实施例中,说明一个像素PXij包括一个发光二极管ED的例。
可以是,扫描线GILj、GCLj、GWLj、GWLj+1分别传输扫描信号GIj、GCj、GWj、GWj+1,发光控制线EMLj传输发光信号EMj。数据线DLi传输数据信号Di。数据信号Di可以具有与输入到显示装置DD(参照图4)的图像信号RGB相对应的电压电平。第一至第三驱动电压线VL1、VL2、VL3可以传输第一驱动电压ELVDD、第二驱动电压ELVSS以及初始化电压VINT。
第一晶体管T1包括经由第五晶体管T5而与第一驱动电压线VL1连接的第一电极(与图9的源极S1相对应)、经由第六晶体管T6而与发光二极管ED的阳极(anode)电连接的第二电极(与图9的漏极D1相对应)、与电容器Cst的一端连接的栅极电极。第一晶体管T1可以根据第二晶体管T2的开关工作接收由数据线DLi传输的数据信号Di而向发光二极管ED供应驱动电流Id。
第二晶体管T2包括与数据线DLi连接的第一电极、与第一晶体管T1的第一电极连接的第二电极以及与扫描线GWLj连接的栅极电极。第二晶体管T2可以根据通过扫描线GWLj接收的扫描信号GWj导通,从而将从数据线DLi传输的数据信号Di向第一晶体管T1的第一电极传输。
第三晶体管T3包括与第一晶体管T1的栅极电极连接的第一电极(与图9的漏极D3相对应)、与第一晶体管T1的第二电极连接的第二电极(与图9的源极S3相对应)、与扫描线GCLj连接的栅极电极。第三晶体管T3可以根据通过扫描线GCLj接收的扫描信号GCj导通,从而使得第一晶体管T1的栅极电极和第二电极彼此连接而对第一晶体管T1进行二极管连接。
第四晶体管T4包括与第一晶体管T1的栅极电极连接的第一电极、与被传输第一初始化电压VINT的第三驱动电压线VL3连接的第二电极以及与扫描线GILj连接的栅极电极。第四晶体管T4可以根据通过扫描线GILj接收的扫描信号GIj导通,从而将第一初始化电压VINT向第一晶体管T1的栅极电极传输而执行对第一晶体管T1的栅极电极的电压进行初始化的初始化工作。
第五晶体管T5包括与第一驱动电压线VL1连接的第一电极、与第一晶体管T1的第一电极连接的第二电极以及连接到发光控制线EMLj的栅极电极。
第六晶体管T6包括与第一晶体管T1的第二电极连接的第一电极、连接到发光二极管ED的阳极的第二电极以及连接到发光控制线EMLj的栅极电极。
第五晶体管T5以及第六晶体管T6可以根据通过发光控制线EMLj接收的发光信号EMj同时导通,由此通过二极管连接的第一晶体管T1进行补偿第一驱动电压ELVDD并将其传输给发光二极管ED。
第七晶体管T7包括与第六晶体管T6的第二电极连接的第一电极、与第三驱动电压线VL3连接的第二电极以及与扫描线GWLj+1连接的栅极电极。第七晶体管T7可以根据通过扫描线GWLj+1接收的扫描信号GWj+1导通,从而使得发光二极管ED的阳极的电流旁通至第三驱动电压线VL3。
如前面所述,电容器Cst的一端与第一晶体管T1的栅极电极连接,另一端与第一驱动电压线VL1连接。电容器Cboost的一端与第一晶体管T1的栅极电极连接,另一端与扫描线GWLj连接。
发光二极管ED的阴极(cathode)可以与传输第二驱动电压ELVSS的第二驱动电压线VL2连接。
根据一实施例的像素PXij的结构不限于图5所示的结构,可以对一个像素PXij所包括的晶体管的数量和电容器的数量以及连接关系进行各种改变。
图6以及图7是用于说明显示装置的工作的时序图。
参照图4、图5以及图6,可以对显示装置DD的驱动频率进行各种改变。为了便于说明,将显示装置DD以第一驱动频率(例如,120Hz)以及第二驱动频率(例如,60Hz)工作作为一例说明,但本发明不限于此。在一实施例中,根据图像信号RGB的类型,显示装置DD的驱动频率可以选择为第一驱动频率以及第二驱动频率中的任意一个。例如,当图像信号RGB是动态图像时,显示装置DD的驱动频率可以选择为第一驱动频率。例如,当图像信号RGB是变化周期长的图像(例如,静态图像)时,显示装置DD的驱动频率可以选择为第二驱动频率。
驱动控制器100将表示显示装置DD的驱动频率的扫描控制信号SCS向扫描驱动电路SDC提供。扫描驱动电路SDC可以包括表示一个帧的开始的开始信号STV。
图6是显示装置DD的驱动频率是第一驱动频率(例如,120Hz)时开始信号STV以及栅极信号的时序图。
参照图4以及图6,若驱动频率是第一驱动频率(例如,120Hz),则在帧F11、F12、F13、F14的每一个开始时,开始信号STV可以激活为低电平(或者高电平)。扫描驱动电路SDC响应开始信号STV而在帧F11、F12、F13、F14的每一个中将扫描信号GI1-GIn依次激活为高电平,并将扫描信号GW1-GWn+1依次激活为低电平。虽然图6中仅示出了扫描信号GI1-GIn以及扫描信号GW1-GWn+1,但是扫描信号GC1-GCn以及发光信号EM1-EMn也可以在帧F11、F12、F13、F14的每一个中依次激活。
图7是显示装置DD的驱动频率是第二驱动频率(例如,60Hz)时的开始信号STV以及栅极信号的时序图。
参照图6以及图7,当驱动频率是第二驱动频率(例如,60Hz)时,在帧F21、F22的每一个开始时开始信号STV激活为低电平。帧F21、F22的每一个的持续时间可以是图6所示的帧F11、F12、F13、F14的每一个的持续时间的2倍。
帧F21、F22的每一个可以包括一个驱动帧DF和一个偏置帧BF。扫描驱动电路SDC在驱动帧DF期间依次激活扫描信号GI1-GIn以及扫描信号GW1-GWn+1。
虽然图7中仅示出了扫描信号GI1-GIn以及扫描信号GW1-GWn+1,但是扫描信号GC1-GCn以及发光信号EM1-EMn也可以在驱动帧DF期间依次激活。
扫描驱动电路SDC在偏置帧BF期间将扫描信号GI1-GIn保持为低电平的非激活状态,并仅有扫描信号GW1-GWn+1依次激活为低电平。
虽然图7中未示出,但可以是,在偏置帧BF期间扫描信号GC1-GCn保持为非激活状态,发光信号EM1-EMn依次激活为低电平。
在图6所示的例中,帧F11、F12、F13、F14的每一个可以与图7所示的驱动帧DF相对应。
在低频率模式的偏置帧BF期间,可以通过将扫描信号GI1-GIn以及扫描信号GC1-GCn保持为非激活电平(例如,低电平)来最小化显示装置DD的功耗。
图8是根据本发明的一实施例的有源区域的平面图。图9是沿图8的I-I′截取的截面图。图10是沿图8的II-II′截取的截面图。
参照图8,根据本发明的显示面板DP(参照图3)可以划分为第一区域A1以及第二区域A2。在此实施例中,第一区域A1可以划分为显示区域BA、布线区域BL以及透射区域BT。在第一区域A1的显示区域BA中可以配置有像素PX_R1、PX_G1、PX_B1。在第二区域A2中可以配置有像素PX_R2、PX_G2、PX_B2。
为了便于说明,像素PX_R1、PX_G1、PX_B1分别称为第一至第三像素,像素PX_R2、PX_G2、PX_B2分别称为第四至第六像素。
第一像素PX_R1以及第三像素PX_B1可以将第二像素PX_G1置于中间而在第一方向DR1上隔开。在此实施例中,第一像素PX_R1可以提供红色光。在此实施例中,第二像素PX_G1可以提供绿色光。在此实施例中,第三像素PX_B1可以提供蓝色光。
在此实施例中,第一像素PX_R1以及第三像素PX_B1的每一个可以具有比第二像素PX_G1的面积大的面积。另外,第一至第三像素PX_R1、PX_G1、PX_B1的每一个的面积按照第二像素PX_G1、第一像素PX_R1以及第三像素PX_B1的顺序变大。
第四像素PX_R2以及第五像素PX_G2可以沿第四方向DR4隔开而交替配置。第六像素PX_B2以及第五像素PX_G2可以沿第五方向DR5隔开而交替配置。在此实施例中,第四像素PX_R2可以提供红色光。在此实施例中,第五像素PX_G2可以提供绿色光。在此实施例中,第六像素PX_B2可以提供蓝色光。在此实施例中,配置在第二区域A2中的子像素E21M、E22M、E23M的排列结构可以称为PENTILE
Figure BDA0003605581460000171
结构。
在此实施例中,第四像素PX_R2以及第六像素PX_B2的每一个可以具有比第五像素PX_G2的面积大的面积。
第一至第三像素PX_R1、PX_G1、PX_B1的每一个大于第四至第六像素PX_R2、PX_G2、PX_B2中的对应颜色的像素的面积。即,第一区域A1的每单位面积的第一至第三像素PX_R1、PX_G1、PX_B1的数量小于第二区域A2的每单位面积的第四至第六像素PX_R2、PX_G2、PX_B2的数量。
显示区域BA以及布线区域BL作为构成第一至第三像素PX_R1、PX_G1、PX_B1的导电物质被图案化的区域,当电子模组EM发送/接收光时,被导电物质反射的光可以降低电子模组EM(参照图2)的性能。与电子模组EM重叠的第一区域A1可以通过包括透射区域BT来提高电子模组EM的光发送/接收效率。
图9以及图10示出了与图5中说明的第一至第七晶体管T1-T7中的第一晶体管T1以及第三晶体管T3相对应的部分的截面。图9示出与第四至第六像素PX_R2、PX_G2、PX_B2中的第四像素PX_R2的第一晶体管T1以及第三晶体管T3相对应的部分的截面。图10示出与第一至第三像素PX_R1、PX_G1、PX_B1中的第一像素PX_R1的第一晶体管T1以及第三晶体管T3相对应的部分的截面。
首先,参照图9,显示面板DP可以包括电路元件层DP-CL、显示元件层DP-OLED以及薄膜封装层80。显示面板DP可以还包括配置在与第二区域A2重叠的区域中的黑矩阵BM、滤色器CF以及外涂层OC。
显示面板DP可以还包括防反射层、折射率调节层等之类的功能性层。电路元件层DP-CL至少包括多个绝缘层和电路元件。以下,绝缘层可以包括有机层和/或无机层。
通过涂布、蒸镀等方式形成绝缘层、半导体层以及导电层。之后,可以通过光刻方式选择性地图案化绝缘层、半导体层以及导电层。通过这种方式形成半导体图案、导电图案、信号线等。
基底层BSL可以包括合成树脂层。合成树脂层可以包括热固化树脂。尤其,合成树脂层可以是聚酰亚胺类树脂层,其材料不受特别限制。合成树脂层可以包括丙烯酸类树脂、甲基丙烯酸类树脂、聚异戊二烯类树脂、乙烯类树脂、环氧类树脂、聚氨酯类树脂、纤维素类树脂、硅氧烷类树脂、聚酰胺类树脂以及苝类树脂中的至少任意一个。除此之外,基底层BSL可以包括玻璃基板、金属基板或者有机/无机复合材料基板等。
基底层BSL可以提供为有机层以及无机层交替层叠的形状。例如,可以提供为包括聚酰亚胺的第一有机层、第一无机层、包括聚酰亚胺的第二有机层以及第二无机层交替层叠的结构,不限于任何一个实施例。
在基底层BSL的上面形成至少一个无机层。无机层可以包括铝氧化物、钛氧化物、硅氧化物、硅氮化物、硅氮氧化物、锆氧化物以及铪氧化物中的至少一个。无机层可以形成为多层。多层的无机层可以构成后述的阻挡层和/或缓冲层BFL。阻挡层和缓冲层BFL可以选择性地配置。
缓冲层BFL可以配置在基底层BSL上。缓冲层BFL提高基底层BSL和半导体图案和/或导电图案之间的结合力。缓冲层BFL可以包括硅氧化物层以及硅氮化物层。另外,缓冲层BFL可以构成为单层或者多层结构,不限于任何一个实施例。
在缓冲层BFL上配置有半导体图案。以下,在缓冲层BFL上直接配置的半导体图案定义为第一半导体图案。第一半导体图案可以包括硅半导体。第一半导体图案可以包括多晶硅。但不限于此,第一半导体图案也可以包括非晶硅。
图9中仅示出了第一半导体图案的一部分,在第四像素PX_R2(参照图8)的其它区域中可以还配置有第一半导体图案。第一半导体图案的电性质根据掺杂与否不同。第一半导体图案可以包括掺杂区域和非掺杂区域。掺杂区域可以由N型掺杂剂或者P型掺杂剂掺杂。P型的晶体管包括通过P型掺杂剂掺杂的掺杂区域。
第一晶体管T1的源极S1、有源区AT1、漏极D1由第一半导体图案形成。第一晶体管T1的源极S1以及漏极D1形成为将有源区AT1置于中间而彼此隔开。
在缓冲层BFL上可以配置有连接信号线SCL。连接信号线SCL在平面上可以连接到第六晶体管T6(参照图5)的漏极。
可以是,在缓冲层BFL上配置有第一绝缘层10,缓冲层BFL由第一绝缘层10覆盖。第一绝缘层10可以是无机层和/或有机层,并可以具有单层或者多层结构。第一绝缘层10可以包括铝氧化物、钛氧化物、硅氧化物、硅氮化物、硅氮氧化物、锆氧化物以及铪氧化物中的至少一个。
在本实施例中,第一绝缘层10配置在缓冲层BFL上,并覆盖第一半导体图案以及连接信号线SCL。在本实施例中,第一绝缘层10可以是单层的硅氧化物层。不仅第一绝缘层10,后述的电路元件层DP-CL的绝缘层也可以是无机层和/或有机层,并可以具有单层或者多层结构。无机层可以包括上述的物质中的至少一个。
在第一绝缘层10上配置有第一晶体管T1的栅极G1。栅极G1可以是金属图案的一部分。第一晶体管T1的栅极G1与第一晶体管T1的有源区AT1重叠。在掺杂第一半导体图案的工艺中,第一晶体管T1的栅极G1与掩模相同。
在第一绝缘层10上配置有覆盖栅极G1的第二绝缘层20。第二绝缘层20可以是无机层和/或有机层,并可以具有单层或者多层结构。在本实施例中,第二绝缘层20可以是无机层和/或有机层,并可以具有单层或者多层结构。在本实施例中,第二绝缘层20可以是单层的硅氮化物层。
在第二绝缘层20上可以配置有上电极UE。上电极UE可以与栅极G1重叠。上电极UE可以是金属图案的一部分或掺杂的半导体图案的一部分。栅极G1的一部分和与其重叠的上电极UE可以界定电容器Cst(参照图5)。在本发明的一实施例中,也可以省略上电极UE。
在本发明的一实施例中,第二绝缘层20可以用绝缘图案代替。在绝缘图案上配置有上电极UE。上电极UE可以起到由第二绝缘层20形成绝缘图案的掩模作用。
虽然没有单独示出,但是电容器Cst(参照图5)的第一电极Cst1和第二电极Cst2可以通过与栅极G1以及上电极UE相同的工艺形成。在第一绝缘层10上可以配置有第一电极Cst1。第一电极Cst1可以与栅极G1电连接。第一电极Cst1可以具有与栅极G1一体的形状。
在第二绝缘层20上配置有覆盖上电极UE的第三绝缘层30。在本实施例中,第三绝缘层30可以包括交替层叠的多个硅氧化物层和硅氮化物层。虽然没有单独示出,但是第二、第五、第六、第七晶体管T2、T5、T6、T7(参照图5)的第一电极、第二电极以及栅极电极可以通过与第一晶体管T1的源极S1、漏极D1以及栅极G1分别相同的工艺形成。
在第三绝缘层30上配置有半导体图案。以下,直接配置在第三绝缘层30上的半导体图案定义为第二半导体图案。第二半导体图案可以包括金属氧化物。氧化物半导体可以包括结晶或者非晶氧化物半导体。
例如,氧化物半导体可以包括锌(Zn)、铟(In)、镓(Ga)、锡(Sn)、钛(Ti)等的金属氧化物或者锌(Zn)、铟(In)、镓(Ga)、锡(Sn)、钛(Ti)等金属和它们的氧化物的混合物。氧化物半导体可以包括铟-锡氧化物(ITO)、铟-镓-锌氧化物(IGZO)、锌氧化物(ZnO)、铟-锌氧化物(IZO)、锌-铟氧化物(ZIO)、铟氧化物(InO)、钛氧化物(TiO)、铟-锌-锡氧化物(IZTO)、锌-锡氧化物(ZTO)等。
如图9所示,第三晶体管T3的源极S3、有源区AT3、漏极D3由第二半导体图案形成。源极S3以及漏极D3包括从金属氧化物半导体还原的金属。源极S3以及漏极D3可以距第二半导体图案的上面具有预定的厚度,并包括金属层,所述金属层包括所述还原的金属。
在第三绝缘层30上配置有覆盖第二半导体图案的第四绝缘层40。在本实施例中,第四绝缘层40可以是单层的硅氧化物层。在第四绝缘层40上配置有第三晶体管T3的栅极G3。栅极G3可以是金属图案的一部分。第三晶体管T3的栅极G3与第三晶体管T3的有源区AT3重叠。
在本发明的一实施例中,第四绝缘层40可以用绝缘图案代替。在绝缘图案上配置有第三晶体管T3的栅极G3。在本实施例中,栅极G3在平面上可以具有与绝缘图案相同的形状。
在第四绝缘层40上配置有覆盖栅极G3的第五绝缘层50。在本实施例中,第五绝缘层50可以包括硅氧化物层以及硅氮化物层。第五绝缘层50可以包括交替层叠的多个硅氧化物层和硅氮化物层。
虽然没有单独示出,但是第四晶体管T4(参照图5)的第一电极、第二电极以及栅极电极可以通过与第三晶体管T3的源极S3、漏极D3、栅极G3分别相同的工艺形成。
在第五绝缘层50上还配置有至少一个绝缘层。如本实施例,第六绝缘层60和第七绝缘层70可以配置在第五绝缘层50上。第六绝缘层60以及第七绝缘层70可以是有机层,并可以具有单层或者多层结构。第六绝缘层60以及第七绝缘层70可以是单层的聚酰亚胺类树脂层。
不限于此,第五绝缘层50以及第六绝缘层60也可以包括丙烯酸类树脂、甲基丙烯酸类树脂、聚异戊二烯类树脂、乙烯类树脂、环氧类树脂、聚氨酯类树脂、纤维素类树脂、硅氧烷类树脂、聚酰胺类树脂以及苝类树脂中的至少任意一个。
在第五绝缘层50上可以配置有第一连接电极CNE1。第一连接电极CNE1可以通过贯通第一至第五绝缘层10~50的第一接触孔CH1接通到连接信号线SCL(或者连接电极)。
在第六绝缘层60上也可以配置有第二连接电极CNE2。第二连接电极CNE2通过贯通第六绝缘层60的第二接触孔CH-60与第一连接电极CNE1连接。
在第七绝缘层70上配置有发光二极管OLED-A。发光二极管OLED-A的第一电极AE配置在第七绝缘层70上。在第七绝缘层70上配置有像素界定膜PDL。在像素界定膜PDL中可以界定有暴露第一电极AE的至少一部分的开口部OP。在本实施例中,像素界定膜PDL可以包括光吸收物质。例如,像素界定膜PDL可以具有黑色。
与发光二极管OLED-A连接的第一至第七晶体管T1-T7(参照图5)可以构成一个像素PXij(参照图5)。
像素界定膜PDL的开口部OP可以界定发光区域PXA。例如,多个像素PX(参照图4)可以在显示面板DP(参照图4)的平面上以一定的规则配置。配置有多个像素PX的区域可以定义为像素区域,一个像素区域可以包括发光区域PXA和与发光区域PXA相邻的非发光区域NPXA。非发光区域NPXA可以包围发光区域PXA。
第一电极AE配置在第七绝缘层70上。第一电极AE通过贯通第七绝缘层70的第三接触孔CH-70连接到第二连接电极CNE2。
空穴控制层HCL可以共同配置在发光区域PXA和非发光区域NPXA中。空穴控制层HCL之类的公共层可以共同形成在多个像素PXij中。空穴控制层HCL可以包括空穴输送层以及空穴注入层。
在空穴控制层HCL上配置有发光层EML。发光层EML可以仅配置在与开口部OP相对应的区域中。发光层EML可以与多个像素PX的每一个分离形成。
在本实施例中,示例性示出了图案化的发光层EML,但是发光层EML可以共同配置在多个像素PX中。此时,发光层EML可以产生白色光或者蓝色光。另外,发光层EML可以具有多层结构。
在发光层EML上配置有电子控制层ECL。电子控制层ECL可以包括电子输送层以及电子注入层。在电子控制层ECL上配置有第二电极CE。电子控制层ECL以及第二电极CE可以共同配置在多个像素PX中。
在第二电极CE上配置有薄膜封装层80。薄膜封装层80共同配置在多个像素PX中。在本实施例中,薄膜封装层80直接覆盖第二电极CE。
薄膜封装层80可以包括第一无机层81、有机层82以及第二无机层83。然而,不限于此,薄膜封装层80可以还包括多个无机层以及有机层。
第一无机层81可以与第二电极CE接触。第一无机层81可以防止外部水分或氧气渗透到发光层EML。例如,第一无机层81可以包括硅氮化物、硅氧化物或者组合它们的化合物。第一无机层81可以通过蒸镀工艺形成。
有机层82可以配置在第一无机层81上而与第一无机层81接触。有机层82可以在第一无机层81上提供平坦面。形成在第一无机层81上面的弯曲或存在于第一无机层81上的颗粒(particle)等由有机层82覆盖,从而可以切断第一无机层81的上面的表面状态对形成在有机层82上的结构带来的影响。有机层82可以包括有机物,并可以通过旋转涂布、狭缝涂布、喷墨工艺之类的溶液工艺形成。
第二无机层83配置在有机层82上而覆盖有机层82。与配置在第一无机层81上相比,第二无机层83可以稳定地形成于相对平坦的面。第二无机层83封装从有机层82排出的水分等而防止向外部流入。第二无机层83可以包括硅氮化物、硅氧化物或者组合它们的化合物。第二无机层83可以通过蒸镀工艺形成。
输入传感器90可以直接形成在薄膜封装层80上。输入传感器90可以是用于感测用户的触摸、压力等的输入的传感器。输入传感器90可以包括多个导电图案MS1、MS2以及感测绝缘层。感测绝缘层可以包括第一感测绝缘层91、第二感测绝缘层92以及第三感测绝缘层93。
第一感测绝缘层91配置在薄膜封装层80上。第一导电图案MS1可以配置在第一感测绝缘层91上,并由第二感测绝缘层92覆盖。第二导电图案MS2可以配置在第二感测绝缘层92上,并由第三感测绝缘层93覆盖。
导电图案MS1、MS2的每一个具有导电性。导电图案MS1、MS2的每一个可以提供为单层或者提供为多个层,不限于任何一个实施例。根据本发明的导电图案MS1、MS2中的至少任意一个导电图案可以在平面上提供为网格线。
构成导电图案MS1、MS2的网格线可以在平面上与发光层EML隔开。因此,即使输入传感器90直接形成在显示面板DP上,从显示面板DP的像素PX(参照图4)形成的光可以在没有输入传感器90的干扰的情况下提供给用户。
滤色器CF可以与发光层EML重叠。滤色器CF可以选择性地透射与从发光层EML提供的光相对应的光。例如,当发光层EML提供蓝色光时,滤色器CF可以是透射蓝色光的蓝色滤色器。
滤色器CF可以包括高分子光敏树脂和颜料或者染料。例如,可以是,与提供蓝色光的发光层EML重叠的滤色器CF包括蓝色颜料或者染料,与提供绿色光的发光层EML重叠的滤色器CF包括绿色颜料或者染料,与提供红色光的发光层EML重叠的滤色器CF包括红色颜料或者染料。
然而,不限于此,与提供蓝色光的发光层EML重叠的滤色器CF可以不包括颜料或者染料。此时,滤色器CF可以是透明的,滤色器CF可以由透明光敏树脂形成。
黑矩阵BM可以配置在提供彼此不同的光的滤色器之间。黑矩阵BM作为具有黑色的图案,可以是格子形状的矩阵。黑矩阵BM可以包括黑色成分(black coloring agent)。黑色成分可以包括黑色染料、黑色颜料。黑色成分可以包括碳黑、铬之类的金属或者它们的氧化物。
外涂层OC可以配置在滤色器CF以及黑矩阵BM上。外涂层OC可以是包裹在滤色器CF和黑矩阵BM的形成过程中产生的凹凸并提供平坦面的层。即,外涂层OC可以是平坦化层。
图10是与电子模组EM(参照图2)和显示面板DP(参照图2)所重叠的第一区域A1中的显示区域BA以及透射区域BT的每一个的一部分相关的截面图。
可以是,配置在第一区域A1中的第一像素PX_R1(参照图8)由与发光二极管OLED-A连接的第一至第七晶体管T1-T7(参照图5)构成,第一至第三像素PX_R1、PX_G1、PX_B1的层叠关系与配置在图9中说明的第二区域A2中的第四像素PX_R2相同。
在此实施例中,在第一区域A1的显示区域BA中可以配置有遮光层BMI。即,遮光层BMI可以与第一区域A1中的显示区域BA重叠,与透射区域BT不重叠。遮光层BMI可以配置在基底层BSL和缓冲层BFL之间。遮光层BMI可以包括金属。
然而,当在基底层BSL和缓冲层BFL之间还包括阻挡层时,遮光层BMI可以配置在基底层BSL和阻挡层之间以及阻挡层和缓冲层BFL之间中的至少任意一个,不限于任何一个实施例。
遮光层BMI可以配置在基底层BSL上而改善配置在基底层BSL上的导电物质因外部光而被识别为电子模组EM(参照图2)的问题。因此,可以提高有源区域AA中的透光率,由此,即使电子模组EM配置在有源区域AA(参照图2)内部,也可以提供电子模组EM的性能提高的显示装置DD(参照图2)。
第一区域A1中的透射区域BT可以被显示区域BA以及布线区域BL包围。为了提高透光率,透射区域BT可以定义为图案化或未蒸镀导电物质或绝缘层的区域。
在此实施例中,透射区域BT可以具有十字形形状。然而,不限于此,透射区域BT的形状可以根据配置有遮光层BMI的形状进行各种变形,不限于任意一个形状。
根据本发明的透射区域BT可以省略第一至第七绝缘层10~70中的与透射区域BT重叠的绝缘层来形成。
在此实施例中,包括在显示面板DP中的第一至第七绝缘层10~70中的第一绝缘层10、第二绝缘层20、第三绝缘层30、第四绝缘层40、第五绝缘层50以及第七绝缘层70可以提供为在透射区域BT中未蒸镀或者蒸镀之后被图案化而去除的形状。
另外,感测绝缘层91、92、93中的与透射区域BT重叠的感测绝缘层91、92、93部分可以提供为未蒸镀或者蒸镀之后被图案化而去除的形状。因此,与透射区域BT相邻的感测绝缘层91、92、93可以一并蚀刻而提供由各自的侧面形成的台阶。
在本实施例中,在透射区域BT中可以配置有覆盖基底层部分BL-P、第六绝缘层部分60-P、第一无机层部分81-P、有机层部分82-P以及第二无机层部分83-P的外涂层OC。
由此,与显示区域BA重叠的遮光层BMI、缓冲层BFL、第一至第五绝缘层10~50、第七绝缘层70、第一感测绝缘层91、第二感测绝缘层92、第三感测绝缘层93、滤色器CF、黑矩阵BM可以与透射区域BT不重叠。另外,发光二极管OLED-A的结构也可以与透射区域BT不重叠。
根据本实施例,黑矩阵BM中的与透射区域BT相邻配置的黑矩阵BM的上面BM-U可以通过滤色器CF暴露而与外涂层OC接触。
根据本发明,第一区域A1可以是透光率高于第二区域A2的区域,并在第一区域A1中的配置在第一像素PX_R1之间的透射区域BT中具有最高的透光率。
在此实施例中,可以通过包括在与电子模组EM重叠的区域中去除绝缘层中的一部分的显示面板DP,提供透光率提高的显示面板DP。由此,即使电子模组EM配置在有源区域AA(参照图2)内部,也可以防止电子模组EM的光感测性能降低。
图11是根据本发明的一实施例的显示面板的平面图。图12是放大示出图11的YY′区域的平面图。
参照图11以及图12,显示面板DP-1可以还包括第一区域A11、第二区域A21以及界定在第一区域A11和第二区域A21之间的第三区域A31。
第一区域A11可以界定于在平面上与电子模组EM(参照图2)重叠的区域中。在本实施例中,第一区域A11示出为圆形状,但是可以具有多边形、椭圆、具有至少一个曲线边的图形等各种形状,不限于任何一个实施例。第三区域A31与第一区域A11相邻。第三区域A31可以包围第一区域A11的至少一部分。
第三区域A31可以与周边区域NAA隔开。因此,第三区域A31可以被第二区域A21完全包围。然而,不限于此,第三区域A31可以与周边区域NAA相接。此时,第二区域A21可以仅包围第三区域A31的一部分。
第三区域A31的分辨率低于第二区域A21。第三区域A31的分辨率可以与第一区域A11的分辨率实质上相同或者高于第一区域A11的分辨率。第三区域A31的透射率低于第一区域A11的透射率。第三区域A31的透射率可以高于第二区域A21的透射率或者与第二区域A21的透射率实质上相同。
显示面板DP-1可以包括第一像素E1r、E1g、E1b、第二像素E2r、E2g、E2b以及第三像素E3r、E3g、E3b。第一像素E1r、E1g、E1b可以被称为第一红色像素E1r、第一绿色像素E1g、第一蓝色像素E1b。第二像素E2r、E2g、E2b可以被称为第二红色像素E2r、第二绿色像素E2g、第二蓝色像素E2b。第三像素E3r、E3g、E3b可以被称为第三红色像素E3r、第三绿色像素E3g、第三蓝色像素E3b。
第一像素E1r、E1g、E1b的每一个可以包括第一发光元件EE1以及驱动第一发光元件EE1的第一像素电路CC1。第二像素E2r、E2g、E2b的每一个可以包括第二发光元件EE2以及驱动第二发光元件EE2的第二像素电路CC2。第三像素E3r、E3g、E3b的每一个可以包括第三发光元件EE3以及驱动第三发光元件EE3的第三像素电路CC3。
可以是,第一发光元件EE1配置在第一区域A11中,第二发光元件EE2配置在第二区域A21中,第三发光元件EE3配置在第三区域A31中。第一像素电路CC1可以配置在第三区域A31或者周边区域NAA中。第二像素电路CC2可以配置在第二区域A21中。第三像素电路CC3可以配置在第三区域A31中。
第一区域A11可以是与电子模组EM重叠的区域。用于驱动配置在第一区域A11中的第一发光元件EE1的第一像素电路CC1配置在并非第一区域A11的其它区域中,例如,配置在第三区域A31或者周边区域NAA中。即,由于第一区域A11中未配置有第一像素电路CC1,容易扩大透射部TP的面积,由此可以进一步提高透光率。
第一发光元件EE1和第一像素电路CC1可以通过连接布线CNL彼此电连接。连接布线CNL可以与透射部TP重叠。连接布线CNL可以包括透明导电布线。透明导电布线可以包括透明导电物质。例如,透明导电布线可以由IGZO、ITO、IZO、ZnO或者In2O3等的TCO(透明导电氧化物,transparent conductive oxide)膜形成。
虽然第三区域A31不包括透射部TP,但是第一像素电路CC1可以配置在第三区域A31中。因此,配置在每单位面积的第三区域A31中的第三发光元件EE3的数量可以少于配置在每单位面积的第二区域A21中的第二发光元件EE2的数量。
图13是示例性示出在低频率模式下显示装置的亮度变化的图。
参照图6、图7以及图13,低频率模式的驱动帧DF包括被提供高电平的扫描信号GIj的初始化区间、被提供高电平的扫描信号GCj的补偿区间以及扫描信号GWj和扫描信号GWj+1依次激活为低电平的数据写入区间。因此,可以是,像素PXij中的发光二极管ED在数据写入区间开始发光,通过发光二极管ED流动的驱动电流Id根据第一晶体管T1的栅极-源极电压而确定。因此,显示装置DD(参照图1)可以在驱动帧DF期间具有如图13所示那样的曲线形状的亮度变化。
可以是,在低频率模式的偏置帧BF期间,扫描信号GIj以及扫描信号GCj保持为低电平,仅有扫描信号GWj以及扫描信号GWj+1依次激活为低电平。由于不存在与第一晶体管T1有关的初始化区间,显示装置DD(参照图1)可以在偏置帧BF中保持为与驱动帧DF的最终亮度相同的亮度。
如图13所示,当正常模式的第一驱动频率是120Hz且低频率模式的第二驱动频率是60Hz时,帧F21、F22的每一个可以包括一个驱动帧DF和一个偏置帧BF。即,在低频率模式期间,驱动帧DF和偏置帧BF交替重复。当驱动帧DF的亮度和偏置帧BF的亮度彼此不同时,测试装置(未示出)可以识别为闪烁。
如图8所示,由于第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1与第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2相比像素面积大,在第二区域A2中的驱动帧DF和偏置帧BF的亮度变化可以比在第一区域A1中的驱动帧DF和偏置帧BF的亮度变化更大。
尤其,当在显示面板DP的生产工艺中的测试步骤中将与用于测试第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2的数据信号相同的数据信号向第一至第三像素PX_R1、PX_G1、PX_B1提供时,测试装置可能将第一至第三像素PX_R1、PX_G1、PX_B1误认为不良像素。
图14示出图3所示的显示面板DP的区域A12中的像素、第一测试电路300以及第二测试电路400的电路图。
参照图14,区域A12包括图3所示的第一区域A1的一部分以及与第一区域A1相邻的第二区域A2。配置在区域A12中的像素PX可以包括与第一颜色相对应的第一颜色像素R、与第二颜色相对应的第二颜色像素G以及与第三颜色相对应的第三颜色像素B。
虽然为了便于说明,图14中示出并说明为第一区域A1包括像素行L11、L12且第二区域A2包括像素行L31、L32,但本发明不限于此。即,可以对包括在第一区域A1以及第二区域A2的每一个中的像素行进行各种改变。
另外,虽然为了便于说明,图14中示出并说明为像素PX连接到数据线DL51-DL54,但本发明不限于此。即,可以对与第一区域A1的像素PX连接的数据线进行各种改变。
第一测试电路300在驱动帧DF(参照图7)期间响应栅极控制信号GATE_C1、GATE_C2、GATE_C3而向数据线DL51-DL54提供测试数据信号TEST_R、TEST_G、TEST_B。
第一测试电路300包括晶体管M1-M6。晶体管M1、M4响应栅极控制信号GATE_C1而将测试数据信号TEST_R向数据线DL51、DL53传输。晶体管M2、M5响应栅极控制信号GATE_C2而将测试数据信号TEST_G向数据线DL51、DL53传输。晶体管M3、M6响应栅极控制信号GATE_C3而将测试数据信号TEST_B向数据线DL52、DL54传输。
栅极控制信号GATE_C1、GATE_C2、GATE_C3以及测试数据信号TEST_R、TEST_G、TEST_B可以从测试装置(未示出)通过图3所示的信号焊盘PP接收。
第二测试电路400在偏置帧BF(参照图7)期间响应第一至第三栅极信号GATE1、GATE2、GATE3而将第一测试数据信号DATA_A1以及第二测试数据信号DATA_A2中的任意一个向数据线DL51-DL54提供。
在驱动帧DF期间向第二测试电路400提供的第一至第三栅极信号GATE1、GATE2、GATE3的每一个可以保持为非激活电平(例如,高电平)。另外,在偏置帧BF期间向第一测试电路300提供的栅极控制信号GATE_C1、GATE_C2、GATE_C3的每一个可以保持为非激活电平(例如,高电平)。
第二测试电路400在第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1被驱动时向与第一至第三像素PX_R1、PX_G1、PX_B1连接的数据线提供第一测试数据信号DATA_A1,在第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2被驱动时向与第四至第六像素PX_R2、PX_G2、PX_B2连接的数据线提供第二测试数据信号DATA_A2。
第二测试电路400包括第一开关电路SC1以及第二开关电路SC2。第一开关电路SC1响应第一栅极信号GATE1以及第二栅极信号GATE2而向数据线DL51-DL54提供第二测试数据信号DATA_A2。第二开关电路SC2响应第三栅极信号GATE3而向数据线DL51-DL54提供第一测试数据信号DATA_A1。
在此实施例中,第一测试数据信号DATA_A1是将向第一区域A1的像素PX提供的测试数据信号,第二测试数据信号DATA_A2是将向第二区域A2的像素PX提供的测试数据信号。
第二测试电路400包括晶体管M11-M14、M21-M24、M31-M34。晶体管M11、M21在数据线DL51和第二测试数据线TDL2之间依次串联连接。晶体管M12、M22在数据线DL52和第二测试数据线TDL2之间依次串联连接。晶体管M13、M23在数据线DL53和第二测试数据线TDL2之间依次串联连接。晶体管M14、M24在数据线DL54和第二测试数据线TDL2之间依次串联连接。晶体管M11-M14的每一个的栅极电极接收第一栅极信号GATE1,晶体管M21-M24的每一个的栅极电极接收第二栅极信号GATE2。
晶体管M31-M34响应第三栅极信号GATE3而将第一测试数据信号DATA_A1向数据线DL51-DL54传输。
晶体管M31连接在数据线DL51和第一测试数据线TDL1之间。晶体管M32连接在数据线DL52和第一测试数据线TDL1之间。晶体管M33连接在数据线DL53和第一测试数据线TDL1之间。晶体管M34连接在数据线DL54和第一测试数据线TDL1之间。晶体管M31-M34的每一个的栅极电极接收第三栅极信号GATE3。
在此实施例中,第一测试数据线TDL1接收第一测试数据信号DATA_A1,第二测试数据线TDL2接收第二测试数据信号DATA_A2。
第一、第二以及第三栅极信号GATE1、GATE2、GATE3、第一测试数据信号DATA_A1以及第二测试数据信号DATA_A2可以从测试装置(未示出)通过图3所示的信号焊盘PP接收。
若第一以及第二栅极信号GATE1、GATE2被激活为低电平且第三栅极信号GATE3被非激活为高电平,则向数据线DL51-DL54提供第二测试数据信号DATA_A2。
若第一以及第二栅极信号GATE1、GATE2被非激活为高电平且第三栅极信号GATE3被激活为低电平,则向数据线DL51-DL54提供第一测试数据信号DATA_A1。
图15示例性示出在驱动帧或者偏置帧期间向像素提供的扫描信号。
参照图14以及图15,扫描信号GW1-GWn+1中的扫描信号GW11-GW30与第一区域A1相对应,扫描信号GW1-GW10、GW31-GWn+1与第二区域A2相对应。
在一实施例中,扫描信号GW11、GW12可以向第一区域A1的像素行L11、L12中的像素的第二晶体管T2(参照图5)的栅极电极提供。扫描信号GW31、GW32可以向第二区域A2的像素行L31、L32中的像素的第二晶体管T2(参照图5)的栅极电极提供。
图16示例性示出在驱动帧期间向第j行的像素PXij提供的扫描信号GIj、GCj、GWj、GWj+1以及向第二测试电路提供的第一、第二以及第三栅极信号GATE1、GATE2、GATE3。参照图5以及图16说明根据一实施例的显示装置的工作。
参照图5、图14以及图16,在驱动帧DF内的初始化时段期间,通过扫描线GILj提供高电平的扫描信号GIj。在此,j是从1到n的自然数。第四晶体管T4响应高电平的扫描信号GIj而导通,第一初始化电压VINT通过第四晶体管T4传输到第一晶体管T1的栅极电极而初始化第一晶体管T1。
接着,若在数据编程以及补偿时段期间,通过扫描线GCLj供应高电平的扫描信号GCj,则第三晶体管T3导通。第一晶体管T1通过导通的第三晶体管T3二极管连接,并向正向偏置。另外,第二晶体管T2通过低电平的扫描信号GIj导通。由此,从自数据线DLi供应的数据信号Di中减少第一晶体管T1的阈值电压的补偿电压施加到第一晶体管T1的栅极电极。即,施加到第一晶体管T1的栅极电极的栅极电压可以成为补偿电压。
可以是,在电容器Cst的两端中施加第一驱动电压ELVDD和补偿电压,在电容器Cst中存储与两端电压差相对应的电荷。
另一方面,第七晶体管T7通过扫描线GWLj+1接收低电平的扫描信号GWj+1而导通。通过第七晶体管T7,驱动电流Id的一部分可以作为旁路电流通过第七晶体管T7流出。
接着,在发光时段期间,从发光控制线EMLj供应的发光信号EMj从高电平改变为低电平。在发光时段期间,第五晶体管T5以及第六晶体管T6通过低电平的发光信号EMj导通。由此,根据第一晶体管T1的栅极电极的栅极电压和第一驱动电压ELVDD之间的电压差产生驱动电流Id,驱动电流Id通过第六晶体管T6供应于发光二极管ED而电流在发光二极管ED中流动。
在测试模式的驱动帧DF期间,第一栅极信号GATE1、第二栅极信号GATE2以及第三栅极信号GATE3保持为非激活电平即高电平。
在测试模式的驱动帧DF期间,图14所示的第一测试电路300可以向数据线DL52-DL54提供测试数据信号TEST_R、TEST_G、TEST_B。
图17示例性示出在偏置帧期间向第一区域的像素行L11的像素PX提供的扫描信号GI11、GC11、GW11、GW12以及向第二测试电路提供的第一、第二以及第三栅极信号GATE1、GATE2、GATE3。
参照图5、图14以及图17,向第一区域A1的像素行L11的像素PX提供的扫描信号GI11、GC11、GW11、GW12以及像素的工作与图16所示的向第j行的像素PXij提供的扫描信号GIj、GCj、GWj、GWj+1以及像素PXij的工作类似,因此省略重复的说明。
在测试模式期间(在驱动帧DF以及偏置帧BF的全部中),第二栅极信号GATE2保持为激活电平即低电平。
在测试模式的偏置帧BF中的第一区域A1的像素行L11被驱动的期间,第一栅极信号GATE1保持为非激活电平即高电平。在测试模式的偏置帧BF中的第一区域A1的像素行L11被驱动时,第三栅极信号GATE3在与扫描信号GW11相同的时间点激活为低电平。因此,在测试模式的偏置帧BF期间,第一测试数据信号DATA_A1可以向与第一区域A1的像素行L11连接的数据线D51-D54提供。即,在测试模式的偏置帧BF期间,第一测试数据信号DATA_A1可以向第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1(参照图8)提供。
图18示例性示出在偏置帧期间向第二区域的像素行L31的像素提供的扫描信号GI31、GC31、GW31、GW32以及向第二测试电路提供的第一、第二以及第三栅极信号GATE1、GATE2、GATE3。
参照图5、图14以及图18,向第二区域A2的像素行L31的像素PX提供的扫描信号GI31、GC31、GW31、GW32以及像素PX的工作与图16所示的向第j行的像素PXij提供的扫描信号GIj、GCj、GWj、GWj+1以及像素PXij的工作类似,因此省略重复的说明。
在测试模式期间(在驱动帧DF以及偏置帧BF的全部中),第二栅极信号GATE2保持为激活电平即低电平。
在测试模式的偏置帧BF中的第二区域A2的像素行L31被驱动的期间,第三栅极信号GATE3保持为非激活电平即高电平。在测试模式的偏置帧BF中的第二区域A2的像素行L31被驱动时,第一栅极信号GATE1在与扫描信号GW31相同的时间点激活为低电平。因此,在测试模式的偏置帧BF期间,第二测试数据信号DATA_A2可以向与第二区域A2的像素行L31连接的数据线D51-D54提供。即,在测试模式的偏置帧BF期间,第二测试数据信号DATA_A2可以向第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2(参照图8)提供。
可以是,第一测试数据信号DATA_A1具有第一电压电平,第二测试数据信号DATA_A2具有第二电压电平。在一实施例中,第一电压电平可以低于第二电压电平。例如,第一测试数据信号DATA_A1的第一电压电平是5.5V,第二测试数据信号DATA_A2的第二电压电平是6.3V。
如此,向第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1(参照图8)提供的第一测试数据信号DATA_A1和向第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2(参照图8)提供的第二测试数据信号DATA_A2的电压电平可以不同地设定。因此,可以最小化在测试模式下即使第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1(参照图8)处于正常状态仍判定为不良的误认。
图19是示例性示出在低频率模式下显示装置的亮度变化的图。
首先,参照图16以及图19,测试模式的驱动帧DF包括被提供高电平的扫描信号GIj的初始化区间、被提供高电平的扫描信号GCj的补偿区间以及扫描信号GWj和扫描信号GWj+1依次激活为低电平的数据写入区间。因此,显示装置DD(参照图1)可以在驱动帧DF期间具有曲线形状的亮度变化。
参照图14、图17以及图19,在测试模式的偏置帧BF期间,向第一区域A1的数据线DL51-DL54提供第一电压电平(例如,5.5V)的第一测试数据信号DATA_A1。随着向第一晶体管T1的第一电极(图10所示的源极S1)提供高的电压,第一晶体管T1的栅极-源极电压变为负电压,从而可以期待第一晶体管T1被初始化的效果。
另外,参照图14、图18以及图19,在测试模式的偏置帧BF期间,向第二区域A2的数据线DL51-DL54提供第二电压电平(例如,6.3V)的第二测试数据信号DATA_A2。随着向第一晶体管T1的第一电极(图10所示的源极S1)提供高的电压,第一晶体管T1的栅极-源极电压变为负电压,从而可以期待第一晶体管T1被初始化的效果。
其结果,显示装置DD(参照图1)可以在测试模式的偏置帧BF中具有与驱动帧DF类似的曲线形状的亮度变化。
如图8所示,第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1与第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2相比像素面积大。假如将向第二区域A2的第四至第六像素PX_R2、PX_G2、PX_B2提供的第二测试数据信号DATA_A2向第一区域A1的第一至第三像素PX_R1、PX_G1、PX_B1提供,则与第二区域A2相比,可以在第一区域A1中感测到驱动帧DF和偏置帧BF之间的亮度差更大。
因此,可以通过使得向第一区域A1的数据线DL51-DL54提供的第一测试数据信号DATA_A1的第一电压电平比向第二区域A2的数据线DL51-DL54提供的第二测试数据信号DATA_A2的第二电压电平低,减少第一区域A1的驱动帧DF和偏置帧BF之间的亮度差。
图20示出图3所示的显示面板DP的区域A12中的像素、第一测试电路300以及第二测试电路400-1的根据一实施例的电路图。
图20所示的区域A12以及第一测试电路300与图14所示的区域A12以及第一测试电路300相同,因此附上相同的附图标记并省略重复的说明。
第二测试电路400-1在测试模式期间响应第一至第三栅极信号GATE1、GATE2、GATE3而将第一测试数据信号DATA_A1、第二测试数据信号DATA_A2以及第三测试数据信号DATA_A3中的任意一个向数据线DL51-DL54提供。
第二测试电路400-1包括第一开关电路SC1以及第二开关电路SC2。第一开关电路SC1响应第一栅极信号GATE1以及第二栅极信号GATE2而向数据线DL51、DL52提供第二测试数据信号DATA_A2,并向数据线DL53、DL54提供第三测试数据信号DATA_A3。第二开关电路SC2响应第三栅极信号GATE3而向数据线DL51-DL54提供第一测试数据信号DATA_A1。
在此实施例中,第一测试数据信号DATA_A1是将向第一区域A1的像素PX提供的测试数据信号,第二测试数据信号DATA_A2是将向与第二区域A2的数据线DL51、DL52连接的像素PX提供的测试数据信号,第三测试数据信号DATA_A3是将向与第二区域A2的数据线DL53、DL54连接的像素PX提供的测试数据信号。
第二测试电路400-1包括晶体管M11-M14、M21-M24、M31-M34。晶体管M11、M21在数据线DL51和第二测试数据线TDL2之间依次串联连接。晶体管M12、M22在数据线DL52和第二测试数据线TDL2之间依次串联连接。晶体管M13、M23在数据线DL53和第三测试数据线TDL3之间依次串联连接。晶体管M14、M24在数据线DL54和第三测试数据线TDL3之间依次串联连接。晶体管M11-M14的每一个的栅极电极接收第一栅极信号GATE1,晶体管M21-M24的每一个的栅极电极接收第二栅极信号GATE2。
第二测试电路400-1的第一开关电路SC1可以用于在测试模式下检查数据线DL51、DL52和数据线DL53、DL54的不期望的电连接(短路,short)与否。
晶体管M31-M34响应第三栅极信号GATE3而将第一测试数据信号DATA_A1向数据线DL51-DL54传输。
图14所示的第二测试电路400以及图20所示的第二测试电路400-1示出了本发明的一实施例,第二测试电路400以及第二测试电路400-1可以以各种方式改变和实施。
以上,参照本发明的优选实施例进行了说明,但对于本技术领域的熟练技术人员或者在本技术领域中具有通常知识的人员来说,应能理解可以在不脱离权利要求书中记载的本发明的构思以及技术领域的范围内对本发明进行各种修改以及改变。因此,本发明的技术范围并不以说明书的详细说明中记载的内容进行限定,应通过权利要求书来确定。

Claims (20)

1.一种显示装置,其中,包括:
显示面板,包括分别连接到多个数据线中的对应的数据线以及多个扫描线中的对应的扫描线的多个像素;以及
测试电路,配置在所述显示面板上,并与所述数据线电连接,
所述显示面板包括具有第一透光率的第一区域以及具有第二透光率的第二区域,
所述多个像素包括配置在所述第一区域中的第一像素以及配置在所述第二区域中的第二像素,
所述测试电路在所述第一像素被驱动时向所述多个数据线中的与所述第一像素连接的数据线提供第一测试数据信号,在所述第二像素被驱动时向所述多个数据线中的与所述第二像素连接的数据线提供第二测试数据信号,所述第一测试数据信号以及所述第二测试数据信号具有彼此不同的电压电平。
2.根据权利要求1所述的显示装置,其中,
所述第一区域的所述第一透光率高于所述第二区域的所述第二透光率。
3.根据权利要求1所述的显示装置,其中,
所述第一测试数据信号的第一电压电平是高于所述第二测试数据信号的第二电压电平的电平。
4.根据权利要求1所述的显示装置,其中,
所述显示面板在以第一驱动频率工作的正常模式以及以低于所述第一驱动频率的第二驱动频率工作的低频率模式下工作,
所述多个像素的每一个包括多个晶体管,
所述低频率模式包括所述多个晶体管整体被驱动的驱动帧以及仅有所述多个晶体管中的一部分被驱动的偏置帧。
5.根据权利要求4所述的显示装置,其中,
所述测试电路在所述偏置帧期间在所述第一像素被驱动时向与所述第一像素连接的数据线提供所述第一测试数据信号,在所述第二像素被驱动时向与所述第二像素连接的数据线提供所述第二测试数据信号。
6.根据权利要求4所述的显示装置,其中,
所述测试电路在所述驱动帧期间处于非激活状态。
7.根据权利要求4所述的显示装置,其中,
所述第一像素以及所述第二像素的每一个包括:
第一晶体管,包括与第一电压线电连接的第一电极、第二电极以及栅极电极;
第二晶体管,包括与所述多个数据线中的对应的数据线连接的第一电极、电连接到所述第一晶体管的所述第一电极的第二电极以及接收第一扫描信号的栅极电极;
第三晶体管,包括电连接到所述第一晶体管的所述第二电极的第一电极、电连接到所述第一晶体管的所述栅极电极的第二电极以及接收第二扫描信号的栅极电极;以及
发光二极管,包括电连接到所述第一晶体管的所述第二电极的第一电极以及与接收第二电压的第二电压线连接的第二电极,
在所述驱动帧期间,所述第一扫描信号以及所述第二扫描信号分别激活,
在所述偏置帧期间,所述第一扫描信号激活,所述第二扫描信号保持非激活状态。
8.根据权利要求7所述的显示装置,其中,
所述第一晶体管以及所述第二晶体管的每一个是P型晶体管,
所述第三晶体管是N型晶体管。
9.根据权利要求1所述的显示装置,其中,
所述测试电路包括:
第一开关电路,响应第一栅极信号以及第二栅极信号而将所述第二测试数据信号向所述多个数据线提供;以及
第二开关电路,响应第三栅极信号而将所述第一测试数据信号向所述多个数据线提供。
10.根据权利要求9所述的显示装置,其中,
所述第一开关电路包括:
第一开关晶体管以及第二开关晶体管,在所述多个数据线中的与所述第一像素以及所述第二像素电连接的数据线和传输所述第二测试数据信号的第二测试数据线之间串联连接,
所述第一开关晶体管的栅极电极接收所述第一栅极信号,
所述第二开关晶体管的栅极电极接收所述第二栅极信号。
11.根据权利要求9所述的显示装置,其中,
所述第二开关电路包括:
第三开关晶体管,在所述多个数据线中的与所述第一像素以及所述第二像素电连接的数据线和传输所述第一测试数据信号的第一测试数据线之间串联连接,
所述第三开关晶体管的栅极电极接收所述第三栅极信号。
12.根据权利要求1所述的显示装置,其中,
所述显示装置还包括:
电子模组,与所述第一区域重叠配置。
13.根据权利要求12所述的显示装置,其中,
所述电子模组是相机。
14.根据权利要求1所述的显示装置,其中,
所述第一区域的每单位面积的所述第一像素的数量小于所述第二区域的每单位面积的所述第二像素的数量。
15.一种显示装置,其中,包括:
显示面板,包括分别连接到多个数据线中的对应的数据线以及多个扫描线中的对应的扫描线的多个像素;以及
测试电路,配置在所述显示面板上,并与所述数据线电连接,
所述显示面板包括具有第一透光率的第一区域以及具有第二透光率的第二区域,
所述多个像素包括配置在所述第一区域中的第一像素以及配置在所述第二区域中的第二像素,
所述第一像素以及所述第二像素的每一个包括:
第一晶体管,包括与第一电压线电连接的第一电极、第二电极以及栅极电极;
第二晶体管,包括与所述多个数据线中的对应的数据线连接的第一电极、电连接到所述第一晶体管的所述第一电极的第二电极以及接收第一扫描信号的栅极电极;
第三晶体管,包括电连接到所述第一晶体管的所述第二电极的第一电极、电连接到所述第一晶体管的所述栅极电极的第二电极以及接收第二扫描信号的栅极电极;以及
发光二极管,包括电连接到所述第一晶体管的所述第二电极的第一电极以及与接收第二电压的第二电压线连接的第二电极,
在驱动帧期间,所述第一扫描信号以及所述第二扫描信号分别激活,在偏置帧期间,所述第一扫描信号激活,所述第二扫描信号保持非激活状态,
所述测试电路在所述偏置帧期间在向所述第一像素提供的所述第一扫描信号激活时将第一测试数据信号向所述第一像素提供,在所述偏置帧期间在向所述第二像素提供的所述第一扫描信号激活时向所述第二像素提供第二测试数据信号,所述第一测试数据信号以及所述第二测试数据信号具有彼此不同的电压电平。
16.根据权利要求15所述的显示装置,其中,
所述第一区域的所述第一透光率高于所述第二区域的所述第二透光率,
所述第一测试数据信号的第一电压电平高于所述第二测试数据信号的第二电压电平。
17.根据权利要求15所述的显示装置,其中,
所述显示面板在以第一驱动频率工作的正常模式以及以低于所述第一驱动频率的第二驱动频率工作的低频率模式下工作,
所述低频率模式包括所述驱动帧以及所述偏置帧。
18.根据权利要求15所述的显示装置,其中,
所述测试电路在所述驱动帧期间处于非激活状态。
19.根据权利要求15所述的显示装置,其中,
所述测试电路包括:
第一开关电路,响应第一栅极信号以及第二栅极信号而将所述第二测试数据信号向所述多个数据线提供;以及
第二开关电路,响应第三栅极信号而将所述第一测试数据信号向所述多个数据线提供。
20.根据权利要求15所述的显示装置,其中,
所述显示装置还包括:
电子模组,与所述第一区域重叠配置。
CN202210417912.3A 2021-04-26 2022-04-20 显示装置 Pending CN115331627A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210053950A KR20220147194A (ko) 2021-04-26 2021-04-26 표시 장치
KR10-2021-0053950 2021-04-26

Publications (1)

Publication Number Publication Date
CN115331627A true CN115331627A (zh) 2022-11-11

Family

ID=83694453

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210417912.3A Pending CN115331627A (zh) 2021-04-26 2022-04-20 显示装置

Country Status (3)

Country Link
US (1) US11749178B2 (zh)
KR (1) KR20220147194A (zh)
CN (1) CN115331627A (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230103703A (ko) * 2021-12-31 2023-07-07 엘지디스플레이 주식회사 휘도차 보정 방법 및 이를 이용한 발광표시장치

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5308656B2 (ja) 2007-12-10 2013-10-09 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 画素回路
KR101943069B1 (ko) 2011-12-01 2019-04-18 삼성디스플레이 주식회사 배선 및 역다중화부의 불량 검출 방법, 불량 검출 장치 및 불량 검출 장치를 포함하는 표시 패널
KR102054849B1 (ko) 2013-06-03 2019-12-12 삼성디스플레이 주식회사 유기 발광 표시 패널
KR102174368B1 (ko) 2014-02-25 2020-11-05 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 테스트 방법
KR102534678B1 (ko) * 2018-04-09 2023-05-22 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR20200057140A (ko) * 2018-11-15 2020-05-26 삼성디스플레이 주식회사 표시 장치
KR20200120781A (ko) 2019-04-11 2020-10-22 삼성디스플레이 주식회사 표시 장치 및 그 검사 방법
US10984731B2 (en) * 2019-09-03 2021-04-20 Google Llc Synchronously and locally turning-off sub pixels in under-display sensor area of AMOLED panel
CN110580872B (zh) * 2019-09-29 2022-08-26 武汉天马微电子有限公司 一种显示面板和显示装置
KR102632710B1 (ko) * 2019-12-10 2024-02-02 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시장치
CN111710299B (zh) * 2020-06-30 2022-01-07 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN112102785B (zh) * 2020-10-15 2024-04-16 厦门天马微电子有限公司 像素电路、显示面板及其驱动方法和显示装置

Also Published As

Publication number Publication date
KR20220147194A (ko) 2022-11-03
US11749178B2 (en) 2023-09-05
US20220343836A1 (en) 2022-10-27

Similar Documents

Publication Publication Date Title
US11968865B2 (en) Display substrate and display device
CN112837655A (zh) 具有输入感测功能的显示面板和显示装置
US11749688B2 (en) Light emitting display panel
CN115331627A (zh) 显示装置
US20230209892A1 (en) Display device
CN116916682A (zh) 显示装置
US20230118413A1 (en) Display device
EP4328896A1 (en) Display device
KR20230046331A (ko) 표시 장치
CN218831202U (zh) 显示装置
US20240122021A1 (en) Display device and mobile electronic device including the same
EP4258846A1 (en) Display device
CN217405430U (zh) 显示装置
US20240138229A1 (en) Display device
US20230104772A1 (en) Electronic device
US20230377524A1 (en) Display device
EP4227914A1 (en) Display device
US11812653B2 (en) Display device
US20230320161A1 (en) Display device including sensors
US20230419913A1 (en) Display device
US20240008321A1 (en) Display apparatus
US20230326915A1 (en) Display device
US20230345775A1 (en) Display device
KR20240051006A (ko) 표시 장치 및 이를 포함하는 모바일 전자 장치
CN117881245A (zh) 显示装置和移动电子装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination