CN115308954A - 阵列基板、液晶显示面板及显示装置 - Google Patents

阵列基板、液晶显示面板及显示装置 Download PDF

Info

Publication number
CN115308954A
CN115308954A CN202211243978.1A CN202211243978A CN115308954A CN 115308954 A CN115308954 A CN 115308954A CN 202211243978 A CN202211243978 A CN 202211243978A CN 115308954 A CN115308954 A CN 115308954A
Authority
CN
China
Prior art keywords
electrode
branch
sub
array substrate
adjacent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211243978.1A
Other languages
English (en)
Inventor
姚新汝
许力
董成才
肖军城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Guangzhou China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202211243978.1A priority Critical patent/CN115308954A/zh
Publication of CN115308954A publication Critical patent/CN115308954A/zh
Priority to US18/090,545 priority patent/US20240126126A1/en
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供一种阵列基板、液晶显示面板及显示装置,阵列基板包括第一电极、扫描线、数据线及公共信号线;第一电极包括第一及第二子电极;相邻两条扫描线、相邻两条公共信号线及一条数据线围成第一及第二子像素区,第一子和第二子电极分别位于第一和第二子像素区内;第一子电极包括:第一主干部,靠近公共信号线设置;多个沿第一分支部;及第一分支部的一端固定在第一主干部上;相邻的两个第一分支部之间具有第一间隙,多个第一分支部的一端连接在第一主干部上,相邻两个第一分支部的另一端通过第一间隙分隔。本申请提供的阵列基板、液晶显示面板及显示装置具有低侧向耦合电容及低信号串扰风险。

Description

阵列基板、液晶显示面板及显示装置
技术领域
本申请涉及显示面板技术领域,尤其涉及一种阵列基板、液晶显示面板及显示装置。
背景技术
在FFS模式的显示面板中,阵列基板中的顶部电极可以是像素电极或公共电极,每个子像素区域内设置有顶部电极(像素电极或公共电极)和底部电极(像素电极或公共电极),而顶部电极一般为目字形电极,底部电极一般为片状电极,且相邻的子像素区域内的顶部电极的结构完全一致。目字形像素电极与数据线之间的正对面积大,易产生较大的侧向耦合电容,信号串扰风险随之增加。
发明内容
有鉴于此,本申请提供一种低侧向耦合电容及低信号串扰风险的阵列基板。
本申请还提供一种包括上述电极的液晶显示面板。
本申请还提供一种包括上述液晶显示面板的显示装置。
为解决上述问题,本申请提供的技术方案如下:
本申请提供一种阵列基板,包括第一电极、多条扫描线、多条数据线及多条公共信号线;所述扫描线沿第一方向延伸,所述公共信号线及所述数据线沿与所述第一方向垂直的第二方向延伸;所述第一电极包括第一子电极及第二子电极;一条所述数据线位于两条相邻的所述公共信号线之间,相邻两条扫描线、两条相邻的所述公共信号线及一条所述数据线围成一第一子像素区及与所述第一子像素区相邻的第二子像素区,所述第一子电极和所述第二子电极分别位于所述第一子像素区和所述第二子像素区内;所述第一子电极包括:
第一主干部,靠近所述公共信号线设置;及
多个沿所述第二方向间隔设置的第一分支部;
其中,相邻的两个所述第一分支部之间具有第一间隙,多个所述第一分支部的一端连接在所述第一主干部上,相邻两个所述第一分支部的另一端通过所述第一间隙分隔。
在本申请一可选实施例中,所述第一分支部自所述第一主干部沿所述第一方向倾斜延伸。
在本申请一可选实施例中,所述第一子电极还包括:
第二主干部;
多个沿所述第二方向间隔设置的第二分支部;及
其中,相邻的两个所述第二分支部之间具有第二间隙;其中一个所述第二分支部与一个所述第一分支部相连接。
在本申请一可选实施例中,所述第二主干部与所述第一主干部相连接,所述第二主干部与所述第一主干部靠近所述公共信号线设置;多个所述第二分支部的一端连接在所述第二主干部上,相邻两个所述第二分支部的另一端通过所述第二间隙分隔。
在本申请一可选实施例中,所述第一分支部的延伸方向与所述第二分支部的延伸方向不同。
在本申请一可选实施例中,所述第一分支部的延伸方向与所述第二分支部的延伸方向之间的夹角大于或等于5°且小于或等于45°。
在本申请一可选实施例中,所述第二主干部靠近所述数据线设置;多个所述第二分支部的一端连接在所述第二主干部上,相邻两个所述第二分支部的另一端通过所述第二间隙分隔。
在本申请一可选实施例中,所述第二子电极包括:
第三主干部,靠近所述公共信号线设置;及
多个沿所述第二方向间隔设置的第三分支部;
其中,相邻的两个所述第三分支部之间具有第三间隙,多个所述第三分支部的一端连接在所述第三主干部上,相邻两个所述第三分支部的另一端通过所述第三间隙分隔。
在本申请一可选实施例中,所述第三分支部的延伸方向与所述第一分支部的延伸方向平行且相反。
在本申请一可选实施例中,所述第三分支部的延伸方向与所述第一分支部的延伸方向在所述第二方向的反方向上相交。
在本申请一可选实施例中,所述第二子电极还包括:
第四主干部;
多个沿所述第二方向间隔设置的第四分支部;及
其中,相邻的两个所述第四分支部之间具有第四间隙;其中一个所述第四分支部与一个所述第三分支部相连接。
在本申请一可选实施例中,所述第四主干部与所述第三主干部相连接;在所述第二子像素区内,所述第四主干部与所述第三主干部靠近所述公共信号线设置;多个所述第四分支部的一端连接在所述第四主干部上,相邻两个所述第四分支部的另一端通过所述第四间隙分隔。
在本申请一可选实施例中,所述第三分支部的延伸方向与所述第四分支部的延伸方向相交。
在本申请一可选实施例中,所述第三分支部的延伸方向与所述第四分支部的延伸方向之间的夹角θ2大于或等于5°且小于或等于45°。
在本申请一可选实施例中,所述第四主干部靠近所述数据线设置,多个所述第四分支部的一端连接在所述第四主干部上,相邻两个所述第四分支部的另一端通过所述第四间隙分隔。
在本申请一可选实施例中,所述阵列基板还包括:
衬底;
驱动电路层,位于所述衬底之上;及
第二电极,与所述第一电极相对设置;所述第二电极位于所述衬底或所述驱动电路层之上,所述第二电极位于所述衬底与所述第一电极之间。
第二方面,本申请提供一种液晶显示面板,包括液晶和对置基板,所述液晶显示面板还包括如上所述的阵列基板,所述液晶位于所述对置基板和所述阵列基板之间。
第三方面,本申请提供一种显示装置,包括如上所述的液晶显示面板。
本申请提供的阵列基板、液晶显示面板及显示装置,将第一电极的第一子电极的间隔设置的分支部(第一分支部及/或第二分支部)的任意两个相邻分支部之间具有间隙,多个所述第一分支部的一端连接在所述第一主干部上,相邻两个所述第一分支部的另一端通过所述第一间隙分隔,可以增加所述第一电极的面向数据线侧的镂空部分的面积,以减小第一电极与数据线之间的正对面积,从而能够降低所述第一电极与数据线之间的正对面积,进而降低侧向耦合电容和低信号串扰风险。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请较佳实施例提供的一种显示装置的模块示意图。
图2为图1所示的液晶显示面板的薄膜晶体管侧的剖视图。
图3为图2所示的液晶显示面板的数据线侧的剖视图。
图4为图1所示的另一种液晶显示面板的薄膜晶体管侧的剖视图。
图5为图4所示的液晶显示面板的数据线侧的剖视图。
图6为本申请第一实施例提供的一种阵列基板的局部俯视图。
图7为图6所示的阵列基板中的第一子电极的第一分支部和第二分支部的延伸方向的示意图。
图8为本申请另一实施例提供的第一子电极的第一分支部和第二子电极的第三分支部的延伸方向的示意图。
图9为图6所示的阵列基板中的第二子电极的第三分支部和第四分支部的延伸方向的示意图。
图10为本申请第二实施例提供的一种阵列基板的局部俯视图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体地限定。
本申请可以在不同实施中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。
以下将结合具体实施例及附图对本申请提供的阵列基板、液晶显示面板及显示装置进行详细描述。
请参阅图1,本申请提供一种显示装置1000,所述显示装置1000包括所述液晶显示面板1100/1300及主体部1200,所述液晶显示面板1100/1300设置在所述主体部1200上/内。
其中,所述显示装置1000可以是虚拟现实(VR)显示装置、显示屏、计算机、手机、电脑、笔记本、手表等能够显示的电子装置。
其中,所述液晶显示面板1100/1300包括阵列基板、对置基板及液晶,所述液晶位于所述阵列基板及对置基板之间。
其中,所述液晶显示面板1100/1300的显示模式可以为FFS模式。
具体地,所述阵列基板包括衬底、位于所述衬底上方的驱动电路层、第一电极和第二电极,所述第一电极与所述第二电极位置相对,所述第一电极与所述第二电极之间通过一绝缘层间隔开来。所述第一电极位于所述第二电极上方,也即,所述第一电极为顶部电极(top电极),所述第二电极为底部电极(bottom电极)。
其中,所述第一电极可以为像素电极或公共电极,相应地,所述第二电极为公共电极或像素电极。当所述第一电极为像素电极时,所述第一电极与所述驱动电路层电连接。当所述第一电极为公共电极时,所述第二电极与所述驱动电路层电连接。
具体地,请参阅图2-5,下面将以图2和图3所示的液晶显示面板1100以及图4和图5所示的液晶显示面板1300的结构为例,简单描述液晶显示面板的结构。
请参阅图2-3,所述液晶显示面板1100包括阵列基板100、液晶200及对置基板300,所述液晶200位于所述阵列基板100及对置基板300之间。所述阵列基板100包括衬底101、位于所述衬底101上方的驱动电路层70、形成在所述驱动电路层70上的第一电极10及形成在所述衬底101上的第二电极102,所述第一电极10与所述第二电极102位置相对,所述第一电极10位于所述第二电极102上方,所述第一电极10与所述第二电极102之间绝缘。在本实施例中,所述第一电极10为像素电极且为镂空电极,所述第二电极102为公共电极且为片状电极。
其中,所述驱动电路层70包括多个驱动晶体管,每个所述驱动晶体管包括形成在所述衬底101上的栅极71、形成在所述衬底101上且覆盖所述栅极71的栅极绝缘层72、形成在所述栅极绝缘层72上且与所述栅极71位置相对的有源层73、形成在所述栅极绝缘层72且分别与所述有源层73电连接的源漏极层74、形成在所述栅极绝缘层72上且覆盖所述源漏极层74的钝化层75及形成在所述钝化层75上的平坦层(图未示)。所述第二电极102形成在所述衬底101上且被所述栅极绝缘层72覆盖,所述第一电极10形成在所述钝化层75(或平坦层)上。所述第一电极10与所述源漏极层74电连接。
请参阅图2及图3,所述阵列基板100还包括多条扫描线(图2及图3中均未示)、多条数据线30(见图3)及多条公共信号线40(见图2),所述扫描线及所述公共信号线40分别与所述栅极71同层设置,所述数据线30与所述源漏极层74同层设置,所述扫描线与所述栅极71电连接,所述公共信号线40与所述第二电极102(公共电极)电连接,所述数据线30与所述源漏极层74电连接。所述扫描线用于为所述驱动晶体管提供扫描信号,所述数据线30用于为所述驱动晶体管提供数据信号,所述公共信号线40用于为所述驱动晶体管提供公共信号。所述第一电极10与所述第二电极102位置相对,以形成驱动所述液晶200偏转的电场。
当然,在其他实施例中,所述阵列基板100的结构并不局限于如上所述的结构。
请参阅图4-5,所述液晶显示面板1300的结构与所述液晶显示面板1100的结构相似,其区别仅在于,所述液晶显示面板1300的第一电极10为公共电极,所述第二电极102为像素电极,所述第一电极10分别与所述第二电极102及所述源漏极层74电连接,以使得所述第二电极102与所述源漏极层74电连接。
下面将以图6-10来说明如上所述的第一电极的结构。
请参阅图6-9,本申请一可选实施例提供一种第一电极10,定义所述扫描线20沿第一方向D1延伸,所述公共信号线40及所述数据线30沿与所述第一方向D1垂直的第二方向D2延伸。一条所述数据线30位于两条所述公共信号线40之间,相邻两条所述扫描线20、两条所述公共信号线40及一条所述数据线30围成一第一子像素区50及与之所述第一子像素区50相邻的第二子像素区60。所述第一电极10包括第一子电极11及第二子电极12;所述第一子电极11和所述第二子电极12分别位于所述第一子像素区50和所述第二子像素区60内。
其中,本申请提供的阵列基板100将所述第一电极中的第一子电极和第二子电极分别设置在由相邻两条扫描线20、两条所述公共信号线40及一条所述数据线30围成所述第一子像素区50及所述第二子像素区60内,相比于现有技术中的由相邻两条扫描线及相邻两条数据线围成的子像素区内,本申请提供的阵列基板100可以将所述数据线30的数量减半,从而可以降低阵列基板的制作难度并降低成本。
在本申请一可选实施例中,所述第一子电极11包括第一主干部111及多个沿所述第二方向D2间隔设置的第一分支部112。在所述第一子像素区50内,所述第一主干部111靠近所述公共信号线40设置。多个所述第一分支部112的一端固定在所述第一主干部111上。相邻的两个所述第一分支部112之间具有第一间隙113,多个所述第一分支部112的一端连接在所述第一主干部111上,相邻两个所述第一分支部112的另一端通过所述第一间隙113分隔。也即,所述第一间隙113的面向所述第一主干部111的一端为闭口,所述第一间隙113远离所述第一主干部111且靠近所述数据线30的一端为开口。
在所述阵列基板100的俯视方向上,所述第一分支部112自所述第一主干部111沿所述第一方向D1(即向靠近所述数据线30的方向)倾斜延伸。
在本申请一可选实施例中,在所述阵列基板100的俯视方向上,所述第一分支部112的远离所述第一主干部111的一端到其中一条所述扫描线20的最短距离小于所述第一分支部112的与所述第一主干部111连接的一端到同一条所述扫描线20的最短距离。
在本申请另一可选实施例中,所述第一子电极11还包括第二主干部114及多个沿所述第二方向D2间隔设置的第二分支部115。其中,多个所述第二分支部115的一端固定在所述第二主干部114上,相邻的两个所述第二分支部115之间具有第二间隙116,其中一个所述第二分支部115与一个所述第一分支部112相连接。
请再次参阅图6,在本实施例中,所述第二主干部114与所述第一主干部111相连接。更具体地,所述第二主干部114与所述第一主干部111一体成型。多个所述第二分支部115的一端连接在所述第二主干部114上,相邻两个所述第二分支部115的另一端通过所述第二间隙116分隔,也即所述第二间隙116的面向所述第二主干部114的一端为闭口,所述第二间隙116的远离所述第二主干部114且靠近所述数据线30的一端为开口。
请再次参阅图6-7,所述第一分支部112和所述第二分支部115分别自所述第一主干部111及所述第二主干部114向靠近所述数据线30的延伸,且所述第一分支部112自所述第一主干部111的延伸方向D3与所述第二分支部115自所述第二主干部114的延伸方向D4不同,即,随着所述第一分支部112和所述第二分支部115的延伸,所述第一分支部112和所述第二分支部115之间的距离逐渐增大。
所述第一分支部112的延伸方向D3与所述第二分支部115的延伸方向D4之间的夹角θ1大于0°。优选地,所述第一分支部112的延伸方向D3与所述第二分支部115的延伸方向D4之间的夹角θ1大于或等于5°且小于或等于45°。
请再次参阅图6,在本实施例中,所述第一子电极11与所述第二子电极12分布在所述数据线30的两侧;所述第二子电极12包括第三主干部121及多个沿所述第二方向D2间隔设置的第三分支部122。其中,在所述第二子像素区60内,所述第三主干部121靠近所述公共信号线40设置。多个所述第三分支部122的一端固定在所述第三主干部121上;相邻的两个所述第三分支部122之间具有第三间隙123,多个所述第三分支部122的一端连接在所述第三主干部121上,相邻两个所述第三分支部122的另一端通过所述第三间隙123分隔,也即,所述第三间隙123的面向所述第三主干部121的一端为闭口,所述第三间隙123远离所述第三主干部121且靠近所述数据线30的一端为开口。
请再次参阅图6,在本申请一可选实施例中,所述第三分支部122的延伸方向与所述第一分支部112的延伸方向平行且相反。
请再次参阅图8,在本申请一可选实施例中,所述第三分支部122的延伸方向D5与所述第一分支部112的延伸方向D3在所述第二方向D2的反方向上相交。
请再次参阅图6及图9,在本申请一可选实施例中,所述第二子电极12还包括第四主干部124及多个沿所述第二方向D2间隔设置的第四分支部125。多个所述第四分支部125的一端固定在所述第四主干部124上;相邻的两个所述第四分支部125之间具有第四间隙126;其中一个所述第四分支部125与一个所述第三分支部122相连接,所述第四主干部124与所述第三主干部121相连接,在所述第二子像素区60内,所述第四主干部124与所述第三主干部121靠近所述公共信号线40设置;多个所述第四分支部125的一端连接在所述第四主干部124上,相邻两个所述第四分支部125的另一端通过所述第四间隙126分隔,也即,所述第四间隙126的面向所述第四主干部124的一端为闭口,所述第四间隙126的远离所述第四主干部124且靠近所述数据线30的一端为开口。
其中,所述第三分支部122和所述第四分支部125分别自所述第三主干部121及所述第四主干部124向靠近所述数据线30的延伸,且所述第三分支部122的延伸方向D5与所述第四分支部125的延伸方向D4相交,也即,随着所述第三分支部122和所述第四分支部125的延伸,所述第三分支部122和所述第四分支部125之间的距离逐渐减小。
请参阅图6及图9,所述第三分支部122的延伸方向D5与所述第四分支部125的延伸方向D6之间的夹角θ2大于0°。优选地,所述第三分支部122的延伸方向D5与所述第四分支部125的延伸方向D6之间的夹角θ2大于或等于5°且小于或等于45°。
请参阅图10,本申请第二实施例提供一种阵列基板400,所述阵列基板400的结构与所述阵列基板100的结构相似,其区别在于第一电极的结构,具体地,所述第一电极401的第一子电极41的第二主干部414靠近所述数据线30设置,也即,所述第一电极401的第一子电极41的第一主干部411与所述第二主干部414不连接;多个所述第二分支部415的一端连接在所述第二主干部414上,相邻两个所述第二分支部415的另一端通过所述第二间隙416分隔,也即,所述第二间隙416的面向所述第二主干部414的一端为闭口,所述第二间隙416的远离所述第二主干部414及所述数据线30的一端为开口。所述第一电极401的第二子电极42的所述第四主干部424靠近所述数据线30设置,也即,所述第一电极401的第二子电极42的第三主干部421与所述第四主干部424不连接,多个所述第四分支部425的一端连接在所述第四主干部424上,相邻两个所述第四分支部425的另一端通过所述第四间隙426分隔,也即,所述第四间隙426的面向所述第四主干部424的一端为闭口,所述第四间隙426的远离所述第四主干部424及所述数据线30的一端为开口。第一分支部412的结构与所述阵列基板100的第一分支部112的结构相同,所述第三分支部422的结构与所述阵列基板100的所述第三分支部122的结构相同。
本申请提供的阵列基板、液晶显示面板及显示装置,将第一电极的第一子电极的间隔设置的分支部(第一分支部及/或第二分支部)的任意两个相邻分支部之间具有间隙,多个所述第一分支部的一端连接在所述第一主干部上,相邻两个所述第一分支部的另一端通过所述第一间隙分隔,1)可以增加所述第一电极的面向数据线侧的镂空部分的面积,以减小第一电极与数据线之间的正对面积,从而能够降低所述第一电极与数据线之间的正对面积,进而降低侧向耦合电容和低信号串扰风险;2)可以增加所述第一电极的镂空部分的面积,从而增加所述第一电极的透过率;3)可以增加所述第一电极的镂空部分的面积,从而减小第一电极(顶部电极)和第二电极(底部电极)之间的正对面积,可以降低第一电极(顶部电极)和第二电极(底部电极)构成的存储电容的大小;4)一条所述数据线位于两条所述公共信号线之间,相邻两条扫描线、两条所述公共信号线及所述数据线围成第一子像素区及与所述第一子像素区相邻的第二子像素区,可以使得数据线的数量减半。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (18)

1.一种阵列基板,其特征在于,包括第一电极、多条扫描线、多条数据线及多条公共信号线;所述扫描线沿第一方向延伸,所述公共信号线及所述数据线沿与所述第一方向垂直的第二方向延伸;所述第一电极包括第一子电极及第二子电极;一条所述数据线位于两条相邻的所述公共信号线之间,相邻两条扫描线、两条相邻的所述公共信号线及一条所述数据线围成一第一子像素区及与所述第一子像素区相邻的第二子像素区,所述第一子电极和所述第二子电极分别位于所述第一子像素区和所述第二子像素区内;所述第一子电极包括:
第一主干部,靠近所述公共信号线设置;及
多个沿所述第二方向间隔设置的第一分支部;
其中,相邻的两个所述第一分支部之间具有第一间隙,多个所述第一分支部的一端连接在所述第一主干部上,相邻两个所述第一分支部的另一端通过所述第一间隙分隔。
2.如权利要求1所述的阵列基板,其特征在于,所述第一分支部自所述第一主干部沿所述第一方向倾斜延伸。
3.如权利要求1所述的阵列基板,其特征在于,所述第一子电极还包括:
第二主干部;
多个沿所述第二方向间隔设置的第二分支部;及
其中,相邻的两个所述第二分支部之间具有第二间隙;其中一个所述第二分支部与一个所述第一分支部相连接。
4.如权利要求3所述的阵列基板,其特征在于,所述第二主干部与所述第一主干部相连接,所述第二主干部与所述第一主干部靠近所述公共信号线设置;多个所述第二分支部的一端连接在所述第二主干部上,相邻两个所述第二分支部的另一端通过所述第二间隙分隔。
5.如权利要求4所述的阵列基板,其特征在于,所述第一分支部的延伸方向与所述第二分支部的延伸方向不同。
6.如权利要求5所述的阵列基板,其特征在于,所述第一分支部的延伸方向与所述第二分支部的延伸方向之间的夹角大于或等于5°且小于或等于45°。
7.如权利要求3所述的阵列基板,其特征在于,所述第二主干部靠近所述数据线设置;多个所述第二分支部的一端连接在所述第二主干部上,相邻两个所述第二分支部的另一端通过所述第二间隙分隔。
8.如权利要求1所述的阵列基板,其特征在于,所述第二子电极包括:
第三主干部,靠近所述公共信号线设置;及
多个沿所述第二方向间隔设置的第三分支部;
其中,相邻的两个所述第三分支部之间具有第三间隙,多个所述第三分支部的一端连接在所述第三主干部上,相邻两个所述第三分支部的另一端通过所述第三间隙分隔。
9.如权利要求8所述的阵列基板,其特征在于,所述第三分支部的延伸方向与所述第一分支部的延伸方向平行且相反。
10.如权利要求8所述的阵列基板,其特征在于,所述第三分支部的延伸方向与所述第一分支部的延伸方向在所述第二方向的反方向上相交。
11.如权利要求8所述的阵列基板,其特征在于,所述第二子电极还包括:
第四主干部;
多个沿所述第二方向间隔设置的第四分支部;及
其中,相邻的两个所述第四分支部之间具有第四间隙;其中一个所述第四分支部与一个所述第三分支部相连接。
12.如权利要求11所述的阵列基板,其特征在于,所述第四主干部与所述第三主干部相连接;在所述第二子像素区内,所述第四主干部与所述第三主干部靠近所述公共信号线设置;多个所述第四分支部的一端连接在所述第四主干部上,相邻两个所述第四分支部的另一端通过所述第四间隙分隔。
13.如权利要求12所述的阵列基板,其特征在于,所述第三分支部的延伸方向与所述第四分支部的延伸方向相交。
14.如权利要求13所述的阵列基板,其特征在于,所述第三分支部的延伸方向与所述第四分支部的延伸方向之间的夹角θ2大于或等于5°且小于或等于45°。
15.如权利要求11所述的阵列基板,其特征在于,所述第四主干部靠近所述数据线设置,多个所述第四分支部的一端连接在所述第四主干部上,相邻两个所述第四分支部的另一端通过所述第四间隙分隔。
16.如权利要求1-15任一项所述的阵列基板,其特征在于,还包括:
衬底;
驱动电路层,位于所述衬底之上;及
第二电极,与所述第一电极相对设置;所述第二电极位于所述衬底或所述驱动电路层之上,所述第二电极位于所述衬底与所述第一电极之间。
17.一种液晶显示面板,包括液晶和对置基板,其特征在于,所述液晶显示面板还包括如权利要求1-16任一项所述的阵列基板,所述液晶位于所述对置基板和所述阵列基板之间。
18.一种显示装置,其特征在于,包括如权利要求17所述的液晶显示面板。
CN202211243978.1A 2022-10-12 2022-10-12 阵列基板、液晶显示面板及显示装置 Pending CN115308954A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202211243978.1A CN115308954A (zh) 2022-10-12 2022-10-12 阵列基板、液晶显示面板及显示装置
US18/090,545 US20240126126A1 (en) 2022-10-12 2022-12-29 Array substrate, liquid crystal display panel, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211243978.1A CN115308954A (zh) 2022-10-12 2022-10-12 阵列基板、液晶显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN115308954A true CN115308954A (zh) 2022-11-08

Family

ID=83868067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211243978.1A Pending CN115308954A (zh) 2022-10-12 2022-10-12 阵列基板、液晶显示面板及显示装置

Country Status (2)

Country Link
US (1) US20240126126A1 (zh)
CN (1) CN115308954A (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080084528A1 (en) * 2006-10-10 2008-04-10 Samsung Electronics Co., Ltd. Liquid crystal display device
JP2009151204A (ja) * 2007-12-21 2009-07-09 Sharp Corp 液晶表示装置
CN105158995A (zh) * 2015-10-27 2015-12-16 深圳市华星光电技术有限公司 像素电极及阵列基板
CN106094369A (zh) * 2016-08-26 2016-11-09 深圳市华星光电技术有限公司 像素电极及曲面液晶显示面板
CN108257576A (zh) * 2018-04-04 2018-07-06 昆山龙腾光电有限公司 阵列基板及其驱动方法和液晶显示装置及其驱动方法
CN109143696A (zh) * 2018-10-08 2019-01-04 惠科股份有限公司 一种像素结构及显示装置
CN110928066A (zh) * 2019-11-22 2020-03-27 厦门天马微电子有限公司 显示面板和显示装置
CN113238419A (zh) * 2021-06-09 2021-08-10 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080084528A1 (en) * 2006-10-10 2008-04-10 Samsung Electronics Co., Ltd. Liquid crystal display device
JP2009151204A (ja) * 2007-12-21 2009-07-09 Sharp Corp 液晶表示装置
CN105158995A (zh) * 2015-10-27 2015-12-16 深圳市华星光电技术有限公司 像素电极及阵列基板
CN106094369A (zh) * 2016-08-26 2016-11-09 深圳市华星光电技术有限公司 像素电极及曲面液晶显示面板
CN108257576A (zh) * 2018-04-04 2018-07-06 昆山龙腾光电有限公司 阵列基板及其驱动方法和液晶显示装置及其驱动方法
CN109143696A (zh) * 2018-10-08 2019-01-04 惠科股份有限公司 一种像素结构及显示装置
CN110928066A (zh) * 2019-11-22 2020-03-27 厦门天马微电子有限公司 显示面板和显示装置
CN113238419A (zh) * 2021-06-09 2021-08-10 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置

Also Published As

Publication number Publication date
US20240126126A1 (en) 2024-04-18

Similar Documents

Publication Publication Date Title
CN101526704B (zh) 液晶装置及电子设备
KR100293806B1 (ko) 액정표시소자
US7973866B2 (en) Liquid crystal display devices
KR101297804B1 (ko) 어레이 기판 및 이를 갖는 표시패널
TWI238914B (en) Liquid crystal display
US11460742B2 (en) Display device
US7884912B2 (en) Liquid crystal display device
CN100495180C (zh) 液晶显示器装置
TWI403787B (zh) 液晶顯示面板
KR20090042167A (ko) 액정 장치 및 그것을 구비한 전자 기기
US7885497B2 (en) TFT array substrate with storage capacitor having large capacitance and LCD panel using the same
KR100978745B1 (ko) 액정 장치
KR100482458B1 (ko) 박막트랜지스터액정표시소자및그제조방법
EP2790057A1 (en) Thin film transistor array panel and manufacturing method thereof
JP2004516511A (ja) アクティブマトリックス装置
CN113406831B (zh) 阵列基板及显示面板
CN112764281B (zh) 一种阵列基板及显示面板
KR20130018057A (ko) 횡전계형 액정표시장치용 어레이 기판
CN115308954A (zh) 阵列基板、液晶显示面板及显示装置
JP2003279944A (ja) 液晶表示装置
KR20030000439A (ko) 액정표시장치의 어래이 기판 및 그 제조방법
KR20120050780A (ko) 액정 표시 패널 및 그 제조 방법
JPH10293324A (ja) 液晶表示素子
KR20070071514A (ko) Ips 모드 액정표시소자
KR20120116715A (ko) 횡전계형 액정표시장치용 어레이 기판

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination