CN115308567A - 计算设备上故障芯片的定位方法、设备及存储介质 - Google Patents

计算设备上故障芯片的定位方法、设备及存储介质 Download PDF

Info

Publication number
CN115308567A
CN115308567A CN202210767281.8A CN202210767281A CN115308567A CN 115308567 A CN115308567 A CN 115308567A CN 202210767281 A CN202210767281 A CN 202210767281A CN 115308567 A CN115308567 A CN 115308567A
Authority
CN
China
Prior art keywords
chip
baud rate
information
chips
positioning information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210767281.8A
Other languages
English (en)
Inventor
杨涛
王文海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Bitmain Technologies Inc
Original Assignee
Bitmain Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Bitmain Technologies Inc filed Critical Bitmain Technologies Inc
Priority to CN202210767281.8A priority Critical patent/CN115308567A/zh
Publication of CN115308567A publication Critical patent/CN115308567A/zh
Priority to PCT/CN2023/104492 priority patent/WO2024002325A1/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/282Testing of electronic circuits specially adapted for particular applications not provided for elsewhere
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2837Characterising or performance testing, e.g. of frequency response

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本申请涉及计算机领域,具体公开了一种计算设备上故障芯片的定位方法、设备及存储介质,该方法包括:在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息;根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息;通过配置命令将芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率;在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息;根据第二响应信息定位故障的芯片。这样,能够快速定位计算设备中存在PLL电路损坏的芯片。

Description

计算设备上故障芯片的定位方法、设备及存储介质
技术领域
本申请涉及计算机领域,尤其涉及一种计算设备上故障芯片的定位方法、设备及存储介质。
背景技术
目前,计算设备上的各个芯片之间通过串联的方式组成芯片阵列,芯片通过串口输出算力。芯片在输出算力时,通过内部PLL(Phase Locked Loop,锁相环)电路在极短的时间内传输大量的数据信息。在计算设备生产或存储期间,由于各种原因产生的静电ESD对芯片的PLL电路产生损害,导致芯片的算力下降。为了保证计算设备的算力,需要快速定位PLL电路故障的芯片,并对其进行更换维修。
在传统的故障芯片定位方法中,需要使用示波器分别测量各个芯片的串口波特率来定位故障芯片,一方面需要引入测试设备,并且需要测试设备的操作者满足较高的操作要求;另一方面在故障率较高的情况下,定位故障芯片效率低、成本高、费时费力,无法满足产能的需求。
发明内容
本申请提供一种计算设备上故障芯片的定位方法、设备及存储介质,用于在计算设备组装完成后快速定位计算设备中存在PLL电路损坏的芯片,以降低检测成本和检测时间,提高计算设备的产能。
第一方面,本申请提供一种计算设备上故障芯片的定位方法,该方法包括:
在第一波特率下向所述计算设备上的芯片发送第一广播命令,以使所述芯片响应所述第一广播命令并返回第一响应信息;
根据所述第一响应信息确定所述芯片的数量,若所述芯片的数量等于预设数量,向所述芯片发送定位信息,以使所述芯片写入所述定位信息;
向所述芯片发送配置命令,将所述芯片的工作波特率更改为第二波特率,所述第二波特率大于所述第一波特率;
在所述第二波特率下向所述芯片发送第二广播命令,以使所述芯片响应所述第二广播命令并返回第二响应信息,所述第二响应信息包括所述定位信息;
根据所述第二响应信息定位故障的所述芯片。
第二方面,本申请提供一种计算机设备,所述计算机设备包括存储器和处理器;
所述存储器用于存储计算机程序;
所述处理器,用于执行所述计算机程序并在执行所述计算机程序时实现本申请实施例中提供的任一种计算设备上故障芯片的定位方法。
第四方面,本申请提供一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时使所述处理器实现如本申请实施例中提供的任一种计算设备上故障芯片的定位方法。
本申请公开了一种计算设备上故障芯片的定位方法、设备及存储介质,该方法包括:在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息;根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息;向芯片发送配置命令,芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率;在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息;根据第二响应信息定位故障的芯片。基于此,能够在计算设备组装完成后快速定位计算设备中存在PLL电路损坏的芯片,以降低检测成本和检测时间,提高计算设备的产能。
附图说明
为了更清楚地说明本申请实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的一种计算系统的示意图;
图2是本申请实施例提供的一种计算设备上故障芯片的定位方法的示意流程图;
图3是本申请实施例提供的一种计算设备上故障芯片的定位方法的应用流程图;
图4是本申请实施例提供的一种计算机设备的结构示意性框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
附图中所示的流程图仅是示例说明,不是必须包括所有的内容和操作/步骤,也不是必须按所描述的顺序执行。例如,有的操作/步骤还可以分解、组合或部分合并,因此实际执行的顺序有可能根据实际情况改变。
应当理解,在此本申请说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本申请。如在本申请说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当理解,在本申请说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
下面结合附图,对本申请的一些实施方式作详细说明。在不冲突的情况下,下述的实施例及实施例中的特征可以相互组合。
请参阅图1,图1示出了本申请实施例提供的一种计算系统的示意图。如图1所示,计算系统包括服务器、控制板和计算设备,计算设备包括多个芯片,计算设备和控制板通过串行接口通信进行信息交互。控制板是服务器与计算设备的通信中继,控制板能够控制计算设备的工作状态,以及能够向计算设备中转服务器的数据信息。
芯片中包括PLL(Phase Locked Loop)电路,也称锁相环电路,PLL电路用于整合时钟信号,以使高频器件正常工作,如内存的存取资料等。芯片要实现正常工作,通常需要外部的输入信号与内部的振荡信号同步。芯片的晶振由于工艺与成本原因,做不到很高的频率,因此在需要高频应用时,利用PLL电路实现稳定且高频的时钟信号。
请参阅图2,图2示出了本申请实施例提供的一种计算设备上故障芯片的定位方法的示意流程图。如图2所示,本申请实施例中的计算设备上故障芯片的定位方法包括如下具体步骤:S101-S105。
S101、在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息。
芯片通过串行接口实现算力输出,因此与计算设备连接的设备需要与芯片提前协议好串行接口的通信波特率,才能实现与芯片的信息交互,以及获取芯片的算力输出。芯片具有默认(Default)波特率,默认波特率用于启动芯片,还用于芯片与其他设备完成初次通信握手。
示例性的,计算设备上的A类芯片的默认波特率为115200bps,控制板与计算设备连接,那么控制板能够在115200bps的波特率下发送握手信息与A类芯片完成通信连接。
在计算设备的生产过程中,为了确认组装好的计算设备上的芯片是否能够启动和初始化,服务器在默认波特率下向每个芯片发送初始化命令,芯片根据初始化命令并完成初始化,并向服务器返回初始化完成的响应信息。
在一些实施例中,第一波特率为芯片的默认波特率,第一响应信息为芯片响应初始化命令而向服务器返回的响应信息。若芯片不能响应初始化命令并返回响应信息,那么该芯片和/或该计算设备上存在影响芯片启动的故障。
在一些实施例中,服务器通过第一广播命令能够实现与芯片的通信握手。
S102、根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息。
具体地,每个芯片会向服务器返回一条第一响应信息,第一响应信息的数量为完成初始化的芯片的数量,服务器接收芯片返回的第一响应信息,并统计第一响应信息的数量,将第一响应信息的数量设置为芯片的数量。若完成初始化的芯片的数量等于预设数量,该预设数量为计算设备上安装的芯片的数量,则说明计算设备上全部的芯片都实现了初始化。在服务器确认全部芯片都实现了初始化后,服务器向控制板发送芯片的定位信息,控制板将定位信息烧录或存储至对应的芯片上。
需要说明的是,本申请实施例中的定位信息为服务器根据计算设备上的芯片数量生成的多条具有唯一地址的定位信息。每条定位信息对应一个芯片,通过该地定位信息能够准确地定位计算设备上对应的芯片的位置。
在一些实施例中,在向芯片发送定位信息之前,根据芯片的数量生成多条具有唯一地址的定位信息;以及根据定位信息和对应的芯片生成定位信息查找表。
示例性的,如果全部芯片都实现了初始化,则服务器按照地址空间均匀分配方法为各个芯片配置地址信息。假设计算设备上有80个芯片,对应的元件序号分别为U1,U2,U3,…,U80,服务器依次给80个串联的芯片分别的配置定位信息为:0,3,6,…,237,其中,U1对应的定位信息为0,U2对应的定位信息为3,U3对应的定位信息为6,U80对应的定位信息为237。这样,定位信息的数字序列是不重复的,每个芯片都被赋予了一个唯一的地址信息。完成地址配置后,根据定位信息和对应的芯片的元件序号生成定位信息查找表,这样,实现了通过定位信息快速查找到对应的芯片。
在一些实施例中,若完成初始化的芯片的数量少于计算设备上安装的芯片的数量,则说明计算设备上存在初始化失败的芯片,服务器将该计算设备标记为待维修,并通过显示屏输出维修提示,例如,维修提示为显示计算设备上待维修的芯片的数量。需要说明的是,默认波特率通常低于芯片的所支持的最高波特率,芯片可通过晶振实现在默认波特率下的时钟同步,芯片不需要运行PLL电路也能够接收和/或响应在默认波特率下生成的命令信息,芯片不能返回第一响应信息的原因可能来自于芯片或计算设备,因此需要将该计算设备进行人工测试和维修,初步排除可能存在的运行故障,防止对下一步的PLL电路检测产生干扰。
S103、向芯片发送配置命令,将芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率。
具体地,服务器在默认波特率下向芯片发送配置命令,该配置命令用于将芯片的当前波特率从默认波特率表更为工作波特率,第二波特率为工作波特率,一般地,工作波特率大于默认波特率。
在具体应用中,计算设备上的芯片的波特率变更后,控制计算设备的控制板也需要将当前波特率变更为芯片的工作波特率。这样,才能实现两者的时钟同步,进而实现通信。
需要说明的是,默认波特率通常低于芯片的所支持的最高波特率,芯片不需要运行PLL电路也能够接收和/或响应在默认波特率下生成的命令信息,芯片的工作波特率为最高波特率乘以计算系数,例如,该计算系数为0.9。芯片的工作波特率越高,对芯片中的PLL电路的要求越高。
在一些实施例中,芯片的多个PLL电路中的部分PLL电路损坏,该芯片在默认波特率下仍然能够正常工作,而在工作波特率下不能够运行部分功能。因此,通过需要在工作波特率下完成对该芯片的测试。
S104、在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息。
具体地,服务器在第二波特率下生成第二广播命令,并将该第二广播命令向芯片发送,第二广播命令用于获取芯片中的定位信息。由于第二波特率接近芯片的最高波特率,芯片必须通过PLL电路接收和/或响应该第二广播命令。芯片配置为在接收到第二广播命令后,调取已存储的定位信息,根据该定位信息生成第二响应信息,并将第二响应信息发送至服务器。
在一些实施例中,芯片通过PLL电路接收第二广播命令,然后响应该第二广播命令根据定位信息生成第二响应信息,并通过PLL电路返回第二响应信息。
在一些实施例中,若芯片中PLL电路被静电损坏,那么该芯片不能够接收/或响应该第二广播命令。
S105、根据第二响应信息定位故障的芯片。
具体地,服务器接收到第二响应信息之后,服务器可通过相关软件依次解析第二响应信息中的定位信息,并在定位信息查找表中查找没有返回定位信息的芯片。没有返回定位信息的芯片就是存在PLL电路故障的芯片,由于定位信息和芯片的元件序号是一一对应的,因此,可以根据地缺失的定位信息找到故障的芯片元件序号,进而根据元件序号找到该故障的芯片在计算设备上的位置,并将这一结果显示到屏幕中,提示用户对故障的芯片进行更换维修。
在一些实施例中,在获取第二响应信息中的定位信息后,将定位信息与定位信息查找表进行匹配,若定位信息查上存在缺失的定位信息,根据缺失的定位信息获取故障的芯片的位置。
在一些实施例中,获取故障的芯片的位置之后,将故障的芯片的位置发送给显示屏,在显示屏上显示故障的芯片的位置。
示例性的,启动本申请实施例中记载的计算设备上故障芯片的定位方法的应用程序后,在显示屏上通过一个检测界面向用户展示检测进程。检测界面上能够显示计算设备的结构示意图,计算设备的结构示意图中包括各个芯片的元件序号。根据缺失的定位信息和定位信息查找表确定故障的芯片的元件序号后,将该元件序号对应的芯片在结构示意图中突出显示,例如,该突出显示为使用结构示意图的对比色着重标示。
为了更好地理解本申请的技术方案,下面将结合一个具体的实施例进行阐述。
请参阅图3,图3展示了一种计算设备上故障芯片的定位方法的应用流程图。用户可通过一个终端控制该流程,该终端包括显示屏。用户在终端上进行检测操作,服务器响应该检测操作。如图3所示,服务器响应该检测操作,执行S201、启动计算设备,进行芯片数量测试,向计算设备上的芯片发送第一广播信息,实现服务器与芯片握手,获取芯片返回的第一响应信息,以及根据第一响应信息的数量统计芯片的数量。服务器执行S202、判断计算设备上的芯片数量是否与预期的数量匹配。若芯片的数量与预期芯片数量不匹配,服务器执行S203、通过终端的显示屏输出芯片的实际数量和维修提示信息;若芯片的数量与预期芯片数量匹配,服务器执行S204、对各个芯片依次配置地址,以使每个芯片都被赋予一个唯一的定位信息。完成地址配置后,服务器执行S205、向芯片和控制板发送配置命令,将芯片和控制板的当前波特率(默认波特率)更改为芯片的工作波特率。然后,服务器执行S206、向芯片发送第二广播命令,并获取芯片返回的包括定位信息的第二响应信息。所有正常的芯片在接收到第二广播命令后都会返回第二响应信息,其中,第二响应信息包括该芯片对应的定位信息。接收到第二响应信息后,服务器执行S207、根据第二响应信息中的定位信息与定位信息查找表进行比对,得到对比结果。对比过程中,服务器执行S208、根据对比结果判断是否有芯片未回复。若全部的芯片都回复成功,服务器执行S209、通过显示屏输出测试成功提示,结束流程;若存在芯片未回复,服务器执行S210、确定未回复的芯片的位置信息,并将结果显示在显示屏上,以提示用户对相应的芯片进行维修。
通过本申请的计算设备上故障芯片的定位方法,能够对组装完毕的计算设备进行测试,防止组装后出现芯片的PLL电路损坏的计算设备流入市场,导致客诉。本申请的计算设备上故障芯片的定位方法通过软件优化检测流程,能够与其他的常规检测相结合,能够快速定位计算设备中存在PLL电路损坏的芯片,以降低检测成本和检测时间,提高计算设备的产能。
请参阅图4,图4是本申请实施例提供的一种计算机设备的结构示意性框图。该计算机设备可以是服务器或终端。如图4所示,本申请实施例提出一种计算机设备20,该设备20包括存储器21、处理器22、存储在该存储器上并可在该处理器上运行的程序以及用于实现处理器21和存储器22之间的连接通信的数据总线23,该程序被该处理器执行时,以实现以下如图2所示的具体步骤:在第一波特率下向计算设备上的芯片发送第一广播命令,以使芯片响应第一广播命令并返回第一响应信息;根据第一响应信息确定芯片的数量,若芯片的数量等于预设数量,向芯片发送定位信息,以使芯片写入定位信息;向芯片发送配置命令,将芯片的工作波特率更改为第二波特率,第二波特率大于第一波特率;在第二波特率下向芯片发送第二广播命令,以使芯片响应第二广播命令并返回第二响应信息,第二响应信息包括定位信息;根据第二响应信息定位故障的芯片。
应当理解的是,处理器22可以是中央处理单元(Central Processing Unit,CPU),处理器22还可以是其他通用处理器、数字信号处理器(Digital Signal Processor,DSP)、专用集成电路(Application Specific Integrated Circuit,ASIC)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。其中,通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
在一些实施例中,处理器22在实现根据第一响应信息确定芯片的数量时,还具体用于实现:统计第一响应信息的数量,将第一响应信息的数量设置为芯片的数量。
在一些实施例中,处理器22在实现向芯片发送定位信息之前,还具体用于实现:根据芯片的数量生成多条具有唯一地址的定位信息;以及根据定位信息和对应的芯片生成定位信息查找表。
在一些实施例中,处理器22在实现根据第二响应信息定位故障的芯片时,还具体用于实现:获取第二响应信息中的定位信息;将定位信息与定位信息查找表进行匹配,若定位信息查上存在缺失的定位信息;根据缺失的定位信息获取故障的芯片的位置。
在一些实施例中,处理器22在实现根据缺失的定位信息获取故障的芯片的位置之后,还具体用于实现:将故障的芯片的位置发送给显示屏;在显示屏上显示故障的芯片的位置。
在一些实施例中,处理器22在实现根据第一响应信息确定芯片的数量之后,还具体用于实现:若芯片的数量小于预设数量,将计算设备标记为待维修,并输出维修提示信息。
本申请实施例提出一种计算机可读存储介质,该计算机可读存储介质存储有一个或者多个程序,该一个或者多个程序可被一个或者多个处理器执行,以实现本申请实施例提供的任一项计算设备上故障芯片的定位方法。
其中,所述计算机可读存储介质可以是前述实施例所述的计算机设备的内部存储单元,例如所述计算机设备的硬盘或内存。所述计算机可读存储介质也可以是所述计算机设备的外部存储设备,例如所述计算机设备上配备的插接式硬盘、智能存储卡(SmartMedia Card,SMC)、安全数字(Secure Digital,SD)卡、闪存卡(Flash Card)等。
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、设备中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。
在硬件实施方式中,在以上描述中提及的功能模块/单元之间的划分不一定对应于物理组件的划分;例如,一个物理组件可以具有多个功能,或者一个功能或步骤可以由若干物理组件合作执行。某些物理组件或所有物理组件可以被实施为由处理器,如中央处理器、数字信号特征电信号处理器或微处理器执行的软件,或者被实施为硬件,或者被实施为集成电路,如专用集成电路。这样的软件可以分布在计算机可读介质上,计算机可读介质可以包括计算机存储介质(或非暂时性介质)和通信介质(或暂时性介质)。如本领域普通技术人员公知的,术语计算机存储介质包括在用于存储信息(诸如计算机可读指令、数据结构、程序模块或其他数据)的任何方法或技术中实施的易失性和非易失性、可移除和不可移除介质。计算机存储介质包括但不限于RAM、ROM、EEPROM、闪存或其他存储器技术、CD-ROM、数字多功能盘(DVD)或其他光盘存储、磁盒、磁带、磁盘存储或其他磁存储装置、或者可以用于存储期望的信息并且可以被计算机访问的任何其他的介质。此外,本领域普通技术人员公知的是,通信介质通常包含计算机可读指令、数据结构、程序模块或者诸如载波或其他传输机制之类的调制数据信号中的其他数据,并且可包括任何信息递送介质。
以上参照附图说明了本申请的优选实施例,并非因此局限本申请的权利范围。本领域技术人员不脱离本申请的范围和实质内所作的任何修改、等同替换和改进,均应在本申请的权利范围之内。

Claims (10)

1.一种计算设备上故障芯片的定位方法,其特征在于,所述方法包括:
在第一波特率下向所述计算设备上的芯片发送第一广播命令,以使所述芯片响应所述第一广播命令并返回第一响应信息;
根据所述第一响应信息确定所述芯片的数量,若所述芯片的数量等于预设数量,向所述芯片发送定位信息,以使所述芯片写入所述定位信息;
向所述芯片发送配置命令,将所述芯片的工作波特率更改为第二波特率,所述第二波特率大于所述第一波特率;
在所述第二波特率下向所述芯片发送第二广播命令,以使所述芯片响应所述第二广播命令并返回第二响应信息,所述第二响应信息包括所述定位信息;
根据所述第二响应信息定位故障的所述芯片。
2.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,所述芯片包括锁相环电路,所述芯片响应所述第二广播命令并返回第二响应信息包括:
通过所述锁相环电路接收所述第二广播命令;
响应所述第二广播命令根据所述定位信息生成所述第二响应信息,并通过所述锁相环电路返回所述第二响应信息。
3.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,所述根据所述第一响应信息确定所述芯片的数量,包括:
统计所述第一响应信息的数量,将所述第一响应信息的数量设置为所述芯片的数量。
4.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,在所述向所述芯片发送定位信息之前,所述方法还包括:
根据所述芯片的数量生成多条具有唯一地址的所述定位信息;
根据所述定位信息和所述芯片在所述计算设备上的元件序号生成定位信息查找表。
5.如权利要求4所述的计算设备上故障芯片的定位方法,其特征在于,所述根据所述第二响应信息定位故障的所述芯片,包括:
获取所述第二响应信息中的所述定位信息;
将所述所述定位信息与所述定位信息查找表进行匹配,若定位信息查上存在缺失的定位信息;
根据所述缺失的定位信息获取故障的所述芯片的位置。
6.如权利要求5所述的计算设备上故障芯片的定位方法,其特征在于,在所述根据所述缺失的定位信息获取故障的所述芯片的位置之后,还包括:
将故障的所述芯片的位置发送给显示屏;
在所述显示屏上显示故障的所述芯片的位置。
7.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,在所述根据所述第一响应信息确定所述芯片的数量之后,所述方法还包括:
若所述芯片的数量小于预设数量,将所述计算设备标记为待维修,并输出维修提示信息。
8.如权利要求1所述的计算设备上故障芯片的定位方法,其特征在于,所述第一波特率为所述芯片的默认波特率,所述第二波特率为所述芯片的工作波特率,所述工作波特率为所述芯片支持的最高波特率与计算系数的乘积。
9.一种计算机设备,其特征在于,所述计算机设备包括存储器和处理器;
所述存储器用于存储计算机程序;
所述处理器,用于执行所述计算机程序并在执行所述计算机程序时实现如权利要求1至8中任一种所述的计算设备上故障芯片的定位方法。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时使所述处理器实现如权利要求1至8中任一种所述的计算设备上故障芯片的定位方法。
CN202210767281.8A 2022-07-01 2022-07-01 计算设备上故障芯片的定位方法、设备及存储介质 Pending CN115308567A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210767281.8A CN115308567A (zh) 2022-07-01 2022-07-01 计算设备上故障芯片的定位方法、设备及存储介质
PCT/CN2023/104492 WO2024002325A1 (zh) 2022-07-01 2023-06-30 计算设备上故障芯片的定位方法、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210767281.8A CN115308567A (zh) 2022-07-01 2022-07-01 计算设备上故障芯片的定位方法、设备及存储介质

Publications (1)

Publication Number Publication Date
CN115308567A true CN115308567A (zh) 2022-11-08

Family

ID=83855463

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210767281.8A Pending CN115308567A (zh) 2022-07-01 2022-07-01 计算设备上故障芯片的定位方法、设备及存储介质

Country Status (2)

Country Link
CN (1) CN115308567A (zh)
WO (1) WO2024002325A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116561038A (zh) * 2023-04-26 2023-08-08 深圳市锐能微科技有限公司 串口通信方法、设备、串口通信系统以及介质
WO2024002325A1 (zh) * 2022-07-01 2024-01-04 北京比特大陆科技有限公司 计算设备上故障芯片的定位方法、设备及存储介质

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6910155B2 (en) * 2001-06-25 2005-06-21 Hewlett-Packard Development Company, L.P. System and method for chip testing
CN103916284A (zh) * 2013-01-06 2014-07-09 上海开通数控有限公司 Rs485通讯端口自动波特率和通讯地址检测方法
CN106992905A (zh) * 2017-05-25 2017-07-28 深圳市伊特利网络科技有限公司 网络链路故障后远程维修方法及系统
US10684930B2 (en) * 2017-11-30 2020-06-16 International Business Machines Corporation Functional testing of high-speed serial links
CN113934561A (zh) * 2020-06-29 2022-01-14 龙芯中科技术股份有限公司 故障定位方法、装置、系统、硬件平台及存储介质
CN111953564A (zh) * 2020-07-31 2020-11-17 新华三信息安全技术有限公司 一种故障检测方法、装置、设备及机器可读存储介质
CN112235127B (zh) * 2020-09-22 2023-01-20 深圳优地科技有限公司 节点故障上报方法、装置、终端设备及存储介质
CN112887126B (zh) * 2021-01-12 2022-11-11 昆高新芯微电子(江苏)有限公司 一种报文链路的诊断方法、装置及计算机存储介质
CN113315235B (zh) * 2021-06-23 2023-05-26 新风光电子科技股份有限公司 一种采用环形光纤通信的多单元故障准确定位方法
CN114356631A (zh) * 2021-12-29 2022-04-15 深圳市捷视飞通科技股份有限公司 故障定位方法、装置、计算机设备和存储介质
CN115308567A (zh) * 2022-07-01 2022-11-08 北京比特大陆科技有限公司 计算设备上故障芯片的定位方法、设备及存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024002325A1 (zh) * 2022-07-01 2024-01-04 北京比特大陆科技有限公司 计算设备上故障芯片的定位方法、设备及存储介质
CN116561038A (zh) * 2023-04-26 2023-08-08 深圳市锐能微科技有限公司 串口通信方法、设备、串口通信系统以及介质

Also Published As

Publication number Publication date
WO2024002325A1 (zh) 2024-01-04

Similar Documents

Publication Publication Date Title
CN115308567A (zh) 计算设备上故障芯片的定位方法、设备及存储介质
CN107480011B (zh) Bios切换装置
CN109510742B (zh) 一种服务器网卡远程测试方法、装置、终端及存储介质
CN112527397A (zh) 基本输入输出系统选项的修改方法、装置和计算机设备
CN103220192A (zh) 一种对交换机配置的测试方法
CN115794257B (zh) 系统启动方法、装置、电子设备和存储介质
CN114172803B (zh) 基于以太网交换技术的多fpga版本控制和配置系统及方法
CN112565348A (zh) 一种智能设备测试方法、系统、计算机设备及存储介质
CN112003730A (zh) 一种集群快速部署的方法、系统、终端及存储介质
CN111124724B (zh) 一种分布式块存储系统的节点故障测试方法及装置
CN112099902A (zh) 虚拟机的网络适配器配置方法、装置、电子装置和存储介质
CN112527446A (zh) 时区同步方法、设备及终端设备
CN111147400B (zh) 一种命令行配置同步的方法、装置及电子设备
CN107870840B (zh) 基于ipmi的服务器多个测试指令自动执行方法
CN112256500B (zh) 存储系统测试服务器配置方法、系统、终端及存储介质
CN113805950A (zh) 一种集群管理系统管理服务器的方法
CN112290964A (zh) 用户识别卡的辅助安装方法以及装置
CN111858198A (zh) 一种多方案内存插拔测试方法、系统、终端及存储介质
CN111277463A (zh) Bmc获取网关地址准确性测试方法、系统、终端及存储介质
CN114675733A (zh) Bmc复位功能芯片的方法、系统、终端及存储介质
CN117096817B (zh) 继电器、继电器修复方法、装置、计算机设备
CN113835762B (zh) 硬盘背板默认配置更新方法及系统
TWI698101B (zh) 伺服器管理方法及伺服器管理裝置
CN116107821A (zh) 一种整系统开关机测试方法、装置、设备及介质
CN113760304A (zh) 一种系统的配置方法、装置、设备及介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination