CN115269467B - 一种总线仲裁的方法、装置、存储介质及电子设备 - Google Patents

一种总线仲裁的方法、装置、存储介质及电子设备 Download PDF

Info

Publication number
CN115269467B
CN115269467B CN202211199691.3A CN202211199691A CN115269467B CN 115269467 B CN115269467 B CN 115269467B CN 202211199691 A CN202211199691 A CN 202211199691A CN 115269467 B CN115269467 B CN 115269467B
Authority
CN
China
Prior art keywords
request
channel
priority
queue
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202211199691.3A
Other languages
English (en)
Other versions
CN115269467A (zh
Inventor
请求不公布姓名
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Muxi Technology Chengdu Co ltd
Original Assignee
Muxi Technology Chengdu Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Muxi Technology Chengdu Co ltd filed Critical Muxi Technology Chengdu Co ltd
Priority to CN202211199691.3A priority Critical patent/CN115269467B/zh
Publication of CN115269467A publication Critical patent/CN115269467A/zh
Application granted granted Critical
Publication of CN115269467B publication Critical patent/CN115269467B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/1642Handling requests for interconnection or transfer for access to memory bus based on arbitration with request queuing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • G06F13/4031Coupling between buses using bus bridges with arbitration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/36Arbitration

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)

Abstract

本公开实施例提供的一种总线仲裁的方法、装置、存储介质及电子设备,属于数据处理领域,在缓冲存储器和第二仲裁器之间设置请求队列,缓冲存储器中数据经第一次仲裁后存入请求队列中,然后将请求队列中的数据发送至第二仲裁器,经第二仲裁器仲裁后输出至对应总线。通过设置请求队列,每条通道的请求个数更少。且每条通道选出自己的请求不需要仲裁,从而提高多端点多总线的传输效率。

Description

一种总线仲裁的方法、装置、存储介质及电子设备
技术领域
本公开实施例涉及数据处理领域,具体地涉及一种总线仲裁的方法、装置、存储介质及电子设备。
背景技术
随着对计算能力需求的增加,当前各种GPU,CPU,NPU计算核心也在增加。芯片内部对数据传输的能力需求也在迅速提升。例如在GPU等多核计算过程中,多个AP(applicationprocessor) 都会同各个ram有数据通信,所以通常都是多端点多总线传输。而如何设计总线仲裁,以提高多端点多总线的传输效率,是亟待解决的问题。
发明内容
本公开的目的在于,针对现有技术中存在的问题,提供一种总线仲裁的方法、装置、存储介质及电子设备,提高多端点多总线的传输效率。
根据本公开的一个方面,提出总线仲裁的方法,包括:
响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个,
将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列,
响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
在一些实施例中,所述方法还包括,所述第一仲裁器采用正序或反序仲裁保证同时选出至少两个所述第一请求。
在一些实施例中,所述方法还包括,所述第二请求的个数大于等于总线条数。
在一些实施例中,所述方法还包括,所述第二请求的个数小于总线条数。
在一些实施例中,所述方法还包括,多个所述第二请求对应不同从设备。
在一些实施例中,所述方法还包括,所述请求队列中的第二请求具有优先级排列,具体为越先进入请求队列优先级越高。
在一些实施例中,所述方法还包括,将所述仲裁后的第二请求存入请求队列,具体为一次将至少两个第二请求存入请求队列。
在一些实施例中,所述方法还包括,所述基于所述选定的通道选出该通道对应的第三请求,具体为:
第1优先通道选择出最高优先级的第二请求,并将其作为第三请求,
第n优先的通道选择出优先级为前n的第二请求,并判断与第n优先之前的通道选定的第三请求是否冲突,并按第二请求的优先级选择出第一个不冲突的第二请求,作为第n优先通道的第三请求;其中n>1。
根据本公开的另一个方面,提出一种总线仲裁的装置,包括:
第一仲裁模块,用于响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个;
第一存入模块,用于将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列;
第二仲裁模块,用于响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
本申请实施例还提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序适于处理器进行加载,以执行如上任一实施例所述的一种总线仲裁的方法中的步骤。
本申请实施例还提供一种电子设备,所述电子设备包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器通过调用所述存储器中存储的所述计算机程序,执行如上任一实施例所述的总线仲裁的方法中的步骤。
本公开实施例提供的一种总线仲裁的方法、装置、存储介质及电子设备,在缓冲存储器和第二仲裁器之间设置请求队列,缓冲存储器中数据经第一次仲裁后存入请求队列中,然后将请求队列中的数据发送至第二仲裁器,经第二仲裁器仲裁后输出至对应总线。通过设置请求队列,每条通道的请求个数更少。且每条通道选出自己的请求不需要仲裁,从而提高多端点多总线的传输效率。
附图说明
下面结合附图,通过对本公开的具体实施方式详细描述,将使本公开的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的一种总线仲裁方法示意图。
图2为本申请实施例提供的一种总线仲裁方式示意图。
图3为本申请实施例提供的另一种总线仲裁方式示意图。
图4为本申请实施例提供的一种仲裁器模块设计示意图。
图5为本申请实施例提供的一种数据传输流程示意图。
图6为本申请实施例提供的另一种数据传输流程示意图。
图7为本申请实施例提供的另一种仲裁器模块设计示意图。
图8为本申请实施例提供的一种总线仲裁装置示意图。
图9为本申请实施例提供的一种总线仲裁设备示意图。
具体实施方式
下面将结合附图,对本公开实施例中的技术方案进行清楚、完整地描述。本公开的说明书和权利要求书以及附图中的术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排它的包含。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
以下将分别对本申请实施例提供的一种总线仲裁的方法、装置、存储介质及电子设备进行详细说明。需说明的是,以下实施例的序号不作为对实施例优选顺序的限定。
实施例一:
具体地,请参阅图1,为本公开提供的一种总线仲裁方法。具体步骤如下:
S1响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个。
S2将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列,
S3响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
在一些实施例中,请求者一般是主设备可以是RAM或AP,或者是其他形式的计算或存储单元,例如GPU,CPU,NPU等,可以理解的是,上述设备也可以作为从设备。
为了便于说明,本公开以4组总线示例,可以理解的是本公开的技术方案并不局限于4组总线的情形,可以根据实际的应用场景灵活设置总线的组数。
为了实现多端点多处理器的总线仲裁,一种方式1是如图2所示,请求者M组ramgroup(ram_g1 ~ ram_gM)要传输数据到从设备2N个AP (application processor),这里使用了M组总线。因为单个AP 接收数据的带宽,是要小于整个总线传输数据的带宽的,往往一个AP一拍只能接收一个数据。所以M组总线上要避免同一拍同时向同一个AP发送数据。
每个缓冲存储器(以下简称“fifo”)都会传送一个请求(以下简称“req”)到仲裁器(以下简称“arbiter”)模块。若低优先级fifo的 req,和高优先级fifo的req都是发往同一个AP,因为AP无法同时接收,则低优先级fifo 的req只能暂时被挡住,不能发往总线。可以看到这样会浪费该条总线一拍传输数据的机会。
另一种方式2,如图3所示,用调度队列dispatch fifo(以下简称“fifo d_fifo”)代替。d_fifo对每一个AP都可以输出一个req到arbiter。这样当发往同一AP的低优先级的总线和高优先级总线有req冲突时,可以选择到其它AP的req,从而提高总线利用率。
在方式2中arbiter模块的设计如图4所示。其中的RR模块代表 round robin 仲裁。首先最高优先级lane仲裁选出自己的req输出,并且将这个req转化为mask 信号到次高优先级lane的mask 模块。这个mask模块将与第一个req相同的去除掉,然后经过RR模块选出自己的req。依次类推,选出每条lane的req。最后一个mask 会接收前面所有的mask 信号。该方式的缺点是,仲裁的逻辑深度也比较长并且每条lane的逻辑是串联的。导致arbiter 中的组合逻辑特别长,很难在高时钟频率系统中一拍就算完。若是采用多拍算完,又会严重降低总线传输速率。
在一些实施例中,如图5所示在d_fifo 和 arbiter 之间插入请求队列requestqueue;里面有req1~req4 ,更高优先级lane的req有冲突时,可以有备选的req可以选出。在4条总线的情况下,request queue 模块存入4个不同的req,就能保证自己一定有req会被选出,这样最大限度保护总线的利用率。
在一些实施例中,request queue 中存入的req 个数 可以大于、等于、小于总线条数。request queue中req越多越有利于提高总线的利用率,request queue中req的数量可以根据效率需求和设计复杂度取舍。
request queue 中存入的req均是发送到不同的AP的,这样能更大限度提高总线利用率。但若有到相同的AP 的req也可以,同样可以根据效率需求和设计复杂度取舍。
request queue 中存入的所有req,可以是带有优先级的,例如req1~req4 的优先级从高到底。在一些实施例中,先进入request queue 的req优先级更高。若采用无优先级模式和其它优先级模式也是可以的,本公开不做限定。
request queue 的设计可以保证后面arbiter设计组合逻辑深度更小的原因是:1.每条lane的req个数更少。2.每条lane选出自己的req不需要仲裁。因为req1~req4 已经有优先级排列,选出没有冲突的最高优先级req即可。
在一些实施例中,request queue中的req要尽可能多一些,同时d_fifo一次输入到request queue的req 个数尽量多一点。可以理解的是一次输入1个也基本满足了系统效率要求,当发生冲突时request queue中的req 没被取出,req个数就可以增加。但若一次输入2个以上可以更快填满request queue,对系统效率更好。
在一些实施例中,在d_fifo所有输出的req经过RR2仲裁选出2个req存入requestqueue 。RR2 可以是一种特殊设计的round robin 仲裁,例如同时采用正序、反序仲裁保证d_fifo中有两个以上不同的req的时候,能同时选出。
如图6所示,为便于提升存入request queue的输入速度,传给RR2 模块(即第一仲裁器)的d_fifo和ram_group可以是2个及其以上。
在一些实施例中,如图7所示第二仲裁器arbiter模块,将每一组request queue中的req 传入到arbiter模块,首先会经过通道优先lane priority 选择 。每个priority都会有几bit表示选择的lane 。
在图7中,每个优先通道priority lane 都选择出了4个req。若request queue中保证有效req都是req1到req4排列的,则第一优先通道1st priority lane 只用选择出req1 ,第二优先通道2nd priority lane 只用选择出req1~req2,第三优先通道3ndpriority lane 只用选择出req1~req3,第四优先通道4th priority lane 只用选择出req1~req4 。
1st priority lane,不需要判断是否和其它通道lane 冲突,直接选出自己的req。如图7中的req_1st。
2nd priority lane,先判断req1和 req_1st是否冲突。若不冲突选择req1,冲突选择req2作为req_2nd。
3rd priority lane,先判断req1~req3和 req_1st、req_2nd是否冲突。选择出第一个不冲突的req作为req_3rd 。
同样的方式4th priority lane选择出req_4th。
最后根据优先通道priority lane ,每条总线bus 从req_1st req_2nd req_3rdreq_4th 中选择出自己的req,得到req_bus1 req_bus2 req_bus3 req_bus4。 例如1stpriority lane 选择了第二个 request queue,那么后面bus1 就选择 req_2nd。
在一些实施例中,若有固定优先级需求的通道lane,该 priority分配固定的lane。
若是lane之间优先级是均等的,其它priority 可以动态调整选择的lane。例如priority lane可以采用轮询机制: 4 3 2 1 -> 1 2 3 4 -> 3 4 1 2 …… 。总共24种排列,24次就能轮询一遍。
实施例二
为实现上述目的,本实施例提出了一种总线仲裁的装置,请参阅图8,为本公开提供的一种总线仲裁的装置的结构示意图。装置800包括:第一仲裁模块801、第一存入模块802、第二仲裁模块803。
第一仲裁模块801,用于响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个;
第一存入模块802,用于将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列;
第二仲裁模块803,用于响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
实施例三
相应的,本申请实施例还提供一种电子设备,该电子设备可以为终端或者服务器。如图9所示,图9为本申请实施例提供的电子设备的结构示意图。
该电子设备900包括有一个或者一个以上处理核心的处理器901、有一个或一个以上计算机可读存储介质的存储器902及存储在存储器902上并可在处理器上运行的计算机程序。其中,处理器901与存储器902电性连接。本领域技术人员可以理解,图中示出的电子设备结构并不构成对电子设备的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
处理器901是电子设备900的控制中心,利用各种接口和线路连接整个电子设备900的各个部分,通过运行或加载存储在存储器902内的软件程序(计算机程序)和/或单元,以及调用存储在存储器902内的数据,执行电子设备900的各种功能和处理数据,从而对电子设备900进行整体监控。
在本申请实施例中,电子设备900中的处理器901会按照如下的步骤,将一个或一个以上的应用程序的进程对应的指令加载到存储器902中,并由处理器901来运行存储在存储器902中的应用程序,从而实现各种功能:
响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个,
将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列,
响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
以上各个操作的具体实施可参见前面的实施例,在此不再赘述。
可选的,如图9所示,电子设备900还包括:仲裁模块903、通讯模块904、输入单元905以及电源906。其中,处理器901分别与仲裁模块903、通讯模块904、输入单元905以及电源906电性连接。本领域技术人员可以理解,图9中示出的电子设备结构并不构成对电子设备的限定,可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
仲裁模块903可用于实现总线仲裁。
通信模块904可用于与其他设备通信。
输入单元905可用于接收输入的数字、字符信息或用户特征信息(例如指纹、虹膜、面部信息等),以及产生与用户设置以及功能控制有关的键盘、鼠标、操作杆、光学或者轨迹球信号输入。
电源906用于给电子设备900的各个部件供电。可选的,电源906可以通过电源管理系统与处理器901逻辑相连,从而通过电源管理系统实现管理充电、放电、以及功耗管理等功能。电源906还可以包括一个或一个以上的直流或交流电源、再充电系统、电源故障检测电路、电源转换器或者逆变器、电源状态指示器等任意组件。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
实施例四
本领域普通技术人员可以理解,上述实施例的各种方法中的全部或部分步骤可以通过指令来完成,或通过指令控制相关的硬件来完成,该指令可以存储于一计算机可读存储介质中,并由处理器进行加载和执行。
为此,本申请实施例提供一种计算机可读存储介质,其中存储有多条计算机程序,该计算机程序能够被处理器进行加载,以执行本申请实施例所提供的一种总线仲裁的方法中的步骤。例如,该计算机程序可以执行如下步骤:
响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个,
将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列,
响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
以上各个操作的具体实施可参见前面的实施例,在此不再赘述。
其中,该计算机可读存储介质可以包括:只读存储器(ROM,Read Only Memory)、随机存取记忆体(RAM,Random Access Memory)、磁盘或光盘等。
由于该存储介质中所存储的计算机程序,可以执行本申请实施例所提供的任一种总线仲裁方法中的步骤,因此,可以实现本申请实施例所提供的任一种一种总线仲裁方法所能实现的有益效果,详见前面的实施例,在此不再赘述。
以上对本申请实施例所提供的一种总线仲裁方法、装置、计算机可读存储介质及电子设备进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (11)

1.一种总线仲裁的方法,其特征在于,包括:
响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个,
将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列,
响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括,所述第一仲裁器采用正序或反序仲裁保证同时选出至少两个所述第一请求。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括,所述第二请求的个数大于等于总线条数。
4.根据权利要求1所述的方法,其特征在于,所述方法还包括,所述第二请求的个数小于总线条数。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括,多个所述第二请求对应不同从设备。
6.根据权利要求1所述的方法,其特征在于,所述方法还包括,所述请求队列中的第二请求具有优先级排列,具体为越先进入请求队列优先级越高。
7.根据权利要求1所述的方法,其特征在于,所述方法还包括,将所述仲裁后的第二请求存入请求队列,具体为一次将至少两个第二请求存入请求队列。
8.根据权利要求1所述的方法,其特征在于,所述方法还包括,所述基于所述选定的通道选出该通道对应的第三请求,具体为:
第1优先通道选择出最高优先级的第二请求,并将其作为第三请求,
第n优先的通道选择出优先级为前n的第二请求,并判断与第n优先之前的通道选定的第三请求是否冲突,并按第二请求的优先级选择出第一个不冲突的第二请求,作为第n优先通道的第三请求;其中n>1。
9.一种总线仲裁的装置,其特征在于,包括:
第一仲裁模块,用于响应于请求者的请求,通过第一仲裁器对调度队列输出的第一请求进行仲裁,所述调度队列可以存储对应每一个从设备的第一请求,所述从设备可以是一个或多个;
第一存入模块,用于将仲裁后的第二请求存入请求队列,所述请求队列中的第二请求具有优先级排列;
第二仲裁模块,用于响应于请求队列中的第二请求传输至第二仲裁器,首先基于通道优先选定通道,其次基于所述选定的通道选出该通道对应的第三请求,最后总线基于各通道对应的第三请求选择该总线对应的第四请求。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有计算机程序,所述计算机程序适于处理器进行加载,以执行如权利要求1-8任一项所述的一种总线仲裁的方法中的步骤。
11.一种电子设备,其特征在于,所述电子设备包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器通过调用所述存储器中存储的所述计算机程序,执行如权利要求1-8任一项所述的一种总线仲裁的方法中的步骤。
CN202211199691.3A 2022-09-29 2022-09-29 一种总线仲裁的方法、装置、存储介质及电子设备 Active CN115269467B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211199691.3A CN115269467B (zh) 2022-09-29 2022-09-29 一种总线仲裁的方法、装置、存储介质及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211199691.3A CN115269467B (zh) 2022-09-29 2022-09-29 一种总线仲裁的方法、装置、存储介质及电子设备

Publications (2)

Publication Number Publication Date
CN115269467A CN115269467A (zh) 2022-11-01
CN115269467B true CN115269467B (zh) 2023-01-10

Family

ID=83757329

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211199691.3A Active CN115269467B (zh) 2022-09-29 2022-09-29 一种总线仲裁的方法、装置、存储介质及电子设备

Country Status (1)

Country Link
CN (1) CN115269467B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101091170A (zh) * 2004-12-30 2007-12-19 高通股份有限公司 减少芯片上系统互连中的传送等待时间的方法和设备
CN102073539A (zh) * 2010-12-02 2011-05-25 华为技术有限公司 队列请求处理方法和装置
JP2011123913A (ja) * 2011-01-31 2011-06-23 Canon Inc バスアクセスを調停する制御装置
CN103543954A (zh) * 2012-07-16 2014-01-29 中兴通讯股份有限公司 一种数据存储管理方法和装置
CN104298628A (zh) * 2014-09-30 2015-01-21 中国电子科技集团公司第三十八研究所 一种用于并发访问的数据存储器仲裁电路及仲裁方法
CN106484531A (zh) * 2016-09-18 2017-03-08 上海顺久电子科技有限公司 内存访问仲裁方法、电路及装置
CN107766270A (zh) * 2017-10-20 2018-03-06 深圳市风云实业有限公司 用于PCIe设备的数据读取管理方法及装置
CN114303138A (zh) * 2019-09-11 2022-04-08 英特尔公司 用于多核计算环境的硬件队列调度

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7865647B2 (en) * 2006-12-27 2011-01-04 Mips Technologies, Inc. Efficient resource arbitration

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101091170A (zh) * 2004-12-30 2007-12-19 高通股份有限公司 减少芯片上系统互连中的传送等待时间的方法和设备
CN102073539A (zh) * 2010-12-02 2011-05-25 华为技术有限公司 队列请求处理方法和装置
JP2011123913A (ja) * 2011-01-31 2011-06-23 Canon Inc バスアクセスを調停する制御装置
CN103543954A (zh) * 2012-07-16 2014-01-29 中兴通讯股份有限公司 一种数据存储管理方法和装置
CN104298628A (zh) * 2014-09-30 2015-01-21 中国电子科技集团公司第三十八研究所 一种用于并发访问的数据存储器仲裁电路及仲裁方法
CN106484531A (zh) * 2016-09-18 2017-03-08 上海顺久电子科技有限公司 内存访问仲裁方法、电路及装置
CN107766270A (zh) * 2017-10-20 2018-03-06 深圳市风云实业有限公司 用于PCIe设备的数据读取管理方法及装置
CN114303138A (zh) * 2019-09-11 2022-04-08 英特尔公司 用于多核计算环境的硬件队列调度

Also Published As

Publication number Publication date
CN115269467A (zh) 2022-11-01

Similar Documents

Publication Publication Date Title
EP1016957B1 (en) Method of managing resources shared by multiple processing units
US6519666B1 (en) Arbitration scheme for optimal performance
US4669079A (en) Method and apparatus for bus arbitration in a data processing system
US5623672A (en) Arrangement and method of arbitration for a resource with shared user request signals and dynamic priority assignment
EP0383475A2 (en) Shared resource arbitration
US6393506B1 (en) Virtual channel bus and system architecture
US7352741B2 (en) Method and apparatus for speculative arbitration
KR100347473B1 (ko) 버스시스템
US5649209A (en) Bus coupling information processing system for multiple access to system bus
KR100708096B1 (ko) 버스 시스템 및 그 실행 순서 조정방법
CN116028413A (zh) 一种总线仲裁器、总线仲裁的方法、装置及介质
CN117951061A (zh) 一种多通道数据总线的仲裁方法
US7065595B2 (en) Method and apparatus for bus access allocation
US6430640B1 (en) Self-arbitrating, self-granting resource access
EP4204976A1 (en) A processor system and method for increasing data-transfer bandwidth during execution of a scheduled parallel process
US6826644B1 (en) Peripheral component interconnect arbiter implementation with dynamic priority scheme
US5787263A (en) Method of an apparatus for controlling data transfer
CN115269467B (zh) 一种总线仲裁的方法、装置、存储介质及电子设备
CN115495399B (zh) 一种分布式仲裁系统、方法、装置、存储介质及电子设备
US6889283B2 (en) Method and system to promote arbitration priority in a buffer queue
EP1096387B1 (en) An arbitration unit for a bus
CN114756491B (zh) 一种基于群体决策算法的总线仲裁器及其实现方法
KR100973419B1 (ko) 버스 중재 방법 및 장치
CN115640245A (zh) 一种基于axi总线协议的dsp片上可扩展ebiu的方法和装置
CN109101443B (zh) 一种权重分时的仲裁装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant