CN115132757A - 阵列基板、显示面板以及显示装置 - Google Patents
阵列基板、显示面板以及显示装置 Download PDFInfo
- Publication number
- CN115132757A CN115132757A CN202210764510.0A CN202210764510A CN115132757A CN 115132757 A CN115132757 A CN 115132757A CN 202210764510 A CN202210764510 A CN 202210764510A CN 115132757 A CN115132757 A CN 115132757A
- Authority
- CN
- China
- Prior art keywords
- sub
- signal lines
- signal
- signal line
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 62
- 229910052751 metal Inorganic materials 0.000 claims description 100
- 239000002184 metal Substances 0.000 claims description 100
- 230000005540 biological transmission Effects 0.000 abstract description 3
- 230000009286 beneficial effect Effects 0.000 description 10
- 238000012545 processing Methods 0.000 description 7
- 238000012546 transfer Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 229920005591 polysilicon Polymers 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 238000004020 luminiscence type Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical group [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请实施例提供一种阵列基板、显示面板以及显示装置。涉及显示技术领域,用于解决阵列基板中走线数量大、密度高的技术问题。该阵列基板包括在第二方向上并排设置的多个驱动电路组;每个驱动电路组包括在第一方向上排布的多个像素驱动电路,每个驱动电路组共用一组信号线,信号线用于向像素驱动电路提供信号;驱动电路组包括在第二方向上毗邻设置第一驱动电路组和第二驱动电路组,第一驱动电路组包括第一子信号线,第一子信号线在同一膜层内非连续;第二驱动电路组包括与第一子信号线传输相同信号的第二子信号线,第二子信号线在第一方向上连续,且与第一子信号线共用传输。通过此种设置方式,可有效减小信号线走线数量,降低信号线走线密度。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种阵列基板、显示面板以及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)显示面板是一种利用有机电致发光材料的自发光原理,实现显示的显示器件。相对于液晶显示器件,有机发光二极管显示面板具有自发光、响应速度快、低压驱动、亮度高、轻薄等诸多优点,因而逐渐成为显示领域的主流。在显示面板中,每个驱动电路组对应设置有信号线。各个驱动电路组的信号线各自独立设置,从而导致信号线走线数量较大,密度较高,占用了较大的空间。
发明内容
鉴于上述问题,本申请实施例提供一种阵列基板、显示面板以及显示装置,可以有效减小阵列基板信号线走线数量,降低信号线走线密度。
为了实现上述目的,本申请实施例提供如下技术方案:
本申请实施例的第一方面提供一种阵列基板,包括在第二方向上并排设置的多个驱动电路组;每个驱动电路组包括在第一方向上排布的多个像素驱动电路,每个所述驱动电路组共用一组信号线,所述信号线用于向所述像素驱动电路提供信号;
所述驱动电路组包括在第二方向上毗邻设置第一驱动电路组和第二驱动电路组,所述第一驱动电路组包括第一子信号线,所述第一子信号线在同一膜层内非连续;所述第二驱动电路组包括与所述第一子信号线传输相同信号的第二子信号线,所述第二子信号线在第一方向上连续,且与所述第一子信号线共用传输。
本申请提供的阵列基板由于第一子信号线能够复用第二子信号线的一部分,从而可以有效减少信号线的走线数量和密度,有利于节省空间。
在一种可能的实现方式中,所述第一子信号线与所述第二子信号线通过转接线电连接。
在一种可能的实现方式中,所述第一子信号线包括连接端,所述第二子信号线包括复用部,在相邻两组所述信号线中,其中一组所述第一子信号线的所述连接端与另一组中用于传输相同信号的所述第二子信号线的所述复用部通过所述转接线电连接。
在一种可能的实现方式中,所述第一方向为行方向,所述第二方向为列方向。
在一种可能的实现方式中,所述第二子信号线的数量为两条以上,相邻两条所述第二子信号线的所述复用部设置于不同的金属层。从而有利于减小各个第二子信号线之间形成的电阻或电容偏差,以有利于提升显示面板的显示效果。
在一种可能的实现方式中,所述阵列基板包括衬底、位于衬底上的第一金属层、第二金属层,所述第一金属层与第二金属层绝缘,相邻两条所述第二子信号线的所述复用部依次设置于第一金属层和第二金属层。
在一种可能的实现方式中,所述阵列基板包括衬底、位于衬底上的第一金属层、第二金属层和第三金属层,所述第二子信号线的数量为三条以上,相邻三条所述第二子信号线的所述复用部依次设置于第一金属层、第二金属层和第三金属层。从而可以更有效的保证第二子信号线之间不易发生相互干扰的情况下,降低第二子信号线的加工难度。
在一种可能的实现方式中,在相邻两组信号线中,所有所述第二子信号线的数量为两条以上。提供了一种可实施方式。
在一种可能的实现方式中,所述像素驱动电路为7T1C电路。
在一种可能的实现方式中,在相邻两组所述信号线中,每条所述第二子信号线均为连续延伸的一体结构。从而有利于降低第二子信号线的加工难度。
在一种可能的实现方式中,在相邻两组所述信号线中,每组所述信号线包括一条发光控制线和三条扫描线,在其中一组所述信号线中,所述发光控制线和三条所述扫描线均为所述第二子信号线;在另一组所述信号线中,所述发光控制线和两条所述扫描线为所述第一子信号线,另一条所述扫描线为所述第二子信号线。本实施例确定了信号线的具体数量、形式和作用。
在一种可能的实现方式中,在相邻两组所述信号线中,至少部分数量的所述第二子信号线包括第一部分、第二部分和跨桥,所述连接端连接于所述第一部分,所述复用部包括所述第二部分,所述第一部分和所述第二部分位于不同的金属层,所述跨桥电连接所述第一部分和所述第二部分。通过灵活调整第二子信号线的第一部分和第二部分位于的金属层,可以易于实现各个第二子信号线中,相邻两个复用部设置于两个不同的金属层。
在一种可能的实现方式中,所述第一部分以及所述第二部分均与所述跨桥位于不同的金属层。从而有利于降低第一部分、第二部分以及跨桥之间存在相互干扰的可能性。
在一种可能的实现方式中,在相邻两组所述信号线中,其中一组的每条所述第二子信号线均为连续延伸的一体结构,另一组至少部分数量的所述第二子信号线包括所述第一部分、所述第二部分和所述跨桥。
在一种可能的实现方式中,在相邻两组所述信号线中,每组所述信号线包括一条发光控制线和三条扫描线,在其中一组所述信号线中,所述发光控制线和一条所述扫描线为所述第一子信号线,两条所述扫描线为所述第二子信号线,另一组所述信号线中,一条所述扫描线为所述第一子信号线,所述发光控制线和两条所述扫描线为所述第二子信号线,并且所述发光控制线包括所述第一部分、所述第二部分和所述跨桥。
在一种可能的实现方式中,所述信号线与所述转接线位于不同的金属层。从而有利于降低信号线和转接线之间存在相互干扰的可能性。
在一种可能的实现方式中,所述阵列基板包括第四金属层,所述转接线设置于所述第四金属层。有利于降低转接线的加工难度。
本申请实施例的第二方面提供一种显示面板,包括上述任一实施例中的阵列基板。
在一种可能的实现方式中,包括显示区、开孔区和非显示区;所述非显示区位于所述开孔区和所述显示区之间,所述第一子信号线在所述开孔区断开,所述连接端位于所述非显示区,所述第二子信号线绕过所述开孔区设置,所述复用部位于所述非显示区并且绕过所述开孔区设置。
第二子信号线上被共用的复用部可以位于开孔区外围的非显示区内,因此可以有效减少非显示区的走线数量和走线密度,从而有利于缩小非显示区的面积,相应地可以增大显示区的面积,继而可以有利于提升显示面板的显示效果。
在一种可能的实现方式中,所述显示面板为LTPO显示面板。
本申请实施例的第三方面提供一种显示装置,包括上述任一实施例中的显示面板。
本申请实施例的阵列基板、显示面板和显示装置中,非连续的第一子信号线和连续导通的第二子信号线可以共用传输,从而第二子信号线中至少一部分可以被第一子信号线和第二子信号线所共用。此种设置方式,可以有效减少信号线的走线数量和密度,有利于节省空间。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本申请一实施例的像素驱动电路的结构示意图;
图2为本申请一实施例的阵列基板对应显示面板的开孔区的外围走线的平面示意图;
图3为本申请另一实施例的阵列基板对应显示面板的开孔区外围走线的平面示意图;
图4为本申请又一实施例的阵列基板对应显示面板的开孔区外围走线的平面示意图;
图5为本申请又一实施例的阵列基板对应显示面板的开孔区外围走线的平面示意图;
图6为本申请再一实施例的阵列基板对应显示面板的开孔区外围走线的平面示意图;
图7为本申请一实施例的信号线和像素驱动电路连接状态示意图;
图8为本申请一实施例的显示面板的结构示意图;
图9为图8中R处放大示意图。
附图标记说明:
10、显示面板;
20、像素驱动电路;
30、第一子信号线;
40、第二子信号线;40a、复用部;401、第一部分;402、第二部分;403、跨桥;
50、转接线;
AA、显示区;
NA、非显示区;
K、开孔区;
X、行方向;
Y、列方向。
具体实施方式
发明人经过长期研究发现,在相关技术中,显示面板中设置有多个像素驱动电路。在第一方向上排布的多个像素驱动电路构成一个驱动电路组,每个驱动电路组共用一组信号线。信号线用于向像素驱动电路输入信号。每组信号线各自独立设置,从而导致信号线走线数量较大,密度较高,占用了较大的空间。
可以理解的是,显示面板可以是LTPO(Low Temperature Poly Oxide,低温多晶氧化物)显示面板。相对于LTPS(Low Temperature Poly-Silicon,低温多晶硅)显示面板,LTPO(Low Temperature Poly Oxide,低温多晶氧化物)显示面板具有功耗低、低频显示效果好的特点。
可以理解的是,LTPO显示面板中的像素驱动电路的电路结构可如附图1所示,该像素驱动电路包括电容Cst、晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6和晶体管T7,即为7T1C电路,其中晶体管T1作为驱动晶体管。具体的,晶体管T1的第一级连接晶体管T5的第一级,晶体管T1的第二级连接晶体管T6的第一级,晶体管T1的栅极连接电容Cst的第一级;晶体管T5的第二级连接电压信号ELVDD,晶体管T5的栅极连接发光控制信号EM;晶体管T6的第二级连接发光二极管的第一端,晶体管T6的栅极连接发光控制信号EM;晶体管T2的第一级连接晶体管T1的第一级,晶体管T2的第二级连接数据线Vdata,晶体管T2的栅极连接第二扫描线S2;晶体管T3的第一级连接晶体管T1的第二级,晶体管T3的第二级连接晶体管T1的栅极,晶体管T3的栅极连接第三扫描线S3;晶体管T4的第一级连接电容Cst的第一级,晶体管T4的第二级连接初始化信号Vref1,晶体管T4的栅极连接第一扫描线S1;晶体管T7的第一级连接发光二极管的第一端,晶体管T7的第二级连接初始化信号Vref2,晶体管T7的栅极连接第二扫描线S2。电容Cst的第二级连接电压信号ELVDD;发光二极管的第二端连接电压信号ELVSS。具体的,在LTPO显示面板中,像素驱动电路中的晶体管T3和晶体管T4的半导体层的材料为铟镓锌氧化物(IGZO),而其余的晶体管T1、晶体管T2、晶体管T5、晶体管T6和晶体管T7的半导体层的材料为多晶硅。
针对上述技术问题,本申请提供了一种改进的技术方案,在该技术方案中,每个所述驱动电路组对应设置有一组信号线,在相邻两组所述信号线中,其中一个驱动电路组的第一子信号线在同一膜层内非连续,而另一个驱动电路组的第二子信号线连续且与传输相同信号的第一子信号线共用传输。从而相邻两个驱动电路组各自用于传输相同信号的信号线存在共用部分,有利于减少信号线数量,继而有利于降低信号线密度。
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行进一步地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请一方面提供了一种阵列基板,可参见图2,图2为本申请一实施例的阵列基板对应显示面板的开孔区的外围走线的平面示意图。在本实施例中,包括在第二方向上并排设置的多个驱动电路组;每个驱动电路组包括在第一方向上排布的多个像素驱动电路20,每个驱动电路组共用一组信号线,信号线用于向像素驱动电路20提供信号;驱动电路组包括在第二方向上毗邻设置第一驱动电路组和第二驱动电路组,第一驱动电路组包括第一子信号线30,第一子信号线30在同一膜层内非连续,即断开设置;第二驱动电路组包括与第一子信号线30传输相同信号的第二子信号线40,第二子信号线40在第一方向上连续,且与第一子信号线30共用传输。
可以理解的是,本申请不对第一驱动电路组和第二驱动电路组在第二方向上的顺序做限定。
可以理解的是,第一驱动电路组可以同时包括第一子信号线30和第二子信号线40;第二驱动电路组也可以同时包括第一子信号线30和第二子信号线40。
可以理解的是,本申请提供的像素驱动电路20为7T1C结构,具体可参见附图1所示。
在本申请提供的阵列基板中,非连续的第一子信号线30和连续导通的传输相同信号的第二子信号线40可以共用传输,从而第二子信号线40中至少一部分可以被第一子信号线30和第二子信号线40所共用。此种设置方式,可以有效减少信号线的走线数量和密度,有利于节省空间。
在一种可能的实现方式中,第一子信号线30与第二子信号线40通过转接线50电连接。
在一具体的实施例中,第一子信号线30包括连接端,第二子信号线40包括复用部40a,在相邻两组信号线中,其中一组第一子信号线30的连接端与另一组中用于传输相同信号的第二子信号线40的复用部40a通过转接线50电连接。第二子信号线40的复用部40a形成第一子信号线30和第二子信号线40共用的部分,从而使得第一子信号线30可以复用第二子信号线40的一部分进行信号传输。
具体的,第一方向为行方向X,第二方向为列方向Y。
本申请实施例的显示面板10中,不连续的第一子信号线30和连续的第二子信号线40可以通过使用转接线50的方式实现电连接,从而第二子信号线40上的复用部40a可以被第一子信号线30和第二子信号线40所共用。在第二子信号线40上的复用部40a的区域可以有效减少信号线的走线数量和密度,有利于节省空间。
在一些示例中,参见图2所示,位于开孔区K左侧的一个驱动电路组所对应的第一子信号线30通过一条转接线50与第二子信号线40电连接。位于开孔区K右侧的一个驱动电路组所对应的第一子信号线30通过另一条转接线50与第二子信号线40电连接。
在一些实施例中,信号线与转接线50可以位于不同的金属层,即第一子信号线30和第二子信号线40均与转接线50位于不同的金属层,从而有利于降低信号线和转接线50之间存在相互干扰的可能性。
在一些示例中,阵列基板可以包括衬底、第一金属层(M1)、第二金属层(M2),优选地,阵列基板还包括第三金属层(M3)和第四金属层(M4)。第一金属层(M1)、第二金属层(M2)、第三金属层(M3)和第四金属层(M4)中,任意相邻两个金属层之间可以设置有绝缘层。
在一些示例中,第三金属层(M3)可以用于设置数据信号线(图中未示出)。数据信号线可以沿列方向Y延伸。第一子信号线30和第二子信号线40均可以与数据信号线相交设置。本申请实施例的转接线50可以设置于第四金属层(M4),有利于降低转接线50的加工难度。
在一些实施例中,所有信号线中,第二子信号线40的数量为两条以上,相邻两条第二子信号线40的复用部40a可以设置于两个不同的金属层,从而有利于减小各个第二子信号线40之间形成的电阻或电容偏差,以有利于提升显示面板10的显示效果。
在一些示例中,阵列基板包括衬底、第一金属层(M1)和第二金属层(M2)。第一金属层(M1)与第二金属层(M2)绝缘,相邻两条第二子信号线40的复用部40a依次设置于第一金属层(M1)和第二金属层(M2),从而可以保证第二子信号线40之间不易发生相互干扰的情况下,降低第二子信号线40的加工难度。
在一些示例中,参见图2所示,一个驱动电路组对应设置一组信号线。每组驱动电路组分别对应设置一条第一子信号线30和一条第二子信号线40。即,第一驱动电路组包括一条第一子信号线30,第二驱动电路组包括一条与第一子信号线30传输相同信号的第二子信号线40。其中,第一子信号线30通过转接线50电连接于第二子信号线40。四组驱动电路组对应的所有信号线中,第二子信号线40的数量为两条。两条第二子信号线40的复用部40a设置于两个不同的金属层。两条第二子信号线40中的一者设置于第一金属层(M1),另一者设置于第二金属层(M2)。
在一些实施例中,在相邻两组信号线中,所有第二子信号线40的数量为两条以上。在一些示例中,图3示意性地显示了本申请的阵列基板对应显示面板的开孔区K外围走线的平面图。参见图3所示,相邻两组信号线中,第二子信号线40的数量为两条。相邻四组驱动电路组对应的所有信号线中,第二子信号线40的数量为四条。示例性地,相邻两条第二子信号线40的复用部40a分别设置于第一金属层(M1)和第二金属层(M2)。例如,图3中示出的四个复用部40a可以分别设置于第一金属层(M1)、第二金属层(M2)、第一金属层(M1)和第二金属层(M2)。
在一些示例中,所有的第二子信号线40的数量为三条以上。相邻三条第二子信号线40的复用部40a分别设置于第一金属层(M1)、第二金属层(M2)和第三金属层(M3),从而可以保证第二子信号线40之间不易发生相互干扰的情况下,降低第二子信号线40的加工难度。示例性地,如图3中示出的四个复用部40a可以分别设置于第一金属层(M1)、第二金属层(M2)、第三金属层(M3)和第一金属层(M1)。可以理解地,图3中示出的四个复用部40a设置的金属层的顺序不限于上述的形式,也可以是其他的形式,例如,四个复用部40a可以分别设置于第一金属层(M1)、第三金属层(M3)、第二金属层(M2)和第一金属层(M1),这里不作具体限定。
在一些实施例中,相邻四组驱动电路组对应的所有第二子信号线40的数量为两条以上,即相邻四组信号线对应的所有第二子信号线40的数量为两条以上。在相邻四组驱动电路组中,每两组驱动电路组对应至少一条第二子信号线40。本实施例可以使得第二子信号线40的设置更加均匀。
在一些实施例中,参见图3所示,在相邻两组信号线中,一组信号线中的两条信号线均为第二子信号线40,另一组信号线中的两条信号线均为第一子信号线30。即,第一驱动电路组包括两条第一子信号线30,第二驱动电路组包括两条与第一子信号线30传输相同信号的第二子信号线40。两条第一子信号线30分别通过转接线50电连接于用于传输相同信号的两条第二子信号线40。
在一些实施例中,在相邻两组信号线中,每条第二子信号线40均为连续延伸的一体结构,从而有利于降低第二子信号线40的加工难度。需要说明的是,每条第二子信号线40为连续延伸的一体结构指的是第二子信号线40的各个部分不断开并且位于同一金属层。可以经过图案化工艺形成连续延伸的第二子信号线40。
在一些实施例中,在相邻两组信号线中,其中一组信号线形成第二子信号线40,另一组信号线分别形成第一子信号线30和第二子信号线40。
在一些示例中,图4示意性地显示了本申请的阵列基板对应显示面板的开孔区K外围走线的平面图。参见图4所示,每组信号线可以包括三条信号线。在相邻两组信号线中,一组信号线的三条信号线可以包括两条第一子信号线30和一条第二子信号线40,另一组信号线的三条信号线可以均为第二子信号线40。即第一驱动电路组包括两条第一子信号线30和一条第二子信号线40,第二驱动电路组包括三条与第一子信号线30传输相同信号的第二子信号线40,具体的,其中一组中的两条第一子信号线30分别通过转接线50电连接于另一组中的传输相同信号的两条第二子信号线40。
在一些实施例中,图5示意性地显示了本申请的阵列基板对应显示面板的开孔区K外围走线的平面图。参见图5所示,每组信号线可以包括四条信号线。沿列方向Y,第一个驱动电路组和第二个驱动电路组对应的相邻两组信号线中,一组信号线的四条信号线均为第二子信号线40,另一组信号线的四条信号线包括三条第一子信号线30和一条第二子信号线40。具体的,其中一组中的三条第一子信号线30分别通过转接线50电连接于另一组中的三条第二子信号线40。
沿列方向Y,第三个驱动电路组和第四个驱动电路组对应的相邻两组信号线中,第三个驱动电路组对应的四条信号线包括两条第一子信号线30和两条第二子信号线40,第四个驱动电路组对应的四条信号线包括一条第一子信号线30和三条第二子信号线40。第三个驱动电路组对应的两条第一子信号线30分别通过转接线50电连接于第四个驱动电路组对应的两条第二子信号线40。第四个驱动电路组对应的一条第一子信号线30通过转接线50电连接于第三个驱动电路组对应的一条第二子信号线40。
在一些实施例中,图6示意性地显示了本申请的阵列基板对应显示面板的开孔区K外围走线的平面图。图7示意性地显示了本申请的信号线和像素驱动电路连接状态。参见图6和图7所示,在相邻两组所有信号线中,至少部分数量的第二子信号线40包括第一部分401、第二部分402和跨桥403。第一子信号线30的连接端连接于第一部分401。第二子信号线40的复用部40a包括第二部分402。第一部分401和第二部分402位于不同的金属层。跨桥403电连接第一部分401和第二部分402。通过灵活调整第二子信号线40的第一部分401和第二部分402位于的金属层,可以易于实现各个第二子信号线40中,相邻两个复用部40a设置于两个不同的金属层,以减小信号的干扰。
在一些示例中,第一部分401以及第二部分402均与跨桥403位于不同的金属层,从而有利于降低第一部分401、第二部分402以及跨桥403之间存在相互干扰的可能性。
在一些示例中,由于采用跨桥403电连接第一部分401和第二部分402,因此可以使得第一部分401位于第一金属层(M1),而第二部分402位于第二金属层(M2)。跨桥403可以与转接线50位于同一金属层。示例性地,跨桥403与转接线50可以均位于第四金属层(M4)。
在一些示例中,参见图6和图7所示,每组信号线可以包括四条信号线。沿列方向Y,第四个驱动电路组对应的四条信号线包括一条第一子信号线30和三条第二子信号线40。三条第二子信号线40中的至少一条第二子信号线40可以包括第一部分401、第二部分402和跨桥403。
在一些实施例中,每组信号线可以包括发光控制线和扫描线。发光控制线用于将发光控制信号提供到相应的像素驱动电路20。扫描线用于将扫描信号提供到相应的像素驱动电路20。沿阵列基板的厚度方向,发光控制线以及扫描线的正投影不重叠。
在一些示例中,参见图6所示,在相邻两组信号线中,每组信号线包括一条发光控制线和三条扫描线。每组信号线的四条信号线中,位于最上方的信号线可以设置为发光控制线。沿列方向Y,三条扫描线位于发光控制线的一侧。沿阵列基板的厚度方向,发光控制线以及三条扫描线各自的正投影不重叠。但可以理解地,发光控制线以及扫描线的设置方式不局限于上述的方式,也可以是符合走线要求的其它方式,本申请对此不作具体限定。
以图6所示出的第一个驱动电路组和第二个驱动电路组所对应的相邻两组信号线为例。其中,一组信号线中,发光控制线和三条扫描线均为第二子信号线40。另一组信号线中,发光控制线和两条扫描线为第一子信号线30,另一条扫描线为第二子信号线40。在相邻两组信号线中,即在第一个驱动电路组和第二个驱动电路组所对应的相邻两组信号线中,每条第二子信号线40均为连续延伸的一体结构。
以图6所示出的第三个驱动电路组和第四个驱动电路组所对应的相邻两组信号线为例。在第三个驱动电路组对应的一组信号线中,发光控制线和一条扫描线为第一子信号线30,两条扫描线为第二子信号线40。两条扫描线均为连续延伸的一体结构的第二子信号线40。在第四个驱动电路组对应的一组信号线中,一条扫描线为第一子信号线30,发光控制线和两条扫描线为第二子信号线40,并且发光控制线包括第一部分401、第二部分402和跨桥403,而两条扫描线均为连续延伸的一体结构的第二子信号线40。可以理解的是,在上述实施例中,第一个驱动电路组可以为第二驱动电路组,第二个驱动电路组可以为第一驱动电路组,第三个驱动电路组可以为第二驱动电路组,第四个驱动电路组可以为第一驱动电路组。即第一驱动电路组和第二驱动电路组中包括的第一子信号线30和第二子信号线40数量不做限定。
在一些实施例中,相邻的四组信号线中,每组信号线包括一条发光控制线和三条扫描线。各条信号线的设置方式可以为图6所示出的设置方式,即上方的相邻两组信号线中,一组信号线的发光控制线和三条扫描线均为第二子信号线40,而另一组信号线的发光控制线和两条扫描线为第一子信号线30,另一条扫描线为第二子信号线40。每条第二子信号线40均为连续延伸的一体结构。下方的相邻两组信号线中,其中一组信号线的发光控制线和一条扫描线为第一子信号线30,两条扫描线为第二子信号线40。两条扫描线为连续延伸的一体结构的第二子信号线40。另一组信号线的一条扫描线为第一子信号线30,发光控制线和两条扫描线为第二子信号线40,并且发光控制线包括第一部分401、第二部分402和跨桥403,而两条扫描线为连续延伸的一体结构的第二子信号线40。
在一具体的实施例中,参见图6所示,在相邻四组驱动电路组中,即在相邻四组信号线中,每组信号线均包括一条发光控制线和三条扫描线,且每组信号线中的各个信号线沿列方向Y依次分别是发光控制线、第三扫描线、第二扫描线和第一扫描线。具体的,第一个驱动电路组对应的一组信号线中,发光控制线、第三扫描线、第二扫描线和第一扫描线均为第二子信号线40,且每条第二子信号线40均为连续延伸的一体结构。第二个驱动电路组对应的一组信号线中,发光控制线、第三扫描线和第一扫描线为第一子信号线30,第二扫描线为第二子信号线40,第二扫描线为连续延伸的一体结构。可以理解的是,第二个驱动电路组对应的发光控制线、第三扫描线和第一扫描线分别通过转接线50电连接于第一个驱动电路组对应的发光控制线、第三扫描线和第一扫描线。第三个驱动电路组对应的一组信号线中,发光控制线和第一扫描线为第一子信号线30,第二扫描线和第三扫描线为第二子信号线40。第二扫描线和第三扫描线为连续延伸的一体结构的第二子信号线40。可以理解的是,第三个驱动电路组对应的发光控制线和第一扫描线分别通过转接线50电连接于第四个驱动电路组对应的发光控制线和第一扫描线。第四个驱动电路组对应的一组信号线中,第三扫描线为第一子信号线30,发光控制线、第一扫描线和第二扫描线为第二子信号线40,并且发光控制线包括第一部分401、第二部分402和跨桥403,而第一扫描线和第二扫描线为连续延伸的一体结构的第二子信号线40。可以理解的是,第四个驱动电路组对应的第三扫描线通过转接线50电连接于第三个驱动电路组对应的第三扫描线。在本实施例中,在所有的第二子信号线40中,沿列方向Y,第一个驱动电路组对应的发光控制线、第三扫描线、第二扫描线和第一扫描线分别位于第一金属层(M1)、第二金属层(M2)、第一金属层(M1)、第二金属层(M2);第二个驱动电路组对应的第二扫描线位于第一金属层(M1);第三个驱动电路组对应的第三扫描线、第二扫描线分别位于第二金属层(M2)、第一金属层(M1);第四个驱动电路组对应的发光控制线的第二部分402、第二扫描线和第一扫描线分别位于第二金属层(M2)、第一金属层(M1)、第二金属层(M2)。即,在相邻四个驱动电路组中,共有10条第二子信号线40,相邻两条第二子信号线40位于不同的金属层,且沿列方向Y,所有第二子信号线40依次交替设置在第一金属层(M1)、第二金属层(M2)中。可以有效减小了显示面板信号线走线数量,降低信号线走线密度。可以理解的是,本实施例提供的相邻四个驱动电路组(即第一个驱动电路组、第二个驱动电路组、第三个驱动电路组和第四个驱动电路组)可以是一个单元,阵列基板可以包括多个该单元;或者本实施例提供的第一个驱动电路组和第二个驱动电路组构成一个单元,阵列基板可以包括多个该单元;或者本实施例提供的第三个驱动电路组和第四个驱动电路组构成一个单元,阵列基板可以包括多个该单元,具体可根据实际情况进行设置,在此不做限定。通过此种设置方式,可以有效减小显示面板信号线走线数量,降低信号线走线密度,提高了显示效果。
需要说明的是,上述实施例以每组信号线可以包括一条信号线、两条信号线、三条信号线或四条信号线为例进行说明,但可以理解地,每组信号线包括的信号线的数量可以是符合设计要求的其他数量,本申请对此并不作具体限定。
本申请另一方面提供了一种显示面板,图8示意性地显示了本申请一实施例的显示面板的结构。图9为图8中R处放大图。参考图8和图9所示,本申请实施例中,显示面板10具有背光面以及出光面。显示面板10的出光面用于出射光线,以显示图像信息。显示面板10包括显示区AA、非显示区NA以及开孔区K。显示面板10可以通过设置在显示区AA的像素发射的光线形成图像信息。开孔区K以及非显示区NA可以为不具有显示功能的区域。在开孔区K可以对应设置有感光元件(图中未示出),例如,感光元件可以但不限于是摄像模组或光线传感器。
可以理解的是,显示面板10的开孔区K与阵列基板的开孔区K是相同的区域;显示面板10的非显示区NA与阵列基板的非显示区NA是相同的区域;即在显示面板10的厚度方向上,显示面板10的开孔区K的正投影与阵列基板的开孔区K的正投影重合,显示面板10的非显示区NA的正投影与阵列基板的非显示区NA的正投影重合。
开孔区K的位置可以位于显示面板10的顶部中间位置,也可以位于显示面板10的顶部靠近边缘的位置,本申请对此不作具体限定。由于显示面板10设置开孔区K的区域不设置像素和相应的信号线,因此用于连接开孔区K两侧的像素的信号线需要绕过开孔区K设置。信号线集中设置于靠近开孔区K的位置,因此需要在开孔区K的外围设置非显示区NA。非显示区NA可以形成黑色边框,以隐藏这些信号线。
图2示意性地显示了本申请的阵列基板对应显示面板的开孔区K外围走线的平面图。参见图2所示,显示面板10的显示区AA设置有多个驱动电路组。每个驱动电路组包括多个像素驱动电路20。每个像素驱动电路20可以驱动显示面板10中的发光单元,即每个像素驱动电路20可以通过发光单元发射光线,例如,红光、绿光或蓝光。非显示区NA设置于开孔区K和显示区AA之间。非显示区NA可以不设置发光单元。
为了便于描述,如图2至图6所示,显示区AA对应开孔区K设置有四组驱动电路组。可以理解地,显示区AA对应开孔区K可以设置有其他数量的驱动电路组,本申请对此不作限定。沿第一方向,每个驱动电路组包括的像素驱动电路20数量,本申请也不作具体限定。
可以理解的是,显示面板可以是LTPO显示面板。
本申请中的显示面板可以包括上述任一实施例的阵列基板。
具体的,显示面板10包括开孔区K的实施例中,第二子信号线40上被共用的复用部40a可以位于开孔区K外围的非显示区NA内,因此可以有效减少非显示区NA的走线数量和走线密度,从而有利于缩小非显示区NA的面积,相应地可以增大显示区AA的面积,继而可以有利于提升显示面板10的显示效果。
可知的,本申请的各个实施例以第二子信号线40上被共用的复用部40a位于开孔区K与显示区AA之间的非显示区NA为例进行说明。可以理解的是,第二子信号线40上被共用的复用部40a还可以位于显示区AA,即转接线50、各个驱动电路组和各组信号线均位于显示区AA,通过此种设置方式,可以有效减小显示面板信号线走线数量,降低信号线走线密度。
在一些实施例中,参见图2所示,第一子信号线30在开孔区K断开,连接端位于非显示区NA,第二子信号线40的复用部40a位于非显示区NA,并且绕过开孔区K设置。第二子信号线40的复用部40a可以位于开孔区K的一侧,例如,图2中所示出,沿列方向Y的上侧或下侧。
在一些实施例中,如图9所示,开孔区K的边界可以为圆形。转接线50的形状可以与开孔区K的边界相匹配,例如,转接线50的形状可以为圆弧形。第二子信号线40的复用部40a的形状可以与开孔区K的边界相匹配,例如,复用部40a的形状可以为圆弧形。
本申请另一方面提供了一种显示装置,其包括上述实施例的显示面板10。本申请的显示装置可以是手机、电脑、平板电脑、显示器或智能穿戴设备等具有显示功能的电子设备。
本说明书中各实施例或实施方式采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分相互参见即可。
在本说明书的描述中,参考术语“一个实施方式”、“一些实施方式”、“示意性实施方式”、“示例”、“具体示例”、或“一些示例”等的描述意指结合实施方式或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施方式或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。
Claims (11)
1.一种阵列基板,其特征在于,包括在第二方向上并排设置的多个驱动电路组;每个驱动电路组包括在第一方向上排布的多个像素驱动电路,每个所述驱动电路组共用一组信号线,所述信号线用于向所述像素驱动电路提供信号;
所述驱动电路组包括在第二方向上毗邻设置第一驱动电路组和第二驱动电路组,所述第一驱动电路组包括第一子信号线,所述第一子信号线在同一膜层内非连续;所述第二驱动电路组包括与所述第一子信号线传输相同信号的第二子信号线,所述第二子信号线在第一方向上连续,且与所述第一子信号线共用传输。
2.根据权利要求1所述的阵列基板,其特征在于,所述第一子信号线与所述第二子信号线通过转接线电连接;
优选地,所述第一子信号线包括连接端,所述第二子信号线包括复用部,在相邻两组所述信号线中,其中一组所述第一子信号线的所述连接端与另一组中用于传输相同信号的所述第二子信号线的所述复用部通过所述转接线电连接;
优选地,所述第一方向为行方向,所述第二方向为列方向。
3.根据权利要求1所述的阵列基板,其特征在于,
所述第二子信号线的数量为两条以上,相邻两条所述第二子信号线的所述复用部设置于不同的金属层。
4.根据权利要求1所述的阵列基板,其特征在于,
所述阵列基板包括衬底、位于衬底上的第一金属层、第二金属层,所述第一金属层与第二金属层绝缘,相邻两条所述第二子信号线的所述复用部依次设置于第一金属层和第二金属层;
优选地,所述阵列基板包括衬底、位于衬底上的第一金属层、第二金属层和第三金属层,所述第二子信号线的数量为三条以上,相邻三条所述第二子信号线的所述复用部依次设置于第一金属层、第二金属层和第三金属层。
5.根据权利要求1所述的阵列基板,其特征在于,
在相邻两组信号线中,所有所述第二子信号线的数量为两条以上。
6.根据权利要求1所述的阵列基板,其特征在于,
所述像素驱动电路为7T1C电路。
7.根据权利要求1所述的阵列基板,其特征在于,
在相邻两组所述信号线中,每条所述第二子信号线均为连续延伸的一体结构;
优选地,在相邻两组所述信号线中,每组所述信号线包括一条发光控制线和三条扫描线,在其中一组所述信号线中,所述发光控制线和三条所述扫描线均为所述第二子信号线;在另一组所述信号线中,所述发光控制线和两条所述扫描线为所述第一子信号线,另一条所述扫描线为所述第二子信号线。
8.根据权利要求1所述的阵列基板,其特征在于,
在相邻两组所述信号线中,至少部分数量的所述第二子信号线包括第一部分、第二部分和跨桥,所述连接端连接于所述第一部分,所述复用部包括所述第二部分,所述第一部分和所述第二部分位于不同的金属层,所述跨桥电连接所述第一部分和所述第二部分;
优选地,所述第一部分以及所述第二部分均与所述跨桥位于不同的金属层;
优选地,在相邻两组所述信号线中,其中一组的每条所述第二子信号线均为连续延伸的一体结构,另一组至少部分数量的所述第二子信号线包括所述第一部分、所述第二部分和所述跨桥;
优选地,在相邻两组所述信号线中,每组所述信号线包括一条发光控制线和三条扫描线,在其中一组所述信号线中,所述发光控制线和一条所述扫描线为所述第一子信号线,两条所述扫描线为所述第二子信号线,另一组所述信号线中,一条所述扫描线为所述第一子信号线,所述发光控制线和两条所述扫描线为所述第二子信号线,并且所述发光控制线包括所述第一部分、所述第二部分和所述跨桥;
优选地,所述信号线与所述转接线位于不同的金属层;
优选地,所述阵列基板包括第四金属层,所述转接线设置于所述第四金属层。
9.一种显示面板,其特征在于,包括如权利要求1-8任一项所述的阵列基板。
10.根据权利要求9所述的显示面板,其特征在于,包括显示区、开孔区和非显示区;所述非显示区位于所述开孔区和所述显示区之间,所述第一子信号线在所述开孔区断开,所述连接端位于所述非显示区,所述第二子信号线绕过所述开孔区设置,所述复用部位于所述非显示区并且绕过所述开孔区设置;
优选地,所述显示面板为LTPO显示面板。
11.一种显示装置,其特征在于,包括如权利要求9或10所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210764510.0A CN115132757A (zh) | 2022-06-30 | 2022-06-30 | 阵列基板、显示面板以及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210764510.0A CN115132757A (zh) | 2022-06-30 | 2022-06-30 | 阵列基板、显示面板以及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115132757A true CN115132757A (zh) | 2022-09-30 |
Family
ID=83382448
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210764510.0A Pending CN115132757A (zh) | 2022-06-30 | 2022-06-30 | 阵列基板、显示面板以及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115132757A (zh) |
-
2022
- 2022-06-30 CN CN202210764510.0A patent/CN115132757A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10700147B2 (en) | Array substrate, organic light emitting display panel and organic light emitting display device | |
US11737325B2 (en) | Display panel comprising a data line including electrically-connected sub-data lines and display device having the same | |
CN110931541B (zh) | 显示面板和显示装置 | |
CN110931515B (zh) | 一种阵列基板、显示面板以及显示装置 | |
CN111326547A (zh) | 部分透明显示装置 | |
CN113161404A (zh) | 一种显示面板和显示装置 | |
EP4057356A1 (en) | Display panel and display apparatus | |
US20230133588A1 (en) | Display panel and display apparatus | |
CN113674693A (zh) | 显示基板和显示装置 | |
JP2023528706A (ja) | 発光基板及び表示装置 | |
CN114122025A (zh) | 显示基板及其制备方法、显示装置 | |
CN113471264A (zh) | 一种显示面板和显示装置 | |
US11985879B2 (en) | Display panel having an arrangement by unit pixel pairs | |
CN114830220A (zh) | 显示面板及显示装置 | |
KR20200136546A (ko) | 표시장치 | |
WO2021072596A1 (zh) | 阵列基板以及显示面板 | |
CN115132800A (zh) | 显示面板及显示装置 | |
WO2022165805A1 (zh) | 显示基板、显示面板和显示装置 | |
CN112133731B (zh) | 显示面板和显示装置 | |
US20230247876A1 (en) | Display device | |
WO2023143568A1 (zh) | 显示面板、显示模组及显示装置 | |
WO2022165806A1 (zh) | 显示基板、显示面板和显示装置 | |
CN115132757A (zh) | 阵列基板、显示面板以及显示装置 | |
CN110047879B (zh) | 一种显示面板以及电子装置 | |
CN113764461A (zh) | 显示面板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |