CN114944412A - 覆盖膜和显示装置 - Google Patents

覆盖膜和显示装置 Download PDF

Info

Publication number
CN114944412A
CN114944412A CN202111482956.6A CN202111482956A CN114944412A CN 114944412 A CN114944412 A CN 114944412A CN 202111482956 A CN202111482956 A CN 202111482956A CN 114944412 A CN114944412 A CN 114944412A
Authority
CN
China
Prior art keywords
layer
power line
display device
display area
data driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111482956.6A
Other languages
English (en)
Inventor
崔铉奎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114944412A publication Critical patent/CN114944412A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J7/00Adhesives in the form of films or foils
    • C09J7/20Adhesives in the form of films or foils characterised by their carriers
    • C09J7/29Laminated material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2301/00Additional features of adhesives in the form of films or foils
    • C09J2301/10Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet
    • C09J2301/12Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the arrangement of layers
    • C09J2301/122Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive tape or sheet by the arrangement of layers the adhesive layer being present only on one side of the carrier, e.g. single-sided adhesive tape

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开涉及一种覆盖膜和显示装置。显示装置包括:基底,包括显示区域和与显示区域相邻的非显示区域;数据驱动器,设置在非显示区域中,并且被配置为将数据电压提供到显示区域;第一电力线,设置在非显示区域中,与数据驱动器相邻,并且被配置为将第一电力电压传输到显示区域;以及覆盖膜,与数据驱动器和第一电力线重叠,其中,覆盖膜包括第一层,第一层包括与第一电力线重叠的第一屏蔽部分。

Description

覆盖膜和显示装置
技术领域
本发明的实施例总体上涉及覆盖膜和包括该覆盖膜的显示装置。更具体地,本发明的实施例涉及可以屏蔽由于电磁干扰引起的噪声的覆盖膜。
背景技术
显示装置是用于以视觉形式呈现信息的输出装置。通过各种电压和信号驱动显示装置,并且因此,可能产生电磁干扰噪声(“EMI噪声”)。各种电子装置(例如,天线、全球定位系统(GPS)电路等)被包括在具有显示装置的电子装置中。由于在显示装置中产生的EMI噪声,显示装置和/或电子装置可能发生故障。
发明内容
本发明的实施例提供了一种可以屏蔽(或吸收)电磁干扰噪声的覆盖膜。
本发明的实施例提供了一种包括该覆盖膜的显示装置。
本发明的实施例提供了一种显示装置,包括:基底,包括显示区域和与显示区域相邻的非显示区域;数据驱动器,设置在非显示区域中,并且被配置为将数据电压提供到显示区域;第一电力线,设置在非显示区域中,与数据驱动器相邻,并且被配置为将第一电力电压传输到显示区域;以及覆盖膜,与数据驱动器和第一电力线重叠,其中,覆盖膜包括第一层,第一层包括与第一电力线重叠的第一屏蔽部分。
第一层还可以包括与第一屏蔽部分相邻并且与数据驱动器重叠的绝缘部分。
绝缘部分可以包括聚酰亚胺。
显示装置还可以包括:第二电力线,设置在非显示区域中,与第一电力线相邻,并且被配置为将第二电力电压传输到显示区域,其中,第一屏蔽部分还与第二电力线重叠。
第一电力线可以设置在数据驱动器与第二电力线之间。
显示装置还可以包括:第三电力线,设置在非显示区域中,与数据驱动器相邻,并且被配置为将第一电力电压传输到显示区域;以及第四电力线,设置在非显示区域中,与第三电力线相邻,并且被配置为将第二电力电压传输到显示区域,其中,覆盖膜还包括与第三电力线和第四电力线重叠的第二屏蔽部分。
第三电力线可以设置在数据驱动器与第四电力线之间。
覆盖膜还可以包括设置在第一层上的第二层。
第二层可以包括绝缘材料。
覆盖膜还可以包括设置在第一层上的导电层。
覆盖膜还可以包括设置在数据驱动器与第一层之间的粘合层。
粘合层可以包括导电材料。
第一屏蔽部分可以包括导电材料和弹性材料。
导电材料可以是包括铁的金属片,并且弹性材料可以是聚合物。
本发明的实施例提供了一种显示装置,包括:基底,包括显示区域和与显示区域相邻的非显示区域;数据驱动器,设置在非显示区域中,并且被配置为将数据电压提供到显示区域;第一电力线,设置在非显示区域中,与数据驱动器相邻,并且被配置为将第一电力电压传输到显示区域;以及覆盖膜,覆盖数据驱动器,其中,覆盖膜包括:粘合层,与第一电力线重叠并且包括导电材料;以及第一层,设置在粘合层上并且包括绝缘材料。
粘合层可以粘附到数据驱动器。
本发明的实施例提供了一种覆盖膜,包括:粘合层;第一层,设置在粘合层上并且包括绝缘部分和与绝缘部分相邻的屏蔽部分;以及第二层,设置在第一层上。
第二层可以与绝缘部分包括相同的绝缘材料。
第二层可以包括导电材料。
屏蔽部分可以包括导电材料和弹性材料。
本发明的实施例提供了一种显示装置,包括:第一电力线,设置在基底上;第二电力线,在基底上与第一电力线间隔开;数据驱动器,设置在第一电力线与第二电力线之间;第一屏蔽层,与数据驱动器的第一侧相邻并且与第一电力线重叠;以及第二屏蔽层,与数据驱动器的第二侧相邻并且与第二电力线重叠。
显示装置还可以包括绝缘部分,绝缘部分与数据驱动器重叠并接触第一屏蔽层和第二屏蔽层。
显示装置还可以包括粘合层,粘合层在第一电力线与第一屏蔽层之间以及在第二电力线与第二屏蔽层之间。
粘合层可以与数据驱动器重叠。
显示装置还可以包括导电层,导电层设置在第一屏蔽层以及第二屏蔽层上。
附图说明
图1是示出根据本发明的实施例的显示装置的平面图。
图2是示出图1的显示装置的框图。
图3是示出包括在图1的显示装置中的像素的等效电路图。
图4是示出包括在图1的显示装置中的显示区域的剖视图。
图5是示出根据本发明的实施例的显示装置的剖视图。
图6是示出制造图5的显示装置的方法的剖视图。
图7是示出根据本发明的另一实施例的显示装置的剖视图。
图8是示出根据本发明的又一实施例的显示装置的剖视图。
图9是示出根据本发明的又一实施例的显示装置的剖视图。
图10是示出根据本发明的又一实施例的显示装置的剖视图。
具体实施方式
根据以下结合附图的详细描述,将更清楚地理解本发明的说明性的、非限制性的实施例。
将理解的是,当元件被称为“在”另一元件“上”时,该元件可以直接在另一元件上,或者中间元件可以在该元件与所述另一元件之间。当元件被称为“直接在”另一元件“上”时,不存在中间元件。
将理解的是,尽管在本文中可以使用术语“第一”、“第二”、“第三”等来描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应受这些术语限制。例如,这些术语可以仅用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,以下讨论的“第一元件”、“第一组件”、“第一区域”、“第一层”或“第一部分”可以被命名为“第二元件”、“第二组件”、“第二区域”、“第二层”或“第二部分”。
在本文中使用的术语是为了描述特定实施例的目的,而不意图成为限制。如在本文中使用的,除非上下文另外清楚地指出,否则单数形式“一”、“一个(种/者)”和“所述(该)”意图包括复数形式,包含“……中的至少一个(种/者)”。“或”可以表示“和/或”。如在本文中使用的,术语“和/或”可以包括相关所列项中的一个或更多个的任何组合和全部组合。还将理解的是,当术语“包括”和/或“包含”或者“含有”和/或“具有”用在本说明书中时,说明存在所陈述的特征、区域、整数、步骤、操作、元件和/或组件,但不排除存在或添加一个或更多个其它特征、区域、整数、步骤、操作、元件、组件和/或它们的组。
此外,在本文中可以使用诸如“下”或“底”以及“上”或“顶”的相对术语来描述如附图中示出的一个元件与另一元件的关系。将理解的是,相对术语意图包含装置的除了在附图中描绘的方位之外的不同方位。在本发明的实施例中,当一幅附图中的装置被翻转时,被描述为“在”其他元件的“下”侧上的元件将随后被定向为“在”其他元件的“上”侧上。因此,术语“下”可以根据附图的具体方位而包含“下”和“上”两种方位。类似地,当一幅附图中的装置被翻转时,被描述为“在”其他元件“下方”或“之下”的元件将随后被定向为“在”其他元件“上方”。因此,术语“在……下方”或“在……之下”可以包含上方和下方两种方位。
考虑到所讨论的测量和与特定量的测量相关的误差(例如,测量系统的局限性),如在本文中使用的“大约”或“近似”包括所陈述的值,并且表示在如本领域普通技术人员所确定的对于特定值的可接受的偏差范围内。例如,“大约”可以表示在一个或更多个标准偏差内,或在所陈述的值的±30%、±20%、±10%、±5%内。
除非另外定义,否则在本文中使用的所有术语(包括技术术语和科学术语)具有与本发明所属领域的普通技术人员通常理解的含义相同的含义。还将理解的是,术语(诸如在通用字典中定义的术语)可以被解释为具有与它们在相关领域和本发明的上下文中的含义一致的含义。
图1是示出根据本发明的实施例的显示装置的平面图。图2是示出图1的显示装置的框图。图3是示出包括在图1的显示装置中的像素的等效电路图。
参照图1,根据本发明的实施例的显示装置10可以包括像素部PXP、数据驱动器DDV、第一电力线PL1、第二电力线PL2、第三电力线PL3、第四电力线PL4、覆盖膜CF、第一电源图案PP1和第二电源图案PP2。覆盖膜CF可以与数据驱动器DDV和第一电力线PL1至第四电力线PL4中的每一者的部分重叠。覆盖膜CF可以具有矩形形状,但不限于此。
像素部PXP可以包括至少一个像素PX,并且可以接收用于驱动像素PX的电压(例如,电力电压和/或数据电压)。另外,连接到像素PX的数据线(例如,在图2中的数据线DL)、连接到像素PX的栅极线(例如,在图2中的栅极线GL)以及连接到像素PX的发射控制线(例如,在图2中的发射控制线EML)可以设置在像素部PXP中。
数据驱动器DDV可以与在显示装置10中的非显示区域NDA重叠。在本发明的实施例中,非显示区域NDA可以与显示区域DA相邻。例如,显示区域DA可以具有矩形形状,并且非显示区域NDA可以围绕显示区域DA。
在本发明的实施例中,数据驱动器DDV可以设置在非显示区域NDA中,并且可以是集成电路。例如,数据驱动器DDV可以被接合以连接到设置在非显示区域NDA中的扇出线,并且数据电压(例如,在图3中的数据电压DATA)可以通过扇出线传输到显示区域DA。然而,其中设置数据驱动器DDV的结构不限于此。例如,数据驱动器DDV可以设置在单独的印刷电路板上。
数据驱动器DDV可以产生数据电压DATA(参照图3)并且可以将数据电压DATA提供到显示区域DA。这将参照图2进行描述。
第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以与非显示区域NDA重叠。在本发明的实施例中,第一电力线PL1可以与数据驱动器DDV相邻,并且可以设置在数据驱动器DDV的左侧上。第二电力线PL2可以与第一电力线PL1相邻,并且可以设置在第一电力线PL1的左侧上。换句话说,第一电力线PL1可以位于第二电力线PL2与数据驱动器DDV之间。第三电力线PL3可以与数据驱动器DDV相邻,并且可以设置在数据驱动器DDV的右侧上。第四电力线PL4可以与第三电力线PL3相邻,并且可以设置在第三电力线PL3的右侧上。换句话说,第三电力线PL3可以位于第四电力线PL4与数据驱动器DDV之间。因此,第一电力线PL1和第二电力线PL2可以与第三电力线PL3和第四电力线PL4相对于数据驱动器DDV对称。
然而,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4的数量和布置不限于此。例如,显示装置10可以包括第一电力线PL1和第二电力线PL2,并且可以不包括第三电力线PL3和第四电力线PL4。另外,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以全部设置在数据驱动器DDV的左(或右)侧上。
第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以将电力电压从焊盘传输到显示区域DA。例如,焊盘可以连接到电源管理集成电路(“PMIC”)所附接到的柔性印刷电路板,并且可以从PMIC接收电力电压。在本发明的实施例中,第一电力线PL1可以传输第一电力电压(例如,在图3中的第一电力电压ELVDD),第二电力线PL2可以传输第二电力电压(例如,在图3中的第二电力电压ELVSS),第三电力线PL3可以传输第一电力电压ELVDD,并且第四电力线PL4可以传输第二电力电压ELVSS。
然而,通过第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4传输的电力电压不限于此。例如,第一电力线PL1和第三电力线PL3可以传输第二电力电压ELVSS(参照图3),并且第二电力线PL2和第四电力线PL4可以传输第一电力电压ELVDD(参照图3)。另外,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以传输与电力电压不同的电压。例如,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以传输初始化电压(例如,在图3中的初始化电压VINT)。
覆盖膜CF可以设置在数据驱动器DDV上并且可以覆盖数据驱动器DDV。另外,覆盖膜CF可以与第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4中的每一者的部分重叠。
覆盖膜CF可以设置为完全覆盖数据驱动器DDV的暴露部分。换句话说,覆盖膜CF可以与整个数据驱动器DDV重叠。因此,覆盖膜CF可以保护数据驱动器DDV。例如,覆盖膜CF可以防止数据驱动器DDV的静电放电(“ESD”),并且可以保护数据驱动器DDV免受外部冲击。例如,覆盖膜CF可以释放ESD,使得ESD不影响数据驱动器DDV。
另外,覆盖膜CF可以与第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4中的每一者的部分重叠。因此,覆盖膜CF可以屏蔽(或吸收)从第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4产生的电磁干扰噪声(“EMI噪声”)。换句话说,覆盖膜CF可以防止由第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4产生的EMI噪声影响附近的诸如数据驱动器DDV的组件。
第一电源图案PP1可以与非显示区域NDA重叠,并且可以设置在显示区域DA与数据驱动器DDV之间。第一电源图案PP1可以连接到第一电力线PL1和第三电力线PL3。例如,第一电源图案PP1可以在第一电力线PL1和第三电力线PL3之间形成桥接。第一电源图案PP1可以从第一电力线PL1和第三电力线PL3接收第一电力电压ELVDD(参照图3),并且可以将第一电力电压ELVDD传输到显示区域DA。
第二电源图案PP2可以与非显示区域NDA重叠,并且可以围绕显示区域DA。第二电源图案PP2可以连接到第二电力线PL2和第四电力线PL4。例如,第二电源图案PP2可以在第二电力线PL2与第四电力线PL4之间形成桥接。第二电源图案PP2可以从第二电力线PL2和第四电力线PL4接收第二电力电压ELVSS(参照图3),并且可以将第二电力电压ELVSS传输到显示区域DA。
参照图2,显示装置10可以包括用于驱动像素部PXP的栅极驱动器GDV、数据驱动器DDV、发射驱动器EDV和控制器CON。
栅极驱动器GDV可以基于栅极控制信号GCTRL产生栅极信号GW、GC、GI和GB(参照图3)。例如,栅极信号GW、GC、GI和GB可以包括用于导通晶体管的栅极导通电压和用于截止晶体管的栅极截止电压。栅极控制信号GCTRL可以包括垂直起始信号和时钟信号等。
数据驱动器DDV可以基于输出图像数据ODAT和数据控制信号DCTRL产生数据电压DATA(参照图3)。例如,数据驱动器DDV可以产生与输出图像数据ODAT对应的数据电压DATA,并且可以响应于数据控制信号DCTRL而输出数据电压DATA。数据控制信号DCTRL可以包括输出数据使能信号、水平起始信号和负载信号。
发射驱动器EDV可以基于发射驱动信号ECTRL产生发射控制信号EM(参照图3)。例如,发射驱动信号ECTRL可以包括垂直起始信号、时钟信号等,并且发射控制信号EM可以包括用于导通晶体管的栅极导通电压和用于截止晶体管的栅极截止电压。
控制器CON(例如,时序控制器)可以从外部主机处理器(例如,图形处理单元(GPU))接收输入图像数据IDAT和控制信号CTRL。例如,输入图像数据IDAT可以是包括红色图像数据、绿色图像数据和蓝色图像数据的RGB数据。控制信号CTRL可以包括垂直同步信号、水平同步信号、输入数据使能信号和主时钟信号等。控制器CON可以基于输入图像数据IDAT和控制信号CTRL产生栅极控制信号GCTRL、发射驱动信号ECTRL、数据控制信号DCTRL和输出图像数据ODAT。
参照图3,像素PX可以包括像素电路PC和发光二极管LED。像素电路PC可以将驱动电流提供到发光二极管LED,并且发光二极管LED可以基于驱动电流产生光。例如,发光二极管LED可以包括有机发光二极管、无机发光二极管或纳米发光二极管等。
像素电路PC可以包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7和存储电容器CST。
发光二极管LED可以包括第一端子(例如,阳极端子)和第二端子(例如,阴极端子)。发光二极管LED的第一端子可以连接到第六晶体管T6和第七晶体管T7,并且发光二极管LED的第二端子可以接收第二电力电压ELVSS。发光二极管LED可以产生具有与驱动电流对应的亮度的光。
存储电容器CST可以包括第一端子和第二端子。存储电容器CST的第一端子可以连接到第一晶体管T1,并且存储电容器CST的第二端子可以接收第一电力电压ELVDD。存储电容器CST可以在第一栅极信号GW的去激活时段期间保持第一晶体管T1的栅极端子的电压电平。
第一晶体管T1可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第一晶体管T1的栅极端子可以连接到存储电容器CST的第一端子。例如,存储电容器CST的第一端子可以直接连接到第一晶体管T1的栅极端子。第一晶体管T1的第一端子可以连接到第二晶体管T2并且可以接收数据电压DATA。例如,当第二晶体管T2导通时,第一晶体管T1可以接收数据电压DATA。第一晶体管T1的第二端子可以连接到第六晶体管T6。第一晶体管T1可以基于第一晶体管T1的栅极端子与第一晶体管T1的第一端子之间的电压差产生驱动电流。例如,第一晶体管T1可以被称为驱动晶体管。
第二晶体管T2可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第二晶体管T2的栅极端子可以通过栅极线GL(参照图2)接收第一栅极信号GW。
第二晶体管T2可以响应于第一栅极信号GW而导通或截止。例如,当第二晶体管T2是p-沟道金属氧化物半导体(PMOS)晶体管时,第二晶体管T2可以在第一栅极信号GW具有正电压电平时截止,并且可以在第一栅极信号GW具有负电压电平时导通。第二晶体管T2的第一端子可以通过数据线DL(参照图2)接收数据电压DATA。当第二晶体管T2导通时,第二晶体管T2的第二端子可以将数据电压DATA提供到第一晶体管T1的第一端子。例如,第二晶体管T2可以被称为开关晶体管。
第三晶体管T3可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第三晶体管T3的栅极端子可以接收第二栅极信号GC。第二栅极信号GC可以不同于第一栅极信号GW。第三晶体管T3的第一端子可以连接到第一晶体管T1的第二端子。第三晶体管T3的第二端子可以连接到第一晶体管T1的栅极端子。第三晶体管T3的第二端子可以连接到存储电容器CST的第一端子。
第三晶体管T3可以响应于第二栅极信号GC而导通或截止。例如,当第三晶体管T3是PMOS晶体管时,第三晶体管T3可以在第二栅极信号GC具有正电压电平时截止,并且可以在第二栅极信号GC具有负电压电平时导通。
在第三晶体管T3响应于第二栅极信号GC而导通的时段期间,第三晶体管T3可以二极管式连接第一晶体管T1。因此,第三晶体管T3可以补偿第一晶体管T1的阈值电压。例如,第三晶体管T3可以被称为补偿晶体管。
第四晶体管T4可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第四晶体管T4的栅极端子可以接收第三栅极信号GI。第三栅极信号GI可以不同于第二栅极信号GC。第四晶体管T4的第一端子可以连接到第一晶体管T1的栅极端子。第四晶体管T4的第二端子可以接收初始化电压VINT。
第四晶体管T4可以响应于第三栅极信号GI而导通或截止。例如,当第四晶体管T4是PMOS晶体管时,第四晶体管T4可以在第三栅极信号GI具有正电压电平时截止,并且可以在第三栅极信号GI具有负电压电平时导通。
在第四晶体管T4响应于第三栅极信号GI而导通的时段期间,初始化电压VINT可以被提供到第一晶体管T1的栅极端子。因此,第四晶体管T4可以将第一晶体管T1的栅极端子初始化为初始化电压VINT。例如,第四晶体管T4可以称为栅极初始化晶体管。
第五晶体管T5可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第五晶体管T5的栅极端子可以接收发射控制信号EM。第五晶体管T5的第一端子可以接收第一电力电压ELVDD。第五晶体管T5的第二端子可以连接到第一晶体管T1。第五晶体管T5的第二端子也可以连接到第二晶体管T2。当第五晶体管T5响应于发射控制信号EM而导通时,第五晶体管T5可以将第一电力电压ELVDD提供到第一晶体管T1。
第六晶体管T6可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第六晶体管T6的栅极端子可以接收发射控制信号EM。第六晶体管T6的第一端子可以连接到第一晶体管T1。第六晶体管T6的第二端子可以连接到发光二极管LED。例如,第六晶体管T6的第二端子可以连接到发光二极管LED的阳极。当第六晶体管T6响应于发射控制信号EM而导通时,第六晶体管T6可以将驱动电流提供到发光二极管LED。
第七晶体管T7可以包括栅极端子、第一端子(例如,源极端子)和第二端子(例如,漏极端子)。第七晶体管T7的栅极端子可以接收第四栅极信号GB。第四栅极信号GB可以不同于第三栅极信号GI。第七晶体管T7的第一端子可以连接到发光二极管LED。第七晶体管T7的第二端子可以接收初始化电压VINT。
当第七晶体管T7响应于第四栅极信号GB而导通时,第七晶体管T7可以将初始化电压VINT提供到发光二极管LED。因此,第七晶体管T7可以将发光二极管LED的第一端子初始化为初始化电压VINT。例如,第七晶体管T7可以称为阳极初始化晶体管。
图3中所示的像素电路PC的电路结构是示例性的,并且可以进行各种改变。
图4是示出包括在图1的显示装置中的显示区域的剖视图。
参照图4,在显示区域DA中,像素部PXP可以设置在基底100上。像素部PXP可以包括阻挡层201、缓冲层202、有源图案301、栅极绝缘层203、栅极电极302、层间绝缘层204、源极电极303、漏极电极304、通孔绝缘层205、第一电极401、像素限定层404、发射层402、第二电极403、第一无机层501、有机层502和第二无机层503。例如,有源图案301、栅极电极302、源极电极303和漏极电极304可以构成晶体管300,并且晶体管300可以对应于参照图3描述的第六晶体管T6(或第七晶体管T7)。第一电极401、发射层402和第二电极403可以构成发射结构400,并且发射结构400可以对应于参照图3描述的发光二极管LED。第一无机层501、有机层502和第二无机层503可以构成薄膜封装层500。
基底100可以包括玻璃、石英或塑料等。在本发明的实施例中,基底100可以包括塑料,并且显示装置10(参照图1)可以具有柔性特性。在这种情况下,基底100可以具有其中至少一个有机膜层和至少一个阻挡层交替堆叠的结构。例如,有机膜层可以使用诸如聚酰亚胺的有机材料形成,并且阻挡层可以使用无机材料形成。在本发明的另一实施例中,基底100可以包括玻璃,并且显示装置10可以具有刚性特性。
阻挡层201可以设置在基底100上。在本发明的实施例中,阻挡层201可以包括无机材料。例如,阻挡层201可以包括氧化硅、氮化硅或氮氧化硅等。
缓冲层202可以设置在阻挡层201上。缓冲层202可以防止金属原子或杂质从基底100扩散到有源图案301中。另外,当形成有源图案301时,缓冲层202可以控制结晶工艺期间的热提供速率。
有源图案301可以设置在缓冲层202上。在本发明的实施例中,有源图案301可以包括硅半导体。例如,硅半导体可以包括非晶硅或多晶硅等。在本发明的另一实施例中,有源图案301可以包括氧化物半导体。
栅极绝缘层203可以覆盖有源图案301并且可以设置在缓冲层202上。栅极绝缘层203可以包括无机绝缘材料。例如,栅极绝缘层203可以包括氧化硅、氮化硅或氮氧化硅等。
栅极电极302可以设置在栅极绝缘层203上。栅极电极302可以包括金属、合金、导电金属氧化物或透明导电材料等。例如,栅极电极302可以包括银(“Ag”)、含银合金、钼(“Mo”)、含钼合金、铝(“Al”)、含铝合金、氮化铝(“AlN”)、钨(“W”)、氮化钨(“WN”)、铜(“Cu”)、镍(“Ni”)、铬(“Cr”)、氮化铬(“CrN”)、钛(“Ti”)、钽(“Ta”)、铂(“Pt”)、钪(“Sc”)、氧化铟锡(“ITO”)和氧化铟锌(“IZO”)等。
层间绝缘层204可以覆盖栅极电极302,并且可以设置在栅极绝缘层203上。层间绝缘层204可以包括无机绝缘材料。
源极电极303和漏极电极304可以设置在层间绝缘层204上。在本发明的实施例中,源极电极303和漏极电极304可以接触有源图案301。例如,源极电极303和漏极电极304可以穿过在层间绝缘层204和栅极绝缘层203中的孔接触有源图案301。源极电极303可以将驱动电流(或初始化电压VINT(参照图3))传输到有源图案301,并且漏极电极304可以将驱动电流(或初始化电压VINT)传输到第一电极401。源极电极303和漏极电极304可以包括金属、合金、导电金属氧化物或透明导电材料等。
通孔绝缘层205可以覆盖源极电极303和漏极电极304,并且可以设置在层间绝缘层204上。通孔绝缘层205可以包括有机绝缘材料。例如,通孔绝缘层205可以包括光致抗蚀剂、聚丙烯酸树脂、聚酰亚胺树脂或丙烯酸树脂等。因此,通孔绝缘层205可以具有大致平坦的顶表面。
第一电极401可以设置在通孔绝缘层205上。在本发明的实施例中,第一电极401可以接触漏极电极304。例如,第一电极401可以穿过在通孔绝缘层205中的孔接触漏极电极304。第一电极401可以从漏极电极304接收驱动电流(或初始化电压VINT(参照图3))。第一电极401可以包括反射金属材料或透明金属材料。例如,第一电极401可以包括银(“Ag”)、含银合金、钼(“Mo”)、含钼合金、铝(“Al”)、含铝合金、氮化铝(“AlN”)、钨(“W”)、氮化钨(“WN”)、铜(“Cu”)、镍(“Ni”)、铬(“Cr”)、氮化铬(“CrN”)、钛(“Ti”)、钽(“Ta”)、铂(“Pt”)、钪(“Sc”)、氧化铟锡(“ITO”)和氧化铟锌(IZO)等。另外,第一电极401可以具有包括Ag/ITO/Ag的多层结构。
像素限定层404可以覆盖第一电极401的端部,并且可以设置在通孔绝缘层205上。像素限定层404可以包括有机材料。暴露第一电极401的开口可以形成在像素限定层404中。
发射层402可以设置在第一电极401上。例如,发射层402可以设置在开口中。发射层402可以基于驱动电流产生光。另外,为了提高发射层402的发光效率,发射层402可以包括功能层(例如,空穴注入层、空穴传输层、电子传输层、电子注入层等)。
第二电极403可以设置在发射层402上。第二电极403可以具有板形状并且可以接收第二电力电压ELVSS(参照图3)。
第一无机层501可以设置在第二电极403上。例如,第一无机层501可以包括无机材料。有机层502可以设置在第一无机层501上。例如,有机层502可以包括有机材料。因此,有机层502可以具有大致平坦的顶表面。第二无机层503可以设置在有机层502上。例如,第二无机层503可以包括无机材料。第一无机层501、有机层502和第二无机层503可以构成薄膜封装层500。薄膜封装层500可以保护发射结构400免受外部冲击和/或杂质的影响。
图5是示出根据本发明的实施例的显示装置的剖视图。图6是示出制造图5的显示装置的方法的剖视图。例如,图5是示出沿图1的非显示区域NDA中的线I-I'截取的示例的剖视图。包括如图4中所示的显示区域DA和如图5中所示的非显示区域NDA的根据本发明的实施例的显示装置11可以具有如图1中所示的显示装置10的平面图,从而下文可以参照图1、图4和图5描述显示装置11。
参照图1、图4和图5,根据本发明的实施例的显示装置11可以包括基底100、第一绝缘层211、第二绝缘层212、第三绝缘层213、第四绝缘层214、第一电力线PL1、第二电力线PL2、第三电力线PL3、第四电力线PL4、第五绝缘层215、第六绝缘层511、第七绝缘层512、第八绝缘层513、数据驱动器DDV和覆盖膜CF。
在本发明的实施例中,覆盖膜CF可以包括粘合层610、第一层710和第二层810。第一层710可以包括绝缘部分711、第一屏蔽部分712和第二屏蔽部分713。
第一绝缘层211可以设置在基底100上。例如,第一绝缘层211可以与阻挡层201一起形成。
第二绝缘层212可以设置在第一绝缘层211上。例如,第二绝缘层212可以与缓冲层202一起形成。
第三绝缘层213可以设置在第二绝缘层212上。例如,第三绝缘层213可以与栅极绝缘层203一起形成。
第四绝缘层214可以设置在第三绝缘层213上。例如,第四绝缘层214可以与层间绝缘层204一起形成。
第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以设置在第四绝缘层214上。第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以与第五绝缘层215重叠,并且第五绝缘层215可以填充相邻电力线之间的间隙。例如,第五绝缘层215可以设置供在第一电力线PL1与第二电力线PL2之间以及第三电力线PL3与第四电力线PL4之间。在本发明的实施例中,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以与源极电极303(或漏极电极304)一起形成。第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以包括金属、合金、导电金属氧化物或透明导电材料等。例如,第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4可以包括银(“Ag”)、含银合金、钼(“Mo”)、含钼合金、铝(“Al”)、含铝合金、氮化铝(“AlN”)、钨(“W”)、氮化钨(“WN”)、铜(“Cu”)、镍(“Ni”)、铬(“Cr”)、氮化铬(“CrN”)、钛(“Ti”)、钽(“Ta”)、铂(“Pt”)、钪(“Sc”)、氧化铟锡(“ITO”)和氧化铟锌(“IZO”)等。
第五绝缘层215可以覆盖第一电力线PL1、第二电力线PL2、第三电力线PL3和第四电力线PL4,并且可以设置在第四绝缘层214上。例如,第五绝缘层215可以与通孔绝缘层205一起形成。
第六绝缘层511可以设置在第五绝缘层215上。例如,第六绝缘层511可以与第一无机层501一起形成。像素限定层414可以设置在第六绝缘层511与第五绝缘层215之间。
第七绝缘层512可以设置在第六绝缘层511上。例如,第七绝缘层512可以与有机层502一起形成。
第八绝缘层513可以设置在第七绝缘层512上。例如,第八绝缘层513可以与第二无机层503一起形成。
数据驱动器DDV可以设置在第八绝缘层513上。数据驱动器DDV可以与第八绝缘层513直接接触。覆盖膜CF可以设置在数据驱动器DDV上并且可以覆盖数据驱动器DDV。例如,覆盖膜CF可以如在图5中所示设置在数据驱动器DDV的顶部、左侧和右侧上。因此,覆盖膜CF可以物理地和/或电力地保护数据驱动器DDV。
粘合层610可以设置在数据驱动器DDV上,并且可以粘附到数据驱动器DDV。粘合层610可以将覆盖膜CF粘附到数据驱动器DDV。粘合层610可以将数据驱动器DDV固定到第八绝缘层513并且将覆盖膜CF粘附到第八绝缘层513。在本发明的实施例中,粘合层610可以包括粘合材料。例如,粘合层610可以包括光学透明粘合剂(“OCA”)、光学透明树脂(“OCR”)或压敏粘合剂(“PSA”)等。
第一层710可以包括绝缘部分711、第一屏蔽部分712和第二屏蔽部分713。在本发明的实施例中,第一屏蔽部分712可以在绝缘部分711的左侧上与绝缘部分711相邻,并且第二屏蔽部分713可以在绝缘部分711的右侧上与绝缘部分711相邻。换句话说,绝缘部分711可以设置在第一屏蔽部分712与第二屏蔽部分713之间。
绝缘部分711可以与数据驱动器DDV重叠。例如,绝缘部分711可以沿着数据驱动器DDV的顶部延伸到数据驱动器DDV的相对侧。绝缘部分711可以不与第一电力线PL1至第四电力线PL4重叠。在本发明的实施例中,绝缘部分711可以包括绝缘材料。例如,绝缘部分711可以包括聚酰亚胺(“PI”)。然而,包括在绝缘部分711中的绝缘材料不限于此。
第一屏蔽部分712可以与第一电力线PL1和第二电力线PL2重叠。第一屏蔽部分712可以屏蔽(或吸收)从第一电力线PL1和第二电力线PL2产生的EMI噪声。在本发明的实施例中,第一屏蔽部分712可以包括具有磁性的导电材料和具有弹性的弹性材料。例如,第一屏蔽部分712可以包括包含铁(“Fe”)的金属片和聚合物。然而,包括在第一屏蔽部分712中的材料不限于此。例如,第一屏蔽部分712可以包括能够屏蔽(或吸收)EMI噪声的材料。
第二屏蔽部分713可以与第三电力线PL3和第四电力线PL4重叠。第二屏蔽部分713可以屏蔽(或吸收)从第三电力线PL3和第四电力线PL4产生的EMI噪声。在本发明的实施例中,第二屏蔽部分713可以包括导电材料和弹性材料。例如,第二屏蔽部分713可以与第一屏蔽部分712包括相同的材料。
第二层810可以设置在第一层710上。在本发明的实施例中,第二层810可以包括绝缘材料。例如,第二层810可以与绝缘部分711包括相同的材料(例如,聚酰亚胺(“PI”))。第二层810可以防止覆盖膜CF被介电击穿。然而,包括在第二层810中的绝缘材料不限于此。
参照图5和图6,在制造图5中所示的显示装置11的方法中,可以将覆盖膜CF粘附在数据驱动器DDV所粘附到的第八绝缘层513上。覆盖膜CF可以具有其中粘合层610、第一层710和第二层810一体形成的结构。例如,在去除粘附到粘合层610的下表面的离型纸之后,可以将覆盖膜CF粘附在数据驱动器DDV上以覆盖数据驱动器DDV。换句话说,在去除离型纸之后,可以将覆盖膜CF置于数据驱动器DDV和第八绝缘层513上。
根据本发明的实施例,显示装置11可以包括:基底100,包括显示区域DA(参照图1)和与显示区域DA相邻的非显示区域NDA(参照图1);数据驱动器DDV,设置在非显示区域NDA中,并且被配置为将数据电压DATA提供到显示区域DA;第一电力线PL1,设置在非显示区域NDA中,与数据驱动器DDV相邻,并且被配置为将第一电力电压ELVDD传输到显示区域DA;以及覆盖膜CF,与数据驱动器DDV和第一电力线PL1重叠,其中,覆盖膜CF包括第一层710,第一层710包括与第一电力线PL1重叠的第一屏蔽部分712。“在非显示区域中”的表述可以被理解为“在剖视图中观察时在基底上,并且在平面图中观察时在非显示区域中”。
图7是示出根据本发明的另一实施例的显示装置的剖视图。例如,图7是示出沿着图1的非显示区域NDA中的线I-I'截取的另一示例的剖视图。包括如图4中所示的显示区域DA和如图7中所示的非显示区域NDA的根据本发明的实施例的显示装置12可以具有如图1中所示的显示装置10的平面图,从而下文可以参照图1、图4和图7描述显示装置12。
参照图1、图4和图7,根据本发明的另一实施例的显示装置12可以包括基底100、第一绝缘层211、第二绝缘层212、第三绝缘层213、第四绝缘层214、第一电力线PL1、第二电力线PL2、第三电力线PL3、第四电力线PL4、第五绝缘层215、第六绝缘层511、第七绝缘层512、第八绝缘层513、数据驱动器DDV和覆盖膜CF1。显示装置12还可以包括像素限定层414。
在本发明的实施例中,覆盖膜CF1可以包括粘合层610、第一层710和导电层820。第一层710可以包括绝缘部分711、第一屏蔽部分712和第二屏蔽部分713。除了导电层820之外,显示装置12可以与参照图5描述的显示装置11大致相同。在下文中,将对导电层820进行描述。
导电层820可以设置在第一层710上。在本发明的实施例中,导电层820可以包括导电材料。例如,导电层820可以通过用金属(例如,铜(“Cu”))对第一层710的上表面进行导电处理而形成。由于形成了导电层820,在显示装置12的制造工艺期间产生的静电可以通过导电层820绕过。
图8是示出根据本发明的又一实施例的显示装置的剖视图。例如,图8是示出沿着图1的非显示区域NDA中的线I-I'截取的又一示例的剖视图。包括如图4中所示的显示区域DA和如图8中所示的非显示区域NDA的根据本发明的实施例的显示装置13可以具有如图1中所示的显示装置10的平面图,从而下文可以参照图1、图4和图8描述显示装置13。
参照图1、图4和图8,根据本发明的又一实施例的显示装置13可以包括基底100、第一绝缘层211、第二绝缘层212、第三绝缘层213、第四绝缘层214、第一电力线PL1、第二电力线PL2、第三电力线PL3、第四电力线PL4、第五绝缘层215、第六绝缘层511、第七绝缘层512、第八绝缘层513、数据驱动器DDV和覆盖膜CF2。显示装置13还可以包括像素限定层414。
在本发明的实施例中,覆盖膜CF2可以包括粘合层630、第一层730和第二层810。除了粘合层630和第一层730之外,显示装置13可以与参照图5描述的显示装置11大致相同。在下文中,将对粘合层630和第一层730进行描述。
粘合层630可以设置在数据驱动器DDV上,并且可以粘附到数据驱动器DDV。换句话说,粘合层630可以设置在数据驱动器DDV的顶部上。在这种情况下,粘合层630可以设置在数据驱动器DDV与第一层730之间。在本发明的实施例中,粘合层630可以包括粘合材料和导电材料。例如,粘合层630可以包括光学透明粘合剂(“OCA”)、光学透明树脂(“OCR”)或压敏粘合剂(“PSA”)等。另外,粘合层630可以包括包含铁(“Fe”)的金属片。换句话说,粘合层630可以是其中嵌入有电磁波阻挡材料(或电磁波吸收材料)的粘合层。
第一层730可以设置在粘合层630上。第一层730可以包括绝缘材料。例如,第一层730可以包括聚酰亚胺(“PI”)。然而,包括在第一层730中的绝缘材料不限于此。
图9是示出根据本发明的又一实施例的显示装置的剖视图。例如,图9是示出沿着图1的非显示区域NDA中的线I-I'截取的又一示例的剖视图。包括如图4中所示的显示区域DA和如图9中所示的非显示区域NDA的根据本发明的实施例的显示装置14可以具有如图1中所示的显示装置10的平面图,从而下文可以参照图1、图4和图9描述显示装置14。
参照图1、图4和图9,根据本发明的又一实施例的显示装置14可以包括基底100、第一绝缘层211、第二绝缘层212、第三绝缘层213、第四绝缘层214、第一电力线PL1、第二电力线PL2、第三电力线PL3、第四电力线PL4、第五绝缘层215、第六绝缘层511、第七绝缘层512、第八绝缘层513、数据驱动器DDV和覆盖膜CF3。显示装置14还可以包括像素限定层414。
在本发明的实施例中,覆盖膜CF3可以包括粘合层630、第一层710和第二层810。
第一层710可以包括绝缘部分711、第一屏蔽部分712和第二屏蔽部分713。粘合层630可以与参照图8描述的粘合层630大致相同,并且第一层710和第二层810可以分别与参照图5描述的第一层710和第二层810大致相同。
图10是示出根据本发明的又一实施例的显示装置的剖视图。例如,图10是示出沿着图1的非显示区域NDA中的线I-I'截取的又一示例的剖视图。包括如图4中所示的显示区域DA和如图10中所示的非显示区域NDA的根据本发明的实施例的显示装置15可以具有如图1中所示的显示装置10的平面图,从而下文可以参照图1、图4和图10描述显示装置15。
参照图1、图4和图10,根据本公开的又一实施例的显示装置15包括基底100、第一绝缘层211、第二绝缘层212、第三绝缘层213、第四绝缘层214、第一电力线PL1、第二电力线PL2、第五绝缘层215、第六绝缘层511、第七绝缘层512、第八绝缘层513、数据驱动器DDV和覆盖膜CF4。显示装置15还可以包括像素限定层414。
在本发明的实施例中,覆盖膜CF4可以包括粘合层610、第一层740和第二层810。除了第三电力线PL3、第四电力线PL4和第一层740之外,显示装置15可以与参照图5描述的显示装置11大致相同。
显示装置15可以包括第一电力线PL1和第二电力线PL2,并且可以不包括第三电力线PL3和第四电力线PL4。换句话说,如上所述,可以根据需要设定电力线的数量和布置电力线的位置。
第一层740可以包括绝缘部分741和屏蔽部分742。在本发明的实施例中,屏蔽部分742可以在绝缘部分741的左侧上与绝缘部分741相邻。
绝缘部分741可以与数据驱动器DDV重叠。在本发明的实施例中,绝缘部分741可以包含绝缘材料。例如,绝缘部分741可以包含聚酰亚胺(“PI”)。然而,包括在绝缘部分741中的绝缘材料不限于此。
屏蔽部分742可以与第一电力线PL1和第二电力线PL2重叠。屏蔽部分742可以屏蔽(或吸收)从第一电力线PL1和第二电力线PL2产生的电磁干扰噪声(“EMI噪声”)。在本发明的实施例中,屏蔽部分742可以包括具有磁性的导电材料和具有弹性的弹性材料。例如,屏蔽部分742可以包括包含铁(“Fe”)的金属片和聚合物。然而,包括在屏蔽部分742中的材料不限于此。例如,屏蔽部分742可以包括能够屏蔽(或吸收)EMI噪声的材料。
根据本发明的实施例的如图1中所示的显示装置10可以包括数据驱动器DDV、与数据驱动器DDV相邻的至少一条电力线和覆盖膜CF。覆盖膜CF可以覆盖数据驱动器DDV并且可以与所述至少一条电力线重叠。另外,覆盖膜CF可以包括至少一个屏蔽部分(或其中嵌入有电磁波阻挡材料的粘合层)。由于屏蔽部分包括导磁材料,因此覆盖膜CF可以屏蔽(或吸收)从所述至少一条电力线产生的EMI噪声。
虽然已经参照本发明的实施例具体示出并描述了本发明,但是对于本领域普通技术人员显而易见的是,可以对其进行形式和细节上的各种改变。

Claims (20)

1.一种显示装置,其中,所述显示装置包括:
基底,包括显示区域和与所述显示区域相邻的非显示区域;
数据驱动器,设置在所述非显示区域中,并且被配置为将数据电压提供到所述显示区域;
第一电力线,设置在所述非显示区域中,与所述数据驱动器相邻,并且被配置为将第一电力电压传输到所述显示区域;以及
覆盖膜,与所述数据驱动器和所述第一电力线重叠,
其中,所述覆盖膜包括第一层,所述第一层包括与所述第一电力线重叠的第一屏蔽部分。
2.如权利要求1所述的显示装置,其中,所述第一层还包括与所述第一屏蔽部分相邻并且与所述数据驱动器重叠的绝缘部分。
3.如权利要求2所述的显示装置,其中,所述绝缘部分包括聚酰亚胺。
4.如权利要求1所述的显示装置,其中,所述显示装置还包括:
第二电力线,设置在所述非显示区域中,与所述第一电力线相邻,并且被配置为将第二电力电压传输到所述显示区域,
其中,所述第一屏蔽部分还与所述第二电力线重叠。
5.如权利要求4所述的显示装置,其中,所述第一电力线设置在所述数据驱动器与所述第二电力线之间。
6.如权利要求4所述的显示装置,其中,所述显示装置还包括:
第三电力线,设置在所述非显示区域中,与所述数据驱动器相邻,并且被配置为将所述第一电力电压传输到所述显示区域;以及
第四电力线,设置在所述非显示区域中,与所述第三电力线相邻,并且被配置为将所述第二电力电压传输到所述显示区域,
其中,所述覆盖膜还包括与所述第三电力线和所述第四电力线重叠的第二屏蔽部分。
7.如权利要求6所述的显示装置,其中,所述第三电力线设置在所述数据驱动器与所述第四电力线之间。
8.如权利要求1所述的显示装置,其中,所述覆盖膜还包括设置在所述第一层上的第二层。
9.如权利要求8所述的显示装置,其中,所述第二层包括绝缘材料。
10.如权利要求1所述的显示装置,其中,所述覆盖膜还包括设置在所述第一层上的导电层。
11.如权利要求1所述的显示装置,其中,所述覆盖膜还包括设置在所述数据驱动器与所述第一层之间的粘合层。
12.如权利要求11所述的显示装置,其中,所述粘合层包括导电材料。
13.如权利要求1所述的显示装置,其中,所述第一屏蔽部分包括导电材料和弹性材料。
14.如权利要求13所述的显示装置,其中,所述导电材料是包括铁的金属片,并且
其中,所述弹性材料是聚合物。
15.一种显示装置,其中,所述显示装置包括:
基底,包括显示区域和与所述显示区域相邻的非显示区域;
数据驱动器,设置在所述非显示区域中,并且被配置为将数据电压提供到所述显示区域;
第一电力线,设置在所述非显示区域中,与所述数据驱动器相邻,并且被配置为将第一电力电压传输到所述显示区域;以及
覆盖膜,覆盖所述数据驱动器,
其中,所述覆盖膜包括:
粘合层,与所述第一电力线重叠并且包括导电材料;以及
第一层,设置在所述粘合层上并且包括绝缘材料。
16.如权利要求15所述的显示装置,其中,所述粘合层粘附到所述数据驱动器。
17.一种覆盖膜,其中,所述覆盖膜包括:
粘合层;
第一层,设置在所述粘合层上并且包括绝缘部分和与所述绝缘部分相邻的屏蔽部分;以及
第二层,设置在所述第一层上。
18.如权利要求17所述的覆盖膜,其中,所述第二层与所述绝缘部分包括相同的绝缘材料。
19.如权利要求17所述的覆盖膜,其中,所述第二层包括导电材料。
20.如权利要求17所述的覆盖膜,其中,所述屏蔽部分包括导电材料和弹性材料。
CN202111482956.6A 2021-02-15 2021-12-07 覆盖膜和显示装置 Pending CN114944412A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2021-0019819 2021-02-15
KR1020210019819A KR20220117362A (ko) 2021-02-15 2021-02-15 커버 필름 및 이를 포함하는 표시 장치

Publications (1)

Publication Number Publication Date
CN114944412A true CN114944412A (zh) 2022-08-26

Family

ID=82801601

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111482956.6A Pending CN114944412A (zh) 2021-02-15 2021-12-07 覆盖膜和显示装置

Country Status (3)

Country Link
US (1) US20220262887A1 (zh)
KR (1) KR20220117362A (zh)
CN (1) CN114944412A (zh)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102543688B1 (ko) * 2018-04-02 2023-06-14 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조방법

Also Published As

Publication number Publication date
US20220262887A1 (en) 2022-08-18
KR20220117362A (ko) 2022-08-24

Similar Documents

Publication Publication Date Title
US10826015B2 (en) Organic light emitting display panel and organic light emitting display device
US11437439B2 (en) Display device
US20190197965A1 (en) Organic Light-Emitting Display Device
US9508752B2 (en) Display device and method of manufacturing the same
US11957024B2 (en) Organic light emitting display panel and organic light emitting display device
JP2016018758A (ja) 有機el表示装置及び有機el表示装置の製造方法
KR20210022187A (ko) 표시 장치
US20240090279A1 (en) Display panel and display device including the same
CN108122947B (zh) 柔性显示装置
KR20190068084A (ko) 유기 발광 표시 장치
US20240096287A1 (en) Display apparatus
US11163397B2 (en) Input sensing panel and display device having the same
CN113130554A (zh) 显示设备、显示面板及用于制造该显示面板的方法
CN112786662A (zh) 有机发光显示装置
KR20210078242A (ko) 폴더블 표시 장치
US20220262887A1 (en) Cover film and a display device including the same
US20220109042A1 (en) Display panel and display device including the same
CN113990885A (zh) 显示装置和用于制造显示装置的方法
US20240237426A9 (en) Display device
EP4391770A1 (en) Display device and method for manufacturing the same
US20240168587A1 (en) Display device
KR102596934B1 (ko) 유기발광 표시장치
US20240224632A1 (en) Display device
CN118414044A (zh) 显示装置
KR20220091798A (ko) 유기발광 표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination