CN114895490A - 显示面板和显示装置 - Google Patents
显示面板和显示装置 Download PDFInfo
- Publication number
- CN114895490A CN114895490A CN202210626022.3A CN202210626022A CN114895490A CN 114895490 A CN114895490 A CN 114895490A CN 202210626022 A CN202210626022 A CN 202210626022A CN 114895490 A CN114895490 A CN 114895490A
- Authority
- CN
- China
- Prior art keywords
- along
- display panel
- layer
- hollow
- common electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 51
- 238000002161 passivation Methods 0.000 claims abstract description 25
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract description 5
- 229910052751 metal Inorganic materials 0.000 claims description 22
- 239000002184 metal Substances 0.000 claims description 22
- 150000002500 ions Chemical class 0.000 abstract description 16
- 230000009286 beneficial effect Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000005684 electric field Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134318—Electrodes characterised by their geometrical arrangement having a patterned common electrode
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/13338—Input devices, e.g. touch panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1337—Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
- G02F1/133707—Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134345—Subdivided pixels, e.g. for grey scale or redundancy
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Geometry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明公开了一种显示面板和显示装置,涉及显示技术领域,显示面板包括:衬底基板、电路层、公共电极层、第一钝化层、像素电极层和配向层;像素电极层包括多个沿第一方向和第二方向呈阵列排布的像素电极,其中,第一方向和第二方向相交;公共电极层包括公共电极;电路层包括多条沿第二方向延伸的触控线,沿第一方向,至少一个像素电极的至少一侧设有触控线;第一钝化层包括多个第一镂空部,第一镂空部暴露部分公共电极;沿第二方向,至少一个像素电极的一侧设有至少一个第一镂空部;配向层通过第一镂空部与公共电极相接触。本发明能够减少配向层上带电离子的残留,以提升显示面板的显示品质。
Description
技术领域
本发明涉及显示技术领域,更具体地,涉及一种显示面板和显示装置。
背景技术
从CRT(Cathode Ray Tube,阴极射线管)时代到液晶时代,再到现在的OLED(Organic Light-Emitting Diode,有机发光二极管)时代,显示行业经历了几十年的发展变得日新月异。显示产业已经与我们的生活息息相关,从传统的手机、平板、电视和PC,再到现在的智能穿戴设备和VR等等都离不开显示技术。
显示面板中配向层表面聚集的带电离子不易被导走,这些聚集的带电离子在面板内形成内建电场,对显示面板内正常驱动液晶分子的电场产生干扰,容易形成残影以及画面闪烁漂移问题,影响画面显示品质。
发明内容
有鉴于此,本发明提供了一种显示面板和显示装置,能够减少配向层上带电离子的残留,以提升显示面板的显示品质。
本发明提供一种显示面板,包括:衬底基板、电路层、公共电极层、第一钝化层、像素电极层和配向层,电路层位于衬底基板的一侧,公共电极层位于电路层远离衬底基板的一侧,第一钝化层位于公共电极层远离衬底基板的一侧,像素电极层位于第一钝化层远离衬底基板的一侧,配向层位于像素电极层远离衬底基板的一侧;像素电极层包括多个沿第一方向和第二方向呈阵列排布的像素电极,其中,第一方向和第二方向相交;公共电极层包括公共电极;电路层包括多条沿第二方向延伸的触控线,沿第一方向,至少一个像素电极的至少一侧设有触控线;第一钝化层包括多个第一镂空部,第一镂空部暴露部分公共电极;沿第二方向,至少一个像素电极的一侧设有至少一个第一镂空部;配向层通过第一镂空部与公共电极相接触。
基于同一思想,本发明还提供了一种显示装置,包括本发明提供的显示面板。
与现有技术相比,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明提供的显示面板包括衬底基板、电路层、公共电极层、第一钝化层、像素电极层和配向层。其中,电路层位于衬底基板的一侧,公共电极层位于电路层远离衬底基板的一侧,第一钝化层位于公共电极层远离衬底基板的一侧,像素电极层位于第一钝化层远离衬底基板的一侧,配向层位于像素电极层远离衬底基板的一侧。像素电极层包括多个沿第一方向和第二方向呈阵列排布的像素电极,其中,第一方向和第二方向相交。公共电极层包括公共电极。电路层包括多条沿第二方向延伸的触控线,沿第一方向,至少一个像素电极的至少一侧设有触控线。第一钝化层包括多个第一镂空部,沿垂直于衬底基板所在平面的方向上,第一镂空部贯穿第一钝化层,第一镂空部暴露部分公共电极,从而配向层可通过第一镂空部与公共电极相接触,由于公共电极具有较高的导电率,配向层表面上的带电离子可通过公共电极被导走,有效避免带电离子在配向层表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。沿第二方向,至少一个像素电极的一侧设有至少一个第一镂空部,第一镂空部的设置不会对像素电极造成影响,同时,将至少部分第一镂空部沿第二方向设置于像素电极的一侧,有效减少第一镂空部的设置对触控线及相关结构的影响。
当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
图1是本发明提供的一种显示面板的平面示意图;
图2是图1所述的显示面板中A部的一种放大示意图;
图3是图2所述的显示面板沿A-A’的剖面图;
图4是图2所述的显示面板沿B-B’的剖面图;
图5是本发明提供的另一种显示面板的局部结构示意图;
图6是图5所述显示面板沿C-C’的剖面图;
图7是图5所述显示面板沿D-D’的剖面图;
图8是本发明提供的又一种显示面板的局部结构示意图;
图9是本发明提供的又一种显示面板的局部结构示意图;
图10是图9所述的显示面板沿E-E’的剖视图;
图11是本发明提供的又一种显示面板的局部结构示意图;
图12是图11所述的显示面板沿F-F’的剖视;
图13是本发明提供的又一种显示面板的局部结构示意图;
图14是图13所述的显示面板沿G-G’的剖视图;
图15是本发明提供的一种显示装置的平面示意图。
具体实施方式
现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
图1是本发明提供的一种显示面板的平面示意图,图2是图1所述的显示面板中A部的一种放大示意图,图3是图2所述的显示面板沿A-A’的剖面图,图4是图2所述的显示面板沿B-B’的剖面图,参考图1-图4,本实施例提供一种显示面板,显示面板包括衬底基板10、电路层20、公共电极层30、第一钝化层40、像素电极层50和配向层60。其中,电路层20位于衬底基板10的一侧,公共电极层30位于电路层20远离衬底基板10的一侧,第一钝化层40位于公共电极层30远离衬底基板10的一侧,像素电极层50位于第一钝化层40远离衬底基板10的一侧,配向层60位于像素电极层50远离衬底基板10的一侧。可选的,公共电极层30和像素电极层50可以采用透明导电薄膜,示例性的,可以采用选ITO(Indium Tin Oxides,氧化铟锡)或IZO(Indium zinc oxide,氧化铟锌),具有较高的导电率。配向层60可以为PI(polyimide)层。
像素电极层50包括多个沿第一方向X和第二方向Y呈阵列排布的像素电极51,其中,第一方向X和第二方向Y相交。可选的,第一方向X和第二方向Y相垂直。
公共电极层30包括公共电极31。
电路层20包括多条沿第二方向Y延伸的触控线TP,沿第一方向X,至少一个像素电极51的至少一侧设有触控线TP。需要说明的是,图1和图2中示例性的示出了,部分像素电极51沿第一方向X的仅一侧设有触控线TP,部分像素电极51沿第一方向X的两侧均设有触控线TP,在本发明其他实施例中,也可以为仅存在像素电极51沿第一方向X的仅一侧设有触控线TP,或仅存在像素电极51沿第一方向X的两侧均设有触控线TP,本发明在此不再一一赘述。
第一钝化层40包括多个第一镂空部41,沿垂直于衬底基板10所在平面的方向上,第一镂空部41贯穿第一钝化层40,第一镂空部41暴露部分公共电极31,从而配向层60可通过第一镂空部41与公共电极31相接触,由于公共电极31具有较高的导电率,配向层60表面上的带电离子可通过公共电极31被导走,有效避免带电离子在配向层60表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。
沿第二方向Y,至少一个像素电极51的一侧设有至少一个第一镂空部41,第一镂空部41的设置不会对像素电极51造成影响,同时,将至少部分第一镂空部41沿第二方向Y设置于像素电极51的一侧,有效减少第一镂空部41的设置对触控线TP及相关结构的影响。
继续参考图1-图4,在一些可选实施例中,电路层20包括多个电路结构21,电路结构21与像素电极51电连接。示例性的,电路结构21包括薄膜晶体管T,薄膜晶体管T与像素电极51电连接。当然,在本发明其他实施例中,电路结构21还可以为其他电路结构,本发明在此不再一一赘述。
沿垂直于衬底基板10所在平面的方向上,至少一个第一镂空部41与电路结构21至少部分交叠。即可在第一钝化层40中与电路结构21相对应的区域设置第一镂空部41,有效减小第一镂空部41的设置对沿第二方向Y上相邻两个像素电极51之间的间距的影响,有效提高开口率。
图5是本发明提供的另一种显示面板的局部结构示意图,图6是图5所述显示面板沿C-C’的剖面图,图7是图5所述显示面板沿D-D’的剖面图,参考图5-图7,在一些可选实施例中,触控线TP包括触控信号线TP1和虚设触控线TP2。公共电极31在触控阶段复用为触控电极,触控信号线TP1与公共电极31电连接,通过触控信号线TP1给与其电连接的公共电极31提供信号,虚设触控线TP2不与公共电极31电连接,即虚设触控线TP2处于浮空状态。虚设触控线TP2的设置有利于实现公共电极31上信号的均一性。
沿第二方向Y,相邻两行沿第一方向X排列的像素电极51之间设有第一间隙70。
至少一条虚设触控线TP2包括沿第二方向Y排列的多条第一子部TP21,第一子部TP21之间相互断开,且第一子部TP21在第一间隙70处断开。
公共电极31包括第一刻缝311,沿垂直于衬底基板10所在平面的方向上,至少存在一个第一子部TP21与一个第一刻缝311至少部分交叠,有效减小虚设触控线TP2和公共电极31之间的寄生电容,提高显示效果。
可选的,沿垂直于衬底基板10所在平面的方向上,至少存在一个触控信号线TP1与一个第一刻缝311至少部分交叠,有效减小触控信号线TP1和公共电极31之间的寄生电容,提高显示效果。
至少一个第一镂空部41位于沿第二方向Y相邻的两个第一刻缝311之间,且沿垂直于衬底基板10所在平面的方向上,第一镂空部41与第一刻缝311不交叠。
具体的,由于沿垂直于衬底基板10所在平面的方向上,至少存在一个第一子部TP21与一个第一刻缝311至少部分交叠,公共电极31中设置有第一刻缝311处无法通过设置第一镂空部41实现配向层60与公共电极31相接触,从而可将虚设触控线TP2设置成包括沿第二方向Y排列的多条第一子部TP21的结构,第一子部TP21在第一间隙70处断开,相应的,第一刻缝311也在第一间隙70处断开,从而可在第一间隙70中、沿第二方向Y相邻的两个第一刻缝311之间设置第一镂空部41,从而配向层60可通过该第一镂空部41与公共电极31相接触,由于公共电极31具有较高的导电率,配向层60表面上的带电离子可通过公共电极31被导走,有效避免带电离子在配向层60表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。
图8是本发明提供的又一种显示面板的局部结构示意图,参考图8,在一些可选实施例中,沿第二方向Y,存在相邻两个第一子部TP21之间的间距大于第一间隙70的宽度。相应的,沿第二方向Y,存在相邻两个第一刻缝311之间的间距大于第一间隙70的宽度。从而,沿第二方向Y,存在设置于沿第二方向Y相邻两个第一刻缝311之间的第一镂空部41的长度大于第一间隙70的宽度。沿第一方向X,至少一个第一镂空部41至少部分位于像素电极51的一侧。
具体的,可通过减小第一子部TP21沿第二方向Y上的长度,相应的,可减小第一刻缝311沿第二方向Y上的长度,从而有利于增加设置于沿第二方向Y相邻两个第一刻缝311之间的第一镂空部41的长度,有利于增加设置于沿第二方向Y相邻两个第一刻缝311之间的第一镂空部41的面积,有利于实现配向层(图8中未示出)通过该第一镂空部41与公共电极(图8中未示出)相接触。
图9是本发明提供的又一种显示面板的局部结构示意图,图10是图9所述的显示面板沿E-E’的剖视图,参考图9和图10,在一些可选实施例中,沿垂直于衬底基板10所在平面的方向上,至少存在一个第一子部TP21与第一刻缝(图9中未示出)不交叠。沿垂直于衬底基板10所在平面的方向上,至少一个第一镂空部41与该第一子部TP21至少部分交叠。即公共电极31中与至少一个第一子部TP21相对应的区域并未设置第一刻缝,从而第一钝化层40与该第一子部TP21相对应的区域可设置第一镂空部41,从而配向层60可通过该第一镂空部41与公共电极31相接触,由于公共电极31具有较高的导电率,配向层60表面上的带电离子可通过公共电极31被导走,有效避免带电离子在配向层60表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。
需要说明的是,图9中示例性的示出了沿垂直于衬底基板10所在平面的方向上,各第一子部TP21与第一刻缝均不交叠,在本发明其他实施例中,沿垂直于衬底基板10所在平面的方向上,也可以仅部分第一子部TP21与第一刻缝均不交叠,本发明在此不再一一赘述。
图11是本发明提供的又一种显示面板的局部结构示意图,图12是图11所述的显示面板沿F-F’的剖视图,参考图11和图12,在一些可选实施例中,电路层20包括第一金属层22和触控金属层23,触控金属层23位于第一金属层22远离衬底基板10的一侧,第一金属层22包括多条沿第二方向Y延伸的数据线D,触控金属层23包括多条触控线TP。
沿垂直于衬底基板10所在平面的方向上,触控线TP和数据线D至少部分交叠。
具体的,数据线D设置于第一金属层22,触控线TP设置于触控金属层23,即数据线D和触控线TP位于相绝缘的不同的金属层,且沿垂直于衬底基板10所在平面的方向上,触控线TP和数据线D至少部分交叠,在实现触控线TP和数据线D相绝缘的同时有利于增加开口率。
继续参考图11和图12,在一些可选实施例中,显示面板包括多个像素单元P,一个像素单元P包括沿第一方向X排列的至少两个像素电极51。需要说明的是,图11中示例性的示出了一个像素单元P包括沿第一方向X排列的三个像素电极51,在本发明其他实施例中,一个像素单元P还可以包括沿第一方向X排列的其他数量的像素电极51,本发明在此不再进行赘述。
沿第二方向Y,至少一条触控信号线TP位于相邻两个像素单元P之间,至少一条第一子部TP21位于同一个像素单元P中相邻两个像素电极51之间。由于数据线D和触控线TP位于相绝缘的不同的金属层,且沿垂直于衬底基板10所在平面的方向上,触控线TP和数据线D至少部分交叠,在实现触控线TP和数据线D相绝缘的同时有利于增加布线空间,从而有利于在同一个像素单元P中相邻两个像素电极51之间设置第一子部TP21,对开口率的影响较小。
沿第二方向Y,至少一条第一子部TP21位于同一个像素单元P中相邻两个像素电极51之间,相应的,沿第二方向Y,至少一个第一刻缝311位于同一个像素单元P中相邻两个像素电极51之间。沿垂直于衬底基板10所在平面的方向上,至少存在一个第一子部TP21与一个第一刻缝311至少部分交叠,有效减小虚设触控线TP2和公共电极31之间的寄生电容,提高显示效果。
沿第二方向Y,至少一个像素电极51的一侧设有至少一个第一镂空部41,有效减少第一镂空部41的设置对触控线TP及第一刻缝311的影响。
图13是本发明提供的又一种显示面板的局部结构示意图,图14是图13所述的显示面板沿G-G’的剖视图,参考图13和图14,在一些可选实施例中,电路层20包括第一金属层22,第一金属层22包括多条沿第二方向Y延伸的数据线D和多条沿第二方向Y延伸的触控线TP,触控线TP和数据线D相绝缘。即数据线D和触控线TP均设置于第一金属层22,有利于减小显示面板的厚度。
由于数据线D和触控线TP均设置于第一金属层22,为了减少对开口率的影响,触控线TP仅包括触控信号线TP1,沿第一方向X,像素电极51的一侧不设置虚设触控线,相应的,沿第一方向X,至少一个像素电极51的一侧不设置第一刻缝,因此,沿第一方向X,至少一个像素电极51的一侧可设有至少一个第一镂空部41,从而配向层60可通过该第一镂空部41与公共电极31相接触,由于公共电极31具有较高的导电率,配向层60表面上的带电离子可通过公共电极31被导走,有效避免带电离子在配向层60表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。
继续参考图13和图14,在一些可选实施例中,沿第一方向X,第一镂空部41和与其相邻的像素电极51之间的间距大于或等于1.5μm,从而避免在形成第一镂空部41时,像素电极51和公共电极31出现串接,影响显示面板的显示效果。
在一些可选实施例中,请参考图15,图15是本发明提供的一种显示装置的平面示意图,本实施例提供的显示装置1000,包括本发明上述实施例提供的显示面板100。图15实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本发明实施例提供的显示装置1000还可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置1000,本发明对此不作具体限制。本发明实施例提供的显示装置1000,具有本发明实施例提供的显示面板100的有益效果,具体可以参考上述各实施例对于显示面板100的具体说明,本实施例在此不再赘述。
通过上述实施例可知,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
本发明提供的显示面板包括衬底基板、电路层、公共电极层、第一钝化层、像素电极层和配向层。其中,电路层位于衬底基板的一侧,公共电极层位于电路层远离衬底基板的一侧,第一钝化层位于公共电极层远离衬底基板的一侧,像素电极层位于第一钝化层远离衬底基板的一侧,配向层位于像素电极层远离衬底基板的一侧。像素电极层包括多个沿第一方向和第二方向呈阵列排布的像素电极,其中,第一方向和第二方向相交。公共电极层包括公共电极。电路层包括多条沿第二方向延伸的触控线,沿第一方向,至少一个像素电极的至少一侧设有触控线。第一钝化层包括多个第一镂空部,沿垂直于衬底基板所在平面的方向上,第一镂空部贯穿第一钝化层,第一镂空部暴露部分公共电极,从而配向层可通过第一镂空部与公共电极相接触,由于公共电极具有较高的导电率,配向层表面上的带电离子可通过公共电极被导走,有效避免带电离子在配向层表面聚集,从而有效改善显示面板显示时出现残影以及画面闪烁漂移问题,有效提升显示面板的显示品质。沿第二方向,至少一个像素电极的一侧设有至少一个第一镂空部,第一镂空部的设置不会对像素电极造成影响,同时,将至少部分第一镂空部沿第二方向设置于像素电极的一侧,有效减少第一镂空部的设置对触控线及相关结构的影响。
虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。
Claims (10)
1.一种显示面板,其特征在于,包括:
衬底基板、电路层、公共电极层、第一钝化层、像素电极层和配向层,所述电路层位于所述衬底基板的一侧,所述公共电极层位于所述电路层远离所述衬底基板的一侧,所述第一钝化层位于所述公共电极层远离所述衬底基板的一侧,所述像素电极层位于所述第一钝化层远离所述衬底基板的一侧,所述配向层位于所述像素电极层远离所述衬底基板的一侧;
所述像素电极层包括多个沿第一方向和第二方向呈阵列排布的像素电极,其中,所述第一方向和所述第二方向相交;
所述公共电极层包括公共电极;
所述电路层包括多条沿所述第二方向延伸的触控线,沿所述第一方向,至少一个所述像素电极的至少一侧设有所述触控线;
所述第一钝化层包括多个第一镂空部,所述第一镂空部暴露部分所述公共电极;
沿所述第二方向,至少一个所述像素电极的一侧设有至少一个所述第一镂空部;
所述配向层通过所述第一镂空部与所述公共电极相接触。
2.根据权利要求1所述的显示面板,其特征在于,
所述电路层包括多个电路结构,所述电路结构与所述像素电极电连接;
沿垂直于所述衬底基板所在平面的方向上,至少一个所述第一镂空部与所述电路结构至少部分交叠。
3.根据权利要求1所述的显示面板,其特征在于,
所述触控线包括触控信号线和虚设触控线;
沿所述第二方向,相邻两行沿所述第一方向排列的所述像素电极之间设有第一间隙;
至少一条所述虚设触控线包括沿所述第二方向排列的多条第一子部,所述第一子部之间相互断开,且所述第一子部在所述第一间隙处断开;
所述公共电极包括第一刻缝,沿垂直于所述衬底基板所在平面的方向上,至少存在一个所述第一子部与一个所述第一刻缝至少部分交叠;
至少一个所述第一镂空部位于沿所述第二方向相邻的两个所述第一刻缝之间,且沿垂直于所述衬底基板所在平面的方向上,所述第一镂空部与所述第一刻缝不交叠。
4.根据权利要求3所述的显示面板,其特征在于,
沿所述第二方向,存在相邻两个所述第一子部之间的间距大于所述第一间隙的宽度;
沿所述第二方向,存在相邻两个所述第一刻缝之间的间距大于所述第一间隙的宽度;
沿所述第一方向,至少一个所述第一镂空部至少部分位于所述像素电极的一侧。
5.根据权利要求3所述的显示面板,其特征在于,
沿垂直于所述衬底基板所在平面的方向上,至少存在一个所述第一子部与所述第一刻缝不交叠;
沿垂直于所述衬底基板所在平面的方向上,至少一个所述第一镂空部与该所述第一子部至少部分交叠。
6.根据权利要求3所述的显示面板,其特征在于,
所述电路层包括第一金属层和触控金属层,所述触控金属层位于所述第一金属层远离所述衬底基板的一侧,所述第一金属层包括多条沿所述第二方向延伸的数据线,所述触控金属层包括多条所述触控线;
沿垂直于所述衬底基板所在平面的方向上,所述触控线和所述数据线至少部分交叠。
7.根据权利要求6所述的显示面板,其特征在于,
所述显示面板包括多个像素单元,一个像素单元包括沿所述第一方向排列的至少两个所述像素电极;
沿所述第二方向,至少一条所述触控信号线位于相邻两个所述像素单元之间,至少一条所述第一子部位于同一个所述像素单元中相邻两个所述像素电极之间;
沿所述第二方向,至少一个所述第一刻缝位于同一个所述像素单元中相邻两个所述像素电极之间。
8.根据权利要求1所述的显示面板,其特征在于,
所述电路层包括第一金属层,所述第一金属层包括多条沿所述第二方向延伸的数据线和多条沿所述第二方向延伸的触控线,所述触控线和所述数据线相绝缘;
沿所述第一方向,至少一个所述像素电极的一侧设有至少一个所述第一镂空部。
9.根据权利要求4或8所述的显示面板,其特征在于,
沿所述第一方向,所述第一镂空部和与其相邻的所述像素电极之间的间距大于或等于1.5μm。
10.一种显示装置,其特征在于,所述显示装置包括权利要求1-9任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210626022.3A CN114895490B (zh) | 2022-06-02 | 2022-06-02 | 显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210626022.3A CN114895490B (zh) | 2022-06-02 | 2022-06-02 | 显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114895490A true CN114895490A (zh) | 2022-08-12 |
CN114895490B CN114895490B (zh) | 2024-01-16 |
Family
ID=82725441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210626022.3A Active CN114895490B (zh) | 2022-06-02 | 2022-06-02 | 显示面板和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114895490B (zh) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040032557A1 (en) * | 2002-08-17 | 2004-02-19 | Lg.Philips Lcd Co., Ltd. | In-plane switching mode LCD device and method for fabricating the same |
KR20080067858A (ko) * | 2007-01-17 | 2008-07-22 | 삼성전자주식회사 | 액정 표시 장치 |
KR101391836B1 (ko) * | 2012-12-17 | 2014-05-07 | 엘지디스플레이 주식회사 | 어레이 기판 및 이를 포함하는 액정표시장치 |
CN110471223A (zh) * | 2019-08-15 | 2019-11-19 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN111309177A (zh) * | 2020-01-20 | 2020-06-19 | 厦门天马微电子有限公司 | 阵列基板、显示面板和显示装置 |
-
2022
- 2022-06-02 CN CN202210626022.3A patent/CN114895490B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20040032557A1 (en) * | 2002-08-17 | 2004-02-19 | Lg.Philips Lcd Co., Ltd. | In-plane switching mode LCD device and method for fabricating the same |
KR20080067858A (ko) * | 2007-01-17 | 2008-07-22 | 삼성전자주식회사 | 액정 표시 장치 |
KR101391836B1 (ko) * | 2012-12-17 | 2014-05-07 | 엘지디스플레이 주식회사 | 어레이 기판 및 이를 포함하는 액정표시장치 |
CN110471223A (zh) * | 2019-08-15 | 2019-11-19 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN111309177A (zh) * | 2020-01-20 | 2020-06-19 | 厦门天马微电子有限公司 | 阵列基板、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN114895490B (zh) | 2024-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109857279B (zh) | 显示面板及显示装置 | |
CN1326031C (zh) | 触摸板显示装置及其信号线形成方法 | |
CN108010945B (zh) | 显示面板和显示装置 | |
US11934060B2 (en) | Array substrate and display device | |
US11980068B2 (en) | Display panel and display device with multiplexed photosensitive and display region | |
CN107369700B (zh) | 一种阵列基板、其制备方法、显示面板及显示装置 | |
US12032249B2 (en) | Array substrate and display device | |
US20230252930A1 (en) | Display panel and manufacturing method thereof | |
US9436043B2 (en) | Array substrate and liquid crystal display panel | |
CN113109972A (zh) | 阵列基板、显示面板及显示装置 | |
CN109491124A (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
CN108732830B (zh) | 显示面板和显示装置 | |
KR20130104429A (ko) | 액정 표시 장치 및 이의 제조 방법 | |
CN110471223B (zh) | 显示面板和显示装置 | |
CN113190140B (zh) | 显示面板及显示装置 | |
WO2018219345A1 (zh) | 阵列基板、显示面板及显示装置 | |
WO2022267157A1 (zh) | 阵列基板及显示面板 | |
WO2018176809A1 (zh) | 阵列基板及其制作方法、显示装置 | |
CN113050335A (zh) | 一种阵列基板、显示面板及显示装置 | |
KR20070071798A (ko) | 액정 표시장치와 그의 제조방법 | |
CN114185190B (zh) | 阵列基板、显示面板及显示装置 | |
KR20140028758A (ko) | 액정표시장치 | |
CN114895490B (zh) | 显示面板和显示装置 | |
CN109904205A (zh) | 一种显示面板和显示装置 | |
US20080068522A1 (en) | Display device and a method of manufacturing the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |