CN114826846A - 频偏抵消序列的生成方法、装置、设备及介质 - Google Patents

频偏抵消序列的生成方法、装置、设备及介质 Download PDF

Info

Publication number
CN114826846A
CN114826846A CN202110119586.3A CN202110119586A CN114826846A CN 114826846 A CN114826846 A CN 114826846A CN 202110119586 A CN202110119586 A CN 202110119586A CN 114826846 A CN114826846 A CN 114826846A
Authority
CN
China
Prior art keywords
frequency offset
sequence
value
decimal
counteracting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110119586.3A
Other languages
English (en)
Other versions
CN114826846B (zh
Inventor
赵欢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chenxin Technology Co ltd
Original Assignee
Chenxin Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chenxin Technology Co ltd filed Critical Chenxin Technology Co ltd
Priority to CN202110119586.3A priority Critical patent/CN114826846B/zh
Publication of CN114826846A publication Critical patent/CN114826846A/zh
Application granted granted Critical
Publication of CN114826846B publication Critical patent/CN114826846B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

本发明实施例公开了一种频偏抵消序列的生成方法、装置、设备及介质。该方法包括:获取待处理信号,并确定与所述待处理信号匹配的至少一个频偏抵消值;计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。上述技术方案提高了生成的频偏抵消序列的精确度,降低了计算过程的复杂程度。

Description

频偏抵消序列的生成方法、装置、设备及介质
技术领域
本发明实施例涉及无线通信技术领域,尤其涉及一种频偏抵消序列的生成方法、装置、设备及介质。
背景技术
在无线通信系统中,基站和终端之间的载波频偏可能会对传输的信号产生载波干扰、符号干扰等问题。为了提高无线通信系统的工作性能,频偏抵消始终是无线通信技术领域的重要议题。
目前,关于频偏抵消,尤其是关于频偏抵消序列的生成,通常是通过射频硬件或通过算法生成。通过射频硬件生成频偏抵消序列时,由于硬件无法适应多变的无线通信场景,导致不能灵活地生成频偏抵消序列;通过算法(典型的,坐标旋转数字计算算法)生成频偏抵消序列时,计算过程复杂,迭代次数多,导致系统存储资源占用多,计算速度较慢且生成的频偏抵消序列精度较低。
因此,如何提高生成的频偏抵消序列的精确度,降低计算过程的复杂程度是当前亟待解决的问题。
发明内容
本发明实施例提供一种频偏抵消方法、装置、设备及介质,以提高生成的频偏抵消序列的精确度,降低计算过程的复杂程度。
第一方面,本发明实施例提供了一种频偏抵消序列的生成方法,包括:
获取待处理信号,并确定与所述待处理信号匹配的至少一个频偏抵消值;
计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
第二方面,本发明实施例还提供了一种频偏抵消序列的生成装置,包括:
频偏抵消值确定模块,用于获取待处理信号,并确定与所述待处理信号匹配的频偏抵消值;
数倍频偏抵消值计算模块,用于计算与频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
数倍频偏抵消序列生成模块,用于根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
频偏抵消序列生成模块,用于将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
第三方面,本发明实施例还提供了一种终端设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述程序时实现如本发明任意实施例所述的频偏抵消序列的生成方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本发明任意实施例所述的频偏抵消序列的生成方法。
本发明实施例提供的技术方案中,获取待处理信号,并确定与其匹配的至少一个频偏抵消值,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,然后根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,分别生成与之对应的整数倍频偏抵消序列和小数倍频偏抵消序列,再将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列,提高了生成的频偏抵消序列的精确度,降低了计算过程的复杂程度。
附图说明
图1是本发明实施例一中的一种频偏抵消序列的生成方法的流程示意图;
图2a是本发明实施例二中的一种频偏抵消序列的生成方法的流程示意图;
图2b是本发明实施例二中的一种误差计算结果的示意图;
图3是本发明实施例三中的一种频偏抵消序列的生成装置的结构示意图;
图4是本发明实施例四中的一种终端设备的硬件结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
在更加详细地讨论示例性实施例之前应当提到的是,一些示例性实施例被描述成作为流程图描绘的处理或方法。虽然流程图将各项操作(或步骤)描述成顺序的处理,但是其中的许多操作可以被并行地、并发地或者同时实施。此外,各项操作的顺序可以被重新安排。当其操作完成时所述处理可以被终止,但是还可以具有未包括在附图中的附加步骤。所述处理可以对应于方法、函数、规程、子例程、子程序等等。
实施例一
图1是本发明实施例一提供的一种频偏抵消序列的生成方法的流程图,本发明实施例可适用于如何生成精确度高的频偏抵消序列的情况,该方法可以由本发明实施例提供的频偏抵消序列的生成装置来执行,该装置可采用软件和/或硬件的方式实现,并一般可集成在终端设备中。
如图1所示,本实施例提供的一种频偏抵消序列的生成方法,具体包括:
S110、获取待处理信号,并确定与待处理信号匹配的至少一个频偏抵消值。
待处理信号,指的是终端(如接收机)接收到的由基站以载波形式发射出的数字流。
频偏,指的是信号在传输过程中受信道的影响,载波频率发生的频率偏差。
频偏抵消,指的是根据估计的频偏进行抵消处理,消除信号中的频偏。频偏抵消值,就是指抵消频偏时对应的频率大小。
获取终端接收到的信号,并确定与其匹配的至少一个频偏抵消值。
S120、计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值。
整数倍频偏抵消值,指的是与频偏抵消值对应的整数部分。
小数倍频偏抵消值,指的是与频偏抵消值对应的小数部分。
在将信号由频域转换至时域(如傅里叶反变换)时,只能映射出信号频率在整数倍采样频率处的分量值,例如,当利用傅里叶反变换处理采样频率为30.72Mhz的信号时,假设选择信号中的2048个点进行处理,则对应的信号的子带带宽为15kHz(即30.72Mhz/2048=15kHz)时,故该信号在进行傅里叶反变换时,只能映射出该信号在15kHz、30kHz和45kHz等15的整数倍子带带宽所对应的频率分量值,而实际信号的频率大小不一,导致转换后信号的精确度降低,故本发明实施例根据频偏抵消值,分别计算与其匹配的整数倍频偏抵消值和小数倍频偏抵消值,再针对整数倍频偏抵消值和小数倍频偏抵消值分别进行频域至时域的转换,提高了转换结果在时域上的精确度。
可选的,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,可以包括:根据采样频率和采样点数确定子带带宽;将频偏抵消值的绝对值除以子带带宽,并进行向下取整计算,得到整数倍频偏抵消值;将频偏抵消值的绝对值除以子带带宽,并进行求余计算,得到小数倍频偏抵消值。
采样频率,指的是每秒从待处理信号中提取并组成离散信号的采样个数。
采样点数,指的是选取的待处理信号的数据量。为了再进行时频域转换时便于算法的实现,采样点数可以选取2的阶数个,例如,512、1024或2048等。
子带带宽,即采样频率与采样点数的比值,示例性的,假设采样频率为fs,采样点数为N,则子带带宽fsub满足
Figure BDA0002921963980000051
在计算整数倍频偏抵消值时,将频偏抵消值的绝对值除以子带带宽,并进行向下取整计算,得到整数倍频偏抵消值,即:
假设频偏抵消值为Δf,其取值范围为:-fs<Δf<fs,则整数倍频偏抵消值kint满足
Figure BDA0002921963980000052
其中,
Figure BDA0002921963980000053
表示向下取整计算(即计算结果选取小于本身的最大整数,例如,当
Figure BDA0002921963980000054
计算结果为10.5时,kint取10),|·|是取绝对值计算。
在计算小数倍频偏抵消值时,将频偏抵消值的绝对值除以子带带宽,并进行求余计算,得到小数倍频偏抵消值,即:
小数倍频偏抵消值σfrac满足σfrac=|Δf|mod fsub,其中,mod表示求余计算(即计算结果选取余数部分,例如,7 mod 5=2)。
S130、根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列。
其中,数值特征可以包括数值为零或非零。
整数倍频偏抵消序列,指的是整数倍频偏抵消值由频域转为时域后,生成的与整数倍频偏抵消值对应的一列数据。
小数倍频偏抵消序列,指的是小数倍频偏抵消值由频域转为时域后,生成的与小数倍频偏抵消值对应的一列数据。
根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,将整数倍频偏抵消值和小数倍频偏抵消值由频域转换为时域,分别生成与之对应的整数倍频偏抵消序列和小数倍频偏抵消序列。
S140、将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列。
其中,频偏抵消序列用于对待处理信号进行频偏抵消处理的序列。
可选的,将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列,可以包括:若频偏抵消值为非负数,则将整数倍频偏抵消序列与小数倍频偏抵消序列相乘,生成与待处理信号匹配的频偏抵消序列;若频偏抵消值为负数,则将整数倍频偏抵消序列与小数倍频偏抵消序列相乘,并将相乘后的结果进行复数共轭计算,生成与待处理信号匹配的频偏抵消序列。
可以根据频偏抵消值的数值是负数还是非负数的情况,生成频偏抵消序列。具体的:当频偏抵消值为非负数时,即Δf≥0,将整数倍频偏抵消序列与小数倍频偏抵消序列相乘,生成频偏抵消序列;当频偏抵消值为负数时,即Δf<0,则将整数倍频偏抵消序列与小数倍频偏抵消序列相乘,并将相乘后的结果进行复数共轭计算,生成频偏抵消序列。即生成的与待处理信号匹配的频偏抵消序列x满足:
Figure BDA0002921963980000071
其中,x(n)表示频偏抵消序列中第n个频偏抵消值,{·}*表示复数共轭计算(即计算结果的实部相等,虚部取相反数,例如,计算结果为3+4i,则复数共轭计算后为3-4i)。
作为一种可选的实施方式,在生成与待处理信号匹配的频偏抵消序列之后,还可以包括:将待处理信号与待处理信号匹配的频偏抵消序列相乘,以对待处理信号进行频偏抵消。
当生成与待处理信号匹配的频偏抵消序列之后,将待处理信号乘以与其匹配的频偏抵消序列,从而可以得到与待处理信号对应的进行频偏抵消处理后的信号结果。
本发明实施例提供的技术方案,获取待处理信号,并确定与其匹配的至少一个频偏抵消值,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,然后根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,分别生成与之对应的整数倍频偏抵消序列和小数倍频偏抵消序列,再将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列,提高了生成的频偏抵消序列的精确度,降低了计算过程的复杂程度。
实施例二
图2a是本发明实施例二提供的一种频偏抵消序列的生成方法的流程图。本实施例在上述实施例的基础上进行具体化,其中,可以将根据整数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列,具体为:
若至少一个整数倍频偏抵消值非零,则根据采样点数,将整数倍频偏抵消值进行快速傅里叶反变换,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列;
若整数倍频偏抵消值为零,则将全1序列作为与整数倍频偏抵消值对应的整数倍频偏抵消序列。
进一步的,可以将根据小数倍频偏抵消值的数值特征,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列,具体为:
若至少一个小数倍频偏抵消值非零,则根据采样点数,将小数倍频偏抵消值进行快速傅里叶反变换,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列的参考序列;
根据小数倍频偏抵消序列的参考序列进行线性插值处理,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列;
若小数倍频偏抵消值为零,则将全1序列作为与小数倍频偏抵消值对应的小数倍频偏抵消序列。
如图2a所示,本实施例提供的一种频偏抵消序列的生成方法,具体包括:
S210、获取待处理信号,并确定与待处理信号匹配的至少一个频偏抵消值。
S220、计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值。
S230、判断是否至少一个整数倍频偏抵消值非零,若是,则执行S240,否则执行S250。
如果存在至少一个整数倍频偏抵消值非零,则将整数倍频偏抵消值进行快速傅里叶反变换;如果整数倍频偏抵消值都为零,则将全1序列作为与整数倍频偏抵消值对应的整数倍频偏抵消序列。
S240、根据采样点数,将整数倍频偏抵消值进行快速傅里叶反变换,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列,执行S260。
快速傅里叶反变换(Inverse Fast Fourier Transform,IFFT),用于将信号由频域转换至时域,并且能够保证输出信号的各子载波间相互正交。
当至少一个整数倍频偏抵消值非零时,根据采样点数,将整数倍频偏抵消值进行快速傅里叶反变换,生成与之对应的整数倍频偏抵消序列。
示例性的,当与整数倍频偏抵消值对应的IFFT的输入序列Xint
Figure BDA0002921963980000091
时,其中,k表示k个整数倍频偏抵消值,存在一个整数倍频偏抵消值非零,则将整数倍频偏抵消值进行快速傅里叶反变换,生成与之对应的整数倍频偏抵消序列xint,即
Figure BDA0002921963980000092
n=0,1,2,…,N-1,其中,
Figure BDA0002921963980000093
xint(n)表示整数倍频偏抵消序列中第n个整数倍频偏抵消值。
S250、将全1序列作为与整数倍频偏抵消值对应的整数倍频偏抵消序列,执行S260。
当整数倍频偏抵消值全部为零时,则生成的整数倍频偏抵消序列xint为:xint(n)=1,n=0,1,2,…,N-1,此时xint为一个全1序列。
S260、判断是否至少一个小数倍频偏抵消值非零,若是,则执行S270,否则执行S290。
在生成与整数倍频偏抵消值对应的整数倍频偏抵消序列后,可以进一步判断是否至少一个小数倍频偏抵消值非零,如果存在至少一个小数倍频偏抵消值非零,则将小数倍频偏抵消值进行快速傅里叶反变换;如果小数倍频偏抵消值都为零,则将全1序列作为与小数倍频偏抵消值对应的小数倍频偏抵消序列。
S270、根据采样点数,将小数倍频偏抵消值进行快速傅里叶反变换,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列的参考序列。
小数倍频偏抵消序列的参考序列,指的是用于进行线性插值生成的小数倍频偏抵消序列的基准序列。
当至少一个小数倍频偏抵消值非零时,根据采样点数,将小数倍频偏抵消值进行快速傅里叶反变换,生成与之对应的小数倍频偏抵消序列的参考序列。
示例性的,当与小数倍频偏抵消值对应的IFFT的输入序列Xbase
Figure BDA0002921963980000101
时,其中,k表示k个小数倍频偏抵消值,存在一个小数倍频偏抵消值非零,则将小数倍频偏抵消值进行快速傅里叶反变换,生成与之对应的小数倍频偏抵消序列的参考序列xbase,即
Figure BDA0002921963980000102
n=0,1,2,…,N-1,其中,
Figure BDA0002921963980000103
xint(n)表示小数倍频偏抵消序列的参考序列中第n个小数倍频偏抵消值的参考值,执行S280。
S280、根据小数倍频偏抵消序列的参考序列进行线性插值处理,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列,执行S2100。
其中,线性插值指的是以线性函数作为插值函数,对小数倍频偏抵消序列的参考序列进行插值。
可选的,根据小数倍频偏抵消序列的参考序列进行线性插值处理,生成小数倍频偏抵消序列,可以包括:基于如下公式根据小数倍频偏抵消序列的参考序列进行线性插值处理:
Figure BDA0002921963980000111
其中,xfrac表示小数倍频偏抵消序列,xbase表示小数倍频偏抵消序列的参考序列,σfrac表示小数倍频偏抵消值,fsub表示子带带宽,xfrac(n)表示小数倍频偏抵消序列中第n个小数倍频偏抵消值,N表示待处理信号的采样点数。
S290、将全1序列作为与小数倍频偏抵消值对应的小数倍频偏抵消序列,执行S2100。
当小数倍频偏抵消值全部为零时,则生成的小数倍频偏抵消序列xfrac为:xfrac(n)=1,n=0,1,2,…,N-1,此时xfrac为一个全1序列。
S2100、将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列。
作为一种具体的实施方式,当采样频率为30.72MHz,待处理信号的采样点数N=2048个基准值时,在根据不同的频偏抵消值(如5MHz、10MHz等)分别生成与待处理信号匹配的频偏抵消序列后,分别根据误差计算公式计算各个频偏抵消值对应的频偏抵消序列与频偏抵消浮点序列(即由频偏抵消值的标准值生成的序列)的误差,可以得到如附图2b所示的一种误差计算结果的示意图,其中,横坐标表示输入的不同的频偏抵消值(单位为Hz),纵坐标表示计算误差的结果(单位为DB),从附图2b中可以发现,得到的计算误差较小,普遍在-84DB以下,说明采用本发明实施例提供的技术方案生成的频偏抵消序列具有较高的精确度。
示例性的,误差计算公式可以满足:
Figure BDA0002921963980000121
Figure BDA0002921963980000122
其中,xfloat(n)为频偏补偿浮点序列。
值得指出的是,本发明实施例中仅采用一次线性插值处理即可生成精确度高的频偏抵消序列,相比与现有技术而言,降低了计算复杂程度,提高了计算速度,例如,在应用CORDIC(Coordinate Rotation Digital Computer,坐标旋转数字计算)算法时,一般需要进行16次以上的迭代处理才可以获得精度较高的频偏抵消序列,在计算过程中占用了较多的存储资源且计算时间长。因此,本发明实施例在提高了生成的频偏抵消序列的精确度的同时,还减少了计算过程中占用的存储资源及计算时间。
本实施例未尽详细解释之处请参见前述实施例,在此不再赘述。
上述技术方案,获取待处理信号,并确定与其匹配的至少一个频偏抵消值,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,然后根据整数倍频偏抵消值是否非零以及小数倍频偏抵消值是否非零,分别生成与之对应的整数倍频偏抵消序列和小数倍频偏抵消序列,再将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列,提高了生成的频偏抵消序列的精确度,并且在生成过程中仅采用了一次线性插值处理,降低了计算过程的复杂程度,提高了计算速度,同时减少了计算过程中占用的存储资源。
实施例三
图3是本发明实施例三提供的一种频偏抵消序列的生成装置的结构示意图,本发明实施例可适用于如何生成精确度高的频偏抵消序列的情况,该装置可采用软件和/或硬件的方式实现,并一般可集成在终端设备中。
如图3所示,该频偏抵消序列的生成装置具体包括:频偏抵消值确定模块310、数倍频偏抵消值计算模块320、数倍频偏抵消序列生成模块330和频偏抵消序列生成模块340。其中,
频偏抵消值确定模块310,用于获取待处理信号,并确定与所述待处理信号匹配的频偏抵消值;
数倍频偏抵消值计算模块320,用于计算与频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
数倍频偏抵消序列生成模块330,用于根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
频偏抵消序列生成模块340,用于将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
本发明实施例提供的技术方案,获取待处理信号,并确定与其匹配的至少一个频偏抵消值,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,然后根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,分别生成与之对应的整数倍频偏抵消序列和小数倍频偏抵消序列,再将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与待处理信号匹配的频偏抵消序列,提高了生成的频偏抵消序列的精确度,降低了计算过程的复杂程度。
可选的,数倍频偏抵消序列生成模块330,具体用于:若至少一个整数倍频偏抵消值非零,则根据采样点数,将所述整数倍频偏抵消值进行快速傅里叶反变换,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列;若所述整数倍频偏抵消值为零,则将全1序列作为与整数倍频偏抵消值对应的整数倍频偏抵消序列。
可选的,数倍频偏抵消序列生成模块330,具体用于:若至少一个小数倍频偏抵消值非零,则根据采样点数,将所述小数倍频偏抵消值进行快速傅里叶反变换,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列的参考序列;根据所述小数倍频偏抵消序列的参考序列进行线性插值处理,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列;若所述小数倍频偏抵消值为零,则将全1序列作为与小数倍频偏抵消值对应的小数倍频偏抵消序列。
可选的,数倍频偏抵消值计算模块320,具体用于:根据采样频率和采样点数确定子带带宽;将所述频偏抵消值的绝对值除以子带带宽,并进行向下取整计算,得到所述整数倍频偏抵消值;将所述频偏抵消值的绝对值除以子带带宽,并进行求余计算,得到所述小数倍频偏抵消值。
可选的,数倍频偏抵消序列生成模块330,具体用于:基于如下公式根据所述小数倍频偏抵消序列的参考序列进行线性插值处理:
Figure BDA0002921963980000141
其中,xfrac表示小数倍频偏抵消序列,xbase表示小数倍频偏抵消序列的参考序列,σfrac表示小数倍频偏抵消值,fsub表示子带带宽,xfrac(n)表示小数倍频偏抵消序列中第n个小数倍频偏抵消值,N表示待处理信号的采样点数。
可选的,频偏抵消序列生成模块340,具体用于:若所述频偏抵消值为非负数,则将所述整数倍频偏抵消序列与所述小数倍频偏抵消序列相乘,生成与所述待处理信号匹配的频偏抵消序列;若所述频偏抵消值为负数,则将所述整数倍频偏抵消序列与所述小数倍频偏抵消序列相乘,并将相乘后的结果进行复数共轭计算,生成与所述待处理信号匹配的频偏抵消序列。
可选的,上述装置还包括:频偏抵消处理模块,其中,频偏抵消处理模块用于:在生成与所述待处理信号匹配的频偏抵消序列之后,将所述待处理信号与所述待处理信号匹配的频偏抵消序列相乘,以对所述待处理信号进行频偏抵消。
上述频偏抵消序列的生成装置可执行本发明任意实施例所提供的频偏抵消序列的生成方法,具备执行频偏抵消序列的生成方法相应的功能模块和有益效果。
实施例四
图4为本发明实施例四提供的一种终端设备的硬件结构示意图,如图4所示,该终端设备包括:
一个或多个处理器410,图4中以一个处理器410为例;
存储器420;
所述终端设备中的处理器410和存储器420可以通过总线或者其他方式连接,图4中以通过总线连接为例。
存储器420作为一种非暂态计算机可读存储介质,可用于存储软件程序、计算机可执行程序,如本发明实施例中应用于终端设备的一种频偏抵消序列的生成方法对应的程序指令,包括:
获取待处理信号,并确定与所述待处理信号匹配的至少一个频偏抵消值;
计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
处理器410通过运行存储在存储器420中的软件程序指令,从而执行主机的各种功能应用以及数据处理,即实现上述实施例中应用于终端设备的任意一种频偏抵消序列的生成方法。
存储器420可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储根据终端设备的使用所创建的数据等。此外,存储器420可以包括高速随机存取存储器,还可以包括非暂态性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态性固态存储器件。
实施例五
本发明实施例五提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如本申请所有发明实施例提供的一种频偏抵消序列的生成方法:也即,该程序被处理器执行时实现:
获取待处理信号,并确定与所述待处理信号匹配的至少一个频偏抵消值;
计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言(诸如Java、Smalltalk、C++),还包括常规的过程式程序设计语言(诸如“C”语言或类似的程序设计语言)。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络(包括局域网(LAN)或广域网(WAN)),连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种频偏抵消序列的生成方法,其特征在于,包括:
获取待处理信号,并确定与所述待处理信号匹配的至少一个频偏抵消值;
计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
2.根据权利要求1所述的方法,其特征在于,根据整数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列,包括:
若至少一个整数倍频偏抵消值非零,则根据采样点数,将所述整数倍频偏抵消值进行快速傅里叶反变换,生成与整数倍频偏抵消值对应的整数倍频偏抵消序列;
若所述整数倍频偏抵消值为零,则将全1序列作为与整数倍频偏抵消值对应的整数倍频偏抵消序列。
3.根据权利要求1所述的方法,其特征在于,根据小数倍频偏抵消值的数值特征,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列,包括:
若至少一个小数倍频偏抵消值非零,则根据采样点数,将所述小数倍频偏抵消值进行快速傅里叶反变换,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列的参考序列;
根据所述小数倍频偏抵消序列的参考序列进行线性插值处理,生成与小数倍频偏抵消值对应的小数倍频偏抵消序列;
若所述小数倍频偏抵消值为零,则将全1序列作为与小数倍频偏抵消值对应的小数倍频偏抵消序列。
4.根据权利要求1所述的方法,其特征在于,计算与至少一个频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值,包括:
根据采样频率和采样点数确定子带带宽;
将所述频偏抵消值的绝对值除以子带带宽,并进行向下取整计算,得到所述整数倍频偏抵消值;
将所述频偏抵消值的绝对值除以子带带宽,并进行求余计算,得到所述小数倍频偏抵消值。
5.根据权利要求4所述的方法,其特征在于,根据所述小数倍频偏抵消序列的参考序列进行线性插值处理,生成小数倍频偏抵消序列,包括:
基于如下公式根据所述小数倍频偏抵消序列的参考序列进行线性插值处理:
Figure FDA0002921963970000021
其中,xfrac表示小数倍频偏抵消序列,xbase表示小数倍频偏抵消序列的参考序列,σfrac表示小数倍频偏抵消值,fsub表示子带带宽,xfrac(n)表示小数倍频偏抵消序列中第n个小数倍频偏抵消值,N表示待处理信号的采样点数。
6.根据权利要求1所述的方法,其特征在于,将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列,包括:
若所述频偏抵消值为非负数,则将所述整数倍频偏抵消序列与所述小数倍频偏抵消序列相乘,生成与所述待处理信号匹配的频偏抵消序列;
若所述频偏抵消值为负数,则将所述整数倍频偏抵消序列与所述小数倍频偏抵消序列相乘,并将相乘后的结果进行复数共轭计算,生成与所述待处理信号匹配的频偏抵消序列。
7.根据权利要求1所述的方法,其特征在于,在生成与所述待处理信号匹配的频偏抵消序列之后,还包括:
将所述待处理信号与所述待处理信号匹配的频偏抵消序列相乘,以对所述待处理信号进行频偏抵消。
8.一种频偏抵消序列的生成装置,其特征在于,包括:
频偏抵消值确定模块,用于获取待处理信号,并确定与所述待处理信号匹配的频偏抵消值;
数倍频偏抵消值计算模块,用于计算与频偏抵消值匹配的整数倍频偏抵消值和小数倍频偏抵消值;
数倍频偏抵消序列生成模块,用于根据整数倍频偏抵消值和小数倍频偏抵消值的数值特征,生成与整数倍频偏抵消值和小数倍频偏抵消值分别对应的整数倍频偏抵消序列和小数倍频偏抵消序列;
频偏抵消序列生成模块,用于将整数倍频偏抵消序列与小数倍频偏抵消序列进行合并,生成与所述待处理信号匹配的频偏抵消序列。
9.一种终端设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时实现如权利要求1-7中任一所述的方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-7中任一所述的方法。
CN202110119586.3A 2021-01-28 2021-01-28 频偏抵消序列的生成方法、装置、设备及介质 Active CN114826846B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110119586.3A CN114826846B (zh) 2021-01-28 2021-01-28 频偏抵消序列的生成方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110119586.3A CN114826846B (zh) 2021-01-28 2021-01-28 频偏抵消序列的生成方法、装置、设备及介质

Publications (2)

Publication Number Publication Date
CN114826846A true CN114826846A (zh) 2022-07-29
CN114826846B CN114826846B (zh) 2024-05-14

Family

ID=82525919

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110119586.3A Active CN114826846B (zh) 2021-01-28 2021-01-28 频偏抵消序列的生成方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN114826846B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115913339A (zh) * 2023-01-05 2023-04-04 北京太极疆泰科技发展有限公司 低轨卫星高动态频率捕获跟踪方法、服务器及存储介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120200453A1 (en) * 2009-09-01 2012-08-09 Thomas Brosche Method and Device for Supplying a Reflection Signal
US20160036524A1 (en) * 2013-04-10 2016-02-04 Fujitsu Limited Method for estimating frequency offset, apparatus and system
WO2018072521A1 (zh) * 2016-10-17 2018-04-26 深圳市中兴微电子技术有限公司 检测主sidelink同步信号的方法、装置及存储介质
CN108462667A (zh) * 2018-03-16 2018-08-28 中国电子科技集团公司第七研究所 频偏估计方法、装置、存储介质及计算机设备
CN111083080A (zh) * 2019-12-26 2020-04-28 北京华力创通科技股份有限公司 宽带卫星通信系统prach信道同步方法和装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120200453A1 (en) * 2009-09-01 2012-08-09 Thomas Brosche Method and Device for Supplying a Reflection Signal
US20160036524A1 (en) * 2013-04-10 2016-02-04 Fujitsu Limited Method for estimating frequency offset, apparatus and system
WO2018072521A1 (zh) * 2016-10-17 2018-04-26 深圳市中兴微电子技术有限公司 检测主sidelink同步信号的方法、装置及存储介质
CN108462667A (zh) * 2018-03-16 2018-08-28 中国电子科技集团公司第七研究所 频偏估计方法、装置、存储介质及计算机设备
CN111083080A (zh) * 2019-12-26 2020-04-28 北京华力创通科技股份有限公司 宽带卫星通信系统prach信道同步方法和装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115913339A (zh) * 2023-01-05 2023-04-04 北京太极疆泰科技发展有限公司 低轨卫星高动态频率捕获跟踪方法、服务器及存储介质
CN115913339B (zh) * 2023-01-05 2023-05-30 北京太极疆泰科技发展有限公司 低轨卫星高动态频率捕获跟踪方法、服务器及存储介质

Also Published As

Publication number Publication date
CN114826846B (zh) 2024-05-14

Similar Documents

Publication Publication Date Title
CN105992385B (zh) 物理随机接入信道信号生成方法
US10965504B2 (en) Method for generating a pulse-position-modulated signal, demodulation method and corresponding computer program product and devices
US20170220522A1 (en) Fixed-point high dynamic range fast fourier transforms
JP2021520161A (ja) 位相校正方法及び装置
CN114826846B (zh) 频偏抵消序列的生成方法、装置、设备及介质
Tran Low complexity reconfigurable complex filters for PAPR reduction of OFDM signals: analysis, design and FPGA implementation
CN109729032B (zh) 一种频偏估计值的校正方法、装置及计算机可读存储介质
US10128818B2 (en) Data processor, data processing method and communication device
CN114845380B (zh) 一种无线定位时间同步方法、装置、设备及存储介质
CN112910496B (zh) Chirp信号的生成方法、装置、终端及介质
KR20100071481A (ko) 이산 퓨리에 변환의 고속 처리 장치 및 방법
Narasimhan et al. Channel blind identification based on cyclostationarity and group delay
EP2786540A1 (en) Method for estimating a radio channel
Nieto et al. Finite precision analysis of FPGA-based architecture for FBMC transmultiplexers in broadband PLC
WO2018210253A1 (en) Segment-based transforms in digital signal processing
CN108334157B (zh) 载波信号生成方法及装置
US10848358B2 (en) Method and system providing Fourier transform based signal processing with reduced computational complexity
CN112311714B (zh) 数据帧传输方法、装置、电子设备和计算机可读介质
Nieman et al. FPGA implementation of a message-passing OFDM receiver for impulsive noise channels
Bhatia et al. FPGA implementation of radio frequency neural networks
CN115174338B (zh) 频率偏差确定方法、装置、存储介质及电子设备
CN112291169B (zh) 一种信道修正方法及信道修正装置
WO2022061700A1 (en) Method, apparatus, electronic device and readable storage medium for estimation of parameter of channel noise
CN117591784B (zh) 一种基于fpga的旋转因子计算方法及fpga芯片
CN110970048B (zh) 音频数据的处理方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information
CB02 Change of applicant information

Address after: Room 102, Building 16, No. 1699, the Pearl River Road, Huangdao District, Qingdao, Shandong 266499

Applicant after: Chenxin Technology Co.,Ltd.

Address before: No.687 fusion Road, gugukou military civilian integration innovation demonstration area, Binhai street, Huangdao District, Qingdao City, Shandong Province 266500

Applicant before: Chenxin Technology Co.,Ltd.

GR01 Patent grant
GR01 Patent grant