CN114785371B - 以太网络收发装置及以太网络物理层电路 - Google Patents

以太网络收发装置及以太网络物理层电路 Download PDF

Info

Publication number
CN114785371B
CN114785371B CN202110090247.7A CN202110090247A CN114785371B CN 114785371 B CN114785371 B CN 114785371B CN 202110090247 A CN202110090247 A CN 202110090247A CN 114785371 B CN114785371 B CN 114785371B
Authority
CN
China
Prior art keywords
physical layer
analog
signal
circuit
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110090247.7A
Other languages
English (en)
Other versions
CN114785371A (zh
Inventor
郑铭杰
黄亮维
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN202110090247.7A priority Critical patent/CN114785371B/zh
Publication of CN114785371A publication Critical patent/CN114785371A/zh
Application granted granted Critical
Publication of CN114785371B publication Critical patent/CN114785371B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference

Abstract

一种以太网络物理层电路,对应于一第一端口,通过所述第一端口及一第一以太网络缆线而连接至一第一连接对端装置,所述以太网络物理层电路与其他至少一物理层电路均采用一晶体振荡器的一输出振荡信号来分别产生多个时钟波形,以及于收敛补偿一串音噪声时所述以太网络物理层电路及所述其他至少一物理层电路均被设定为一主模式。

Description

以太网络收发装置及以太网络物理层电路
技术领域
本发明涉及一种以太网络技术,特别是涉及一种以太网络收发装置及以太网络物理层电路。
背景技术
以太网络已经是目前普遍被使用的局域网络技术,其传输速度从早期的10、100MHz发展到今日市面上看到成熟的1GHz、开始兴起的2.5GHz,将来还会出现更快的传输速度。为了提高网络速度、让使用效率最大化及使用的便利性等因素,实际的应用中,同一个空间下不会只用单一颗物理层电路来与以太网络通讯设备做连线,常见的使用方式会在一端有多颗相距很近的物理层电路组合在一起,然而这种组合架构会衍生出额外的问题,由于每颗物理层电路同时都在传输数据,当彼此间的距离太近的时候,别颗物理层电路传出的信号就会变成噪声而干扰到自己,导致相邻的物理层电路的效能降低,此干扰称为近端外部串音干扰,而跨端口之间的近端外部串音干扰是很难去消除或补偿的。
发明内容
因此,本发明的目的之一在于提供一种以太网络收发装置及以太网络物理层电路,以解决上述的问题。
根据本发明的实施例,其涉及一种以太网络收发装置,所述收发装置包括一晶体振荡器以及一多端口物理层电路,晶体振荡器用以产生一输出振荡信号,多端口物理层电路耦接至所述晶体振荡器并至少包括一第一端口、至少一第二端口、一第一物理层电路以及至少一第二物理层电路,第一物理层电路对应于所述第一端口并通过所述第一端口及一第一以太网络缆线而连接至一第一连接对端装置,所述至少一第二物理层电路对应于至少第二端口并通过所述至少第二端口及至少一第二以太网络缆线而连接至至少一第二连接对端装置,所述第一物理层电路及所述至少一第二物理层电路均采用所述晶体振荡器的所述输出振荡信号来分别产生多个时钟波形,以及于收敛补偿所述收发装置的一串音噪声时所述第一物理层电路及所述至少一第二物理层电路均被设定为一主模式。
根据本发明的实施例,其还公开一种以太网络物理层电路,对应于一第一端口,通过所述第一端口及一第一以太网络缆线而连接至一第一连接对端装置,所述以太网络物理层电路与其他至少一物理层电路均采用一晶体振荡器的一输出振荡信号来分别产生多个时钟波形,以及于收敛补偿一串音噪声时所述以太网络物理层电路及所述其他至少一物理层电路均被设定为一主模式。
附图说明
图1是本发明实施例的以太网络收发装置的示意图。
图2是根据本发明的实施例主模式及从模式的装置时钟的相对关示意图。
图3是根据本发明图1的实施例每一或一物理层电路的多组收发电路的其中之一的一实施例模块示意图。
图4是根据本发明图1的实施例每一或一物理层电路的多组收发电路的其中之一的另一实施例模块示意图。
图5是近端外部串音消除电路采用一个有限脉冲响应滤波器架构所实现的示意图。
图6是本发明实施例的多端口物理层电路的系统开机时决定近端外部串音消除电路或操作的补偿系数的收敛流程图。
图7是本发明实施例的多端口物理层电路的每一物理层电路的近端外部串音消除电路于其收发电路实际连线时的操作流程示意图。
具体实施方式
请参照图1,图1是本发明实施例的以太网络收发装置100的示意图。如图1所示,装置100例如是一以太网络(Ethernet)的收发装置(transceiver device),并包括一晶体振荡器105以及一多端口物理层电路(multi-port physical-layer(PHY)circuit)110,晶体振荡器105用以产生一输出振荡信号S_OSC,而多端口物理层电路110耦接至晶体振荡器105并至少包括N个以太网络信号端口P_1至P_N及N个物理层电路(以太网络物理层电路)PHY_1至PHY_N,N的个数并非限定,物理层电路PHY_1至PHY_N均视为是单端口的物理层电路。若以物理层电路PHY_1来看,其可被视为是一第一物理层电路,而其他物理层电路PHY_2至PHY_N可被视为是至少一第二物理层电路,以及以太网络信号端口P_1可被视为是一第一端口,而以太网络信号端口P_2至P_N可被视为是至少一第二端口。应注意的是,在本实施例,N个物理层电路PHY_1至PHY_N是相同类型的物理层电路,并且以太网络信号端口P_1至P_N也是相同类型的以太网络信号端口;然而这并非是本发明的限制。
此外,物理层电路PHY_1对应于第一端口P_1,用以通过所述第一端口P_1及第一以太网络缆线(Ethernet Cable)C_1而连接至一连接对端装置(link partner)LP_1,相似地,物理层电路PHY_2至PHY_N分别对应于信号端口P_2至P_N,用以分别通过信号端口P_2至P_N及以太网络缆线C_2至C_N而连接至不同的连接对端装置LP_2至LP_N。此外,晶体振荡器105所产生的所述输出振荡信号S_OSC被发送至所有的物理层电路PHY_1至PHY_N,亦即,所述输出振荡信号S_OSC被物理层电路PHY_1至PHY_N所共享。物理层电路PHY_1至PHY_N均采用所述晶体振荡器105的所述输出振荡信号S_OSC来产生其各自的时钟波形。在应用面上,举例来说,物理层电路PHY_1至PHY_N共同采用该颗晶体振荡器105所振出来的所述输出振荡信号S_OSC的时钟来达到同频的效果,而连接对端装置LP_1至LP_N例如可以是整合为一个大面板的多个不同的小尺寸面板(例如小尺寸的发光二极管面板,但不限定),所述物理层电路PHY_1至PHY_N分别通过以太网络缆线C_1至C_N而连接至N个小尺寸面板进行信号连线,以达到同时控制N个小尺寸面板的效果;然而这并非是本发明的限制。
此外,于所述收发装置100的一串音噪声消除程序(crosstalk noisecancellation procedure)中所有的物理层电路PHY_1至PHY_N均会被设定为一主模式(master mode)。上述的每一物理层电路PHY_1至PHY_N均具有一主模式与一从模式(slavemode),所述收发装置100于系统刚开机时,会进入至所述串音噪声消除程序,并控制每一物理层电路来预估串音噪声的能量以及计算并更新用以补偿或消除串音噪声能量的一或多个补偿系数,此时,所有信号端口所对应的所有物理层电路均被设定为主模式,而不设定为从模式,换言之,所述物理层电路所对应的所述连接对端装置会被设定为从模式。
请参照图2,图2是根据本发明的实施例主模式及从模式的装置时钟的相对关系示意图。如图2所示,本发明的实施例将一或每一物理层电路设定于主模式,位于主模式下的所述物理层电路可将主模式下的其传送端的时钟信号视为整个系统串音消除的收敛流程的正解或较佳解,此时位于从模式下的例如一连接对端装置的接收端的电路的时序恢复运作会对齐位于主模式下的所述物理层电路的传送端的时钟,接着,位于从模式下的所述连接对端装置的传送端的电路的时钟会对齐从模式下的接收端的时序恢复运作的结果,接着,位于主模式下的所述物理层电路的接收端的时序恢复运作会对齐从模式下的传送端的时钟。如此一来,由于所述物理层电路均共享采用输出振荡信号S_OSC来产生其各自的时钟波形以及也均被设定为主模式来进行串音噪声消除,所以能够确保所述不同的物理层电路均是采用同一个时钟信号的时序,能够减轻外部串音的问题。
实作上,请参照图3,图3是根据本发明图1的实施例每一或一物理层电路的多组收发电路的其中之一的一实施例模块示意图。如图3所示,一物理层电路(例如第一物理层电路PHY_1或其他的物理层电路)包括分别对应于多个通道的多组的收发电路,例如以太网络4个信道,因此每一物理层电路例如包括有四组的收发电路300,每一收发电路300对应于一特定的通道(channel)。每一组的收发电路300至少包括一可编程增益放大器305、一模拟数字转换器310、一数字信号处理电路315以及一近端串音噪声消除电路320。
可编程增益放大器305用以接收所述特定通道的一输入模拟接收信号Sin以对所述输入模拟接收信号Sin进行放大来产生一放大后模拟信号Samp。模拟数字转换器310耦接于所述可编程增益放大器305并用以对所述放大后模拟信号Samp进行一模拟数字转换以产生一数字接收信号SD。数字信号处理电路315耦接于所述模拟数字转换器310并用以处理所述数字接收信号SD。近端串音噪声消除电路320包括(K-1)组的近端内部串音消除电路3201及K组的近端外部串音消除电路3202,举例来说,如图3所示,如果一个物理层电路对应的信号端口具有4个信道,则K设定为4;然而这并非是本申请的限制。举例来说,本实施例中,近端内部串音消除电路3201及近端外部串音消除电路3202均用来对模拟信号进行补偿,例如,3组近端内部串音消除电路3201分别用以根据从所述同一个物理层电路例如PHY_1的其他3组收发电路的3个模拟信号(例如模拟输入信号)来产生一内部串音补偿信号至所述可编程增益放大器305的一输入,以在可编程增益放大器305接收到输入模拟接收信号Sin之前先对所述输入模拟接收信号Sin进行同一物理层电路的不同信道的近端内部串音的补偿或消除,此外,4组近端外部串音消除电路3202分别用以根据从其他至少一个不同的物理层电路的所有4个收发电路的多个模拟信号(例如模拟输入信号)来产生一外部串音补偿信号至所述可编程增益放大器305的所述输入,以在可编程增益放大器305接收到输入模拟接收信号Sin之前先对所述输入模拟接收信号Sin进行不同物理层电路的不同信道的近端外部串音的补偿或消除。
换言之,以在模拟域进行近端串音噪声干扰的补偿来说,先于可编程增益放大器305接收到输入模拟接收信号Sin之前对相同的和/或不同的物理层电路的不同信道的近端串音噪声干扰进行补偿或消除。另外,在其他实施例,上述的近端内部串音消除电路和/或近端外部串音消除电路均可被设置实现于数字域来进行近端噪声干扰的补偿。请参照图4,图4是根据本发明图1的实施例每一或一物理层电路的多组收发电路的其中之一的另一实施例模块示意图。如图4所示,一物理层电路(例如第一物理层电路PHY_1或其他的物理层电路)包括分别对应于多个通道的多组的收发电路,例如以太网络4个信道,因此每一物理层电路例如包括四组的收发电路400,每一收发电路400对应于一特定的通道。每一组的收发电路400至少包括可编程增益放大器305、模拟数字转换器310、数字信号处理电路315以及一近端串音噪声消除电路420。近端串音噪声消除电路420包括(K-1)组的近端内部串音消除电路4201及K组的近端外部串音消除电路4202,举例来说,如果一个物理层电路对应的信号端口具有4个信道,则K设定为4;然而这并非是本申请的限制。举例来说,本实施例中,近端内部串音消除电路4201及近端外部串音消除电路4202均用来对数字信号进行补偿,例如,3组近端内部串音消除电路4201分别用以根据从所述同一个物理层电路例如PHY_1内的其他3组收发电路的3个数字信号(例如收发电路的任一数字域的信号)来产生内部串音补偿信号至所述数字信号处理电路315的输入,以在数字信号处理电路315接收到所述数字信号SD之前先对所述数字信号SD进行同一物理层电路的不同信道的近端内部串音干扰的补偿或消除,此外,4组近端外部串音消除电路4202分别用以根据从其他至少一个不同的物理层电路的所有4个收发电路的多个数字信号(例如收发电路的任一数字域的信号)来产生一外部串音补偿信号至所述数字信号处理电路315的所述输入,以在数字信号处理电路315接收到所述数字信号SD之前先对所述数字信号SD进行不同的物理层电路的不同信道的近端外部串音干扰的补偿或消除。
再者,在其他实施例,上述的近端内部串音消除电路可被实作于模拟域而近端外部串音消除电路可被实作于数字域,或者近端内部串音消除电路可被实作于数字域而近端外部串音消除电路可被实作于模拟域,凡此设计变化均属于本发明的范围。
再者,对于决定近端外部串音消除电路的补偿系数而言,于本发明实施例的多端口物理层电路110的一收敛流程中,当系统一开始开机时所有信号端口所对应的所有物理层电路会同时位于主模式并同时开始发送信号,令全部的物理层电路先各别地收敛产生出为了补偿其一或多个邻近信号端口的近端串音干扰的多个补偿系数,亦即,前述近端外部串音消除电路的多个补偿系数,并存储所述补偿系数,以及收敛产生所述补偿系数时也同时考虑邻近信号端口的近端串音干扰的噪声能量大小以预留后续信号连线时所述可编程增益放大器305的增益大小,避免近端串音干扰的噪声能量影响到模拟数字转换器310的一动态范围(dynamic range)。请参照图5,图5是近端外部串音消除电路3202或4202采用一个有限脉冲响应滤波器架构所实现的示意图,上述所述补偿系数为有限脉冲响应滤波器中的系数b0、b1…b3,x(t)为输入信号,y(t)为输出信号,z-1为延迟单元;然而这并非是本发明的限制。
请参照图6,图6是本发明实施例的多端口物理层电路110的系统开机时决定近端外部串音消除电路或操作的补偿系数的收敛流程图。
步骤605:多端口物理层电路110的系统开机;
步骤610:所有物理层电路PHY_1至PHY_N开始发送信号例如训练数据;
步骤615:所有物理层电路PHY_1至PHY_N更新其各自的近端外部串音消除电路的补偿系数以及计算所有物理层电路的近端串音干扰的能量大小;
步骤620:是否计算结束?如果已等待了一段时间t,则表示计算结束,并且流程会进入至步骤625,反之,如果时间t尚未到期,则表示计算仍未结束,流程回到至步骤615继续更新补偿系数及计算近端干扰的能量大小;
步骤625:存储所计算的补偿系数并关闭物理层电路PHY_1至PHY_N以等待后续的连线;以及
步骤630:进入等待后续连线的状态。
请参照图7,图7是本发明实施例的多端口物理层电路的每一物理层电路的近端外部串音消除电路于其收发电路实际连线时的操作流程示意图。
步骤705:等待连线的状态;
步骤710:所述物理层电路是否与一连接对端装置进行连线?如果是,则流程进入步骤720,反之,进行步骤715;
步骤715:当所述物理层电路并未与一连接对端装置连线时,继续存储近端外部串音消除电路的补偿系数,并回到步骤710继续持续侦测判断所述物理层电路是否与一连接对端装置进行连线;
步骤720:当侦测到所述物理层电路要与一连接对端装置连线时,侦测并判断邻近的物理层电路是否处于连线状态?如果没有处于连线状态,则流程会进入至步骤725,反之,如果处于连线状态,则流程会进入步骤730;
步骤725:由于邻近的物理层电路并没有连线,因此不会产生不同物理层电路的近端干扰,所以暂时关闭近端外部串音消除电路的功能,仍存储并保存近端外部串音消除电路的补偿系数;
步骤730:由于邻近的物理层电路处于连线状态,因此不关闭近端外部串音消除电路的功能,采用近端外部串音消除电路的补偿系数(如前述图6所决定的系数)据此为基础进行适应性信号处理,并持续地判断当前物理层电路与邻近的物理层电路的连线状况来决定近端外部串音消除电路的开/关状态;以及
步骤735:结束。
应注意的是,步骤705中等待连线的状态可以相同于图6所示的步骤630的进入等待后续连线的状态,换言之,图6、图7的流程步骤可以通过步骤630及步骤705中接续在一起。
因此,基于图6、图7的流程操作,对于外部串音干扰的消除或补偿已经收敛稳定并在传输封包的一物理层电路,即使因为邻近的信号端口中途被使用开始传输信号,也不会大幅受到这个突然出现的近端外部串音干扰而造成自身正在传输封包的所述物理层电路尚未收敛,以及也不会因为突然出现的近端外部串音干扰吃掉模拟数字转换器的动态范围,不会导致网络掉包或循环冗余校验(Cyclic Redundancy Check,CRC)失败的情况。此外,也可以等到每一物理层电路均完成外部串音干扰的补偿的收敛之后存储其每一收发电路的近端串音噪声消除电路的补偿系数于一存储电路(并未显示于图中),如果所述物理层电路自身邻近的信号端口均没有传送数据,则可以关闭近端串音噪声消除电路内的近端外部串音消除电路的功能,反之,如果有发送资料,则可以使用之前已收敛好的补偿系数并接续更新,如此可以避免瞬时过程收敛尚不稳定的风险。
另外,本发明的实施例所述的多端口物理层电路内的每一物理层电路并不限定需使用相同的传输速度模式。举例来说,如果为了降低近端外部串音消除电路的设计复杂度,则每一信号端口可采用相同的传输速度模式,然而这并非是本发明的限制,本发明的实施例的多个信号端口可以包括不同传输速度的设计。
以上所述仅为本发明的较佳实施例,凡依本发明的技术方案所做的等同变化与修改,均应属本发明的保护范围。
附图标记说明
100:以太网络收发装置
105:晶体振荡器
110:多端口物理层电路
300,400:收发电路
305:可编程增益放大器
310:模拟数字转换器
315:数字信号处理电路
320,420:近端串音噪声消除电路
3201,4201:近端内部串音消除电路
3202,4202:近端外部串音消除电路

Claims (10)

1.一种以太网络收发装置,包括:
一晶体振荡器,用以产生一输出振荡信号;
一多端口物理层电路,耦接至所述晶体振荡器,至少包括:
一第一端口;
至少一第二端口;
一第一物理层电路,对应于所述第一端口,通过所述第一端口及一第一以太网络缆线而连接至一第一连接对端装置;以及
至少一第二物理层电路,对应于所述至少第二端口,通过所述至少第二端口及至少一第二以太网络缆线而连接至至少一第二连接对端装置;
其中所述第一物理层电路及所述至少一第二物理层电路均采用所述晶体振荡器的所述输出振荡信号来分别产生多个时钟波形,以及于收敛补偿所述收发装置的一串音噪声时所述第一物理层电路及所述至少一第二物理层电路均被设定为一主模式,位于主模式下的所述第一物理层电路及所述至少一第二物理层电路的时钟波形作为对齐用的时钟波形。
2.根据权利要求1所述的以太网络收发装置,其特征在于,所述第一端口具有K个通道,所述第一物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述第一物理层电路的其他K-1组收发电路的K-1个模拟信号来产生一内部串音补偿信号至所述可编程增益放大器的一输入,以及用以根据从所述至少第二物理层电路的所有收发电路的多个模拟信号来产生一外部串音补偿信号至所述可编程增益放大器的所述输入。
3.根据权利要求1所述的以太网络收发装置,其特征在于,所述第一端口具有K个通道,所述第一物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述第一物理层电路的其他K-1组收发电路的K-1个数字信号来产生一内部串音补偿信号至所述数字信号处理电路的一输入,以及用以根据从所述至少第二物理层电路的所有收发电路的多个数字信号来产生一外部串音补偿信号至所述数字信号处理电路的所述输入。
4.根据权利要求1所述的以太网络收发装置,其特征在于,所述第一端口具有K个通道,所述第一物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述第一物理层电路的其他K-1组收发电路的K-1个模拟信号来产生一内部串音补偿信号至所述可编程增益放大器的一输入,以及用以根据从所述至少第二物理层电路的所有收发电路的多个数字信号来产生一外部串音补偿信号至所述数字信号处理电路的所述输入。
5.根据权利要求1所述的以太网络收发装置,其特征在于,所述第一端口具有K个通道,所述第一物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述第一物理层电路的其他K-1组收发电路的K-1个数字信号来产生一内部串音补偿信号至所述数字信号处理电路的一输入,以及用以根据从所述至少第二物理层电路的所有收发电路的多个模拟信号来产生一外部串音补偿信号至所述可编程增益放大器的所述输入。
6.一种以太网络物理层电路,对应于一第一端口,通过所述第一端口及一第一以太网络缆线而连接至一第一连接对端装置,所述以太网络物理层电路与其他至少一物理层电路均采用一晶体振荡器的一输出振荡信号来分别产生多个时钟波形,以及于收敛补偿一串音噪声时所述以太网络物理层电路及所述其他至少一物理层电路均被设定为一主模式,位于主模式下的所述以太网络物理层电路及所述其他至少一物理层电路的时钟波形作为对齐用的时钟波形。
7.根据权利要求6所述的以太网络物理层电路,其特征在于,所述第一端口具有K个信道,所述以太网络物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述以太网络物理层电路的其他K-1组收发电路的K-1个模拟信号来产生一内部串音补偿信号至所述可编程增益放大器的一输入,以及用以根据从所述其他至少一物理层电路的所有收发电路的多个模拟信号来产生一外部串音补偿信号至所述可编程增益放大器的所述输入。
8.根据权利要求6所述的以太网络物理层电路,其特征在于,所述第一端口具有K个信道,所述以太网络物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述以太网络物理层电路的其他K-1组收发电路的K-1个数字信号来产生一内部串音补偿信号至所述数字信号处理电路的一输入,以及用以根据从所述其他至少一物理层电路的所有收发电路的多个数字信号来产生一外部串音补偿信号至所述数字信号处理电路的所述输入。
9.根据权利要求6所述的以太网络物理层电路,其特征在于,所述第一端口具有K个信道,所述以太网络物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述以太网络物理层电路的其他K-1组收发电路的K-1个模拟信号来产生一内部串音补偿信号至所述可编程增益放大器的一输入,以及用以根据从所述其他至少一物理层电路的所有收发电路的多个数字信号来产生一外部串音补偿信号至所述数字信号处理电路的所述输入。
10.根据权利要求6所述的以太网络物理层电路,其特征在于,所述第一端口具有K个信道,所述以太网络物理层电路包括:
K组收发电路,每一收发电路对应于一特定通道,所述每一收发电路包括:
一可编程增益放大器,用以接收所述特定通道的一输入模拟接收信号,以对所述输入模拟接收信号进行放大来产生一放大后模拟信号;
一模拟数字转换器,耦接于所述可编程增益放大器,用以对所述放大后模拟信号进行一模拟数字转换以产生一数字接收信号;
一数字信号处理电路,耦接于所述模拟数字转换器,用以处理所述数字接收信号;以及
一近端串音噪声消除电路,用以根据从所述以太网络物理层电路的其他K-1组收发电路的K-1个数字信号来产生一内部串音补偿信号至所述数字信号处理电路的一输入,以及用以根据从所述其他至少一物理层电路的所有收发电路的多个模拟信号来产生一外部串音补偿信号至所述可编程增益放大器的所述输入。
CN202110090247.7A 2021-01-22 2021-01-22 以太网络收发装置及以太网络物理层电路 Active CN114785371B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110090247.7A CN114785371B (zh) 2021-01-22 2021-01-22 以太网络收发装置及以太网络物理层电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110090247.7A CN114785371B (zh) 2021-01-22 2021-01-22 以太网络收发装置及以太网络物理层电路

Publications (2)

Publication Number Publication Date
CN114785371A CN114785371A (zh) 2022-07-22
CN114785371B true CN114785371B (zh) 2024-02-20

Family

ID=82407701

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110090247.7A Active CN114785371B (zh) 2021-01-22 2021-01-22 以太网络收发装置及以太网络物理层电路

Country Status (1)

Country Link
CN (1) CN114785371B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1845621A (zh) * 2006-02-22 2006-10-11 华为技术有限公司 连接主基站与射频拉远单元的接口装置
CN101567710A (zh) * 2008-04-23 2009-10-28 瑞昱半导体股份有限公司 可消除回音及串音的接收装置及其相关接收方法
CN101641889A (zh) * 2007-03-20 2010-02-03 马维尔国际贸易有限公司 同步网络设备
CN103152230A (zh) * 2011-12-06 2013-06-12 扬智电子科技(上海)有限公司 以太网络物理层收发器及其增益选择方法与时脉选择方法
TW201517533A (zh) * 2013-10-29 2015-05-01 Realtek Semiconductor Corp 多個傳輸埠的網路裝置
CN105337624A (zh) * 2014-08-06 2016-02-17 瑞昱半导体股份有限公司 以太网络的信号接收装置及其控制方法
CN105490656A (zh) * 2015-12-09 2016-04-13 张宇恒 用于数字温度补偿晶体振荡器的生产调测系统及调试方法
CN206117657U (zh) * 2016-10-08 2017-04-19 胡邓华 一种高频调制解调前端装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070075793A1 (en) * 2005-09-30 2007-04-05 Adrian Maxim Providing a low phase noise reference clock signal
US8179901B2 (en) * 2008-02-11 2012-05-15 Vitesse Semiconductor Corporation System and method for squelching a recovered clock in an ethernet network

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1845621A (zh) * 2006-02-22 2006-10-11 华为技术有限公司 连接主基站与射频拉远单元的接口装置
CN101641889A (zh) * 2007-03-20 2010-02-03 马维尔国际贸易有限公司 同步网络设备
CN101567710A (zh) * 2008-04-23 2009-10-28 瑞昱半导体股份有限公司 可消除回音及串音的接收装置及其相关接收方法
CN103152230A (zh) * 2011-12-06 2013-06-12 扬智电子科技(上海)有限公司 以太网络物理层收发器及其增益选择方法与时脉选择方法
TW201517533A (zh) * 2013-10-29 2015-05-01 Realtek Semiconductor Corp 多個傳輸埠的網路裝置
CN105337624A (zh) * 2014-08-06 2016-02-17 瑞昱半导体股份有限公司 以太网络的信号接收装置及其控制方法
CN105490656A (zh) * 2015-12-09 2016-04-13 张宇恒 用于数字温度补偿晶体振荡器的生产调测系统及调试方法
CN206117657U (zh) * 2016-10-08 2017-04-19 胡邓华 一种高频调制解调前端装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王成春 ; 袁晓丽 ; 邹逢兴 ; .S3C2510A的网络通信接口的设计.微计算机信息.2007,(17),全文. *

Also Published As

Publication number Publication date
CN114785371A (zh) 2022-07-22

Similar Documents

Publication Publication Date Title
US8296347B2 (en) Use of line characterization to configure physical layered devices
US11444703B2 (en) System for generating accurate reference signals for time-of-arrival based time synchronization
US20160241422A1 (en) Distortion compensation system and communication apparatus
US20130114623A1 (en) Method And System For Triggering Training For Ethernet Channels To Support Energy Efficient Ethernet Networks
US20200356504A1 (en) Efficient signaling scheme for high-speed ultra short reach interfaces
JP2003304283A5 (zh)
US20190245673A1 (en) Communication device and echo cancellation method thereof
JP2014500683A (ja) 加わる複数の線路間のクロストーク獲得段階の時間整列
CN114785371B (zh) 以太网络收发装置及以太网络物理层电路
US20010031012A1 (en) Calibration system for a communications system
TWI774197B (zh) 乙太網路收發裝置及乙太網路實體層電路
JP4472274B2 (ja) 信号伝送システム及びそれに用いる集積回路
TW566014B (en) Receiver having the function of eliminating echo and near end cross talk
US10447506B1 (en) Dual-duplex link with independent transmit and receive phase adjustment
TWI783717B (zh) 前饋式回波消除裝置
US8254490B2 (en) Reducing transmit signal components of a receive signal of a transceiver using a shared DAC architecture
WO2005031970A2 (en) Method, device and system for output impedance calibration that invariably maximizes hybrid performance
US20150349817A1 (en) Transmit noise and impedance change mitigation in wired communication system
US20210135706A1 (en) Transceiver and signal processing method applied in transceiver
CN112803959B (zh) 收发电路与应用于收发电路的信号处理方法
US20220337286A1 (en) Echo cancelling system and echo cancelling method
CN115642958B (zh) 基于自适应干扰抵消光机收发隔离度增强方法及系统
US11431367B2 (en) System for cancelling interference in a full-duplex wireline communication link
TWI718808B (zh) 干擾消除器與干擾消除方法
CN112583431B (zh) 接收器及相关的信号处理方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant