CN114694592A - 发光显示设备 - Google Patents

发光显示设备 Download PDF

Info

Publication number
CN114694592A
CN114694592A CN202111591495.6A CN202111591495A CN114694592A CN 114694592 A CN114694592 A CN 114694592A CN 202111591495 A CN202111591495 A CN 202111591495A CN 114694592 A CN114694592 A CN 114694592A
Authority
CN
China
Prior art keywords
gate
node
signal
stage
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111591495.6A
Other languages
English (en)
Other versions
CN114694592B (zh
Inventor
金守彬
潘明昊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN114694592A publication Critical patent/CN114694592A/zh
Application granted granted Critical
Publication of CN114694592B publication Critical patent/CN114694592B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了一种发光显示设备,其可以感测构成选通驱动器的级的特性变化,并向该级提供可以补偿该特性变化的补偿信号。该发光显示设备包括:选通驱动器,其包括与设置在显示区中的栅极线连接的级和与设置在非显示区中的虚设栅极线连接的虚设级;感测单元,其与和设置在非显示区中的至少两条虚设栅极线连接的虚设级连接;以及控制器,其与感测单元连接,其中虚设级顺序地输出至少两个栅极脉冲,感测单元感测用于允许从虚设级输出栅极脉冲的Q节点信号被提供到的Q节点的电压,并且控制器基于电压向所述级提供补偿信号。

Description

发光显示设备
技术领域
本公开涉及一种发光显示设备。
背景技术
发光显示设备是通过使用发光元件输出光的显示设备。
构成发光显示设备的选通驱动器顺序地向栅极线输出栅极脉冲。为此,选通驱动器包括晶体管。
当长时间使用发光显示设备时,构成选通驱动器的晶体管的特性可能改变,由此可能将异常栅极脉冲输出到栅极线。
发明内容
鉴于上述问题提出了本公开,并且本公开的目的是提供一种发光显示设备,其可以感测构成选通驱动器的级的特性变化,并且向该级提供可以补偿该特性变化的补偿信号。
除了如上所述的本公开的目的之外,本领域技术人员将从本公开的以下描述中清楚地理解本公开的其它目的和特征。
根据本公开的一方面,可以通过提供一种发光显示设备来实现上述和其他目的,该发光显示设备包括:选通驱动器,包括与设置在显示区中的栅极线连接的级和与设置在非显示区中的虚设栅极线连接的虚设级;感测单元,与和设置在非显示区中的至少两条虚设栅极线连接的虚设级连接;以及控制器,与感测单元连接,其中虚设级顺序地输出至少两个栅极脉冲,感测单元感测Q节点的电压,其中,用于允许从虚设级输出栅极脉冲的Q节点信号被提供给该Q节点,并且控制器根据该电压向所述级提供补偿信号。
附图说明
从以下结合附图的详细描述中将更清楚地理解本公开的以上和其他目的、特征和其他优点,在附图中:
图1是示出根据本公开的发光显示设备的结构的示例图;
图2是示出应用于根据本公开的发光显示设备的像素的结构的示例图;
图3是示出应用于根据本公开的发光显示设备的选通驱动器的配置的示例图;
图4是示出应用于根据本公开的发光显示面板的控制器的配置的示例图;
图5是示出图4所示的级或虚设级的配置的示意性示例图;
图6A是示出图4和图5所示的级与控制器之间的连接关系的示例图;
图6B是示出图4和图5中所示的虚设级和控制器之间的连接关系的示例图;
图7示出了用于描述感测根据本公开的发光显示设备中的虚设级的方法的波形;并且
图8示出了用于描述在根据本公开的发光显示设备中提供补偿信号的方法的波形。
具体实施方式
本公开及其实现方法的优点和特征将通过以下参照附图描述的实施方式来阐明。然而,本公开可以以不同的形式实施,并且不应当被解释为限于这里阐述的实施方式。相反,提供这些实施方式是为了使本公开彻底和完整,并将本公开的范围完全传达给本领域技术人员。此外,本公开仅由权利要求的范围限定。
在附图中,相同或相似的元件用相同的附图标记表示,即使它们在不同的附图中示出。只要可能,在所有附图中使用相同的附图标记来表示相同或相似的部件。
在用于描述本公开的实施方式的附图中公开的形状、尺寸、比例、角度和数量仅仅是示例,因此,本公开不限于所示的细节。在整个说明书中,相同的附图标记指代相同的元件。在以下描述中,当确定相关已知功能或配置的详细描述不必要地模糊了本公开的要点时,将省略该详细描述。在使用本公开中描述的'包括'、'具有'和'包含'的情况下,可以添加另一部分,除非使用'仅'。单数形式的术语可以包括复数形式,除非相反地提及。
在构造元素时,该元素被解释为包括误差范围,尽管没有明确的描述。
在描述位置关系时,例如,当位置关系被描述为“在……上”、“在……之上”、“在……之下”和“紧挨着……”时,一个或多个部分可以布置在两个其他部分之间,除非使用“刚好”或“直接”。
在描述时间关系时,例如,当时间顺序被描述为“在…之后”、“继…之后”、“…然后”和“在…之前”时,可以包括不连续的情况,除非使用“刚好”或“直接”。
应理解,术语“至少一个”包括与任何一个项有关的所有组合。例如,“第一元件、第二元件和第三元件中的至少一个”可以包括选自第一元件、第二元件和第三元件中的两个或更多个元件的所有组合以及第一元件、第二元件和第三元件中的每个元件。
应当理解,虽然术语“第一”、“第二”等在本文中可用于描述各种元件,但这些元件不应受这些术语的限制。这些术语仅用于区分一个元件与另一个元件。例如,在不脱离本公开的范围的情况下,第一元件可以被称为第二元件,并且类似地,第二元件可以被称为第一元件。
本公开的各种实施方式的特征可以部分地或整体地彼此联接或组合,并且可以以各种方式彼此互操作并且在技术上被驱动,如本领域技术人员可以充分理解的。本公开的实施方式可以彼此独立地执行,或者可以以相互依赖的关系一起执行。
在下文中,将参照附图详细描述本公开的实施方式。
图1是示出根据本公开的发光显示设备的结构的示例图,图2是示出应用于根据本公开的发光显示设备的像素的结构的示例图,图3是示出应用于根据本公开的发光显示设备的选通驱动器的配置的示例性图,并且图4是示出应用于根据本公开的发光显示面板的控制器的配置的示例图。
根据本公开的发光显示设备可以构成各种电子装置。电子装置可以是例如智能电话、平板PC、电视、监视器等。
如图1至图4所示,根据本公开的发光显示设备包括:发光显示面板100,其设置有与栅极线GL和数据线DL连接的像素101;选通驱动器200,其包括与发光显示面板100的显示区102中设置的栅极线GL1至GLg连接的级201(级1至级k)和与非显示区103中设置的虚设栅极线GLdm连接的虚设级202(DM级);感测单元500,其与和非显示区103中设置的至少两条虚设栅极线连接的虚设级202连接;数据驱动器300,其用于向数据线DL提供数据电压Vdata;以及控制器400,其用于控制选通驱动器200、数据驱动器300和感测单元500。
首先,发光显示面板100包括显示区102和非显示区103。
显示区102设置有栅极线GL1至GLg、数据线DL1至DLd,感测线SL1至SLd和像素101。在这种情况下,'g'和'd'是自然数,并且'k'是小于'g'的自然数。
虚设栅极线GLdm设置在非显示区103中。
如图2所示,设置在发光显示面板100中的像素101可以包括发光元件ED、开关晶体管Tsw1、存储电容器Cst、驱动晶体管Tdr和感测晶体管Tsw2。也就是说,像素101可以包括像素驱动单元PDU和发光单元,其中像素驱动单元PDU可以包括开关晶体管Tsw1、电容器Cst、驱动晶体管Tdr和感测晶体管Tsw2,并且发光单元可以包括发光元件ED。
可以根据在发光元件ED中流动的电流I的大小来控制从发光元件输出的光的亮度,可以通过驱动晶体管Tdr来控制在发光元件ED中流动的电流I的大小,并且可以通过数据电压Vdata来控制驱动晶体管Tdr。
发光元件ED可以包括有机发光层、无机发光层和量子点发光层中的任一者,或者可以包括有机发光层(或无机发光层)和量子点发光层的沉积结构或混合结构。
此外,发光元件ED可以发射与诸如红色、绿色和蓝色这样的各种颜色中的任何一种相对应的光,或者可以发射白光。
构成像素驱动单元PDU的开关晶体管Tsw1由提供给栅极线GL的栅极信号VG导通或关断,并且当开关晶体管Tsw1导通时,通过数据线DL提供的数据电压Vdata被提供给驱动晶体管Tdr。
第一电压EVDD通过电压供给线PLA供给到驱动晶体管Tdr和发光元件ED,第二电压EVSS通过电压线PLB供给到发光元件ED。电压供应线PLA和电压线PLB可以通过数据驱动器300或选通驱动器200与电源单元连接,或者可以直接与电源单元连接。
感测晶体管Tsw2由通过感测控制线提供的感测控制信号导通或关断,并且感测线SL可以连接到感测晶体管Tsw2。在这种情况下,尽管感测控制线可以作为独立线设置在发光显示面板中,如图2所示,但是与开关晶体管Tsw1连接的栅极线GL可以用作感测控制线。即,感测晶体管Tsw2可以由提供给栅极线GL的栅极信号VG导通或关断。
参考电压Vref可以通过感测线SL提供给像素101,并且与驱动晶体管Tdr的特性变化相关的感测信号可以通过感测晶体管Tsw2传输到感测线SL。
应用于本公开的像素101可以形成在图2所示的结构中,但是本公开不限于此。因此,除了图2所示的结构之外,还可以以各种形式改变应用于本公开的像素。
数据驱动器300可以设置在附接到发光显示面板100的覆晶薄膜,并且还可以连接到设置有控制器400的主基板。在这种情况下,用于电连接控制器400、数据驱动器300和发光显示面板100的线设置在覆晶薄膜中。为此,线与设置在主基板和发光显示面板100中的焊盘电连接。主基板与其上安装有外部系统的外部基板电连接。
数据驱动器300可以直接安装在发光显示面板100上,然后与主基板电连接。
然而,数据驱动器300可以与控制器400一起形成为一个集成电路,其中集成电路可以设置在覆晶薄膜中或直接安装在发光显示面板100上。
数据驱动器300可从发光显示面板接收与设置在发光显示面板中的驱动晶体管Tdr的特性变化相关的感测信号,并将感测信号传送到控制器400。
然后,可以将选通驱动器200设置为集成电路然后将其安装在非显示区103上,或者可以使用面板内栅极(GIP)方案将其直接嵌入非显示区103中。当使用面板内栅极方案时,构成选通驱动器200的晶体管可以通过与设置在显示区102的各个像素101中的晶体管相同的工艺设置在非显示区103中。
当由选通驱动器200产生的栅极脉冲被提供给设置在像素101中的开关晶体管Tsw1的栅极时,开关晶体管Tsw1导通。当栅极关断信号被提供给开关晶体管Tsw1时,开关晶体管Tsw1被关断。提供给栅极线GL的栅极信号VG包括栅极脉冲和栅极关断信号。
如图3所示,选通驱动器200包括与设置在显示区102中的栅极线GL1至GLg连接的级201(级1至级k)以及与设置在非显示区103中的虚设栅极线GLdm连接的虚设级202。
每个级201顺序地向至少两条栅极线提供至少两个栅极脉冲GP,并且虚设级202顺序地向至少两条虚设栅极线GLdm提供至少两个栅极脉冲GP。
也就是说,连接到级201的栅极线GL的数目和连接到虚设级202的虚设栅极线GLdm的数目彼此相同。
在输出图像的显示时段,虚设级202可以由从前一级(例如第k级(级k))传送的启动信号驱动,以向至少两条虚设栅极线GLdm输出至少两个栅极脉冲。在这种情况下,启动信号可以是从前一级输出的进位信号。可以从更前一级而不是前一级发送进位信号。
然而,从虚设级202输出至少两个栅极脉冲的时段可以是不输出图像的空白时段。
也就是说,在每个帧时段,虚设级202与级201一起被驱动。在这种情况下,帧时段是指通过发光显示面板100输出一个图像的时段。帧时段包括输出图像的显示时段和存在于两个显示时段之间的空白时段。在空白时段,可执行将在下文描述的感测操作,即,感测虚设级202的特性变化的操作。在这种情况下,虚设级202的特性变化意味着虚设级202的电压变化,尤其意味着虚设级202的Q节点的电压变化。
如上所述,可以以与级201相同的方式驱动虚设级202。因此,虚设级202可包括级201中所包括的所有元件。
此外,虽然虚设级202与级201的不同之处在于它连接到设置在非显示区203中的虚设栅极线GLdm,但是虚设级202可以包括级201中所包括的所有元件,并且可以执行级201的所有功能。
因此,也可在虚设级202中产生与级201的特性变化相同的特性变化。
因此,在本公开中,可使用虚设级202来预测级201的特性变化,且可将基于所预测的特性变化的补偿信号供应到所述级,借此可稳定地维持级201的性能。
如上所述,级201和虚设级202中的每一个可以输出至少两个栅极脉冲GP。为了便于描述,如图3所示,包括顺序输出四个栅极脉冲的级201和虚设级202的发光显示设备将被描述为本公开的示例。
在这种情况下,表示图3中的级的数目的'k'可以是g/4,并且虚设栅极线GLdm的数目是4。
感测单元500可以根据从控制器400发送的采样信号SAM来感测虚设级202的特性变化,并且通过特性变化感测而从虚设级202发送到感测单元500的感测信号SS在感测单元500中被转换成感测数据Sdata,并且感测数据Sdata被发送到控制器400。
控制器400通过使用感测数据Sdata生成补偿信号Q_CTL,并且补偿信号Q_CTL可以被发送到选通驱动器200的级201和虚设级202。
将参照图5至图8详细描述选通驱动器的详细结构和功能。
接下来,如上所述,感测单元500根据从控制器400发送的作为感测单元控制信号SCS的采样信号SAM来将从选通驱动器200发送的感测信号SS转换成感测数据Sdata,并将感测数据Sdata发送到控制器400。
也就是说,感测单元500感测Q节点的特性变化,其中用于从虚设级202输出栅极脉冲的Q节点信号被提供给该Q节点,并且控制器400基于由感测单元500感测的特性变化将补偿信号提供给各级和虚设级。如上所述,Q节点的特性变化是指Q节点的电压变化。
为此,感测单元500可以包括模数转换器。
接下来,如图4所示,控制器400可以包括:数据对准器430,用于使用从外部系统发送的定时同步信号TSS来重新对准从外部系统发送的输入图像数据Ri、Gi和Bi,并将重新对准的图像数据Data提供给数据驱动器300;控制信号发生器420,用于通过使用定时同步信号TSS来生成栅极控制信号GCS和数据控制信号DCS;输入单元410,用于接收从外部系统发送的定时同步信号TSS和输入图像数据Ri、Gi和Bi,并将它们发送到数据对准器430和控制信号发生器420;以及输出单元440,用于将从数据对准器430产生的图像数据Data和从控制信号发生器420产生的控制信号DCS和GCS输出到数据驱动器300或选通驱动器200。
控制器400可以用于存储从级500发送的感测数据Sdata。为此,控制器400可以包括存储单元450。然而,存储单元450可以作为独立元件设置在发光显示设备中。
控制信号发生器420还可以产生用于控制感测单元500的控制信号(以下简称为感测单元控制信号SCS)。采样信号SAM被包括在感测单元控制信号SCS中。
最后,外部系统用于驱动控制器400和电子装置。即,当电子装置是智能电话时,外部系统通过无线通信网络接收各种语音信息、图像信息和文本信息,并将接收到的图像信息发送到控制器400。图像信息可以是输入图像数据Ri、Gi和Bi。
图5是示出图4所示的级或虚设级的配置的示意性示例图,图6A是示出图4和图5所示的级与控制器之间的连接关系的示例图,并且图6B是示出图4和图5所示的虚设级与控制器之间的连接关系的示例图。在下文中,为了便于描述,如图3所示,将作为本公开的示例来描述顺序输出四个栅极脉冲的级201和虚设级202。
如上所述,选通驱动器200包括与设置在显示区102中的栅极线GL1至GLg连接的级201(级1至级k)以及与设置在非显示区103中的虚设栅极线GLdm连接的虚设级202。
例如,如图5所示,级201和虚设级202中的每一个可以输出至少两个栅极脉冲,并且可以输出四个栅极脉冲GP1到GP4。四个栅极脉冲GP1至GP4被包括在四个栅极信号VG中。即,四个栅极信号VG中的每一个包括栅极脉冲和栅极关断信号。
特别地,从级201输出的四个栅极脉冲GP1到GP4被输出到彼此相邻的四条栅极线GL1到GL4,并且从虚设级202输出的四个栅极脉冲GP1到GP4被输出到第一至第四虚设栅极线GLdm1到GLdm4。
为了执行如上所述的功能,级201和虚设级202中的每一个包括:信号发生器220,用于产生Q节点信号QS和QB节点信号QBS,QB节点信号QBS具有与Q节点信号QS的相位相反的相位;以及信号输出单元210,用于根据Q节点信号QS顺序地产生至少两个栅极脉冲。
具体地,作为本公开的示例,图5示出了级201或虚设级202,其包括:信号发生器220,用于生成提供给Q节点Q的Q节点信号QS和具有与Q节点信号QS的相位相反的相位的QB节点信号QBS,以输出四个栅极脉冲GP1至GP4;以及信号输出单元210,用于根据Q节点信号QS顺序地输出四个栅极脉冲GP1至GP4。
首先,信号发生器220可以包括多个晶体管以生成Q节点信号QS和QB节点信号QBS,并且图5示出了包括两个晶体管Tst和Trs以及逆变器IN的信号发生器220,以描述应用于本公开的信号发生器220的基本结构和基本功能。即,图5所示的信号发生器220被示意性地图示为应用于本公开的信号发生器的示例。
启动晶体管Tst由启动信号Vst导通,并通过Q节点Q向信号输出单元210提供高电压VD。在这种情况下,启动信号Vst可以是从控制器400发送的栅极启动信号,或者可以是从前一级发送的栅极脉冲GP。栅极脉冲GP1到GP4可以通过传输到Q节点的高电压VD从信号输出单元212输出。因此,传输到Q节点的高电压VD可以是Q节点信号QS。即,在发送到Q节点的信号中,用于允许从信号输出单元210输出栅极脉冲GP1到GP4的信号可以是Q节点信号QS。
已经通过启动晶体管Tst的高电压VD可以被逆变器IN转换成低电压,并被传送到QB节点QB。然而,逆变器IN可以将除高电压VD之外的另一电压转换为低电压,并将该低电压传输到QB节点QB,或者可以将从外部施加的低电压传送到QB节点QB。栅极关断信号可以通过传输到QB节点QB的低电压从信号输出单元210产生。因此,传输到QB节点QB的低电压可以是QB节点信号QBS。
此外,启动信号Vst可以是从任何一个先前级的信号输出单元210输出的进位信号。例如,被施加有来自图5所示的启动晶体管Tst的高电压VD的第一端子可以与启动晶体管Tst的栅极连接。在这种情况下,从更前一级输出的进位信号可以作为启动信号Vst输入。
当启动晶体管Tst关断并且复位晶体管Trs由复位信号Rest导通时,第一低电压GVSS1可以通过复位晶体管Trs提供给Q节点Q。
第一低电压GVSS1可以由逆变器IN转换成高电压,然后提供给QB节点QB。
更详细地,逆变器IN可以执行向Q节点Q提供高电压VD或第一低电压GVSS1的功能,并且可以将高电压VD转换为低电压或将第一低电压GVSS1转换为高电压以向QB节点QB提供低电压或高电压。为此,逆变器IN可以改变为各种结构。
为了执行上述功能,信号发生器220可以包括如图5所示的基本结构。然而,除了参考图5描述的结构和功能之外,还可以对信号发生器220的结构和功能进行各种修改。
即,信号发生器220可以形成为各种结构,使得可以产生提供给Q节点Q的Q节点信号QS和具有与Q节点信号QS的相位相反的相位的QB节点信号QBS,以输出至少两个栅极脉冲。
如上所述的信号发生器220的结构和功能可以共同应用于级201和虚设级202。
其次,信号输出单元210用于顺序地输出至少两个栅极脉冲。
为此,如图6A和图6B所示,信号输出单元210包括:栅极脉冲输出单元211,用于根据Q节点信号QS顺序地输出至少两个栅极脉冲;栅极关断信号输出单元213,用于根据QB节点信号QBS输出栅极关断信号;以及补偿单元212,用于将从控制器400发送的补偿信号Q_CTL提供给Q节点Q。
补偿单元212包括补偿晶体管Tc和补偿电容器Cc,补偿晶体管Tc包括与控制器400连接的第一端子和与栅极脉冲输出单元211连接的栅极,补偿电容器Cc连接在补偿晶体管Tc的第二端子和Q节点Q之间,其中补偿信号Q_CTL被提供给补偿晶体管Tc的第一端子。
补偿晶体管Tc的栅极连接到设置在栅极脉冲输出单元211中的补偿控制晶体管T6。因此,补偿晶体管Tc根据从补偿控制晶体管T6发送的补偿控制信号而导通或关断。具体地,补偿晶体管Tc可以由补偿控制晶体管T6导通,并且可以由设置在栅极关断信号输出单元213中的关断补偿控制晶体管T7关断。
补偿晶体管Tc的第一端子与控制器400连接,并且补偿信号Q_CTL从控制器400提供给第一端子。
当补偿晶体管Tc根据补偿控制信号导通时,提供给第一端子的补偿信号Q_CTL被提供给补偿晶体管Tc的第二端子。
补偿晶体管Tc的第二端子与补偿电容器Cc连接。
补偿电容器Cc的第一端子连接到Q节点,并且补偿电容器Cc的第二端子连接到补偿晶体管Tc的第二端子。
因此,可以根据通过补偿晶体管Tc提供给补偿电容器Cc的补偿信号Q_CTL来改变Q节点Q的电压。
补偿电容器CC可以是普通电容器,或者可以是MOS电容器。当补偿电容器Cc是Mos电容器时,Mos电容器的栅极可以与补偿晶体管Tc的第二端子连接,并且Mos电容器的第一和第二端子可以连接到Q节点Q。
接下来,栅极脉冲输出单元211包括顺序驱动器211a,该顺序驱动器211a包括控制补偿晶体管Tc的导通或关断的、根据Q节点信号QS导通的补偿控制晶体管T6以及通过使用至少两个栅极时钟顺序地输出至少两个栅极脉冲的、根据Q节点信号导通的至少两个栅极晶体管。作为应用于本公开的顺序驱动器的示例,在图6A和图6B中示出了顺序驱动器211a,其包括根据Q节点信号QS导通的四个栅极晶体管T6a至T6d,通过使用四个栅极时钟GCLK1至GCLK4顺序地输出四个栅极脉冲GP1至GP4。
补偿控制晶体管T6包括与Q节点Q连接的栅极、被提供有补偿控制时钟CRCLK的第一端子以及与补偿晶体管Tc的栅极连接的第二端子。第二端子与C节点C连接。补偿控制晶体管T6根据Q节点信号QS导通。
也就是说,补偿控制晶体管T6的栅极连接到Q节点Q,并且补偿控制时钟CRCLK输入到补偿控制晶体管T6的第一端子,并且补偿控制晶体管T6的第二端子通过C节点C连接到补偿晶体管Tc的栅极。
因此,补偿晶体管Tc由补偿控制时钟CRCLK导通或关断。
在这种情况下,从补偿控制晶体管T6输出的信号可以是进位信号。例如,从第(n)级输出的进位信号可以被提供给第(n+2)级的启动信号Vst。也就是说,C节点C与补偿晶体管Tc连接,并且从C节点C输出的进位信号可以被提供给另一级并且变成启动信号Vst。
设置在顺序驱动器211a中的四个栅极晶体管T6a到T6d的栅极连接到Q节点Q。因此,四个栅极晶体管T6a至T6d由Q节点信号QS导通。
第一至第四栅极时钟GCLK1至GCLK4被输入到设置在顺序驱动器211a中的四个栅极晶体管T6a至T6d的第一端子。
设置在顺序驱动器211a中的四个栅极晶体管T6a至T6d的第二端子连接到四条栅极线GL。四个栅极脉冲GP1到GP4被顺序地输出到四条栅极线GL。
即,四个栅极晶体管T6a到T6d可以由Q节点信号QS同时导通,并且四个栅极脉冲GP1到GP4可以由顺序输入到四个栅极晶体管T6a到T6d的第一至第四栅极时钟GCLK1到GCLK4顺序输出。
更详细地,顺序驱动器211a包括第一栅极晶体管T6a和第n栅极晶体管T6d,第一栅极晶体管T6a包括连接到Q节点Q的栅极、被提供有第一栅极时钟GCLK1的第一端子和第一栅极脉冲GP1被输出到的第二端子,第n栅极晶体管T6d包括与Q节点Q连接的栅极、被提供有第n栅极时钟的第一端子和第n栅极脉冲被输出到的第二端子,其中'n'可以是大于或等于2的自然数。具体地,在图6A和图6B所示的顺序驱动器211a中,'n'可以是4。
在这种情况下,电容器连接在四个栅极晶体管T6a至T6d的每一个的栅极和第二端子(栅极线)之间。
例如,第一电容器Ca连接到第一栅极晶体管T6a的栅极和第二端子,第二电容器Cb连接到第二栅极晶体管T6b的栅极和第二端子,第三电容器Cc连接到第三栅极晶体管T6c的栅极和第二端子,第四电容器Cd连接到第四栅极晶体管T6d的栅极和第二端子。
第一至第四电容器Ca至Cd中的每一个用于均匀地维持第一至第四栅极晶体管T6a至T6d中的每一个的栅极和源极之间的电压。
最后,栅极关断信号输出单元213根据QB节点信号QBS输出栅极关断信号。栅极关断信号表示用于关断设置在像素驱动单元PDU中的开关晶体管Tsw1的信号。
如图6A和图6B所示,栅极关断信号输出单元213包括:控制补偿晶体管Tc的导通或关断(特别是补偿晶体管Tc的关断)的、根据QB节点信号QBS导通的关断补偿控制晶体管T7;以及输出至少两个栅极关断信号的、根据QB节点信号QBS导通的至少两个关断晶体管。作为应用于本公开的关断信号输出单元的示例,图6A和图6B中示出了包括输出四个关断信号的、根据QB节点信号QBS导通的四个关断晶体管T7a至T7d的关断信号输出单元213。
关断补偿控制晶体管T7包括连接到QB节点QB的栅极、连接到第二低电压GVSS2的第一端子和连接到补偿晶体管Tc的栅极的第二端子。
当关断补偿控制晶体管T7由QB节点信号QBS导通时,第二低电压GVSS2被提供给补偿晶体管Tc的栅极。因此,补偿晶体管Tc关断。
四个关断晶体管T7a至T7d中的每一个包括连接到QB节点QB的栅极、连接到第三低电压GVSS3的第一端子和连接到栅极线GL的第二端子。
当四个关断晶体管T7a至T7d由QB节点信号QBS导通时,栅极关断信号由第三低电压GVSS3提供给四条栅极线。
第一低电压GVSS1、第二低电压GVSS2和第三低电压GVSS3可以都是相同的电压或者可以都是彼此不同的电压,其中至少两个电压可以是相同的电压。
以上描述可应用于级201和虚设级202两者。
级201和虚设级202之间的差别在于它们是否连接到感测单元500。也就是说,如图6A所示,感测单元500未连接到级201,且如图6B所示,感测单元500连接到虚设级202。
也就是说,图6A示出级201,且图6B示出虚设级202。感测单元500连接到虚设级202的Q节点Q。
更详细地,图6A中所示的级201的配置和功能与图6B中所示的虚设级202的配置和功能相同。然而,级201与设置在显示区中的栅极线连接,并且虚设级202与设置在非显示区中的虚设栅极线连接。此外,虽然级201不与感测单元500连接,但虚设级202与感测单元500连接。在这种情况下,级201和虚设级202都与控制器400连接,并且可以从控制器400提供补偿信号Q_CTL。
在下文中,将参照图1至图8描述根据本公开的发光显示设备中感测虚设级202并向级201和虚设级202提供补偿信号的方法。在以下描述中,将省略或简要描述与参考图1至图6描述的元件相同或相似的元件。
图7示出了描述根据本公开的发光显示设备中感测虚设级的方法的波形。
如上所述,根据本公开的发光显示设备包括:选通驱动器200,包括与设置在显示区102中的栅极线GL连接的级201和与设置在非显示区103中的虚设栅极线GLdm连接的虚设级202;感测单元500,与和设置在非显示区103中的至少两条虚设栅极线GLdm连接的虚设级202连接;以及控制器500,与感测单元500连接。
虚设级202顺序地输出至少两个栅极脉冲。在下面的描述中,虚设级202顺序地输出四个栅极脉冲GP1到GP4。
感测单元500感测被提供有Q节点信号QS的Q节点Q的特性变化,其中Q节点信号QS允许栅极脉冲从虚设级202输出。感测单元500感测Q节点的电压变化。
控制器400根据特性变化产生补偿信号Q_CTL,并将补偿信号Q_CTL提供给级201。补偿信号Q_CTL可以被提供给虚设级202。
在这种情况下,感测单元500连接到虚设级202的Q节点Q。
即,如图7所示,在显示时段之间的空白时段,感测单元500根据从控制器400发送的采样信号SAM感测虚设级202的Q节点Q的电压。
具体来说,感测单元500可在从虚设级202输出的第一至第n栅极脉冲中的第n栅极脉冲被输出的定时感测虚设级202的Q节点Q的电压。也就是说,感测单元500可在作为第一至第四栅极脉冲GP1到GP4中的最后栅极脉冲的第四栅极脉冲GP4被输出的定时感测虚设级202的Q节点Q的电压。
在这种情况下,第n栅极脉冲的宽度大于第一至第(n-1)栅极脉冲的宽度。即,作为第一至第四栅极脉冲GP1至GP4中的最后栅极脉冲的第四栅极脉冲GP4的宽度大于第一至第三栅极脉冲GP1至GP3的宽度。此外,采样信号SAM在对应于第四栅极脉冲GP4的结束的定时被提供给感测单元500。
如图7所示,当在与第四栅极脉冲GP4的结束相对应的定时将采样信号SAM提供给感测单元500时,第一至第四栅极脉冲GP1到GP4可以充分地影响Q节点Q的电压(在下文中,简称为Q节点电压VQ),以最终保持稳定的电压。当在Q节点电压VQ保持稳定电压的定时感测Q节点电压VQ时,可以精确地感测Q节点Q的状态。
在这种情况下,为了计算Q节点Q的特性变化,即电压变化,感测单元500可以在从虚设级202输出的第一至第n栅极脉冲中的第(n-1)栅极脉冲被输出的定时和第n栅极脉冲被输出的定时中的每一个处感测虚设级202的Q节点Q的电压。也就是说,感测单元500可在从虚设级202输出的第一至第四栅极脉冲GP1到GP4中的第三栅极脉冲GP3被输出的定时和第四栅极脉冲GP4被输出的定时中的每一个处感测虚设级202的Q节点Q的电压。
即,如图7所示,当仅在输出第四栅极脉冲GP4的定时感测Q节点电压VQ时,不能精确地感测由第一至第三栅极脉冲GP1至GP3导致的Q节点电压VQ。然而,当进一步在输出第三栅极脉冲GP3的定时感测Q节点电压VQ时,可以精确地感测由第一至第三栅极脉冲GP1至GP3导致的Q节点电压VQ。此外,当进一步在输出第二栅极脉冲GP2的定时感测Q节点电压VQ时,可以精确地感测由第一和第二栅极脉冲GP1和GP2导致的Q节点电压VQ。
即,当针对每个栅极脉冲感测Q节点电压VQ时,可以更精确地感测Q节点电压VQ的变化,并且因此可以生成更精确的补偿信号Q_CTL。
在下文中,将参照图7详细描述上述感测方法。
首先,在显示时段,图3所示的级stage1到stagek和虚设级202被顺序地驱动,以顺序地向栅极线GL1到GLg和虚设栅极线GLdm1到GLdm4输出栅极脉冲。
因此,设置在级201中的晶体管和设置在虚设级202中的晶体管以几乎相同的状态劣化。也就是说,虚设级202的劣化程度可保持为几乎类似于级201的劣化程度。
当显示时段之后开始空白时段时,栅极脉冲不再输出到栅极线和虚设栅极线。也就是说,在不执行虚设级202的感测的空白时段,不驱动级201和虚设级202。
由于级201在短时段内不劣化,所以不需要在每个帧时段执行虚设级202的感测操作。
因此,对虚设级202的感测操作可以在存在发光显示设备的制造商、使用发光显示设备的用户或修理发光显示设备的工人的请求时执行,或者可以在制造商预设的定时(例如,经过1000小时或10000小时之后)执行。然而,为了便于描述,将描述在每个帧时段的每个空白时段执行对虚设级202的感测操作的发光显示设备作为本公开的示例。
接下来,当执行对虚设级202的感测的空白时段开始时,控制器400向信号发生器220发送复位信号。
通过复位信号,信号发生器220产生Q节点信号QS,并将Q节点信号QS发送到Q节点Q。
因此,栅极脉冲输出单元211的补偿控制晶体管T6和四个栅极晶体管T6a至T6d由Q节点信号QS导通。
因此,Q节点电压VQ变成对应于Q节点信号QS的电压。
在这种情况下,具有低电平的C节点电压VC被提供给栅极脉冲输出单元211的C节点C,即补偿晶体管Tc的栅极。因此,补偿晶体管Tc关断。
更详细地,在显示时段,虚设级202与级201一起被顺序地驱动以输出四个栅极脉冲,并且在空白时段,虚设级202由复位信号驱动,并且Q节点信号QS被提供给Q节点。
因此,Q节点电压VQ变为对应于Q节点信号QS的电压,并且第一至第四栅极晶体管T6a至T6d导通。
接着,在第一栅极晶体管T6a导通的状态下,当在第一时段P1具有高电平的第一栅极时钟GCLK1被提供给第一栅极晶体管T6a的第一端子时,第一栅极脉冲GP1被输出到第一栅极晶体管T6a的第二端子,即第一虚设栅极线GLdm1。在这种情况下,Q节点电压VQ联接到第一栅极时钟GCLK1,然后上升。
接着,在第二栅极晶体管T6b导通的状态下,当在第二时段P2具有高电平的第二栅极时钟GCLK2被提供给第二栅极晶体管T6b的第一端子时,第二栅极脉冲GP2被输出到第二栅极晶体管T6b的第二端子,即第二虚设栅极线GLdm2。在这种情况下,Q节点电压VQ联接到第二栅极时钟GCLK2并进一步上升。
接下来,在第三栅极晶体管T6c导通的状态下,当在第三时段P3具有高电平的第三栅极时钟GCLK3被提供给第三栅极晶体管T6c的第一端子时,第三栅极脉冲GP3被输出到第三栅极晶体管T6c的第二端子,即第三虚设栅极线GLdm3。在这种情况下,Q节点电压VQ联接到第三栅极时钟GCLK3并进一步上升。
接下来,在第四栅极晶体管T6d导通的状态下,当在第四时段P4具有高电平的第四栅极时钟GCLK4被提供给第四栅极晶体管T6d的第一端子时,第四栅极脉冲GP4被输出到第四栅极晶体管T6d的第二端子,即第四虚设栅极线GLdm4。
在这种情况下,具有高电平的第一栅极时钟GCLK1被改变为低电平。因此,第一栅极脉冲GP1也变为低电平。
在这种情况下,Q节点电压VQ联接到具有高电平的第四栅极时钟GCLK4并上升,但同时联接到具有低电平的第一栅极时钟GCLK1并下降。因此,在输出第四栅极时钟GCLK4的定时,Q节点电压VQ不上升或下降。即,输出第四栅极时钟GCLK4的定时的Q节点电压VQ保持为输出第三栅极时钟GCLK3的定时的Q节点电压VQ。
接着,在第五时段P5,当具有高电平的第二栅极时钟GCLK2变为低电平时,Q节点电压VQ联接到具有低电平的第二栅极时钟GCLK2并下降。在这种情况下,第二栅极脉冲GP2也变为低电平。
接下来,在第六时段P6,当具有高电平的第三栅极时钟GCLK3变为低电平时,Q节点电压VQ联接到具有低电平的第三栅极时钟GCLK3并进一步下降。在这种情况下,第三栅极脉冲GP3也变为低电平。
接下来,在第四时段P4提供给第四栅极晶体管T6d的具有高电平的第四栅极时钟GCK4即使在第六时段P6也保持在高电平。即,如上所述,第四栅极脉冲GP4的宽度大于第一至第三栅极脉冲GP1至GP3的宽度,这意味着第四栅极时钟GCLK4的宽度大于第一至第三栅极时钟GCLK1至GCLK3的宽度。
接下来,控制器400在与第四栅极脉冲GP4的结束相对应的定时,例如刚好在第四栅极时钟GCLK4下降之前,将采样信号SAM提供给感测单元500。
因此,在感测单元500中,感测输出第四栅极脉冲GP4的定时处的Q节点电压VQ。
所感测的电压被转换成数字感测数据Sdata,并且感测数据Sdata被发送到控制器400。
最后,在第七时段P7,当具有高电平的第四栅极时钟GCLK4变为低电平时,Q节点电压VQ联接到具有低电平的第四栅极时钟GCLK4并进一步下降。在这种情况下,第四栅极脉冲GP4也变为低电平。因此,在第七时段P7之后,关断信号Goff被提供给第一至第四虚设栅极线GLdm1至GLdm4。
控制器400可以通过使用感测数据Sdata来提取当在第六时段P6期间提供第四栅极时钟GCLK4时的Q节点电压。
可以使用Q节点信号QS和第一至第四栅极时钟GCLK1至GCLK4的电平来预测第四时段P4的Q节点电压VQ。此外,可以使用第六时段的Q节点电压VQ和第四栅极时钟GCLK4的电平来预测根据第四栅极时钟GCK4在第七时段的下降的Q节点电压VQ的变化量。
因此,控制器400可以通过使用感测数据Sdata和可预测信息来确定第五至第七时段P5至P7处的Q节点电压VQ的变化电平和Q节点电压VQ的变化状态。
在第五至第七时段P5至P7处,控制器400可以通过使用Q节点电压VQ的变化电平和变化状态来生成补偿信号Q_CTL,该补偿信号Q_CTL能够将第五至第七时段P5至P7处的Q节点电压VQ维持为第三时段P3和第四时段处的Q节点电压VQ,即,Q节点电压VQ的最大值。
所生成的补偿信号Q_CTL可以存储在存储单元450中。
在这种情况下,为了产生更精确的补偿信号Q_CTL,控制器400可以如上所述在第三栅极时钟GCLK3保持高电平的第五时段P5进一步感测Q节点电压VQ,可以在第二栅极时钟GCLK2保持高电平的第四时段P4进一步感测Q节点电压VQ,并且可以在第一栅极时钟GCLK1保持高电平的第三时段P3进一步感测Q节点电压VQ。
当在第三至第五时段P3至P5进一步感测Q节点电压VQ时,第三至第五时段P3至P5中的每一个可以像第六时段P6一样被延长,这意味着第一至第三栅极时钟GCLK1至GCLK3保持高电平的时段被延长。
当在第五时段P5和第六时段P6进一步感测Q节点电压VQ时,控制器400可以在第五时段P5和第六时段P6连续地向感测单元500发送采样信号SAM。
然而,控制器400可以仅在第五时段P5向感测单元500发送采样信号SAM以在第五时段P5感测Q节点电压VQ,然后可以不在第六时段和第七时段发送采样信号SAM。之后,控制器400可将复位信号RESET发送到虚设级202,使得可再次执行第一至第七时段P1到P7的操作。在这种情况下,控制器400可以在第六时段P6将采样信号SAM发送到感测单元500以在第六时段P6感测Q节点电压VQ。
即,控制器400可以在连续产生的第三至第六时段P3至P6期间顺序地感测第三至第六时段P3至P6的Q节点电压VQ。否则,控制器400可以在由一个复位信号产生的第三至第六时段P3至P6感测一个Q节点电压VQ,然后在由另一个复位信号产生的第三至第六时段P3至P6感测另一个Q节点电压VQ。
补偿信号Q_CTL是允许当栅极脉冲从虚设级202输出时的Q节点的电压是当栅极脉冲输出时Q节点的电压的最大值的信号。此外,补偿信号Q_CTL是允许当栅极脉冲从级201输出时的Q节点的电压是当栅极脉冲输出时Q节点的电压的最大值的信号。
这将参照图8进行描述。
图8示出了描述根据本公开的一个实施方式的发光显示设备中提供补偿信号的方法的波形。
如参考图7所述,当栅极脉冲从虚设级202输出时,补偿信号Q_CTL可由控制器400通过感测Q节点电压VQ来产生。
控制器400通过使用从感测单元500发送的感测数据Sdata来生成补偿信号Q_CTL,该补偿信号Q_CTL用于允许当从虚设级202输出栅极脉冲GP1至GP4时的Q节点电压VQ是当输出栅极脉冲GP1至GP4时的Q节点电压VQ中的最大值,并且控制器400将补偿信号Q_CTL提供给各级。补偿信号Q_CTL可以被提供给虚设级202。
也就是说,控制器400通过使用由虚设级202的Q节点Q感测的至少一个感测信号来在输出从虚设级202输出的第一至第n栅极脉冲中的第二至第n栅极脉冲的时段提取Q节点电压VQ。控制器400通过使用所提取的电压来生成补偿信号,以将输出栅极脉冲时的Q节点电压VQ维持在输出栅极脉冲时的Q节点电压VQ中的最大值。控制器400可以将所产生的补偿信号提供给级201和虚设级202。
在这种情况下,控制器400可以在从每个级201输出的第一至第n栅极脉冲中的第二至第n栅极脉冲下降的时段,向级201提供补偿信号。
将参照图8详细描述上述特征。在这种情况下,下面描述的第一时段P1至第七时段P7对应于图7的描述中使用的第一时段P1至第七时段P7。
首先,当将Q节点信号QS被提供给Q节点Q时,第一至第四栅极晶体管T6a至T6d导通。
在这种情况下,Q节点电压VQ对应于Q节点信号QS。
接着,在第一栅极晶体管T6a导通的状态下,当在第一时段P1具有高电平的第一栅极时钟GCLK1被提供给第一栅极晶体管T6a的第一端子时,第一栅极脉冲GP1被输出到第一栅极晶体管T6a的第二端子。在这种情况下,Q节点电压VQ联接到第一栅极时钟GCLK1并上升。
接着,在第二栅极晶体管T6b导通的状态下,当在第二时段P2具有高电平的第二栅极时钟GCLK2被提供给第二栅极晶体管T6b的第一端子时,第二栅极脉冲GP2被输出到第二栅极晶体管T6b的第二端子。在这种情况下,Q节点电压VQ联接到第二栅极时钟GCLK2并进一步上升。
接着,在第三栅极晶体管T6c导通的状态下,当在第三时段P3具有高电平的第三栅极时钟GCLK3被提供给第三栅极晶体管T6c的第一端子时,第三栅极脉冲GP3被输出到第三栅极晶体管T6c的第二端子。在这种情况下,Q节点电压VQ联接到第三栅极时钟GCLK3并进一步上升。
接着,在第四栅极晶体管T6d导通的状态下,当在第四时段P4具有高电平的第四栅极时钟GCLK4被提供给第四栅极晶体管T6d的第一端子时,第四栅极脉冲GP4被输出到第四栅极晶体管T6d的第二端子。
在这种情况下,具有高电平的第一栅极时钟GCLK1变为低电平。因此,第一栅极脉冲GP1也变为低电平。
在这种情况下,Q节点电压VQ联接到具有高电平的第四栅极时钟GCLK4并上升,但同时联接到具有低电平的第一栅极时钟GCLK1并下降。因此,当输出第四栅极时钟GCLK4时,Q节点电压VQ不上升。即,输出第四栅极时钟GCLK4的定时的Q节点电压VQ保持为输出第三栅极时钟GCLK3的定时的Q节点电压VQ。
因此,输出第四栅极时钟GCLK4的第四时段P4处的Q节点电压VQ在第一至第四时段P1到P4中具有最大值。
当补偿信号Q_CTL未被提供给Q节点Q时,由于具有高电平的第二栅极时钟GCLK2在第五时段P5变为低电平,所以Q节点电压VQ联接到具有低电平的第二栅极时钟GCLK2并下降。此外,当具有高电平的第三栅极时钟GCLK3在第六时段P6变为低电平时,Q节点电压VQ联接到具有低电平的第三栅极时钟GCLK3并进一步下降。此外,当具有高电平的第四栅极时钟信号GCLK4在第七时段P7变为低电平时,Q节点电压联接到具有低电平的第四栅极时钟信号GCLK4并进一步下降。
当补偿信号Q_CTL未被提供给Q节点Q时,第五至第七时段P5至P7处的Q节点电压VQ在图8中用A标记。
即,当补偿信号Q_CTL未被提供给Q节点Q时,第五至第七时段P5至P7处的Q节点电压VQ从第四时段P4处的最大值逐渐下降。
即,当补偿信号Q_CTL未被提供给Q节点Q时,Q节点电压VQ的幅度在第五至第七时段P5至P7处不同。Q节点电压VQ是第一至第四栅极晶体管T6a至T6d中的每一个的栅极电压。
因此,Q节点电压VQ的幅度在第五至第七时段P5至P7处不同的情况意味着第五至第七时段P5至P7处的第一至第四栅极晶体管T6a至T6d的栅极电压和源极电压彼此不同。
当在第一至第四栅极脉冲GP1至GP4下降的定时第一至第四栅极晶体管T6a至T6d的栅极电压和源极电压改变时,第一至第四栅极脉冲GP1至GP4下降的时段彼此不同。例如,第一栅极脉冲GP1下降的时段可以最短,而第四栅极脉冲GP4下降的时段可以最长。
栅极脉冲下降的时段彼此不同的情况意味着在栅极脉冲中出现偏差,这可能导致从像素输出的光的亮度的偏差。
为了解决这个问题,可以使用形成大于第一栅极晶体管T6a的第二栅极晶体管T6b、形成大于第二栅极晶体管T6b的第三栅极晶体管T6c并形成大于第三栅极晶体管T6c的第四栅极晶体管T6d的方法。
然而,根据该方法,由于栅极晶体管T6a至T6d的尺寸应当不同地制造,所以在设计上存在困难。此外,即使栅极晶体管的尺寸彼此不同,也不能完全解决上述问题。当长时间使用发光显示设备时,即使栅极晶体管的尺寸彼此不同,栅极晶体管的特性也可能改变,由此在从各个栅极晶体管输出的栅极脉冲之间可能出现另一偏差。
为了解决这些问题,根据本公开的发光显示设备感测虚设级202的Q节点电压VQ的变化,通过使用通过感测产生的感测数据Sdata来产生补偿信号Q_CTL,并且在显示时段在级201的Q节点电压VQ从最大值下降的定时将补偿信号Q_CTL提供给Q节点Q。
在上述示例中,当未提供补偿信号Q_CTL时,如图8所示,Q节点电压VQ在第四时段P4处具有最大值,并从第五时段P5到第七时段P7逐渐下降,如标记为A的波形。
因此,控制器400在第五时段P5至第七时段P7期间向级201的Q节点Q提供补偿信号Q_CTL。
为此,控制器400在第四时段P4至第七时段P7向补偿控制晶体管T6提供具有高电平的补偿控制时钟CRCLK,并在第五时段P5至第七时段P7向补偿晶体管Tc发送补偿信号Q_CTL。
也就是说,在第四时段P4至第七时段P7,如图8所示具有高电平的C节点电压VC由具有高电平的补偿控制时钟CRCLK提供给补偿晶体管Tc的栅极。因此,补偿晶体管Tc在第四时段P4至第七时段P7导通。C节点电压VC是C节点C的电压,并且C节点C对应于补偿晶体管Tc的栅极。
由于补偿晶体管Tc在第四时段P4至第七时段P7导通,所以可以在第五时段P5至第七时段P7期间将提供给补偿晶体管Tc的第一端子的补偿信号Q_CTL提供给补偿电容器Cc。因此,与补偿电容器Cc连接的Q节点的电压可以通过联接到补偿信号Q_CTL而上升。
换言之,如图8所示,通过在第五时段P5至第七时段P7期间提供给补偿晶体管Tc的第一端子的补偿信号Q_CTL,可以在第五时段P5至第七时段P7期间将Q节点电压VQ维持在第四时段P4的最大值。
更详细地,补偿信号Q_CTL是允许当栅极脉冲GP1至GP4从级201输出时的Q节点的电压是当栅极脉冲GP1至GP4输出时的Q节点的电压的最大值的信号。即,当在第五至第七时段P5至P7期间补偿信号Q_CTL被添加到根据第一至第四栅极时钟GCLK1至GCLK4的下降而顺序下降的Q节点电压(图8中标记为A的波形)时,第五至第七时段P5至P7处的Q节点电压VQ的实际电压可被维持在第四时段P4的最大值处,如图8中的实线所示。
在第五至第七时段P5至P7,可以均匀地保持第一至第四栅极晶体管T6a至T6d的栅极电压,即Q节点电压VQ。因此,在第一至第四栅极时钟GCLK1至GCLK4或第一至第四栅极脉冲GP1至GP4下降的第四至第七时段P4至P7期间,第一至第四栅极晶体管T6a至T6d的栅极电压和源极电压可以是恒定值。
因此,可以均匀地保持第一至第四栅极脉冲GP1至GP4下降的时段,因此在第一至第四栅极脉冲GP1至GP4中不会出现偏差。
因此,通过第一至第四栅极脉冲GP1至GP4从像素输出的光中不出现偏差,由此可以提高发光显示设备的质量。
即,根据如上所述的本公开,在从一个级201输出的至少两个栅极脉冲之间不发生偏差,由此可以提高发光显示设备的质量。
根据本公开,可以获得以下有利效果。
根据本公开,可以从构成选通驱动器的级顺序地输出至少两个栅极脉冲,可以感测被提供有用于允许输出栅极脉冲的Q节点信号的Q节点的电压变化,并且可以向该级提供能够补偿电压变化的补偿信号。
因此,根据本公开,可减小从一个级输出的至少两个栅极脉冲之间的输出偏差。
也就是说,在本公开中,当从一个级输出至少两个栅极脉冲时,可均匀地维持所述级的Q节点的电压,借此可减小至少两个栅极脉冲的输出偏差。
此外,当均匀地维持Q节点的电压时,至少两个栅极脉冲被输出到的晶体管的尺寸可设计成彼此相等,借此可减少由晶体管的工艺变化引起的缺陷。
此外,由于可以感测Q节点的电压变化并因此可以执行基于电压变化的补偿,因此可以提高发光显示设备的寿命。
对于本领域技术人员显而易见的是,上述本公开不限于上述实施方式和附图,并且在不脱离本公开的精神或范围的情况下,可以在本公开中进行各种替换、修改和变化。因此,本公开的范围由所附权利要求限定,并且从权利要求的含义、范围和等同概念导出的所有变化或修改旨在落入本公开的范围内。
相关申请的交叉引用
本申请要求于2020年12月31日提交的韩国专利申请No.10-2020-0189828的权益,该专利申请通过引用结合于此,如同在此完全阐述一样。

Claims (14)

1.一种发光显示设备,该发光显示设备包括:
选通驱动器,所述选通驱动器包括与设置在显示区中的栅极线连接的级和与设置在非显示区中的虚设栅极线连接的虚设级;
感测单元,所述感测单元与所述虚设级连接,所述虚设级与设置在所述非显示区中的至少两条虚设栅极线连接;以及
控制器,所述控制器与所述感测单元连接,
其中,所述虚设级顺序地输出至少两个栅极脉冲,
所述感测单元感测Q节点的电压,用于允许从所述虚设级输出所述至少两个栅极脉冲的Q节点信号被提供到所述Q节点,并且
所述控制器基于所述电压向所述级提供补偿信号。
2.根据权利要求1所述的发光显示设备,其中,所述级和所述虚设级中的每一个包括:
信号发生器,所述信号发生器用于产生提供到所述Q节点的所述Q节点信号以输出至少两个栅极脉冲,并产生具有与所述Q节点信号的相位相反的相位的QB节点信号;以及
信号输出单元,所述信号输出单元用于根据所述Q节点信号顺序地输出至少两个栅极脉冲,并且
其中,所述信号输出单元包括:
栅极脉冲输出单元,所述栅极脉冲输出单元用于根据所述Q节点信号顺序地输出至少两个栅极脉冲;
栅极关断信号输出单元,所述栅极关断信号输出单元用于根据所述QB节点信号输出栅极关断信号;以及
补偿单元,所述补偿单元用于向所述Q节点提供从所述控制器发送的补偿信号。
3.根据权利要求2所述的发光显示设备,其中,所述感测单元与所述虚设级的所述Q节点连接。
4.根据权利要求2所述的发光显示设备,其中,所述补偿单元包括:
补偿晶体管,所述补偿晶体管包括与所述控制器连接并被提供有所述补偿信号的第一端子和与所述栅极脉冲输出单元连接的栅极;以及
补偿电容器,所述补偿电容器连接在所述补偿晶体管的第二端子与所述Q节点之间。
5.根据权利要求4所述的发光显示设备,其中,所述栅极脉冲输出单元包括:
补偿控制晶体管,所述补偿控制晶体管根据所述Q节点信号导通,控制所述补偿晶体管的导通或关断;以及
顺序驱动器,所述顺序驱动器包括根据所述Q节点信号导通并通过使用至少两个栅极时钟顺序地输出至少两个栅极脉冲的至少两个晶体管。
6.根据权利要求5所述的发光显示设备,其中,所述补偿控制晶体管包括:
与所述Q节点连接的栅极;
被提供有补偿控制时钟的第一端子;以及
与所述补偿晶体管的栅极连接的第二端子。
7.根据权利要求5所述的发光显示设备,其中,所述顺序驱动器包括:
第一栅极晶体管,所述第一栅极晶体管包括与所述Q节点连接的栅极、被提供有第一栅极时钟的第一端子和第一栅极脉冲被输出到的第二端子;以及
第n栅极晶体管,所述第n栅极晶体管包括与所述Q节点连接的栅极、被提供有第n栅极时钟的第一端子和第n栅极脉冲被输出到的第二端子。
8.根据权利要求1所述的发光显示设备,其中,所述感测单元在显示时段之间的空白时段根据从所述控制器发送的采样信号来感测所述虚设级的所述Q节点的所述电压。
9.根据权利要求1所述的发光显示设备,其中,所述感测单元在输出从所述虚设级输出的第一栅极脉冲到第n栅极脉冲中的第n栅极脉冲的定时处感测所述虚设级的所述Q节点的所述电压。
10.根据权利要求9所述的发光显示设备,其中,所述第n栅极脉冲的宽度大于所述第一栅极脉冲到第n-1栅极脉冲的宽度。
11.根据权利要求1所述的发光显示设备,其中,所述感测单元在输出从所述虚设级输出的第一栅极脉冲到第n栅极脉冲中的第n-1栅极脉冲的定时和输出所述第n栅极脉冲的定时中的每一者处感测所述虚设级的所述Q节点的所述电压。
12.根据权利要求1所述的发光显示设备,其中,所述控制器向所述级提供所述补偿信号,所述补偿信号允许当从所述虚设级输出栅极脉冲时的所述Q节点的电压是当输出所述栅极脉冲时的所述Q节点的电压的最大值。
13.根据权利要求1所述的发光显示设备,其中,所述控制器通过使用从所述虚设级的所述Q节点感测的至少一个信号来在输出从所述虚设级输出的第一栅极脉冲到第n栅极脉冲中的第二栅极脉冲到第n栅极脉冲的时段处提取所述Q节点的电压,且将所述补偿信号供应到所述级,所述补偿信号允许所提取的电压是当栅极脉冲被输出时的所述Q节点的电压的最大值。
14.根据权利要求13所述的发光显示设备,其中,所述控制器在输出从每一级输出的第一栅极脉冲至第n栅极脉冲中的第二栅极脉冲至第n栅极脉冲的时段,向所述级提供所述补偿信号。
CN202111591495.6A 2020-12-31 2021-12-23 发光显示设备 Active CN114694592B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200189828A KR20220096949A (ko) 2020-12-31 2020-12-31 발광표시장치
KR10-2020-0189828 2020-12-31

Publications (2)

Publication Number Publication Date
CN114694592A true CN114694592A (zh) 2022-07-01
CN114694592B CN114694592B (zh) 2024-02-09

Family

ID=82118920

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111591495.6A Active CN114694592B (zh) 2020-12-31 2021-12-23 发光显示设备

Country Status (3)

Country Link
US (1) US11721278B2 (zh)
KR (1) KR20220096949A (zh)
CN (1) CN114694592B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102455538A (zh) * 2010-11-04 2012-05-16 三星移动显示器株式会社 具有集成的触摸屏面板的液晶显示器
CN103579221A (zh) * 2012-07-24 2014-02-12 三星显示有限公司 显示面板
CN103714784A (zh) * 2012-09-28 2014-04-09 乐金显示有限公司 包括tft补偿电路的液晶显示器设备
US20140300399A1 (en) * 2013-04-04 2014-10-09 Semiconductor Energy Laboratory Co., Ltd. Pulse generation circuit and semiconductor device
US20140376682A1 (en) * 2013-06-21 2014-12-25 Lg Display Co., Ltd. Shift register
CN110941361A (zh) * 2018-10-25 2020-03-31 友达光电股份有限公司 触控显示装置
CN111128061A (zh) * 2018-10-30 2020-05-08 乐金显示有限公司 栅极驱动器、包括其的有机发光显示设备及其操作方法
US20200333391A1 (en) * 2019-04-17 2020-10-22 Samsung Display Co., Ltd. Display panel and display device
CN111986600A (zh) * 2019-05-23 2020-11-24 三星显示有限公司 扫描驱动器和具有其的显示装置

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102499314B1 (ko) 2015-12-31 2023-02-10 엘지디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 디스플레이 장치
KR102490300B1 (ko) * 2016-07-29 2023-01-20 엘지디스플레이 주식회사 표시장치, 게이트 드라이버 및 게이트 드라이버의 구동 방법
KR20180072269A (ko) 2016-12-21 2018-06-29 엘지디스플레이 주식회사 게이트 드라이버 및 그를 이용한 표시 장치
KR20200030423A (ko) 2018-09-12 2020-03-20 엘지디스플레이 주식회사 외부 보상용 게이트 드라이버와 이를 포함한 유기 발광 표시장치
CN112309340A (zh) * 2019-08-01 2021-02-02 京东方科技集团股份有限公司 补偿模块及方法、移位寄存器单元、驱动电路、显示装置
KR20210086295A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 게이트 구동 회로 및 이를 포함하는 표시 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102455538A (zh) * 2010-11-04 2012-05-16 三星移动显示器株式会社 具有集成的触摸屏面板的液晶显示器
CN103579221A (zh) * 2012-07-24 2014-02-12 三星显示有限公司 显示面板
CN103714784A (zh) * 2012-09-28 2014-04-09 乐金显示有限公司 包括tft补偿电路的液晶显示器设备
US20140300399A1 (en) * 2013-04-04 2014-10-09 Semiconductor Energy Laboratory Co., Ltd. Pulse generation circuit and semiconductor device
US20140376682A1 (en) * 2013-06-21 2014-12-25 Lg Display Co., Ltd. Shift register
CN110941361A (zh) * 2018-10-25 2020-03-31 友达光电股份有限公司 触控显示装置
CN111128061A (zh) * 2018-10-30 2020-05-08 乐金显示有限公司 栅极驱动器、包括其的有机发光显示设备及其操作方法
US20200333391A1 (en) * 2019-04-17 2020-10-22 Samsung Display Co., Ltd. Display panel and display device
CN111986600A (zh) * 2019-05-23 2020-11-24 三星显示有限公司 扫描驱动器和具有其的显示装置

Also Published As

Publication number Publication date
US20220208081A1 (en) 2022-06-30
KR20220096949A (ko) 2022-07-07
CN114694592B (zh) 2024-02-09
US11721278B2 (en) 2023-08-08

Similar Documents

Publication Publication Date Title
KR101944465B1 (ko) 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
US9336722B2 (en) Organic light emitting display comprising a sink current generator that generates an initialization current corresponding to bit values of initialization data
EP2133860B1 (en) Organic light emitting display and driving method thereof
JP4384103B2 (ja) 画素及びこれを利用した発光表示装置
JP4612570B2 (ja) データ駆動回路とこれを利用した発光表示装置およびその駆動方法
TWI728442B (zh) 有機發光顯示裝置
KR102153052B1 (ko) 표시장치와, 그 구동 방법 및 타이밍 컨트롤러
KR101479297B1 (ko) 주사 구동부 및 그를 이용한 유기전계발광 표시장치
KR20140147998A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
EP4053830A1 (en) Pixel driving circuit and driving method therefor, display panel, and display device
JP2007041506A (ja) 発光表示装置
KR102563779B1 (ko) Oled 표시 장치
KR102126546B1 (ko) 표시 장치의 인터페이스 장치 및 방법
KR101719187B1 (ko) 발광제어 구동부 및 그를 이용한 유기전계발광 표시장치
KR102648750B1 (ko) 화소 및 이를 포함하는 표시 장치
KR20180006532A (ko) 표시장치 및 그의 구동방법
KR102478669B1 (ko) 유기전계발광표시장치 및 이의 구동방법
KR102337377B1 (ko) 전력관리 집적회로, 유기발광표시장치 및 그 구동방법
KR102554493B1 (ko) 소스드라이버 및 패널구동시스템
CN114694592B (zh) 发光显示设备
CN115249455A (zh) 显示装置及其驱动方法
KR102262407B1 (ko) 제어회로장치 및 이를 포함한 표시장치
US11682342B2 (en) Light emitting display apparatus for sensing characteristic change of transistor in gate driver
KR20190037749A (ko) 시리얼 인터페이스를 이용한 레벨 쉬프터부를 갖는 디스플레이 장치
KR20220063006A (ko) 발광표시패널 및 이를 이용한 발광표시장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant