CN114637147B - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN114637147B CN114637147B CN202210329492.3A CN202210329492A CN114637147B CN 114637147 B CN114637147 B CN 114637147B CN 202210329492 A CN202210329492 A CN 202210329492A CN 114637147 B CN114637147 B CN 114637147B
- Authority
- CN
- China
- Prior art keywords
- data
- sub
- lines
- pixel
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 55
- 230000008054 signal transmission Effects 0.000 claims abstract description 49
- 239000010409 thin film Substances 0.000 claims description 27
- 238000000034 method Methods 0.000 abstract description 9
- 230000001808 coupling effect Effects 0.000 description 25
- 230000008878 coupling Effects 0.000 description 19
- 238000010168 coupling process Methods 0.000 description 19
- 238000005859 coupling reaction Methods 0.000 description 19
- 239000004973 liquid crystal related substance Substances 0.000 description 15
- 238000010586 diagram Methods 0.000 description 8
- 230000008569 process Effects 0.000 description 5
- 230000002159 abnormal effect Effects 0.000 description 3
- 238000004891 communication Methods 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- 239000010408 film Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000012938 design process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
- G02F1/13629—Multilayer wirings
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136213—Storage capacitors associated with the pixel electrode
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Optics & Photonics (AREA)
- Mathematical Physics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本申请公开一种显示面板和显示装置。显示面板包括多条数据线、Demux电路、多条信号传输线以及多个子像素。Demux电路包括至少两条控制信号线和多个控制单元,每一控制单元与相应的一条控制信号线以及一条数据线电连接。每条信号传输线与至少两个控制单元电连接。每一子像素均包括像素电极和公共电极,像素电极与公共电极层叠绝缘设置以形成一存储电容,每一像素电极与相应的数据线电连接。其中,数据线和控制线异层设置,且部分数据线与至少一条控制信号线异层交叠设置,子像素的存储电容的电容值和/或公共电极接入的公共电压根据对应的数据线与多条控制信号线的交叠次数调整。本申请能够减小多个子像素之间的充电差异,提高显示面板的显示均匀性。
Description
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
目前,在显示面板的设计过程中,为了减少驱动芯片的输出通道个数,通常会在显示面板的驱动电路中增加Demux(Demultiplexer,解复用器)电路,从而实现将源极驱动芯片的输出通道成倍减少的目的。对于Demux电路而言,需要设置多条控制信号线,以驱动Demux电路分时工作。
其中,数据线与控制信号线的交叠处会产生耦合电容,且不同数据线与多条控制信号线的交叠次数不同,从而使得不同数据线接收的数据电压受到的来自控制信号线的耦合作用不同,导致多个子像素之间存在充电差异,影响显示均匀性。
发明内容
本申请提供一种显示面板及显示装置,以解决现有显示面板中不同数据线接收的数据电压受到的来自控制信号线的耦合作用不同,从而引起多个子像素之间存在充电差异,影响显示均匀性的技术问题。
本申请提供一种显示面板,其包括:
多条数据线,多条所述数据线沿第一方向排布;
Demux电路,所述Demux电路包括至少两条控制信号线和多个控制单元,至少两条所述控制信号线沿第二方向排布,每一所述控制单元与相应的一条所述控制信号线以及一条所述数据线电连接,所述第一方向与所述第二方向交叉;
多条信号传输线,多条所述信号传输线沿所述第一方向排布,每条所述信号传输线与至少两个所述控制单元电连接;
多个呈阵列排布的子像素,每一所述子像素均包括像素电极和公共电极,所述像素电极与所述公共电极层叠绝缘设置以形成一存储电容,每一所述像素电极与相应的所述数据线电连接;
其中,所述数据线和所述控制线异层设置,且部分所述数据线与至少一条所述控制信号线交叠设置,所述子像素的所述存储电容的电容值和/或所述公共电极接入的公共电压根据对应的所述数据线与多条所述控制信号线的交叠次数调整。
可选的,在本申请一些实施例中,沿所述第一方向,位于同一列的所述子像素与同一条所述数据线电连接,位于同一列的多个所述子像素的所述存储电容的电容值以及所述公共电极接入的公共电压均相等。
可选的,在本申请一些实施例中,沿所述第一方向,相邻两条所述数据线被配置为传输极性相反的数据电压,且相邻两个所述子像素的极性相反,由同一条所述控制信号线控制的每一所述子像素的所述存储电容的电容值以及所述公共电极接入的公共电压均相等。
可选的,在本申请一些实施例中,多条所述数据线包括第一数据线和第二数据线,所述第一数据线与m条所述控制信号线交叠,所述第二数据线与n条所述控制信号线交叠,0≤m<n;
其中,当所述信号传输线输出正极性数据电压时,与所述第一数据线连接的所述子像素的所述存储电容的电容值小于与所述第二数据线连接的所述子像素的所述存储电容的电容值;
当所述信号传输线输出负极性数据电压时,与所述第一数据线连接的所述子像素的所述存储电容的电容值大于与所述第二数据线连接的所述子像素的所述存储电容的电容值。
可选的,在本申请一些实施例中,电容值大的所述存储电容的所述公共电极的面积大于电容值小的所述存储电容的所述公共电极的面积。
可选的,在本申请一些实施例中,多个所述公共电极接入同一公共电压。
可选的,在本申请一些实施例中,每一条所述公共电压走线包括第一走线以及与所述第一走线连接的多条第二走线,所述第一走线沿所述第一方向延伸,多条所述第二走线沿所述第一方向排布,每条所述第二走线设置在相邻两列所述子像素之间,位于同一列的所述子像素与同一条所述第二走线电连接。
可选的,在本申请一些实施例中,多条所述数据线包括第一数据线和第二数据线,所述第一数据线与m条所述控制信号线交叠,所述第二数据线与n条所述控制信号线交叠,与所述第一数据线连接的所述子像素的所述公共电极接入的公共电压大于与所述第二数据线连接的所述子像素的所述公共电极接入的公共电压,0≤m<n。
可选的,在本申请一些实施例中,所述显示面板还包括多条公共电压走线,每条所述公共电压走线传输不同的公共电压,所述公共电压走线的数量与所述控制信号线的数量相同;
由同一条所述控制信号线控制的多个所述子像素与同一条所述公共电压走线电连接。
可选的,在本申请一些实施例中,每一所述控制单元均包括一薄膜晶体管,所述薄膜晶体管的栅极与相应的所述控制信号线电连接,每一所述薄膜晶体管的源极与相应的所述信号传输线电连接,每一所述薄膜晶体管的漏极与相应的所述数据线电连接;
多个所述控制单元中的所述薄膜晶体管的沟道长宽比均相等。
可选的,在本申请一些实施例中,相邻两条所述数据线被配置为传输极性相反的数据电压,每条所述信号传输线被配置为传输极性相同的数据电压,每一所述数据线通过一所述控制单元与相应的所述信号传输线电连接。
可选的,在本申请一些实施例中,相邻两条所述数据线被配置为传输极性相反的数据电压,每条所述信号传输线被配置为交替传输极性相反的数据电压,每相邻的k条所述数据线通过相应的所述控制单元与同一所述信号传输线电连接,k大于或者等于2。
相应的,本申请还提供一种显示装置,其包括显示面板和源极驱动芯片,所述显示面板为上述任一项所述的显示面板,所述源极驱动芯片用于提供数据电压至所述显示面板。
本申请提供一种显示面板和显示装置。显示面板包括多条数据线、Demux电路、多条信号传输线以及多个子像素。其中,部分数据线与至少一条控制信号线异层交叠设置,子像素的存储电容的电容值和/或公共电极接入的公共电压根据对应的数据线与多条控制信号线的交叠次数调整。本申请根据不同数据线接收的数据电压受到的耦合作用差异,对各子像素的存储电容的电容值和/或公共电极接入的公共电压进行调整,能够补偿不同耦合作用引起的数据电压差异,从而能够减小各子像素之间的充电差异,提高显示面板的显示均匀性。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获取其他的附图。
图1是本申请提供的显示面板的第一结构示意图;
图2是本申请提供的图1中A处的等效电路图;
图3是本申请提供的数据电压与馈路电压的关系示意图;
图4是本申请提供的显示面板的第二结构示意图;
图5是本申请提供的显示面板的第三结构示意图;
图6是本申请提供的显示面板的第四结构示意图;
图7是本申请提供的显示装置的一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获取的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“第一”和“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”和“第二”等的特征可以明示或者隐含地包括一个或者更多个所述特征,因此不能理解为对本申请的限制。
本申请提供一种显示面板及显示装置,以下进行详细说明。需要说明的是,以下实施例的描述顺序不作为对本申请实施例优选顺序的限定。
请参阅图1和图2,图1是本申请提供的显示面板的第一局部结构示意图。图2是本申请提供的图1中A处的等效电路意。在本申请实施例中,显示面板100包括多条数据线DL、Demux电路10、多条信号传输线20以及多个子像素30。
其中,多条数据线DL沿第一方向X排布。Demux电路10包括至少两条控制信号线11和多个控制单元12。至少两条控制信号线11沿第二方向Y排布。每一控制单元12与相应的一条控制信号线11以及一条数据线DL电连接。第一方向X与第二方向Y交叉。多条信号传输线20沿第一方向X排布,每条信号传输线20与至少两个控制单元12电连接。多个子像素30呈阵列排布。每一子像素30均包括像素电极32和公共电极31。像素电极32与公共电极31层叠绝缘设置以形成一存储电容Cst。每一像素电极32与相应的数据线DL电连接。
其中,数据线DL与控制信号线11异层设置。部分数据线DL与至少一条控制信号线11异层交叠设置。子像素30的存储电容Cst的电容值和/或公共电极31接入的公共电压Vcom根据对应的数据线DL与多条控制信号线11的交叠次数调整。需要说明的是,常规设计下,每条数据线DL和同一条控制信号线11不交叠或仅交叠一次。
其中,由于工艺制程原因或像素排布设计,第一方向X和第二方向Y可以垂直交叉,也可以只交叉不垂直。附图仅为示例,不能理解为对本申请的限定。
其中,Demux电路10可以包括两条控制信号线11、三条控制信号线11、四条控制信号线11等,在此不一一赘述。每条控制信号线11分时输出一控制信号De,以控制信号传输线20与对应的数据线DL的连通。控制信号线11的条数越多,相应的信号传输线20的条数越少。其中,数据线DL的条数可根据显示面板100的尺寸以及显示面板100的分辨率规格进行设定,本申请对此不作具体限定。
其中,显示面板100还包括多条扫描线GL。多条扫描线GL沿第二方向Y排布。每一子像素30与其中一条数据线DL以及一条扫描线GL电连接。
通常,每一子像素30均包括一子像素驱动电路。子像素驱动电路包括开关晶体管Td、存储电容Cst以及液晶电容Clc。每一子像素30通过开关晶体管Td与相应的扫描线GL以及数据线DL电连接。其中,由于数据线DL和扫描线GL交叉设置,数据线DL与扫描线GL之间存在耦合电容,即栅源电容Cgs。其中,存储电容Cst的两极板分别是公共电极31(阵列侧公共电极)和像素电极32。液晶电容Clc的两极板分别是彩膜侧公共电极33和像素电极32。
当然,在一些显示面板100中,子像素30仅包括存储电容Cst,不包括液晶电容Clc,比如FFS(Fringe Field Switching,边缘场开关技术)显示面板。图2所示仅为一种示例,不能理解为对本申请的限定。
在本申请实施例的显示面板100中,根据不同数据线DL接收的数据电压Da受到的耦合作用差异,对子像素30的存储电容Cst的电容值和/或公共电极31接入的公共电压Vcom进行调整,能够补偿不同耦合作用引起的数据电压Da差异,从而能够减小多个子像素30之间的充电差异,提高显示面板100的显示均匀性。
具体的,关于本申请实施例的技术方案的分析如下。
可以理解的是,首先,数据线DL与控制信号线11的交叠处存在耦合电容。由于控制信号线11逐行打开,控制信号线11输出的控制信号De存在高低电平的转换,因此会对数据线DL传输的数据电压Da产生耦合作用,引起数据电压Da的电压值改变。其次,由于不同数据线DL可由不同的控制信号线11控制,且多条控制信号线11沿第二方向Y排布。因此,与不同数据线DL交叠的控制信号线11的条数不同,产生的耦合电容也就不同。由于耦合电容不同,相同的数据电压Da在控制信号De的作用下,传输至数据线DL时存在差异。
比如,如图1所示,第一条数据线DL1与多条控制信号线11不交叠,因此第一条数据线DL1不受耦合电容的影响。第二条数据线DL2与第一条控制信号线111交叠。第二条数据线DL2与第一条控制信号线111之间具有第一耦合电容Cp21。第三条数据线DL3分别与第一条控制信号线111以及第二条控制信号线112交叠。第三条数据线DL3与第一条控制信号线111之间具有第二电容耦合电容Cp31。第三条数据线DL3与第二条控制信号线112之间具有第三耦合电容Cp32。因此,第一条数据线DL1受到的耦合作用小于第二条数据线DL2受到的耦合作用。第二条数据线DL2受到的耦合作用小于第三条数据线DL3受到的耦合作用。
依次类推,控制信号线11的条数越多,由距离数据线DL越远的控制信号线11控制的数据线DL受到的耦合作用越大。而由同一条控制信号线11控制的多条数据线DL受到的耦合作用相同。在此不一一赘述。
因此,即便信号传输线20输出相同的数据电压Da,在控制信号De的耦合作用下,传输至不同数据线DL的最终数据电压Da也存在差异,从而导致多个子像素30充电不均。
具体的,请同时参阅图1-图3,图3是本申请提供的数据电压与馈路电压的关系示意图。其中,图中实线代表子像素30的理想电压,也即由信号传输线20输出的数据电压Da。虚线代表子像素30的实际电压,也即受到耦合作用后输出至数据线DL的数据电压Da。馈路电压Vft即为理想电压和实际电压之间的差异。同一灰阶的正极性数据电压Da+和负极性数据电压Da-关于公共电压Vcom对称。可知,馈路电压Vft的差异对应的即是子像素30的显示亮度差异。其中,对于正极性子像素,馈路电压Vft越大,像素越暗。而对于负极性子像素,馈路电压Vft越大,像素越亮。
也即,当信号传输线20输出同一数据电压Da时,由靠近数据线DL的控制信号线11控制的子像素30实际接收的数据电压Da大于由远离数据线DL的控制信号线11控制的子像素30实际接收的数据电压Da,从而使得子像素30的像素电极32充电至不同电压。
对此,可以理解的是,存储电容Cst的电容值会影响子像素30的充电率,从而影响子像素30的亮度。公共电极31接入的公共电压Vcom的电压值大小将影响液晶的偏转角度,进而影响子像素30的亮度。
因此,本申请实施例对子像素30的存储电容Cst的电容值和/或公共电极31接入的公共电压Vcom进行调整,能够补偿不同耦合作用引起的数据电压Da差异,从而能够减小多个子像素30之间的充电差异,提高显示面板100的显示均匀性。
需要说明的是,为了避免液晶分子因为特性的破坏而无法再根据电场的变化来转动,故须对液晶施以正、负极性相反的数据电压Da以驱动液晶转动。因此,本申请实施例中提及的极性相反,即指两个子像素30接收的数据电压Da的极性相反。正极性子像素指的是接收正极性数据电压Da+的子像素30。负极性子像素指的是接收负极性数据电压Da-的子像素30。
在本申请实施例中,每一控制单元12均包括至少一薄膜晶体管T。薄膜晶体管T的栅极电连接于相应的控制信号线11。薄膜晶体管T的源极电连接于相应的信号传输线20。薄膜晶体管T的漏极电连接于相应的数据线DL。当然,在本申请其它实施例中,控制单元12也可以包括多个薄膜晶体管T或者其它元件,只要能够控制数据线DL和信号传输线20之间的连通即可。
其中,本申请实施例中的薄膜晶体管T可以为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管中的一种或者多种。此外,每个薄膜晶体管T还可以是P型晶体管或N型晶体管。进一步的,可以设置本申请实施例中的薄膜晶体管T为同一种类型的晶体管,从而避免不同类型的薄膜晶体管T之间的差异性对触控灵敏度造成不良影响。
在本申请实施例中,多个控制单元12中的薄膜晶体管T的沟道长宽比均相等。可以理解的是,薄膜晶体管T的沟道长宽比影响着薄膜晶体管T的电阻,也即影响着薄膜晶体管T的导电性。本申请实施例设置各薄膜晶体管T的沟道长宽比相等,可以进一步降低传输至各数据线DL的数据电压Da的差异,提高显示均匀性。
本申请以下实施例均以Demux电路包括三条控制信号线11、每一控制单元12包括一个N型薄膜晶体管为例进行说明,但不能理解为对本申请的限定。
具体的,沿第二方向Y,第一条控制信号线111输出第一控制信号De1。第二条控制信号线112输出第二控制信号De2。第三条控制信号线113输出第三控制信号De3。
在本申请实施例中,任意三条数据线DL可以通过相应的三个控制单元12与同一条信号传输线20电连接。则三条控制信号线11分别控制三个控制单元12分时打开。当然,也可以是任意两条数据线DL通过相应的两个控制单元12与同一条信号传输线20电连接。则三条控制信号线11中的任意两条控制信号线11分别控制两个控制单元12分时打开。当然也可以是上述两种情况的混接,本申请对此不作具体限定。
请继续参阅图1和图2,在本申请实施例中,由同一条控制信号线11控制的每一子像素30的存储电容Cst的电容值以及公共电极31接入的公共电压Vcom均相等。
其中,每条控制信号线11控制与其连接的薄膜晶体管T的开关状态,从而控制数据线DL与信号传输线20的连通。当薄膜晶体管T打开时,数据电压Da才能通过数据线DL充电至相应的子像素30。因此,子像素30可由控制信号线11控制。
可以理解的是,由同一条控制信号线11控制连通的数据线DL与多条控制信号线11有相同的交叠次数。比如,第一条数据线DL1和第四条数据线DL4与多条控制信号线11均无交叠。又比如,第三条数据线DL3和第六条数据线DL6与多条控制信号线11均具有两次交叠。因此,由同一条控制信号线11控制的每一子像素30接收的数据电压Da受到相同的耦合作用。
因此,本申请实施例中,由同一条控制信号线11控制的每一子像素30的存储电容Cst的电容值以及公共电极31接入的公共电压Vcom均相等,使得由同一条控制信号线11控制的多个子像素30在馈路电压Vft一致的情况下,充电均匀。
同理,同一条数据线DL传输的数据电压Da受到的耦合作用相同。因此,与同一条数据线DL电连接的多个子像素30的存储电容Cst的电容值以及公共电极31接入的公共电压Vcom均相等。
具体的,在本申请实施例中,沿第一方向X,位于同一列的子像素30与同一条数据线DL电连接。位于同一列的多个子像素30的存储电容Cst的电容值或公共电极31接入的公共电压Vcom均相等。
如此,可以以一列子像素30为单位,对相应的存储电容Cst的电容和/或公共电极31接收的公共电压Vcom进行调整,简化调整复杂度。
进一步的,在本申请实施例中,相邻两条数据线DL被配置为传输极性相反的数据电压Da。也即,本申请实施例中的显示面板100采用列反转的驱动方式,以改善显示面板100的显示质量。
其中,每条信号传输线20被配置为传输极性相同的数据电压Da。每一数据线DL通过一控制单元12与相应的信号传输线20电连接。
比如,沿第一方向X,第一条信号传输线20仅输出正极性数据电压,第二条信号传输线20仅传负极性数据电压。此时,在每相邻六条数据线DL中,第一条数据线DL1、第三条数据线DL3以及第五条数据线均与第一条信号传输线20连接。第二条数据线DL2、第四条数据线DL4以及第六条数据线DL6均与第二条信号传输线20连接。从而实现相邻数据线DL被配置为传输不同极性的数据电压Da,同时能够降低输出数据信号Da的源极驱动芯片的功耗。
在本申请实施例中,子像素30均可以是红色子像素、绿色子像素、蓝色子像素、白色子像素、黄色子像素等,本申请对此不作具体限定。本申请提供的显示面板100可以采用标准RGB像素排列架构、RGB PenTile像素排列架构、RGB Delta像素排列架构、RGBW像素排列架构等,具体可根据显示面板100的显示需求进行设置。
比如,如图1所示,子像素30为红色子像素、绿色子像素或蓝色子像素。在同一行子像素30中,多个子像素30以RGB、RBG、BGR、BRG、GRB、GBR等排列组合中的任一种重复排列。位于同一列的子像素30的颜色都相同。
在本申请实施例中,多条数据线DL包括第一数据线和第二数据线。第一数据线与m条控制信号线11交叠。第二数据线与n条控制信号线11交叠,0≤m<n。其中,当信号传输线20输出正极性数据电压时,与第一数据线连接的子像素30的存储电容Cst的电容值小于与第二数据线连接的子像素30的存储电容Cst的电容值。当信号传输线20输出传输负极性数据电压时,与第一数据线连接的子像素30的存储电容Cst的电容值大于与第二数据线连接的子像素30的存储电容Cst的电容值。
其中,m和n的数值取决于控制信号线11的条数。当控制信号线11设置为3条时,m可以是0或1,n可以是1或2。比如,当m=0,n=1时,第一数据线可以是第一条数据线DL1或第四数据线DL4,第二数据线可以是第二条数据线DL2或第五条数据线DL5。当m=0,n=2时,第一数据线可以是第一条数据线DL1或第四数据线DL4,第二数据线可以是第三条数据线DL3或第六条数据线DL3。当m=1,n=2时,第一数据线可以是第一条数据线DL1或第五条数据线DL5,第二数据线可以是第三条数据线DL3或第六条数据线DL3。
同参阅图1-图3,由上述分析可知,对于正极性子像素,馈路电压Vft越大,像素越暗。而对于负极性子像素,馈路电压Vft越大,像素越亮。
因此,对于正极性子像素而言,当信号传输线20输出同一正极性数据电压Da时,第一数据线传输的数据电压Da变化最小,像素最亮。此时,对于负极性子像素而言,第二数据线传输的数据电压Da变化最小,像素最暗。
因此,本申请实施例可根据显示面板100传输的数据电压Da的极性,对各子像素30的存储电容Cst的电容值进行调整,从而补偿不同耦合作用引起的数据电压Da差异,提高显示面板100的显示均匀性。
可以理解的是,电容的电容值大小主要和两极板之间的绝缘材料介电常数、两基板之间的间距以及两极板之间的相对截面积相关。因此通过调整上述参数可以调整电容的电容值大小。不过在面板制程中,绝缘材料和制程条件通常都相同。因此,两极板之间的绝缘材料介电常数、两基板之间的间距基本都相同。电容大小主要取决于两极板之间的相对面积。
本申请实施例中,存储电容Cst由公共电极31和像素电极32构成。因此通过调整公共电极31和/或像素电极32的面积大小,可以调整存储电容Cst的电容值。但是由于像素电极32对显示的影响较大,像素电极32大小不一易引起显示异常。因此,本申请实施例主要针对公共电极31的面积进行调整。
具体的,电容值大的存储电容Cst的公共电极31的面积大于电容值小的存储电容Cst的公共电极31的面积。
当位于同一列的子像素30与同一条数据线DL电连接时,位于同一列的多个子像素30的公共电极31的面积均相等。由此,可以列为单位,对公共电极31的面积进行调整,简化工艺制程。
当然,当位于同一列的子像素30分别与不同的数据线DL电连接时,只要保证由同一条控制信号线11控制的每一子像素30的公共电极31的面积相等即可,在此不再赘述。
进一步的,当对公共电极31的面积大小进行调整时,可以设置多个公共电极31接入的公共电压Vcom相同。具体的,显示面板100还包括一公共电压走线40。公共电压走线40用于提供公共电压Vcom。公共电压走线40包括第一走线41和多条第二走线42。第一走线41沿第一方向X延伸。第一走线41可以设置在子像素30靠近控制信号线11的一侧,也可以设置在子像素30远离控制信号线11的一侧。多条第二走线42均与第一走线41电连接。多条第二走线42沿第一方向X排布。也即,第二走线42可以与数据线DL平行设置。每条第二走线42设置在相邻两列子像素30之间。每列子像素30与同一条第二走线42电连接。
由此,保证每一子像素30接收的公共电压Vcom均相等。仅通过调整存储电容Cst的电容值,补偿不同耦合作用引起的数据电压Da差异,从而减小各子像素30之间的充电差异。
另一方面,液晶的偏转角度会影响子像素30的亮度。液晶的偏转角度取决于公共电极31和像素电极32的压差。理想情况下,像素电极32的电压即为子像素30接收的数据电压Da。但是由于不同数据线DL传输的数据电压Da受到的耦合作用不同,因此会影响液晶的偏转角度。
通常显示面板100的显示画面包括正负帧,即第一帧显示画面时,子像素30接收正极性数据电压。下一帧显示画面时,子像素30接收负极性数据电压。通常公共电压Vcom设置在正极性数据电压和负极性数据电压的正中间,使正负帧液晶偏转压差相同,从而可以正常显示。但是,如图3所示,由于耦合电容的存在,馈路电压Vft造成了子像素30接收的正极性数据电压和负极性数据电压存在压差差异,公共电压Vcom没有位于正极性数据电压和负极性数据电压的正中间,造成显示闪屏异常。
具体的,如图2所示,对于正极性子像素,馈路电压Vft越大,像素越暗。而对于负极性子像素,馈路电压Vft越大,像素越亮。也即,对于正极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越小。对于负极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越大。
因此,可通过对公共电极31接收的公共电压Vcom的调整,使其满足在耦合作用后,公共电压Vcom仍位于正极性数据电压和负极性数据电压的正中间,以解决闪屏问题。
具体的,由上述分析可知,对于正极性子像素,馈路电压Vft越大,像素越暗。而对于负极性子像素,馈路电压Vft越大,像素越亮。也即,对于正极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越小。对于负极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越大。
具体来说,请参阅图2和图4,图4是本申请提供的显示面板的第二局部结构示意图。与图1所示的显示面板100的不同之处在于,在本申请实施例中,显示面板100包括多条公共电压走线40。
其中,多条公共电压走线40分别用于提供电压值不同的公共电压Vcom,比如,第一公共电压Vcom1、第二公共电压Vcom2以及第三公共电压Vcom3。第一公共电压Vcom1、第二公共电压Vcom2以及第三公共电压Vcom3均可通过电源芯片进行调整。
具体的,多条数据线Da包括第一数据线和第二数据线。第一数据线与m条控制信号线11交叠。第二数据线与n条控制信号线11交叠。其中,0≤m<n。其中,m和n的数值取决于控制信号线11的条数。当控制信号线11设置为3条时,m可以是0或1,n可以是1或2。具体可参阅上述内容,在此不再赘述。
由于m<n,使得第一数据线传输的数据电压Da受到的耦合作用小于第二数据线传输的数据电压Da受到的耦合作用。因此,可以设置与第一数据线连接的子像素30的公共电极31接入的公共电压Vcom大于与第二数据线连接的子像素30的公共电极31接入的公共电压Vcom,与第一数据线连接的子像素30的公共电极31接入的公共电压Vcom大于与第二数据线连接的子像素30的公共电极31接入的公共电压Vcom,0≤m<n。
其中,m和n的数值取决于控制信号线11的条数。当控制信号线11设置为3条时,m可以是0或1,n可以是1或2。具体可参阅上述内容,在此不再赘述。
可以理解的是,液晶的偏转角度会影响子像素30的亮度。液晶的偏转角度取决于公共电极31和像素电极32的压差。理想情况下,像素电极32的电压即为子像素30接收的数据电压Da。但是由于不同数据线DL传输的数据电压Da收到的耦合作用不同,因此会影响液晶的偏转角度。对此,通过改变公共电压Vcom的大小,则可以补偿不同耦合作用引起的数据电压Da差异,从而能够减小各子像素30之间的充电差异。
具体的,第一数据线传输的数据电压Da受到的耦合作用小于第二数据线传输的数据电压Da受到的耦合作用。因此,与第一数据线连接的子像素30的公共电极31接入的公共电压Vcom大于与第二数据线连接的子像素30的公共电极31接入的公共电压Vcom。
此外,通常显示面板100的显示画面包括正负帧,即第一帧显示画面时,子像素30接收正极性数据电压。下一帧显示画面时,子像素30接收负极性数据电压。通常公共电压Vcom设置在正极性数据电压和负极性数据电压的正中间,使正负帧液晶偏转压差相同,从而可以正常显示。但是,如图3所示,由于耦合电容的存在,馈路电压Vft造成了子像素30接收的正极性数据电压和负极性数据电压存在压差差异,公共电压Vcom没有位于正极性数据电压和负极性数据电压的正中间,造成显示闪屏异常。
因此,可通过对公共电极31接收的公共电压Vcom的调整,使其满足在耦合作用后,公共电压Vcom仍位于正极性数据电压和负极性数据电压的正中间,以解决闪屏问题。
具体的,由上述分析可知,对于正极性子像素,馈路电压Vft越大,像素越暗。而对于负极性子像素,馈路电压Vft越大,像素越亮。也即,对于正极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越小。对于负极性子像素,耦合电压越大,接收到的数据电压Da与公共电压Vcom的压差越大。
因此,使得公共电压Vcom可以位于正极性数据电压和负极性数据电压的正中间,以改善显示质量。
在本申请实施例中,公共电压走线40的数量与控制信号线11的数量相同。同一条控制信号线11控制的多个子像素30与同一条公共电压走线40电连接。
其中,由同一条控制信号线11控制的多条数据线DL受到的耦合作用相同。也即,同一条控制信号线11控制的多个子像素30接收到的数据电压Da受到的耦合作用相同。因此,同一条控制信号线11控制的多个子像素30可以共用同一公共电压Vcom,从而减少公共电压走线40的数量。
同理,当对公共电极31的接收的公共电压Vcom进行调整时,可以设置多个公共电极31的面积相同。
需要说明的是,在本申请其他实施例中,当不同数据线DL接收的数据电压Da受到的耦合作用差异较大时,也可以同时对存储电容Cst的电容值以及公共电极31接收的公共电压Vcom进行调整,从而减小各子像素30之间的充电差异,提高显示面板100的显示均匀性。
请参阅图5,图5是本申请提供的显示面板的第三结构示意图。与图1所示的显示面板100的不同之处在于,在本申请实施例中,沿第一方向X,相邻两条数据线DL被配置为传输极性相反的数据电压Da,且相邻两个子像素30的极性相反。由同一条控制信号线11控制的每一子像素30的存储电容Cst的电容值或公共电极31接入的公共电压Vcom均相等。
也即,本申请实施例中的显示面板100采用1点反转的驱动方式,以进一步改善显示面板100的显示质量。当然,本申请实施例并不限于此,在其他实施例中,显示面板100也可以采用2点反转的驱动方式,在此不一一赘述。
请参阅图6,图6是本申请提供的显示面板的第四结构示意图。与图1所示的显示面板100的不同之处在于,在本申请实施例中,相邻两条数据线DL被配置为传输极性相反的数据电压Da。每条信号传输线20被配置为交替传输极性相反的数据电压Da。每相邻的k条数据线通过相应的控制单元12与同一信号传输线20电连接,k大于或者等于2。
其中,k的数值取决于控制信号线11的条数。通常,k的数值与控制信号线11的条数相同。比如,在本申请实施例中,控制信号线11设置为3条。则每相邻的3条数据线通过相应的控制单元12与同一信号传输线20电连接。
本申请实施例通过设置每条信号传输线20交替传输极性相反的数据电压Da,由此可实现相邻两条数据线DL被配置为传输极性相反的数据电压Da,避免多条数据线DL之间交叉设置,降低工艺难度。同时避免发生信号耦合。
相应的,本申请还提供一种显示装置,其包括显示面板和源极驱动芯片。显示面板为上述任一实施例所述的显示面板100,在此不再赘述。源极驱动芯片用于提供数据电压至显示面板。
此外,显示装置可以是智能手机、平板电脑、电子书阅读器、智能手表、摄像机、游戏机等,本申请对此不作限定。
具体的,请参阅图7,图7是本申请提供的显示装置的一种结构示意图。其中,显示装置1000包括显示面板100和源极驱动芯片200。
其中,液晶显示面板100包括多条扫描线GL和多条数据线DL。多条数据线DL沿第一方向X排布。多条扫描线GL沿第二方向Y排布。显示面板100还包括多个子像素(图中未标示),每一子像素均与相应的扫描线GL以及数据线DL电连接。
沿第二方向Y,源极驱动芯片200可以设置在显示面板100的上方,也可以设置在显示面板100的下方。源极驱动芯片200可设置为至少一个。源极驱动芯片200通过数据线DL传输数据信号至显示面板100。在一些实施例中,源极驱动芯片200可以通过COF(Chip OnFilm,覆晶薄膜)绑定在显示面板100上,本申请对此不做具体限定。
可选的,在本申请实施例的显示装置1000中,沿第一方向X,多条数据线DL通过Demux电路与源极驱动芯片200电连接。由此,可以成倍减少地源极驱动芯片200的输出通道,进而减少源极驱动芯片200的数量,降低成本。
本申请实施例的显示装置1000包括显示面板100。在显示面板100中,根据不同数据线DL接收的数据电压受到的耦合作用差异,对各子像素的存储电容的电容值和/或公共电极接入的公共电压进行调整,能够补偿不同耦合作用引起的数据电压差异,从而能够减小各子像素之间的充电差异,提高显示面板100的显示均匀性,进而提高显示装置1000的品质。
以上对本申请提供的显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的一般技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (13)
1.一种显示面板,其特征在于,包括:
多条数据线,多条所述数据线沿第一方向排布;
Demux电路,所述Demux电路包括至少两条控制信号线和多个控制单元,至少两条所述控制信号线沿第二方向排布,每一所述控制单元与相应的一条所述控制信号线以及一条所述数据线电连接,所述第一方向与所述第二方向交叉;
多条信号传输线,多条所述信号传输线沿所述第一方向排布,每条所述信号传输线与至少两个所述控制单元电连接;
多个呈阵列排布的子像素,每一所述子像素均包括像素电极和公共电极,所述像素电极与所述公共电极层叠绝缘设置以形成一存储电容,每一所述像素电极与相应的所述数据线电连接;
其中,所述数据线和所述控制信号线异层设置,且部分所述数据线与至少一条所述控制信号线交叠设置,所述子像素的所述存储电容的电容值和/或所述公共电极接入的公共电压根据对应的所述数据线与多条所述控制信号线的交叠次数调整。
2.根据权利要求1所述的显示面板,其特征在于,沿所述第一方向,位于同一列的所述子像素与同一条所述数据线电连接,位于同一列的多个所述子像素的所述存储电容的电容值以及所述公共电极接入的公共电压均相等。
3.根据权利要求1所述的显示面板,其特征在于,沿所述第一方向,相邻两条所述数据线被配置为传输极性相反的数据电压,且相邻两个所述子像素的极性相反,由同一条所述控制信号线控制的每一所述子像素的所述存储电容的电容值以及所述公共电极接入的公共电压均相等。
4.根据权利要求1-3任一项所述的显示面板,其特征在于,多条所述数据线包括第一数据线和第二数据线,所述第一数据线与m条所述控制信号线交叠,所述第二数据线与n条所述控制信号线交叠,0≤m<n;
其中,当所述信号传输线输出正极性数据电压时,与所述第一数据线连接的所述子像素的所述存储电容的电容值小于与所述第二数据线连接的所述子像素的所述存储电容的电容值;
当所述信号传输线输出负极性数据电压时,与所述第一数据线连接的所述子像素的所述存储电容的电容值大于与所述第二数据线连接的所述子像素的所述存储电容的电容值。
5.根据权利要求4所述的显示面板,其特征在于,电容值大的所述存储电容的所述公共电极的面积大于电容值小的所述存储电容的所述公共电极的面积。
6.根据权利要求4所述的显示面板,其特征在于,多个所述公共电极接入同一公共电压。
7.根据权利要求6所述的显示面板,其特征在于,每一条公共电压走线包括第一走线以及与所述第一走线连接的多条第二走线,所述第一走线沿所述第一方向延伸,多条所述第二走线沿所述第一方向排布,每条所述第二走线设置在相邻两列所述子像素之间,位于同一列的所述子像素与同一条所述第二走线电连接。
8.根据权利要求1所述的显示面板,其特征在于,多条所述数据线包括第一数据线和第二数据线,所述第一数据线与m条所述控制信号线交叠,所述第二数据线与n条所述控制信号线交叠,与所述第一数据线连接的所述子像素的所述公共电极接入的公共电压大于与所述第二数据线连接的所述子像素的所述公共电极接入的公共电压,0≤m<n。
9.根据权利要求8所述的显示面板,其特征在于,所述显示面板还包括多条公共电压走线,每条所述公共电压走线传输不同的公共电压,所述公共电压走线的数量与所述控制信号线的数量相同;
由同一条所述控制信号线控制的多个所述子像素与同一条所述公共电压走线电连接。
10.根据权利要求1所述的显示面板,其特征在于,每一所述控制单元均包括一薄膜晶体管,所述薄膜晶体管的栅极与相应的所述控制信号线电连接,每一所述薄膜晶体管的源极与相应的所述信号传输线电连接,每一所述薄膜晶体管的漏极与相应的所述数据线电连接;
多个所述控制单元中的所述薄膜晶体管的沟道长宽比均相等。
11.根据权利要求1所述的显示面板,其特征在于,相邻两条所述数据线被配置为传输极性相反的数据电压,每条所述信号传输线被配置为传输极性相同的数据电压,每一所述数据线通过一所述控制单元与相应的所述信号传输线电连接。
12.根据权利要求1所述的显示面板,其特征在于,相邻两条所述数据线被配置为传输极性相反的数据电压,每条所述信号传输线被配置为交替传输极性相反的数据电压,每相邻的k条所述数据线通过相应的所述控制单元与同一所述信号传输线电连接,k大于或者等于2。
13.一种显示装置,其特征在于,包括显示面板和源极驱动芯片,所述显示面板为权利要求1-12任一项所述的显示面板,所述源极驱动芯片用于提供数据电压至所述显示面板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210329492.3A CN114637147B (zh) | 2022-03-30 | 2022-03-30 | 显示面板及显示装置 |
PCT/CN2022/086652 WO2023184581A1 (zh) | 2022-03-30 | 2022-04-13 | 显示面板及显示装置 |
US17/755,301 US20240169952A1 (en) | 2022-03-30 | 2022-04-13 | Display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210329492.3A CN114637147B (zh) | 2022-03-30 | 2022-03-30 | 显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114637147A CN114637147A (zh) | 2022-06-17 |
CN114637147B true CN114637147B (zh) | 2023-07-25 |
Family
ID=81952561
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210329492.3A Active CN114637147B (zh) | 2022-03-30 | 2022-03-30 | 显示面板及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20240169952A1 (zh) |
CN (1) | CN114637147B (zh) |
WO (1) | WO2023184581A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115547194A (zh) * | 2022-09-21 | 2022-12-30 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4163611B2 (ja) * | 2003-12-26 | 2008-10-08 | 株式会社 日立ディスプレイズ | 液晶表示装置 |
CN101191923B (zh) * | 2006-12-01 | 2011-03-30 | 奇美电子股份有限公司 | 可改善显示品质的液晶显示系统及相关驱动方法 |
JP2010224219A (ja) * | 2009-03-24 | 2010-10-07 | Seiko Epson Corp | 駆動回路及び駆動方法、並びに電気光学装置及び電子機器 |
KR101761636B1 (ko) * | 2010-07-20 | 2017-07-27 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
US9190005B2 (en) * | 2014-03-05 | 2015-11-17 | Innolux Corporation | Display panel |
CN104950543B (zh) * | 2015-07-24 | 2018-05-29 | 武汉华星光电技术有限公司 | 一种demux液晶显示面板及其驱动方法 |
CN108510941A (zh) * | 2017-02-24 | 2018-09-07 | 昆山国显光电有限公司 | 一种显示面板的驱动方法及显示面板 |
CN108205228A (zh) * | 2018-01-03 | 2018-06-26 | 上海天马有机发光显示技术有限公司 | 显示面板和显示装置 |
CN109884833B (zh) * | 2019-05-09 | 2019-09-03 | 南京中电熊猫平板显示科技有限公司 | 一种多路分用电路、液晶显示装置以及像素补偿方法 |
CN110992906A (zh) * | 2019-11-18 | 2020-04-10 | 福建华佳彩有限公司 | Demux电路驱动方法 |
CN110992874B (zh) * | 2019-12-30 | 2022-10-04 | 武汉天马微电子有限公司 | 一种显示面板及其驱动方法、显示装置 |
CN111261075B (zh) * | 2020-02-20 | 2021-09-24 | 福建华佳彩有限公司 | 一种像素驱动方法 |
CN216118747U (zh) * | 2021-11-08 | 2022-03-22 | 福建华佳彩有限公司 | 一种降低Data Demux走线负载的电路结构 |
-
2022
- 2022-03-30 CN CN202210329492.3A patent/CN114637147B/zh active Active
- 2022-04-13 WO PCT/CN2022/086652 patent/WO2023184581A1/zh active Application Filing
- 2022-04-13 US US17/755,301 patent/US20240169952A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
CN114637147A (zh) | 2022-06-17 |
US20240169952A1 (en) | 2024-05-23 |
WO2023184581A1 (zh) | 2023-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8884861B2 (en) | Liquid crystal display and driving method thereof | |
KR20160125562A (ko) | 액정표시장치 | |
JP5567982B2 (ja) | 液晶表示装置及びその駆動方法 | |
US20110249046A1 (en) | Liquid crystal display device | |
US20090207330A1 (en) | Display device | |
US10971091B2 (en) | Array substrate, display panel and driving method thereof, and display device | |
US20100149157A1 (en) | Active matrix display and method for driving the same | |
KR20130025066A (ko) | 액정 표시 장치 | |
KR20200012063A (ko) | 표시 장치 및 이의 구동 방법 | |
US8878761B2 (en) | Liquid crystal display device and method for driving liquid crystal display device | |
US11899325B2 (en) | Liquid crystal display panel and display device | |
KR20060025785A (ko) | 액정 표시 장치 | |
CN102856321A (zh) | 一种薄膜晶体管阵列基板及显示装置 | |
CN114637147B (zh) | 显示面板及显示装置 | |
WO2011024338A1 (ja) | 液晶表示装置およびその電位設定方法 | |
KR20150059525A (ko) | 표시 장치 및 이의 구동 방법 | |
US11410626B1 (en) | Method for driving display panel, display panel and display device | |
CN114038438B (zh) | 驱动电路及显示装置 | |
CN108389557A (zh) | 显示装置及其驱动方法 | |
KR101518326B1 (ko) | 액정 표시 장치 | |
US8436955B2 (en) | Liquid crystal display having pairs of power source supply lines and a method for forming the same | |
KR101461035B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
US20170316747A1 (en) | Display apparatus | |
WO2011077802A1 (ja) | 液晶駆動回路、それを備えた液晶表示装置、及び液晶駆動回路の駆動方法 | |
KR101686093B1 (ko) | 시야각 제어 액정 표시 장치 및 이의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |