CN114586184A - 一种高压发光二极管 - Google Patents

一种高压发光二极管 Download PDF

Info

Publication number
CN114586184A
CN114586184A CN202180005886.7A CN202180005886A CN114586184A CN 114586184 A CN114586184 A CN 114586184A CN 202180005886 A CN202180005886 A CN 202180005886A CN 114586184 A CN114586184 A CN 114586184A
Authority
CN
China
Prior art keywords
light emitting
emitting diode
isolation
isolation groove
high voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180005886.7A
Other languages
English (en)
Inventor
熊伟平
吴志伟
高迪
郭桓邵
彭钰仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanzhou Sanan Semiconductor Technology Co Ltd
Original Assignee
Quanzhou Sanan Semiconductor Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanzhou Sanan Semiconductor Technology Co Ltd filed Critical Quanzhou Sanan Semiconductor Technology Co Ltd
Publication of CN114586184A publication Critical patent/CN114586184A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76229Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Devices (AREA)

Abstract

本发明提供一种高压发光二极管,其中相邻的子芯片之间的隔离槽包括第一隔离槽和第二隔离槽,第一隔离槽的宽度大于第二隔离槽的宽度。隔离槽在第一方向上延伸,第一隔离槽在与所述第一方向相交的第二方向上延伸的侧壁为第一侧壁,在第一方向上延伸并且与第一侧壁连接的侧壁为第二侧壁,第一侧壁与第二侧壁相连的区域形成为弧形区域。相邻子芯片的桥接结构覆盖该弧形区域,增加了桥接结构的粘附性,使其包覆该弧形区域,由此可以保证桥接结构的稳定性,使其不易出现裂缝或者断裂等缺陷,提高器件的可靠性。上述隔离槽结构尤其在外延层厚度较大、外延层台面侧壁倾斜角较大的情况下,本发明的隔离槽结构尤其能够增强桥接结构的稳定性。

Description

一种高压发光二极管
技术领域
本发明涉及半导体器件领域,具体地,涉及一种高压发光二极管。
背景技术
在高压发光二极管中,相邻的子芯片通过互连结构相互电连接。现有技术中,在互连结构蒸镀时,蒸镀蒸汽侧向沉积至相邻子芯片之间的隔离槽两侧的台面侧壁上。然而,当台面侧壁倾斜角较大时,蒸镀难度大,蒸镀厚度不足,互连结构容易产生裂缝,这就导致高压芯片各子芯片之间互连电阻大,大电流下容易使得发光二极管烧毁;或者会出现互连条直接断开的问题,发光二极管不能正常发光。
为了解决上述问题,有必要提供一种能够增加互连结构的稳定性及器件的可靠性的高压发光二极管。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种高压发光二极管。通过改进发光二极管的LED芯片单元中相邻子芯片之间的隔离槽的结构,增加相邻子芯片之间的桥接结构在沟槽位置处的粘附性,使得桥接结构不易裂缝或者断裂,提高器件的稳定性。
为实现上述目的及其它相关目的,本发明提供了一种高压发光二极管,包括基板以及形成在所述基板上的LED芯片单元,所述LED芯片单元包括多个由隔离槽间隔的子芯片,相邻的所述子芯片通过桥接结构导电连接;所述隔离槽在第一方向上延伸,并且所述隔离槽包括第一隔离槽和第二隔离槽,其中所述第一隔离槽的宽度大于所述第二隔离槽的宽度,所述第一隔离槽在与所述第一方向相交的第二方向上延伸的侧壁为第一侧壁,在所述第一方向上延伸并且与所述第一侧壁连接的侧壁为第二侧壁,所述第一侧壁与所述第二侧壁相连的区域形成为弧形区域,所述桥接结构形成在所述隔离槽的表面及侧壁上,并且覆盖所述弧形区域。
可选地,所述LED芯片单元包括形成在所述基板上的半导体发光序列层,所述半导体发光序列层包括依次形成在所述基板上的第一半导体层、有源层及第二半导体层,所述发光序列层的厚度介于6μm~8μm。
可选地,所述隔离槽的侧壁与所述基板的表面之间的夹角介于60°~90°。
可选地,每一个所述子芯片中,所述半导体发光序列层中的部分第一半导体层形成第一台面,所述半导体发光序列层的第二半导体层形成第二台面,相邻的所述子芯片的第一台面和第二台面相邻,所述桥接结构形成在相邻的所述子芯片的第一台面和第二台面上。
可选地,所述第二台面的侧壁与第一台面的表面之间的夹角介于50°~70°。
可选地,所述隔离沟槽形成在相邻的所述子芯片的第一台面和第二台面之间,其中,所述第一隔离槽位于所述隔离槽的端部。
可选地,所述第一隔离沟槽的宽度介于10μm~50μm。
可选地,所述第二隔离沟槽的宽度介于3μm~10μm。
可选地,所述桥接结构包括金属导电层,所述金属导电层的厚度介于0.1μm~2μm。
可选地,形成在所述隔离槽侧壁上的所述桥接结构的厚度为d1,形成在所述第一台面和所述第二台面上方的所述桥接结构的厚度为d2,d1∶d2介于6∶10~10∶10。
可选地,所述隔离沟槽中填充有绝缘介质层,所述桥接结构形成在所述绝缘介质层上方。
可选地,所述高压发光二极管为红光二极管。
可选地,还包括电极结构,所述电极结构设置在所述LED芯片单元的起始端的子芯片和最末端的子芯片的上方。
如上所述,本发明提供的高压发光二极管,至少具备如下有益技术效果:
本发明的高压发光二极管中,相邻的子芯片之间的隔离槽包括第一隔离槽和第二隔离槽,第一隔离槽和第二隔离槽为连续结构,并且第一隔离槽的宽度大于第二隔离槽的宽度。第一隔离槽与第二隔离槽连接的位置处形成弧形区域。相邻子芯片的桥接结构覆盖该弧形区域,增加了桥接结构的粘附性,使其包覆该弧形区域,由此可以保证桥接结构的稳定性,使其不易出现裂缝或者断裂等缺陷,提高器件的可靠性。上述隔离槽结构尤其在外延层厚度较大(例如6μm~8μm的红光LED芯片单元)、外延层台面侧壁倾斜角较大(例如60°~90°)的情况下,本发明的隔离槽结构尤其能够增强桥接结构的稳定性。
另外,由于弧形区域增加了桥接结构的粘附性及稳定性,因此可以控制桥接结构的厚度较薄(例如0.1μm~2μm)。由此,一方面能够保证器件各个平面的平整度,便于后续制程;另一方面也可以有效降低器件的制造成本。
本发明中,上述较宽的第一隔离槽紧邻相邻LED芯片单元的切割道形成,一方面在后续固晶过程中拾取芯片时,探针不会碰到互联条,不会对互联条造成破坏,保证芯片的可靠性;另一方面,第一隔离槽紧邻切割道形成可以在不损失或者损失极小的发光面积的情况下形成上述第一隔离沟槽,保证芯片的出光面积。
附图说明
图1a显示为传统高压LED芯片单元的结构示意图。
图1b显示为图1a所示的LED芯片的隔离槽的断面扫描图。
图2显示为本发明实施例一提供的高压发光二极管的LED芯片单元的结构示意图。
图3a显示为沿图2中线L-L的剖面图。
图3b显示为图3a中区域A的局部放大示意图。
图4显示为图2所示的LED芯片单元的立体示意图。
图5显示为在图2所示的LED芯片单元中形成桥接结构的示意图。
图6显示为本发明实施例二提供的高压发光二极管的LED芯片单元的结构示意图。
图7显示为在图6所示的LED芯片单元中形成桥接结构的示意图。
附图标记列表
001 高压发光二极管 1031-2 第二侧壁
011 第一子芯片 1032 第二隔离槽
012 第二子芯片 1033 弧形区域
013 隔离槽 104 桥接结构
014 互连条 120 半导体发光序列层
100 高压发光二极管 1201 第一半导体层
110 基板 1202 有源层
100 LED芯片单元 1203 第二半导体层
101 第一子芯片 130 绝缘介质层
1011 第一台面 150 透明导电层
1012 第二台面 160 绝缘保护层
102 第二子芯片 170 电流阻挡层
103 隔离槽 180 第二电极
1031 第一隔离槽 190 第一电极
1031-1 第一侧壁
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其它优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,虽图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的形态、数量、位置关系及比例可在实现本方技术方案的前提下随意改变,且其组件布局形态也可能更为复杂。
在高压发光二极管中,相邻的子芯片通过互连结构相互电连接。如图1a所示,示出了传统的高压发光二极管001,其中示例性示出该高压发光二极管001包括基板100以及形成在基板上的两个子芯片:第一子芯片011和第二子芯片012,两个子芯片通过隔离槽013相互间隔,隔离槽两侧为两个子芯片的台面I和台面II。互连条014形成在隔离槽两侧的台面I和台面II的表面及侧壁,实现两个子芯片的电连接。然而,如图1b所示,台面I和台面II与基板010之间的侧壁与基板的表面之间具有倾斜角α1和α2,并且倾斜角α1和α2均比较大,例如图1b所示的86.9°及73.8°。当蒸镀蒸汽侧向沉积至隔离槽013两侧的台面I和台面II的侧壁时,上述大角度的倾斜角会使得蒸镀难度大,蒸镀厚度不足如图1b所示,在隔离槽的侧壁上,互连条厚度明显小于台面I和台面II上方的互连条的厚度,通常,隔离槽侧壁上的互连条的厚度与台面I和台面II上方的互连条的厚度比介于2:10~4:10。侧壁上的互连条蒸镀厚度不足使得互联条极易产生裂缝,导致每个子芯片之间的互连电阻变大,大电流下容易使得高压二极管烧毁;或者使得互联条直接断开,高压发光二极管无法正常工作,无法正常发光。为了解决上述问题,通常也会采用增加互连结构的厚度的方法,然而,互连结构厚度的增加,一方面会使得发光二极管的各表面高低不平,为后续制程带来困难;另一方会增加制造成本。
为了解决上述问题,本发明提供一种高压发光二极管,有效改善相邻子芯片之间的互连结构在子芯片的台面的侧壁覆盖不佳的问题。
实施例一
本实施例提供一种高压发光二极管,其包括基板以及形成在所述基板上的LED芯片单元。如图2所示,在本实施例中,示例性示出了高压发光二极管的基板110以及形成自基板上的一个LED芯片单元100,并且示例性示出了LED芯片单元的两个子芯片101和102,应该理解的是,基板110上可以形成若干个LED芯片单元100,每一个芯片单元100可以包括若干个子芯片。
如图3a所示,每一个LED芯片单元100均包括形成在基板110上的半导体发光序列层120,具体地,该半导体发光序列层120为多层结构,例如,至少包括第一半导体层1201、有源层1202及第二半导体层1203。
本实施例中,半导体发光序列层120通过MOCVD或其它的生长方式获得,为能够提供常规的如紫外、蓝、绿、黄、红、红外光等辐射的半导体材料,具体的可以是200nm~950nm的材料,如常见的氮化物,具体的如氮化镓基半导体外延叠层,氮化镓基外延叠层常见有掺杂铝、铟等元素,主要提供200~550nm波段的辐射;或者常见的铝镓铟磷基或铝镓砷基半导体垒晶叠层,主要提供550~950nm波段的辐射。其中,第一半导体层1201和第二半导体层1203可分别通过n型掺杂或P型掺杂以实现至少分别提供电子或空穴。n型半导体层可以掺杂有诸如Si、Ge或者Sn的n型掺杂物,P型半导体层可以掺杂有诸如Mg、Zn、Ca、Sr或者Ba的P型掺杂物。第一半导体层1201、有源层1202及第二半导体层1203具体可以是铝镓铟氮、氮化镓、铝镓氮、铝铟磷、铝镓铟磷或砷化镓或铝镓砷等材料制作形成。第一半导体层1201和第二半导体层1203中包括提供电子或空穴的覆盖层,还可以包括其它材料层如电流扩展层、窗口层或欧姆接触层等,根据掺杂浓度或组分含量不同进行设置为不同的多层。有源层1202为提供电子和空穴复合提供光辐射的区域,根据发光波长的不同可选择不同的材料,有源层1202可以是单量子阱或多量子阱的周期性结构。通过调整有源层1202中半导体材料的组成比,以期望辐射出不同波长的光。
在本实施例中,优选半导体发光序列层120为AlGaInP基材料形成,该半导体发光序列层120的厚度为6μm~8μm。
在可选实施例中,上述半导体发光序列层120也可以由GaN基材料形成,该GaN基半导体发光序列层的厚度介于4μm~6μm;在另一可选实施例中,上述半导体发光序列层120还可以由GaAs基材料形成,该GaAs基半导体发光序列层的厚度介于6μm~8μm。
参照图2至图4,相邻的两个子芯片101及102之间形成隔离槽103,该隔离槽103在第一方向上延伸贯穿上述半导体发光序列层120,或者进一步贯穿部分基板110,以将相邻的两个子芯片分隔。上述第一方向可以是图2所示的Y方向。在隔离槽中形成有绝缘介质层130,进一步实现相邻的两个子芯片的绝缘间隔。另外,在每一个子芯片中,上述半导体发光外延层均形成台面结构。如图2和3所示,在第一子芯片101和第二子芯片102中,第一半导体层1201形成第一台面1011和1021。可以通过刻蚀半导体发光外延层的第二半导体层、有源层及部分第一半导体层形成该第一台面。该第一台面之外的半导体发光序列层120形成第二台面1012及1022。隔离槽103形成在第一子芯片101的第一台面1011和第二子芯片102的第二台面1022之间。在可选实施例中,第二台面的侧壁可以形成为倾斜侧壁,具体地,例如,第二台面的侧壁与第一台面的表面之间的夹角介于50°~70°。如图3a所示,隔离槽103的侧壁与基板110的表面具有一倾斜角α,即第一子芯片101的第一台面1011的侧壁和第二子芯片102的第二台面1022的侧壁与基板110的表面具有一倾斜角α。在可选实施例中该倾斜角α大约为60°~90°。
为了保证能够良好覆盖如此大角度倾斜的侧壁的桥接结构,如图2至图4所示,本实施例中,隔离槽103具有一加宽部,即,隔离槽103包括较宽的第一隔离槽1031和较窄的第二隔离槽1032,第一隔离槽和第二隔离槽为连续结构。在可选实施例中,第一隔离槽的宽度介于10μm~50μm,第二隔离槽的宽度介于3μm~10μm。如图2和图4所示,在本实施例中,第一隔离槽1031位于隔离槽103的端部,并且该第一隔离槽1031靠近相邻的LED芯片单元之间的切割道(未详细图示)。这样一方面在后续固晶过程中拾取芯片时,探针不会碰到互联条,不会对互联条造成破坏,保证芯片的可靠性;另一方面,第一隔离槽紧邻切割道形成可以在不损失或者损失极小的发光面积的情况下形成上述第一隔离沟槽,保证芯片的出光面积。
如图2所示,在本实施例中,定义第一隔离槽1031在与第一方向上延伸连接的侧壁为第一隔离槽1031的第一侧壁1031-1;在第二方向上延伸并且与该第一侧壁1031-1连接的侧壁为第一隔离槽1031的第二侧壁1031-2。其中,第一方向可以是图2中所述的X方向,第二方向为与X方向垂直的Y方向。应该可以理解的是,图2中X和Y方向仅仅是示例性的第一方向和第二方向,第一方向和第二方向可以是相交但是不垂直的两个方向。第一侧壁1031-1与第二侧壁1031-2相连的区域形成为弧形区域1033,第一侧壁和第二沟槽1032相连的区域,以及第二侧壁在第一隔离槽的端部同样也可以形成为弧形结构。该结构使得第一沟槽整体上呈现喇叭口形状,使得弧形区域1033能够完全暴露出来,后续在第一隔离槽侧壁上迎面蒸镀桥接结构时,能够使得蒸镀气体完全接触弧形区域1033,由此提高桥接结构在弧形区域的覆盖均匀性及完整性,提高桥接结构的可靠性。
如图5所示,在第一子芯片101和第二子芯片102之间形成桥接结构104,该桥接结构可以是金属导电材料,例如Au、Ag等导电性良好的金属。桥接结构分别与第一子芯片101的第一半导体层1021和第二子芯片102的第二半导体层1023导电连接,由此实现第一子芯片和第二子芯片的串联。形成上述桥接结构104时,采用侧面蒸镀工艺进行蒸镀,即相对第一隔离槽的第一侧壁进行迎面蒸镀。如图5所示,桥接结构104形成在第一隔离槽1031和第二隔离槽1032相连接的位置处,并且桥接结构104覆盖第一隔离槽1031的弧形区域1033。弧形区域1033增加了桥接结构与子芯片的台面的接触面积,使得桥接结构104能够很好地覆盖弧形区域1033,桥接结构稳定性增加,不会出现断裂或者裂缝等缺陷。由于弧形区域的桥接结构的粘附性及均匀性增加,因此可以缩小如图3b所示的隔离槽侧壁上的桥接结构的厚度d1及台面上方的桥接结构的厚度d2之间的差异,例如,如图3b所示,本实施例中隔离槽侧壁上的桥接结构的厚度d1与台面上方的桥接结构的厚度d2的比d1:d2介于6:10~10:10,由此可以做到在保证桥接结构的可靠性的前提下将桥接结构做到更薄。另外,由于桥接结构与弧形区域1033的粘附性增强,可以使得桥接结构做得更薄,例如本实施例中,桥接结构的厚度可以控制在0.1μm~2μm之间,由此能够在保证器件良率的前提下降低器件的制造成本。
再次参照图4,LED芯片单元还包括电极结构,具体地,包括形成在第一子芯片101的第二台面上的第二电极180和形成在第二子芯片102的第一台面上的第一电极190。第一电极190与第一半导体层电连接,第二电极180与第二半导体层电连接。可选地,第二电极180与第二半导体层1203之间还形成有透明导电层150,该透明导电层可以是氧化铟锡层,可以用作电流扩展的作用。另外,在透明导电层150和第二半导体层1203之间,第二电极180正下方的位置处还形成有电流阻挡层170。LED芯片单元的最外侧还形成有绝缘保护层160,例如该绝缘保护层可以是SiO2、Si3N4等。图4示出了两个子芯片时电极结构所在的位置,应该理解的是,在多于两个子芯片的LED芯片单元中,电极结构分别位于LED芯片单元中的起始子芯片和末端子芯片上。
实施例二
本实施例同样提供一种高压发光二极管,其同样包括基板以及形成在所述基板上的LED芯片单元。与实施例一提供的高压发光二极管的相同之处不再赘述,不同之处在于:
本实施例中,如图6所示,隔离槽103的第一隔离槽1031位于远离隔离槽端部的位置,即位于隔离槽的中间区域。本实施例中,第一隔离槽的位置可以根据实际需要选择。第一隔离槽1031与第二隔离槽1032连接的侧壁为第一侧壁,与第一侧壁连接且远离第二隔离槽1032的侧壁为第二侧壁,第一侧壁和第二侧壁的连接处形成弧形区域1033。
如图7所示,在第一子芯片101和第二子芯片102之间形成桥接结构104,该桥接结构可以是金属导电材料,例如Au、Ag等导电性良好的金属。桥接结构分别与第一子芯片101的第一半导体层1021和第二子芯片102的第二半导体层1023导电连接,由此实现第一子芯片和第二子芯片的串联。形成上述桥接结构104时,采用侧面蒸镀工艺进行蒸镀,即对第一隔离槽的第一侧壁进行迎面蒸镀。如图5所示,桥接结构104形成在第一隔离槽1031和第二隔离槽1032相连接的位置处,并且桥接结构104覆盖第一隔离槽1031的弧形区域1033。弧形区域1033增加了桥接结构与子芯片的台面的接触面积,使得桥接结构104能够很好地覆盖弧形区域1033,桥接结构稳定性增加,不会出现断裂或者裂缝等缺陷。另外,由于桥接结构与弧形区域1033的粘附性增强,可以使得桥接结构做得更薄,例如本实施例中,桥接结构的厚度可以控制在0.1μm~2μm之间,由此能够在保证器件良率的前提下降低器件的制造成本。
本发明的隔离沟槽对于半导体发光外延层厚度较大(例如6μm~8μm)、隔离槽侧壁与基板表面之间的夹角较大(例如60°~90°)的高压发光二极管尤其适用,可以增大桥接结构在隔离槽侧壁上的覆盖面积,提高桥接结构的稳定性。
如上所述,本发明提供的高压发光二极管,至少具备如下有益技术效果:
本发明的高压发光二极管中,相邻的子芯片之间的隔离槽包括第一隔离槽和第二隔离槽,第一隔离槽和第二隔离槽为连续结构,并且第一隔离槽的宽度大于第二隔离槽的宽度。第一隔离槽与第二隔离槽连接的位置处形成弧形区域。相邻子芯片的桥接结构覆盖该弧形区域,增加了桥接结构的粘附性,使其包覆该弧形区域,由此可以保证桥接结构的稳定性,使其不易出现裂缝或者断裂等缺陷,提高器件的可靠性。上述隔离槽结构尤其在外延层厚度较大(例如6μm~8μm的红光LED芯片单元)、隔离槽的侧壁倾斜角较大(例如60°~90°)的情况下,本发明的隔离槽结构尤其能够增强桥接结构的稳定性。
另外,由于弧形区域增加了桥接结构的粘附性及稳定性,因此可以控制桥接结构的厚度较薄(例如0.1μm~2μm)。由此,一方面能够保证器件各个平面的平整度,便于后续制程;另一方面也可以有效降低器件的制造成本。
本发明中,上述较宽的第一隔离槽可以紧邻相邻LED芯片单元的切割道形成,一方面在后续固晶过程中拾取芯片时,探针不会碰到互联条,不会对互联条造成破坏,保证芯片的可靠性;另一方面,第一隔离槽紧邻切割道形成可以在不损失或者损失极小的发光面积的情况下形成上述第一隔离沟槽,保证芯片的出光面积。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (13)

1.一种高压发光二极管,包括基板以及形成在所述基板上的LED芯片单元,所述LED芯片单元包括多个由隔离槽间隔的子芯片,相邻的所述子芯片通过桥接结构导电连接;其特征在于,
所述隔离槽在第一方向上延伸,并且所述隔离槽包括第一隔离槽和第二隔离槽,其中所述第一隔离槽的宽度大于所述第二隔离槽的宽度,所述第一隔离槽在与所述第一方向相交的第二方向上延伸的侧壁为第一侧壁,在所述第一方向上延伸并且与所述第一侧壁连接的侧壁为第二侧壁,所述第一侧壁与所述第二侧壁相连的区域为弧形区域,所述桥接结构形成在所述隔离槽的表面及侧壁上,并且覆盖所述弧形区域。
2.根据权利要求1所述的高压发光二极管,其特征在于,所述LED芯片单元包括形成在所述基板上的半导体发光序列层,所述半导体发光序列层包括依次形成在所述基板上的第一半导体层、有源层及第二半导体层,所述发光序列层的厚度介于6μm~8μm。
3.根据权利要求1所述的高压发光二极管,其特征在于,所述隔离槽的侧壁与所述基板的表面之间的夹角介于60°~90°。
4.根据权利要求1所述的高压发光二极管,其特征在于,每一个所述子芯片中,所述半导体发光序列层中的部分第一半导体层形成第一台面,所述半导体发光序列层的第二半导体层形成第二台面,相邻的所述子芯片的第一台面和第二台面相邻,所述桥接结构形成在相邻的所述子芯片的第一台面和第二台面上。
5.根据权利要求4所述的高压发光二极管,其特征在于,所述第一台面和所述第二台面的侧壁与所述第一台面的表面之间的夹角介于50°~70°。
6.根据权利要求4所述的高压发光二极管,其特征在于,所述隔离槽形成在相邻的所述子芯片的第一台面和第二台面之间,其中所述第一隔离槽位于所述隔离槽的端部。
7.根据权利要求1所述的高压发光二极管,其特征在于,所述第一隔离沟槽的宽度介于10μm~50μm。
8.根据权利要求1所述的高压发光二极管,其特征在于,所述第二隔离沟槽的宽度介于3μm~10μm。
9.根据权利要求1所述的高压发光二极管,其特征在于,所述桥接结构包括金属导电层,所述金属导电层的厚度介于0.1μm~2μm。
10.根据权利要求4所述的高压发光二极管,其特征在于,形成在所述隔离槽侧壁上的所述桥接结构的厚度为d1,形成在所述第一台面和所述第二台面上方的所述桥接结构的厚度为d2,d1∶d2介于6∶10~10∶10。
11.根据权利要求1所述的高压发光二极管,其特征在于,所述隔离沟槽中填充有绝缘介质层,所述桥接结构形成在所述绝缘介质层上方。
12.根据权利要求1所述的高压发光二极管,其特征在于,所述高压发光二极管为红光二极管。
13.根据权利要求1所述的高压发光二极管,其特征在于,还包括电极结构,所述电极结构设置在所述LED芯片单元的起始端的子芯片和最末端的子芯片的上方。
CN202180005886.7A 2021-07-06 2021-07-06 一种高压发光二极管 Pending CN114586184A (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2021/104777 WO2023279259A1 (zh) 2021-07-06 2021-07-06 一种高压发光二极管

Publications (1)

Publication Number Publication Date
CN114586184A true CN114586184A (zh) 2022-06-03

Family

ID=81769690

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180005886.7A Pending CN114586184A (zh) 2021-07-06 2021-07-06 一种高压发光二极管

Country Status (3)

Country Link
US (1) US20240145441A1 (zh)
CN (1) CN114586184A (zh)
WO (1) WO2023279259A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115050874A (zh) * 2022-07-20 2022-09-13 淮安澳洋顺昌光电技术有限公司 一种发光二极管芯片及其制备方法和倒装led芯片

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116779634B (zh) * 2023-08-15 2023-10-17 潍坊职业学院 一种高压倒装结构的紫外led芯片及其制作方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012028749A (ja) * 2010-07-22 2012-02-09 Seoul Opto Devices Co Ltd 発光ダイオード
CN204289445U (zh) * 2014-11-26 2015-04-22 苏州新纳晶光电有限公司 一种高压led芯片
CN107768396B (zh) * 2017-09-29 2020-06-26 江苏新广联半导体有限公司 铝铜合金电极结构和桥接结构的高压二极管及其制备方法
CN111293200A (zh) * 2018-12-07 2020-06-16 大连德豪光电科技有限公司 Led高压芯片及其制备方法、隔离槽的制作方法
CN209626249U (zh) * 2019-03-25 2019-11-12 厦门市三安光电科技有限公司 一种高压发光二极管

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115050874A (zh) * 2022-07-20 2022-09-13 淮安澳洋顺昌光电技术有限公司 一种发光二极管芯片及其制备方法和倒装led芯片
CN115050874B (zh) * 2022-07-20 2023-08-18 淮安澳洋顺昌光电技术有限公司 一种发光二极管芯片及其制备方法和倒装led芯片

Also Published As

Publication number Publication date
US20240145441A1 (en) 2024-05-02
WO2023279259A1 (zh) 2023-01-12

Similar Documents

Publication Publication Date Title
KR101741035B1 (ko) 발광 구조체
US8648369B2 (en) Light emitting device and method of fabricating the same
CN101897046B (zh) 半导体发光器件及其制造方法
CN104377218B (zh) 发光二极管
US8541807B2 (en) Semiconductor light emitting device and light emitting apparatus having the same
KR100999806B1 (ko) 반도체 발광소자 및 그 제조방법
CN101820043A (zh) 发光装置
US8405101B2 (en) Semiconductor light emitting device and method of manufacturing the same
KR20100036617A (ko) 발광 소자 및 그것을 제조하는 방법
US20240145441A1 (en) Light-emitting diode
TW200931657A (en) Led array for microdisplays or like applications, and method of fabrication
CN113659051A (zh) 一种倒装半导体发光元件、半导体发光器件及显示装置
KR101106139B1 (ko) 확장된 금속 반사층을 갖는 플립 본딩형 발광다이오드 및 그 제조방법
US9735316B2 (en) Method for manufacturing high voltage LED flip chip
CN108172668B (zh) 一种发光二极管
US9590009B2 (en) Semiconductor light emitting element
CN211238280U (zh) 一种发光二极管
CN113097355B (zh) 发光二极管及其制作方法
KR20140140399A (ko) 복수개의 발광 요소들을 갖는 발광다이오드 및 그것을 제조하는 방법
KR101420788B1 (ko) 반도체 발광소자
KR20180003063A (ko) 반도체 소자, 이를 포함하는 표시패널, 표시장치, 통신장치
US12002842B2 (en) Light emitting device and manufacturing method thereof
CN110752276B (zh) 发光二极管及其制作方法
US20210036049A1 (en) Light emitting device and manufacturing method thereof
US20230335682A1 (en) Led chip and preparation method thereof

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination