CN114567294A - 具有多路选择器功能的锁存器 - Google Patents

具有多路选择器功能的锁存器 Download PDF

Info

Publication number
CN114567294A
CN114567294A CN202210455772.9A CN202210455772A CN114567294A CN 114567294 A CN114567294 A CN 114567294A CN 202210455772 A CN202210455772 A CN 202210455772A CN 114567294 A CN114567294 A CN 114567294A
Authority
CN
China
Prior art keywords
signal
clock signal
output
gate
inverted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210455772.9A
Other languages
English (en)
Other versions
CN114567294B (zh
Inventor
范志军
田文博
孔维新
杨作兴
郭海丰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen MicroBT Electronics Technology Co Ltd
Original Assignee
Shenzhen MicroBT Electronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen MicroBT Electronics Technology Co Ltd filed Critical Shenzhen MicroBT Electronics Technology Co Ltd
Priority to CN202210455772.9A priority Critical patent/CN114567294B/zh
Publication of CN114567294A publication Critical patent/CN114567294A/zh
Application granted granted Critical
Publication of CN114567294B publication Critical patent/CN114567294B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/037Bistable circuits
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318541Scan latches or cell details
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/09425Multistate logic
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/0948Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET using CMOS or complementary insulated gate field-effect transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)

Abstract

本公开涉及一种具有多路选择器功能的锁存器,包括:第一三态门,所述第一三态门的数据输入端被配置为接收第一数据信号,所述第一三态门的时钟输入端被配置为接收第一时钟信号;第二三态门,所述第二三态门的数据输入端被配置为接收第二数据信号,所述第二三态门的时钟输入端被配置为接收第二时钟信号;以及反相器,所述反相器的输入端连接到第一三态门的输出端和第二三态门的输出端,所述反相器的输出端提供锁存器的输出,其中,第一时钟信号和第二时钟信号使得第一三态门和第二三态门在不同的时间导通。

Description

具有多路选择器功能的锁存器
技术领域
本发明涉及具有多路选择器功能的锁存器。
背景技术
芯片的评价指标通常是性能、功耗和面积(Performance, Power and Area,PPA)。性能是指运行的速度。功耗是指静态漏电和运行时的功耗。面积是指芯片的面积,其代表了成本。很多应用领域(例如,矿机和人工智能)对PPA(特别是功耗)很敏感。因此,PPA代表着芯片的核心竞争力。
芯片制造存在良率问题。可测性设计(Design for Test,DFT)是大规模芯片必备的技术。通过DFT能够将有错误的芯片筛除出去或者对芯片进行分级。DFT通过在芯片原始设计中插入各种用于提高芯片可测性(包括可控制性和可观测性)的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片测试的成本。
发明内容
根据本公开的一个方面,提供了一种具有多路选择器功能的锁存器,包括:第一三态门,所述第一三态门的数据输入端被配置为接收第一数据信号,所述第一三态门的时钟输入端被配置为接收第一时钟信号;第二三态门,所述第二三态门的数据输入端被配置为接收第二数据信号,所述第二三态门的时钟输入端被配置为接收第二时钟信号;以及反相器,所述反相器的输入端连接到第一三态门的输出端和第二三态门的输出端,所述反相器的输出端提供锁存器的输出,其中,第一时钟信号和第二时钟信号使得第一三态门和第二三态门在不同的时间导通。
根据本公开的又一个方面,提供了一种运算电路,包括多个本公开的锁存器。
根据本公开的又一个方面,提供了一种计算装置,包括:存储器;以及处理器,所述处理器包括本公开的运算电路。
附图说明
当结合附图考虑实施例的以下具体描述时,可以获得对本发明内容更好的理解。在各附图中使用了相同或相似的附图标记来表示相同或者相似的部件。各附图连同下面的具体描述一起包含在本说明书中并形成说明书的一部分,用来例示说明本发明的实施例和解释本发明的原理和优点。
图1A-1D示出了通过在原始电路的逻辑块之间插入额外的硬件电路来测试原始电路的框图。
图2A示出了扫描替换步骤中将普通D触发器替换为扫描DFF的示意图,图2B示出了扫描拼接步骤中将扫描DFF连接在一起形成扫描链的示意图。
图3A和3B分别示出了二选一多路选择器(MUX2)的逻辑图和真值表。
图4A和4B分别示出了反相二选一多路选择器(MUXI2)和二选一多路选择器(MUX2)的互补金属氧化物半导体(Complementary Metal-Oxide-Semiconductor,CMOS)电路。
图5示出了根据本公开的实施例的具有多路选择器功能的锁存器500。
图6A和6B示出了根据本公开的实施例的实现了图5的锁存器500的CMOS电路600A和600B。
图7示出了根据本公开的实施例的具有多路选择器功能的锁存器700。
图8A和8B示出了根据本公开的实施例的实现了图7的锁存器700的CMOS电路800A和800B。
图9A和9B示出了根据本公开的实施例的实现了图7的锁存器700的CMOS电路900A和900B。
图10A和10B示出了根据本公开的实施例的用于生成第一时钟信号的时钟信号生成器1000A和1000B。
图11A和11B示出了根据本公开的实施例的用于生成第二时钟信号的时钟信号生成器1100A和1100B。
图12A和12B示出了根据本公开的实施例的用于生成第三时钟信号的时钟信号生成器1200A和1200B。
图13示出了将根据本公开的实施例的第一时钟信号和第二时钟信号施加于图6A的CMOS电路时的信号时序图。
图14示出了可以应用根据本公开的实施例的锁存器的运算电路1400。
图15示出了可以应用根据本公开的实施例的锁存器的运算电路1500。
具体实施方式
以下对实施例的详细描述呈现了本发明的特定实施例的各种细节。然而,本发明可以以权利要求所定义和涵盖的多种不同方式实施。在本说明书中,相同的附图标记可表示相同或功能相似的元件。
图1A-1D示出了通过在原始电路的逻辑块之间插入额外的硬件电路来测试原始电路的框图。图1A示出的是原始电路。图1B示出的是在逻辑块A和逻辑块B之间插入观测点来观测从逻辑块A传递到逻辑块B的值。图1C示出的是在逻辑块A和逻辑块B之间插入或门来控制从逻辑块A传递到逻辑块B的值,即,将该值强制为1。图1D示出的是在逻辑块A和逻辑块B之间插入与门来控制从逻辑块A传递到逻辑块B的值,即,将该值强制为0。
在大规模芯片中,数字电路的主要构成是时序逻辑单元和组合逻辑单元。组合逻辑单元的测试过程比较简单,通常情况下只需要单个测试向量就可以检测到目标错误。时序逻辑单元的测试过程比较复杂。在绝大多数情况下,没办法只依靠一个测试向量,而是需要一个测试向量序列才能最终检测到目标错误。
扫描(Scan)技术能够把难以测试(difficult-to-test)的时序电路转变为容易测试(easy-to-test)的组合电路。扫描技术主要包括两步。第一步是扫描替换,其把电路中的普通寄存器(例如,D触发器(DFF))替换为扫描寄存器(例如,扫描DFF)。第二步是扫描拼接,其把第一步中的扫描寄存器连接在一起形成扫描链。图2A示出了扫描替换步骤中将普通DFF替换为扫描DFF的示意图。图2B示出了扫描拼接步骤中将扫描DFF连接在一起形成扫描链的示意图。
扫描DFF由二选一多路选择器(MUX2)和DFF组成。MUX2的逻辑表达式为
Figure 766659DEST_PATH_IMAGE001
。sel为选择信号,a0为第一输入,a1为第二输入。图3A和3B分别示出了二选一多路选择器(MUX2)的逻辑图和真值表。当选择信号sel为逻辑0时,输出X为第一输入a0。当选择信号sel为逻辑1时,输出X为第二输入a1。图4A和4B分别示出了反相二选一多路选择器(MUXI2)和二选一多路选择器(MUX2)的互补金属氧化物半导体(ComplementaryMetal-Oxide-Semiconductor,CMOS)电路。MUXI2与MUX2的区别在于,MUXI2的输出为输入的反相。但从图4A和4B可以看出,MUXI2的实现更简单,因为MUXI2比MUX2节省了一个反相器。
然而,不管是在扫描DFF中使用MUX2还是MUXI2,均增加了较多的CMOS晶体管,导致扫描DFF的面积、功耗以及成本增加。另外,在扫描DFF中,MUX2(或者MUXI2)和DFF是两个分离的单元,这也会导致扫描DFF占用的面积较大。
此外,在芯片中,参与运算和存储的数据本身有位宽,例如,8位、16位、32位、64位等。因此,寄存器的占比较高,通常为芯片面积的50%。如果将这些寄存器都替换为扫描DFF,则会导致芯片的面积大、功耗高、成本高。
本公开提供了具有多路选择器功能的锁存器,其能够作为扫描寄存器替换芯片中的普通寄存器来实现芯片的测试。现有技术是利用扫描DFF替换芯片中的普通寄存器来实现芯片的测试。与扫描DFF相比,本公开的锁存器占用的面积小、功耗小并且成本低。因此,在芯片中利用本公开的实施例的具有多路选择器功能的锁存器具有面积小、功耗小和成本低的优点。
图5示出了根据本公开的实施例的具有多路选择器功能的锁存器500。锁存器500包括三态门510、三态门520和反相器530。三态门510的数据输入端被配置为接收第一数据信号D,并在导通时将反相第一数据信号传输到反相器530的输入端。三态门520的数据输入端被配置为接收第二数据信号SI,并在导通时将反相第二数据信号传输到反相器530的输入端。反相器530的输入端连接到三态门510的输出端和三态门520的输出端。反相器530的输出端提供锁存器500的输出Q。
此外,三态门510的时钟输入端(未示出)和三态门520的时钟输入端(未示出)被配置为接收不同的时钟信号,使得三态门510和三态门520在不同的时间导通。因此,反相第一数据信号和反相第二数据信号在不同的时间被传输到反相器530的输入端。也就是说,通过配置施加给三态门510和三态门520的时钟信号,可以选择将反相第一数据信号还是反相第二数据信号传输到反相器530的输入端。由于三态门510和三态门520的输出经过了反相器530,所以锁存器500的输出是第一数据信号或第二数据信号。
因此,锁存器500不仅具有寄存器功能,还具有多路选择器功能。锁存器500中的三态门是时序逻辑单元。可见,锁存器500通过利用时序逻辑单元实现了寄存器功能和多路选择器功能二者。然而,现有的扫描DFF中的多路选择器是组合逻辑单元,DFF是时序逻辑单元。也就是说,现有的扫描DFF需要分离的组合逻辑单元和时序逻辑单元来实现寄存器功能和多路选择器功能二者。因此,根据本公开的实施例的锁存器相比于传统的扫描DFF具有面积小、功耗小和成本低的优点。
在本公开的一些实施例中,第一数据信号和第二数据信号中的一个为功能数据信号,第一数据信号和第二数据信号中的另一个为扫描数据信号。因此,在需要对电路进行测试时,可以在时钟信号的控制下使得反相扫描数据信号被传输到反相器530的输入端,从而从反相器530的输出端输出扫描数据信号来进行电路测试。
图6A和6B示出了根据本公开的实施例的实现了图5的锁存器500的CMOS电路600A和600B。三态门510由串联在电源端子VDD和接地端子VSS之间的PMOS晶体管511和512以及NMOS晶体管513和514实现。三态门520由串联在电源端子VDD和接地端子VSS之间的PMOS晶体管521和522以及NMOS晶体管523和524实现。反相器530由串联在电源端子VDD和接地端子VSS之间的PMOS晶体管531和NMOS晶体管532实现。也就是说,反相器530被实现为非门。
如图6A和6B所示,三态门510采用了如下配置:PMOS晶体管511的栅极和NMOS晶体管514的栅极被连接在一起作为三态门510的数据输入端,PMOS晶体管512的漏极和NMOS晶体管513的漏极被连接在一起作为三态门510的输出端,PMOS晶体管512的栅极和NMOS晶体管513的栅极分别被配置为接收具有相反相位的时钟信号。三态门520采用了如下配置:PMOS晶体管521的栅极和NMOS晶体管524的栅极被连接在一起作为三态门520的数据输入端,PMOS晶体管522的漏极和NMOS晶体管523的漏极被连接在一起作为三态门520的输出端,PMOS晶体管522的栅极和NMOS晶体管523的栅极分别被配置为接收具有相反相位的时钟信号。
在本公开的一些实施例中,三态门510可以采用另外一种配置:PMOS晶体管512的栅极和NMOS晶体管513的栅极被连接在一起作为三态门510的数据输入端,PMOS晶体管512的漏极和NMOS晶体管513的漏极被连接在一起作为三态门510的输出端,PMOS晶体管511的栅极和NMOS晶体管514的栅极分别被配置为接收具有相反相位的时钟信号。
在本公开的一些实施例中,三态门520可以采用另外一种配置:PMOS晶体管522的栅极和NMOS晶体管523的栅极被连接在一起作为三态门520的数据输入端,PMOS晶体管522的漏极和NMOS晶体管523的漏极被连接在一起作为三态门520的输出端,PMOS晶体管521的栅极和NMOS晶体管524的栅极分别被配置为接收具有相反相位的时钟信号。
在图6A中,PMOS晶体管512的栅极和NMOS晶体管513的栅极分别被配置为接收第一时钟信号的具有相反相位的反相信号clk1n和同相信号clk1p。由于PMOS晶体管512被施加第一时钟信号的反相信号clk1n,NMOS晶体管513被施加第一时钟信号的同相信号clk1p,所以三态门510在clk1p为高电平并且clk1n为低电平时导通并将反相第一数据信号传输到反相器530的输入端。
PMOS晶体管522的栅极和NMOS晶体管523的栅极分别被配置为接收第二时钟信号的具有相反相位的反相信号clk2n和同相信号clk2p。由于PMOS晶体管522被施加第二时钟信号的反相信号clk2n,NMOS晶体管523被施加第二时钟信号的同相信号clk2p,所以三态门520在clk2p为高电平并且clk2n为低电平时导通并将反相第二数据信号传输到反相器530的输入端。
第一时钟信号的同相信号clk1p和第二时钟信号的同相信号clk2p在不同的时间为高电平,因此三态门510和三态门520在不同的时间导通。从而,反相第一数据信号和反相第二数据信号在不同的时间被传输到反相器530的输入端。
在图6B中,PMOS晶体管512被施加第一时钟信号的同相信号clk1p,NMOS晶体管513被施加第一时钟信号的反相信号clk1n。因此,三态门510将在clk1p为低电平并且clk1n为高电平时将反相第一数据信号传输到反相器530的输入端。PMOS晶体管522被施加第二时钟信号的同相信号clk2p,NMOS晶体管523被施加第二时钟信号的反相信号clk2n。因此,三态门520将在clk2p为低电平并且clk2n为高电平时将反相第二数据信号传输到反相器530的输入端。
第一时钟信号的同相信号clk1p和第二时钟信号的同相信号clk2p在不同的时间为低电平,因此三态门510和三态门520在不同的时间导通。从而,反相第一数据信号和反相第二数据信号在不同的时间被传输到反相器530的输入端。
在本公开的一些实施例中,可以通过将公共时钟信号和反相选择信号进行与运算获得第一时钟信号的同相信号clk1p,通过将clk1p进行非运算获得第一时钟信号的反相信号clk1n。通过将公共时钟信号和选择信号进行与运算获得第二时钟信号的同相信号clk2p,通过将clk2p进行非运算获得第二时钟信号的反相信号clk2n。
在本公开的一些实施例中,可以通过将公共时钟信号和选择信号进行与运算获得第一时钟信号的同相信号clk1p,通过将clk1p进行非运算获得第一时钟信号的反相信号clk1n。通过将公共时钟信号和反相选择信号进行与运算获得第二时钟信号的同相信号clk2p,通过将clk2p进行非运算获得第二时钟信号的反相信号clk2n。
锁存器500是一种动态锁存器,其输出端存在漏电问题。为了进一步解决该漏电问题,本发明还提出了一种静态锁存器,其能够有效地缓解输出端的漏电问题。
图7示出了根据本公开的实施例的具有多路选择器功能的锁存器700。锁存器700包括三态门510、三态门520、反相器530和反相反馈单元740。锁存器700的三态门510、三态门520和反相器530的配置已经参考图5进行了描述。锁存器700与锁存器500的区别在于锁存器700增加了反相反馈单元740。反相反馈单元740的数据输入端连接到反相器530的输出端。反相反馈单元740的输出端连接到反相器530的输入端。
反相反馈单元740的时钟输入端(未示出)被配置为接收第三时钟信号。第三时钟信号可以是用于生成第一时钟信号和第二时钟信号的公共时钟信号。第三时钟信号使得在三态门510和三态门520之一导通时,反相反馈单元740截止。第三时钟信号使得在三态门510和三态门520二者截止时,反相反馈单元740导通。从而,反相反馈单元740能够将反相器530的输出端的电荷反相并反馈回反相器530的输入端。因此,锁存器700能够有效地缓解输出端的漏电问题,其是一种静态锁存器。
反相反馈单元740可以由三态门实现,或者由串联的反相器和传输门实现。图8A和8B示出了根据本公开的实施例的实现了图7的锁存器700的CMOS电路800A和800B。反相反馈单元740由串联在电源端子VDD和接地端子VSS之间的PMOS晶体管741和742以及NMOS晶体管743和744实现。也就是说,反相反馈单元740被实现为三态门。
如图8A和8B所示,反相反馈单元740采用了三态门的如下配置:PMOS晶体管741的栅极和NMOS晶体管744的栅极被连接在一起作为反相反馈单元740的数据输入端。PMOS晶体管742的漏极和NMOS晶体管743的漏极被连接在一起作为反相反馈单元740的输出端。PMOS晶体管742的栅极和NMOS晶体管743的栅极分别被配置为接收具有相反相位的时钟信号。
在本公开的一些实施例中,反相反馈单元740可以采用三态门的另外一种配置:PMOS晶体管742的栅极和NMOS晶体管743的栅极被连接在一起作为反相反馈单元740的数据输入端,PMOS晶体管742的漏极和NMOS晶体管743的漏极被连接在一起作为反相反馈单元740的输出端,PMOS晶体管741的栅极和NMOS晶体管744的栅极分别被配置为接收具有相反相位的时钟信号。
在图8A中,PMOS晶体管742的栅极和NMOS晶体管743的栅极分别被配置为接收第三时钟信号的具有相反相位的同相信号clk3p和反相信号clk3n。因此,反相反馈单元740在clk3p为高电平并且clk3n为低电平时截止,在clk3p为低电平并且clk3n为高电平时导通。
在图8B中,PMOS晶体管742的栅极被配置为接收第三时钟信号的反相信号clk3n,NMOS晶体管743的栅极被配置为接收第三时钟信号的同相信号clk3p。因此,反相反馈单元740在clk3p为高电平并且clk3n为低电平时导通,在第三时钟信号的同相信号clk3p为低电平并且clk3n为高电平时截止。
图9A和9B示出了根据本公开的实施例的实现了图7的锁存器700的CMOS电路900A和900B。反相反馈单元740由串联的反相器941和传输门942实现。串联在电源端子VDD和接地端子VSS之间的PMOS晶体管745和NMOS晶体管746构成反相器941。并联的PMOS晶体管747和NMOS晶体管748构成传输门942。反相器941的输入端被作为反相反馈单元740的输入端。传输门942的输出端被作为反相反馈单元740的输出端。
在图9A中,PMOS晶体管747的栅极被配置为接收第三时钟信号的同相信号clk3p,NMOS晶体管748的栅极被配置为接收第三时钟信号的反相信号clk3n。因此,反相反馈单元740在clk3p为低电平并且clk3n为高电平时导通,在clk3p为高电平并且clk3n为低电平时截止。
在图9B中,PMOS晶体管747的栅极被配置为接收第三时钟信号的反相信号clk3n,NMOS晶体管748的栅极被配置为接收第三时钟信号的同相信号clk3p。因此,反相反馈单元740在clk3p为高电平并且clk3n为低电平时导通,在clk3p为低电平并且clk3n为高电平时截止。
图10A示出了根据本公开的实施例的用于生成第一时钟信号的时钟信号生成器1000A。时钟信号生成器1000A包括串联的与非门1010、非门1020和非门1030。与非门1010包括PMOS晶体管1011和1012以及NMOS晶体管1013和1014。非门1020包括PMOS晶体管1021和NMOS晶体管1022。非门1030包括PMOS晶体管1031和NMOS晶体管1032。与非门1010被配置为接收公共时钟信号clk和反相选择信号sen,并将输出提供给非门1020。非门1020被配置为输出第一时钟信号的同相信号clk1p,并将clk1p提供给非门1030。非门1030被配置为输出第一时钟信号的反相信号clk1n。因此,第一时钟信号的同相信号clk1p = clk & sen。
图10A仅仅是用于生成第一时钟信号的时钟信号生成器的示例。在本公开的一些实施例中,与非门1010的输出也可以提供第一时钟信号的反相信号clk1n。然而,每个非门可以连接的负载数量受限。因此,可以通过在与非门1010之后连接更多的非门来增强时钟信号生成器1000A驱动负载的能力。在本公开的一些实施例中,可以在与非门1010之后连接两个或更多个非门来形成时钟树。与非门1010的输出作为时钟树的根节点。这些非门可以连接成H树、鱼骨或网状结构。
图10B示出了根据本公开的实施例的用于生成第一时钟信号的时钟信号生成器1000B。与时钟信号生成器1000A相比,时钟信号生成器1000B还包括由两个或更多个非门构成的时钟树1040。此外,时钟信号生成器1000B还包括K对串联的非门,即(1020-1, 1030-1), …, (1020-K, 1030-K)。这K对串联的非门可以输出K对具有相反相位的信号,即(clk1p-1, clk1n-1), …, (clk1p-K, clk1n-K)。每对非门输出的每对信号都可以用作第一时钟信号。每对信号可以被提供给若干负载(例如,本公开的锁存器)。因此,与时钟信号生成器1000A相比,时钟信号生成器1000B可以驱动更多的负载。
图11A示出了根据本公开的实施例的用于生成第二时钟信号的时钟信号生成器1100A。时钟信号生成器1100A包括串联的与非门1110、非门1120和非门1130。与非门1110包括PMOS晶体管1111和1112以及NMOS晶体管1113和1114。非门1120包括PMOS晶体管1121和NMOS晶体管1122。非门1130包括PMOS晶体管1131和NMOS晶体管1132。与非门1110被配置为接收公共时钟信号clk和选择信号se,并将输出提供给非门1120。非门1120被配置为输出第二时钟信号的同相信号clk2p,并将clk2p提供给非门1130。非门1130被配置为输出第二时钟信号的反相信号clk2n。因此,第二时钟信号的同相信号clk2p = clk & se。
图11A仅仅是用于生成第二时钟信号的时钟信号生成器的示例。在本公开的一些实施例中,与非门1110的输出也可以提供第一时钟信号的反相信号clk2n。然而,每个非门可以连接的负载数量受限。因此,可以通过在与非门1110之后连接更多的非门来增强时钟信号生成器1100A驱动负载的能力。在本公开的一些实施例中,可以在与非门1110之后连接两个或更多个非门来形成时钟树。与非门1110的输出作为时钟树的根节点。这些非门可以连接成H树、鱼骨或网状结构。
图11B示出了根据本公开的实施例的用于生成第二时钟信号的时钟信号生成器1100B。与时钟信号生成器1100A相比,时钟信号生成器1100B还包括由两个或更多个非门构成的时钟树1140。此外,时钟信号生成器1100B还包括L对串联的非门,即(1120-1, 1030-1), …, (1120-L, 1130-L)。这L对串联的非门可以输出L对具有相反相位的信号,即(clk2p-1, clk2n-1), …, (clk2p-L, clk2n-L)。每对非门输出的每对信号都可以用作第二时钟信号。每对信号可以被提供给若干负载(例如,本公开的锁存器)。因此,与时钟信号生成器1100A相比,时钟信号生成器1100B可以驱动更多的负载。选择信号se被配置用于选择将第一数据信号D还是第二数据信号SI传输到反相器530的输入端。反相选择信号sen是选择信号se的反相信号。可以通过将选择信号se施加给反相器来获得反相选择信号sen。
图12A示出了根据本公开的实施例的用于生成第三时钟信号的时钟信号生成器1200A。时钟信号生成器1200A包括串联的非门1210和非门1220。非门1210包括PMOS晶体管1211和NMOS晶体管1212。非门1220包括PMOS晶体管1221和NMOS晶体管1222。非门1210被配置为接收公共时钟信号clk并输出第三时钟信号的反相信号clk3n,并将clk3n提供给非门1220。非门1220被配置为输出第三时钟信号的同相信号clk3p。然而,每个非门可以连接的负载数量受限。因此,可以通过更多的非门来增强时钟信号生成器1200A驱动负载的能力。
图12B示出了根据本公开的实施例的用于生成第三时钟信号的时钟信号生成器1200B。与时钟信号生成器1200A相比,时钟信号生成器1200B还包括由两个或更多个非门构成的时钟树1230。时钟树1230可以是H树、鱼骨或网状结构。此外,时钟信号生成器1200B还包括J对串联的非门,即(1210-1, 1220-1), …, (1210-J, 1220-J)。这J对串联的非门可以输出J对具有相反相位的信号,即(clk3p-1, clk3n-1), …, (clk3p-J, clk3n-J)。每对非门输出的每对信号都可以用作第三时钟信号。每对信号可以被提供给若干负载(例如,本公开的锁存器)。因此,与时钟信号生成器1200A相比,时钟信号生成器1200B可以驱动更多的负载。
图13示出了将根据本公开的实施例的第一时钟信号和第二时钟信号施加于图6A的CMOS电路时的信号时序图。三态门510在clk1p为低电平并且clk1n为高电平时锁存第一数据信号D,在clk1p为高电平并且clk1n为低电平时输出反相第一数据信号。三态门520在clk2p为低电平并且clk2n为高电平时锁存第二数据信号SI,在clk2p为高电平并且clk2n为低电平时输出反相第二数据信号SI。因此,三态门510和三态门520均充当了锁存单元。此外,由于se信号被融入了第一时钟信号和第二时钟信号,所以第一时钟信号和第二时钟信号既能用作时钟信号来锁存数据,又能用作选择信号来选择从三态门510输出反相第一数据信号还是从三态门520输出反相第二数据信号。另外,由于第一时钟信号的同相信号clk1p和第二时钟信号的同相信号clk2p在任何时刻只有一个为高电平,所以反相第一数据信号和反相第二数据信号在任何时刻只有一个会被三态门510和三态门520提供到反相器530的输入端。因此,锁存器500在任何时刻只输出第一数据信号和第二数据信号中的一个。
图14示出了可以应用根据本公开的实施例的锁存器的运算电路1400。运算电路1400包括存储输入数据a[15:0]的寄存器组1410,存储输入数据B[15:0]的寄存器组1420,组合器1430,以及存储输出数据c[15:0]的寄存器组1440。寄存器组1410、1420和1440中的每一个可以包括多个根据本公开的实施例的锁存器。
图15示出了可以应用根据本公开的实施例的锁存器的运算电路1500。运算电路1500包括反相器1501,其被配置为接收选择信号se并输出反相选择信号sen。运算电路1500还包括时钟信号生成器1511、1512和1513。时钟信号生成器1511可以是图10A中的时钟信号生成器1000A或者图10B中的时钟信号生成器1000B。时钟信号生成器1511被配置为接收反相选择信号sen和公共时钟信号clka,并输出第一时钟信号clk1。时钟信号生成器1512可以是图11A中的时钟信号生成器1100A或者图11B中的时钟信号生成器1100B。时钟信号生成器1512被配置为接收选择信号se和公共时钟信号clka,并输出第二时钟信号clk2。时钟信号生成器1513可以是图12A中的时钟信号生成器1200A或者图12B中的时钟信号生成器1200B。时钟信号生成器1513被配置为接收公共时钟信号clka,并输出第三时钟信号clk3。运算电路1500还包括多个锁存器1521-1, 1521-2…1521-n。由于反相器1501以及时钟信号生成器1511和1512被多个锁存器1521-1, 1521-2…1521-n共用,所以反相器1501以及时钟信号生成器1511和1512带来的成本的增加可以忽略不计。
在本公开的一些实施例中,运算电路1500还可以包括时钟信号生成器1514、1515和1516以及多个锁存器1522-1, 1522-2…1522-m。时钟信号生成器1514可以是图10A中的时钟信号生成器1000A或者图10B中的时钟信号生成器1000B。时钟信号生成器1514被配置为接收反相选择信号sen和公共时钟信号clkb,并输出第四时钟信号clk4。时钟信号生成器1515可以是图11A中的时钟信号生成器1100A或者图11B中的时钟信号生成器1100B。时钟信号生成器1515被配置为接收选择信号se和公共时钟信号clkb,并输出第五时钟信号clk5。时钟信号生成器1516可以是图12A中的时钟信号生成器1200A或者图12B中的时钟信号生成器1200B。时钟信号生成器1516被配置为接收公共时钟信号clkb,并输出第六时钟信号。第四时钟信号clk4、第五时钟信号clk5和第六时钟信号clk6可以被提供给多个锁存器1522-1, 1522-2…1522-m。
在实际应用中,多个锁存器1521-1, 1521-2…1521-n可以被包括在第一处理芯片上,多个锁存器1522-1, 1522-2…1522-m可以被包括在第二处理芯片上。处理芯片可以是诸如CPU和GPU的处理芯片。
本公开的一些实施例可以被实现为一种具有多路选择器功能的锁存器,包括:第一三态门,所述第一三态门的数据输入端被配置为接收第一数据信号,所述第一三态门的时钟输入端被配置为接收第一时钟信号;第二三态门,所述第二三态门的数据输入端被配置为接收第二数据信号,所述第二三态门的时钟输入端被配置为接收第二时钟信号;以及反相器,所述反相器的输入端连接到第一三态门的输出端和第二三态门的输出端,所述反相器的输出端提供锁存器的输出,其中,第一时钟信号和第二时钟信号使得第一三态门和第二三态门在不同的时间导通。
在本公开的一些实施例中,第一时钟信号包括具有相反相位的同相信号和反相信号,第二时钟信号包括具有相反相位的同相信号和反相信号。
在本公开的一些实施例中,第一时钟信号的同相信号是通过将公共时钟信号以及选择信号和反相选择信号中的一个进行与运算获得的,第一时钟信号的反相信号是通过将第一时钟信号的同相信号进行非运算获得的,第二时钟信号的同相信号是通过将公共时钟信号以及选择信号和反相选择信号中的另一个进行与运算获得的,第二时钟信号的反相信号是通过将第二时钟信号的同相信号进行非运算获得的。
在本公开的一些实施例中,锁存器还包括反相反馈单元,所述反相反馈单元的数据输入端连接到反相器的输出端,所述反相反馈单元的输出端连接到反相器的输入端,所述反相反馈单元的时钟输入端被配置为接收第三时钟信号,其中,第三时钟信号使得在第一三态门和第二三态门之一导通时,反相反馈单元截止,在第一三态门和第二三态门二者截止时,反相反馈单元导通。
在本公开的一些实施例中,所述反相反馈单元为以下之一:第三三态门;串联的第二反相器和传输门。
在本公开的一些实施例中,第三时钟信号包括具有相反相位的同相信号和反相信号。
在本公开的一些实施例中,第三时钟信号的同相信号是公共时钟信号,第三时钟信号的反相信号是通过将公共时钟信号进行非运算获得的。
在本公开的一些实施例中,第一数据信号和第二数据信号中的一个为功能数据信号,第一数据信号和第二数据信号中的另一个为扫描数据信号。
本公开的一些实施例可以被实现为一种运算电路,包括多个本公开的锁存器。
在本公开的一些实施例中,运算电路还包括:第三反相器,所述第三反相器的输入被配置为接收选择信号并且输出反相选择信号;第一时钟信号生成器,所述第一时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的一个,并且输出第一时钟信号;第二时钟信号生成器,所述第二时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的另一个,并且输出第二时钟信号。
在本公开的一些实施例中,运算电路还包括:第三时钟信号生成器,所述第三时钟信号生成器被配置为接收公共时钟信号并且输出第三时钟信号。
本公开的一些实施例可以被实现为一种计算装置,包括:存储器;以及处理器,所述处理器包括本公开的运算电路。
以上结合特定实施例描述了本公开的锁存器。然而,应该理解,任何一个实施例的任何特征可以与任何其它实施例的任何其它特征组合和/或替换。
本公开的各方面可以在各种电子设备中实现。电子设备的示例可以包括但不限于消费电子产品、消费电子产品的部件、电子测试设备、诸如基站的蜂窝通信基础设施等。电子设备的示例可以包括但不限于诸如智能电话的移动电话、诸如智能手表或耳机的可穿戴计算设备、电话、电视、计算机监视器、计算机、调制解调器、手持式计算机、膝上型计算机、平板计算机、个人数字助理(PDA)、微波炉、冰箱、如汽车电子系统的车载电子系统、立体声系统、DVD播放器、CD播放器、如MP3播放器的数字音乐播放器、收音机、便携式摄像机、如数码相机的相机、便携式存储芯片、洗衣机、烘干机、洗衣机/烘干机、外围设备、时钟等。此外,电子设备可以包括非完整产品。
除非上下文另有明确要求,否则在整个说明书和权利要求书中,词语“包括”、“包含”、“含有”、“具有”等应以包含性的含义来解释,而不是排他性的或详尽的意思。也就是说,意思是“包括但不限于”。如本文通常所使用的,“耦接”一词指的是可以直接连接或通过一个或多个中间元件连接的两个或更多个元件。同样地,如本文通常使用的,“连接”一词指的是可以直接连接或通过一个或多个中间元件连接的两个或更多个元件。另外,当在本申请中使用时,词语“此处”,“以上”、“以下”、“下文”、“上文”和类似含义的词语应当指代本申请的整体而不是本申请的任何特定部分。
此外,除非另有明确说明或者在所使用的上下文中以其它方式理解,否则本文使用的条件语言,例如“可以”、“可能”、“例如”、“诸如”等等通常旨在表达某些实施例包括,而其它实施例不包括某些特征、元素和/或状态。因此,这种条件语言通常不旨在暗示一个或多个实施例以任何方式需要特征、元素和/或状态,或者是否包括这些特征、元素和/或状态或者在任何特定实施例中执行这些特征、元素和/或状态。
虽然已经描述了某些实施例,但是这些实施例仅作为示例呈现,并且不旨在限制本公开的范围。实际上,这里描述的新颖设备、方法和系统可以以各种其它形式体现。此外,在不脱离本公开的精神的情况下,可以对这里描述的方法和系统的形式进行各种省略、替换和改变。例如,虽然以给定布置呈现块,但是替代实施例可以执行具有不同组件和/或电路拓扑的类似功能,并且可以删除、移动、添加、细分、组合和/或修改一些块。这些块中的每一个可以以各种不同的方式实现。可以组合上述各种实施例的元件和动作的任何合适组合以提供进一步的实施例。上述各种特征和过程可以彼此独立地实现,或者可以以各种方式组合。本公开的特征的所有合适的组合和子组合旨在落入本公开的范围内。

Claims (13)

1.一种具有多路选择器功能的锁存器,包括:
第一三态门,所述第一三态门的数据输入端被配置为接收第一数据信号,所述第一三态门的时钟输入端被配置为接收第一时钟信号;
第二三态门,所述第二三态门的数据输入端被配置为接收第二数据信号,所述第二三态门的时钟输入端被配置为接收第二时钟信号;以及
反相器,所述反相器的输入端连接到第一三态门的输出端和第二三态门的输出端,所述反相器的输出端提供锁存器的输出,
其中,第一时钟信号和第二时钟信号使得第一三态门和第二三态门在不同的时间导通。
2.如权利要求1所述的锁存器,其中,第一时钟信号包括具有相反相位的同相信号和反相信号,第二时钟信号包括具有相反相位的同相信号和反相信号。
3.如权利要求2所述的锁存器,其中,
第一时钟信号的同相信号是通过将公共时钟信号以及选择信号和反相选择信号中的一个进行与运算获得的,第一时钟信号的反相信号是通过将第一时钟信号的同相信号进行非运算获得的,
第二时钟信号的同相信号是通过将公共时钟信号以及选择信号和反相选择信号中的另一个进行与运算获得的,第二时钟信号的反相信号是通过将第二时钟信号的同相信号进行非运算获得的。
4.如权利要求1所述的锁存器,还包括反相反馈单元,所述反相反馈单元的数据输入端连接到反相器的输出端,所述反相反馈单元的输出端连接到反相器的输入端,所述反相反馈单元的时钟输入端被配置为接收第三时钟信号,
其中,第三时钟信号使得在第一三态门和第二三态门之一导通时,反相反馈单元截止,在第一三态门和第二三态门二者截止时,反相反馈单元导通。
5.如权利要求4所述的锁存器,其中,所述反相反馈单元为以下之一:
第三三态门;
串联的第二反相器和传输门。
6.如权利要求4所述的锁存器,其中,第三时钟信号包括具有相反相位的同相信号和反相信号。
7.如权利要求4所述的锁存器,其中,第三时钟信号的同相信号是公共时钟信号,第三时钟信号的反相信号是通过将公共时钟信号进行非运算获得的。
8.如权利要求1所述的锁存器,其中,第一数据信号和第二数据信号中的一个为功能数据信号,第一数据信号和第二数据信号中的另一个为扫描数据信号。
9.一种运算电路,包括多个如权利要求1至3以及8中任一项所述的锁存器。
10.如权利要求9所述的运算电路,还包括:
第三反相器,所述第三反相器的输入被配置为接收选择信号并且输出反相选择信号;
第一时钟信号生成器,所述第一时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的一个,并且输出第一时钟信号;以及
第二时钟信号生成器,所述第二时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的另一个,并且输出第二时钟信号。
11.一种运算电路,包括多个如权利要求4至7中任一项所述的锁存器。
12.如权利要求11所述的运算电路,还包括:
第三反相器,所述第三反相器的输入被配置为接收选择信号并且输出反相选择信号;
第一时钟信号生成器,所述第一时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的一个,并且输出第一时钟信号;
第二时钟信号生成器,所述第二时钟信号生成器被配置为接收公共时钟信号以及选择信号和第三反相器输出的反相选择信号中的另一个,并且输出第二时钟信号;以及
第三时钟信号生成器,所述第三时钟信号生成器被配置为接收公共时钟信号并且输出第三时钟信号。
13.一种计算装置,包括:
存储器;以及
处理器,所述处理器包括运算电路,所述运算电路包括多个如权利要求1至8中任一项所述的锁存器。
CN202210455772.9A 2022-04-28 2022-04-28 具有多路选择器功能的锁存器 Active CN114567294B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210455772.9A CN114567294B (zh) 2022-04-28 2022-04-28 具有多路选择器功能的锁存器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210455772.9A CN114567294B (zh) 2022-04-28 2022-04-28 具有多路选择器功能的锁存器

Publications (2)

Publication Number Publication Date
CN114567294A true CN114567294A (zh) 2022-05-31
CN114567294B CN114567294B (zh) 2023-01-24

Family

ID=81720967

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210455772.9A Active CN114567294B (zh) 2022-04-28 2022-04-28 具有多路选择器功能的锁存器

Country Status (1)

Country Link
CN (1) CN114567294B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140218090A1 (en) * 2013-02-05 2014-08-07 Texas Instruments Incorporated Negative edge flip-flop with dual-port slave latch
CN104009736A (zh) * 2013-02-26 2014-08-27 飞思卡尔半导体公司 低功耗主从触发器
CN104079290A (zh) * 2013-03-25 2014-10-01 飞思卡尔半导体公司 具有电阻性多晶路由的触发器电路
CN106330173A (zh) * 2015-06-30 2017-01-11 台湾积体电路制造股份有限公司 多路复用器和锁存器系统
CN106656108A (zh) * 2015-10-29 2017-05-10 智原科技股份有限公司 触发器电路
US20210203314A1 (en) * 2018-08-15 2021-07-01 Taiwan Semiconductor Manufacturing Company, Ltd. Flip flop standard cell

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140218090A1 (en) * 2013-02-05 2014-08-07 Texas Instruments Incorporated Negative edge flip-flop with dual-port slave latch
CN104009736A (zh) * 2013-02-26 2014-08-27 飞思卡尔半导体公司 低功耗主从触发器
CN104079290A (zh) * 2013-03-25 2014-10-01 飞思卡尔半导体公司 具有电阻性多晶路由的触发器电路
CN106330173A (zh) * 2015-06-30 2017-01-11 台湾积体电路制造股份有限公司 多路复用器和锁存器系统
CN106656108A (zh) * 2015-10-29 2017-05-10 智原科技股份有限公司 触发器电路
US20210203314A1 (en) * 2018-08-15 2021-07-01 Taiwan Semiconductor Manufacturing Company, Ltd. Flip flop standard cell

Also Published As

Publication number Publication date
CN114567294B (zh) 2023-01-24

Similar Documents

Publication Publication Date Title
US9891283B2 (en) Multi-bit flip-flops and scan chain circuits
US8531204B2 (en) Testable integrated circuit and test method therefor
US9331680B2 (en) Low power clock gated flip-flops
US20090300448A1 (en) Scan flip-flop device
US6289477B1 (en) Fast-scan-flop and integrated circuit device incorporating the same
US11581894B2 (en) Alternative data selector, full adder and ripple carry adder
US9081061B1 (en) Scan flip-flop
US7426254B2 (en) Shift register comprising electrical fuse and related method
US11714125B2 (en) Multi-bit flip-flop with power saving feature
CN114567299B (zh) 具有多路选择器功能的反相锁存器
US20080016417A1 (en) Cell Supporting Scan-based Tests and With Reduced Time Delay in Functional Mode
CN114567298B (zh) 具有多路选择器功能的反相d触发器
CN114567300B (zh) 具有多路选择器功能的d触发器
Chiu et al. Jump scan: A DFT technique for low power testing
CN114567295B (zh) 具有多路选择器功能的混合相位锁存器
CN114567294B (zh) 具有多路选择器功能的锁存器
CN114567301B (zh) 具有多路选择器功能的混合相位d触发器
CN106409342B (zh) 面积高效的多位触发器拓扑
US10410699B1 (en) Multi-bit pulsed latch including serial scan chain
CN111565037A (zh) 二选一数据选择器
JP2976937B2 (ja) スキャン試験回路
US8495436B1 (en) System and method for memory testing in electronic circuits
CN114563692B (zh) 基于锁存器的支持可测性设计的电路以及芯片测试方法
CN212518946U (zh) 二选一数据选择器
US20110316616A1 (en) Semiconductor integrated circuit for controlling power supply

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant