CN114566532A - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN114566532A CN114566532A CN202210193420.0A CN202210193420A CN114566532A CN 114566532 A CN114566532 A CN 114566532A CN 202210193420 A CN202210193420 A CN 202210193420A CN 114566532 A CN114566532 A CN 114566532A
- Authority
- CN
- China
- Prior art keywords
- circuit
- pixel
- sub
- circuit block
- display panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000007704 transition Effects 0.000 claims description 9
- 239000000463 material Substances 0.000 claims description 4
- 238000002834 transmittance Methods 0.000 abstract description 12
- 230000010354 integration Effects 0.000 abstract description 10
- 238000007493 shaping process Methods 0.000 abstract 1
- 238000000034 method Methods 0.000 description 10
- 238000013461 design Methods 0.000 description 7
- 239000000758 substrate Substances 0.000 description 7
- 230000000694 effects Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 230000008054 signal transmission Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 239000010408 film Substances 0.000 description 3
- 230000003071 parasitic effect Effects 0.000 description 3
- 238000002360 preparation method Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/128—Active-matrix OLED [AMOLED] displays comprising two independent displays, e.g. for emitting information from two major sides of the display
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/123—Connection of the pixel electrodes to the thin film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Physics & Mathematics (AREA)
- Sustainable Development (AREA)
- Life Sciences & Earth Sciences (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本申请公开了一种显示面板及显示装置,显示面板包括子像素、像素驱动电路和连接线。子像素包括位于第一显示区的第一子像素和位于第二显示区的第二子像素。像素驱动电路包括位于第二显示区的第一电路和第二电路。第一电路用于驱动位于第一显示区的第一子像素,第一电路位于第二显示区,能够提高第一显示区的透光率,有利于感光组件的屏下集成。连接线包括第一连接线,至少部分第一连接线沿第一方向延伸成型,简化了第一连接线的布置,部分第一连接线位于第一电路在第二方向上的一侧,使得第一连接线位于第一电路之间预留的空间内,能够降低第一连接线和第一电路之间的相互影响。
Description
技术领域
本申请涉及显示领域,具体涉及一种显示面板及显示装置。
背景技术
随着电子设备的快速发展,用户对屏占比的要求越来越高,使得电子设备的全面屏显示受到业界越来越多的关注。
为了实现感光组件的屏下集成或者为了实现窄边框,会将用于驱动边框显示区或透光显示区内子像素的像素电路设置于其他区域,这就导致显示面板的显示效果不均一等问题。
发明内容
本申请实施例提供一种显示面板及显示装置,目的在于提高显示面板的显示效果。
本申请第一方面的实施例提供一种显示面板,显示面板具有第一显示区和第二显示区,显示面板包括:子像素,包括位于第一显示区的第一子像素和位于第二显示区的第二子像素;像素驱动电路,位于第二显示区,像素驱动电路包括第一电路和第二电路,第一电路用于驱动第一子像素,第二电路用于驱动第二子像素;连接线,包括用于连接第一电路和第一子像素的第一连接线;其中,至少部分第一连接线沿第一方向延伸成型,且沿第一方向延伸的部分第一连接线位于第一电路在第二方向上的一侧,第一方向和第二方向相交。
根据本申请第一方面的实施方式,显示面板还包括:第一信号线层,所述第一信号线层包括第一信号线,至少部分第一连接线位于第一信号线层,第一信号线包括数据线、扫描线、电源线、电压参考线和接地线中的至少一者。
根据本申请第一方面前述任一实施方式,显示面板还包括透光信号线层,第一连接线包括位于第一显示区的第一分段和位于第二显示区的第二分段,第一分段位于透光信号线层,第二分段位于第一信号线层和/或透光信号线层。
根据本申请第一方面前述任一实施方式,第一电路和a个第二电路形成第一电路块,a为大于1的整数,第一连接线位于其连接的第一电路所在的第一电路块在第二方向上的一侧。
根据本申请第一方面的实施方式,a个相邻的第二子像素形成像素块,第一电路块内的a个第二电路用于驱动同一像素块内的a个第二子像素,第一电路块的个数为多个,且各第一电路块和被该第一电路块驱动的像素块之间的相对位置相同。
根据本申请第一方面前述任一实施方式,像素驱动电路还包括虚拟区域,虚拟区域和a个第二电路形成第二电路块。根据本申请第一方面前述任一实施方式,第二电路块内的a个第二电路用于驱动同一像素块内的a 个第二子像素,第二电路块的个数为多个,且各第二电路块和被该第一电路块驱动的像素块之间的相对位置相同。
根据本申请第一方面前述任一实施方式,沿显示面板的厚度方向,第一电路的正投影尺寸和虚拟区域的尺寸相同。
根据本申请第一方面前述任一实施方式,第一电路块内第一电路的数量和第二电路块内虚拟区域的数量相同。
根据本申请第一方面前述任一实施方式,沿显示面板的厚度方向,第一电路块的正投影尺寸和第二电路块的正投影尺寸相同。
根据本申请第一方面前述任一实施方式,第一电路块内第一电路和第二电路的相对位置关系与第二电路块内虚拟区域和第二电路之间的相对位置关系相同。
根据本申请第一方面前述任一实施方式,虚拟区域内设置有虚拟电路,虚拟电路的结构与第一电路的结构相同。
根据本申请第一方面前述任一实施方式,第二显示区包括主显示区和过渡区,过渡区位于主显示区和第一显示区之间,第一电路位于过渡区。
根据本申请第一方面前述任一实施方式,至少部分所述第二电路块在所述第二方向的一侧设置有虚拟导线,所述虚拟导线沿所述第一方向延伸成型。
根据本申请第一方面前述任一实施方式,所述虚拟导线包括第一虚拟导线,所述第一虚拟导线位于所述第一电路块在所述第二方向上至少一侧,且所述第二电路块和与其对应的所述第一虚拟导线的位置与所述第一电路块和与其对应的所述第一连接线的位置相同。
根据本申请第一方面前述任一实施方式,所述第一电路块在所述第二方向上的至少一侧设置有多行所述第二电路块,各行所述第二电路块在所述第二方向上的同侧设置有所述第一虚拟连接线。
根据本申请第一方面前述任一实施方式,所述虚拟导线包括第二虚拟导线,位于所述第一连接线在所述第一方向上的至少一侧。根据本申请第一方面前述任一实施方式,相同颜色的子像素连接的连接线使用相同的材料制备成型。
根据本申请第一方面前述任一实施方式,第一子像素和第二子像素沿第一方向和第二方向成行成列排布,第一电路和第二电路沿第一方向和第二方向成行成列排布,至少第一电路和第二电路沿第一方向并排设置并位于同一行,且位于同一行的第一电路和第二电路用于驱动同行的第一子像素和第二子像素。
本申请第二方面的实施例提供一种显示装置,其包括上述任一第一方面实施例的显示面板。
在本申请第一方面实施例提供的显示面板中,显示面板包括子像素、像素驱动电路和连接线。子像素包括位于第一显示区的第一子像素和位于第二显示区的第二子像素,第一子像素用于实现第一显示区的显示,第二子像素用于实现第二像素的显示。像素驱动电路包括位于第二显示区的第一电路和第二电路。第一电路用于驱动位于第一显示区的第一子像素,因此用于驱动第一显示区子像素的像素驱动电路位于第二显示区。当第一显示区为边框显示区时,使得第一显示区内能够布置其他驱动电路,实现显示面板的窄边框设置。当第一显示区为透光显示区时,能够提高第一显示区的透光率,使得感光组件能够透过第一显示区获取光线信息,有利于感光组件的屏下集成。连接线包括用于连接第一电路和第一子像素的第一连接线,至少部分第一连接线沿第一方向延伸成型,部分第一连接线位于第一电路在第二方向上的一侧,使得第一连接线位于第一电路预留的空间内,至少部分第一连接线不会与第一电路交叠,能够减少第一连接线和第一电路之间的相互影响,提高显示面板的显示效果。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1本申请第一方面实施例提供的一种显示面板的结构示意图;
图2是图1中Q区域显示面案的子像素的排布结构的局部放大图;
图3是图1中Q区域显示面板的部分像素驱动电路的局部放大图;
图4是图2中B-B处的剖视图;
图5是图3的局部放大结构示意图;
图6是图2中B-B处在另一实施例中的剖视图;
图7是另一实施例中图1中Q区域显示面板的部分像素驱动电路的局部放大图;
图8是另一实施例中图1中Q区域显示面案的子像素的排布结构的局部放大图
图9是本申请第二方面实施例提供的一种显示装置的结构示意图;
图10是图9中C-C处的剖视图。
附图标记说明:
100、显示面板;200、感光组件;
11、衬底;12、阵列基板层;13、像素定义层;K1、第一像素开口; K2、第二像素开口;14、支撑柱;
101、子像素;100a、像素块;110、第一子像素;111、第一电极; 112、第二电极;113、第一发光结构;120、第二子像素;121、第三电极;122、第四电极;123、第二发光结构;
102、像素驱动电路;200a、第一电路块;200b、第二电路块;210、第一电路;220、第二电路;230、虚拟区域;
103、连接线;310、第一连接线;311、第一分段;312、第二分段; 320、第二连接线;
104、虚拟导线;410、第一虚拟导线;420、第二虚拟导线;
105、第一信号线层;510、第一信号线;
106、透光信号线层;
AA1、第一显示区;AA2、第二显示区;NA、非显示区;
M、第一对称轴线;
X、第一方向;Y、第二方向;Z、厚度方向。
具体施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
在诸如手机和平板电脑等电子设备上,需要在显示面板的一侧集成诸如前置摄像头、红外光传感器、接近光传感器等感光组件。在一些实施例中,可以在上述电子设备上设置透光显示区,将感光组件设置在透光显示区背面,在保证感光组件正常工作的情况下,实现电子设备的全面屏显示。
为提高透光显示区的透光率,往往将透光区域的驱动电路设置于非透光区域,现有技术中,驱动电路和子像素之间的连接线通常是在驱动电路层的上方,这就导致驱动电路和连接线之间存在寄生电容,寄生电容会影响连接线或驱动电路内信号的传输。
在还一些相关的实施例中,为了实现显示装置的窄边框设计,需要尽量压缩封装区域的宽度和电路的尺寸,从而对封装的可靠性、抗跌能力、电路的驱动能力都造成了不利的影响。在一些相关技术中,显示面板的边框显示区内设置有移位寄存器,而用于驱动边框显示区内子像素的像素电路设置于其他区域,这就导致显示面板的显示效果不均一等问题。
为解决上述问题,本申请实施例提供了一种显示面板及显示装置,以下将结合附图对显示面板及显示装置的各实施例进行说明。
本申请实施例提供一种显示面板,该显示面板可以是有机发光二极管 (OrganicLight Emitting Diode,OLED)显示面板。
图1示出本申请第一方面实施例提供一种显示面板的俯视示意图。
如图1所示,显示面板100具有第一显示区AA1、第二显示区AA2以及围绕第一显示区AA1、第二显示区AA2的非显示区NA。可选的,第一显示区AA1的透光率大于第二显示区AA2的透光率。可选的,第二显示区AA2环绕至少部分第一显示区AA1设置。在另一些实施例中,第一显示区AA1还可以环绕至少部分第二显示区AA2设置。
本文中,当第二显示区AA2环绕至少部分第一显示区AA1设置,第一显示区AA1为透光显示区时,优选第一显示区AA1的透光率大于或等于15%。为确保第一显示区AA1的透光率大于15%,甚至大于40%,甚至具有更高的透光率,本实施例中显示面板100的部分功能膜层的透光率均大于80%,甚至至少部分功能膜层的透光率均大于90%。
根据本申请实施例的显示面板100,第一显示区AA1的透光率大于第二显示区AA2的透光率,使得显示面板100在第一显示区AA1的背面可以集成感光组件,实现例如摄像头的感光组件的屏下集成,同时第一显示区AA1能够显示画面,提高显示面板100的显示面积,实现显示装置的全面屏设计。
当第一显示区AA1为透光显示区时,第一显示区AA1和第二显示区 AA2的个数设置方式有多种,例如第一显示区AA1和第二显示区AA2的个数为1个,用于实现感光组件的屏下集成或者用于实现指纹识别。或者,在另一些可选的实施例中,第一显示区AA1的个数为两个,其中一第一显示区AA1用于实现感光组件的屏下集成,另一第一显示区AA1用于实现指纹识别。
可选的,当第一显示区AA1环绕至少部分第二显示区AA2设置,即第一显示区AA1为边框显示区时,第一显示区AA1内还可以设置移位寄存器等驱动部件,进而能够减小显示面板100的边框尺寸,实现窄边框的设计。
可选的,第一显示区AA1还可以既包括透光显示区也包括边框显示区,既能够实现感光组件的屏下集成,也能够实现窄边框的设计。
请一并参阅图1至图3,图2是图1中Q区域的子像素101排布结构的局部放大示意图,图3是图1中Q区域部分像素驱动电路的局部放大示意图示意图。
如图1至图3所示,本申请实施例提供的显示面板100包括子像素101、像素驱动电路102和连接线103。子像素101包括位于第一显示区AA1的第一子像素110和位于第二显示区AA2的第二子像素120;像素驱动电路 102位于第二显示区AA2,像素驱动电路102包括第一电路210和第二电路220,第一电路210用于驱动第一子像素110,第二电路220用于驱动第二子像素120;连接线103包括用于连接第一电路210和第一子像素110的第一连接线310。至少部分第一连接线310沿第一方向X延伸成型,沿第一方向X延伸的部分第一连接线310位于第一电路210在第二方向Y上的一侧。
第一显示区AA1可以为透光显示区或者边框显示区,本申请实施例以第一显示区AA1为透光显示区,即第二显示区AA2环绕至少部分第一显示区AA1为例进行举例说明。
为了更好的展示第一电路210和第一子像素110的连接关系,图3中保留了第一显示区A1的第一子像素110。且图3中仅展示了Q区域的部分像素驱动电路102。
在本申请第一方面实施例提供的显示面板100中,显示面板100包括子像素101、像素驱动电路102和连接线103。子像素101包括位于第一显示区AA1的第一子像素110和位于第二显示区AA2的第二子像素120,第一子像素110用于实现第一显示区AA1的显示,第二子像素120用于实现第二显示区AA2的显示。像素驱动电路102包括位于第二显示区AA2的第一电路210和第二电路220。第一电路210用于驱动位于第一显示区AA1 的第一子像素110发光,因此用于驱动第一显示区AA1子像素101的像素驱动电路102位于第二显示区AA2,能够提高第一显示区AA1的透光率,使得感光组件200能够透过第一显示区AA1获取光线信息,有利于感光组件200的屏下集成。
连接线103包括用于连接第一电路210和第一子像素110的第一连接线310,第一连接线310沿第一方向X延伸成型,至少部分第一连接线310 位于第一电路210在第二方向Y上的一侧,一方面使得第一连接线310位于第一电路210之间预留的空间内,另一方面能够减小第一连接线310与第一电路210的交叠面积,改善第一连接线310和第一电路210之间的相互影响。因此,本申请实施例不仅能够实现感光模组的屏下集成,还能够改善第一连接线310和第一电路210之间的相互影响。
此外,本申请实施例提供的显示面板100中,在第二方向Y上对第一电路210进行了压缩,一方面能够减小第一电路210的空间尺寸,另一方面还能够为第一连接线310的布置留有足够的空间,并减小第一连接线310 与第一电路210的交叠面积。
请参阅图4,图4是图2中B-B处的剖视图。
在一些可选的实施例中,显示面板100还包括:第一信号线层105,第一信号线层105包括第一信号线510,至少部分第一连接线310位于第一信号线层105,第一信号线510包括数据线、扫描线、电源线、电压参考线和接地线中的至少一者。
可选的,第一信号线510可以选用光刻蚀的制备工艺进行制备。利用光刻蚀工艺制备第一信号线510时,需要依次进行成膜、涂布、曝光、显影、刻蚀和剥离等步骤,在曝光步骤中还需要使用掩膜板对光刻胶层进行曝光处理。
在这些可选的实施例中,至少部分第一连接线310位于第一信号线层 105,第一信号线510包括数据线、扫描线、电源线、电压参考线和接地线中的至少一者,使得至少部分第一连接线310能够与数据线、扫描线、电源线、电压参考线和接地线中的至少一者同步制备,无需增加制备工艺步骤制备第一连接线310,也不会增加掩膜板的数量和制程,能够简化显示面板100的制备工艺并提高显示面板100的制备效率。
请继续参阅图3和图4,显示面板100还可以包括衬底11、设置于衬底的阵列基板层12和像素定义层13。像素驱动电路102可以设置于阵列基板层12。第一电路210和第二电路220均可以包括薄膜晶体管(Thin Film Transistor;TFT)。阵列基板层12还可以包括电容等结构。像素定义层13 包括像素开口,像素开口包括位于第一显示区AA1的第一像素开口K1和位于第二显示区AA2的第二像素开口K2。第一子像素110包括第一电极 111、第二电极112和位于第一电极111和第二电极112之间的第一发光结构113,第一发光结构113位于第一像素开口K1。第一电极111通过第一连接线310连接于第一电路210的TFT。第二子像素120包括第三电极121、第四电极122和位于第三电极121和第四电极122之间的第二发光结构123,第二发光结构123位于第二像素开口K2。像素定义层13上还可以设置支撑柱14。第一电极111和第三电极121可以为像素电极,第二电极112和第四电极122可以互连为整面电极。
请一并参阅图4至图6,图5是图3的局部放大结构示意图,图6是图 2中B-B处在另一实施例中的局部放大结构示意图。
在一些可选的实施例中,显示面板100还包括透光信号线层106,第一连接线310包括位于第一显示区AA1的第一分段311和位于第二显示区 AA2的第二分段312,第一分段311位于透光信号线层106,第二分段312 位于第一信号线层105和/或透光信号线层106。
在这些可选的实施例中,第一连接线310的第一分段311位于透光信号线层106,能够进一步提高第一显示区AA1的透光率。当第二分段312 位于第二显示区AA2的第一信号线层105时,第二分段312可以与第一信号线510同步制备。当第二分段311位于第一显示区AA1的透光信号线层 106时。第二分段312可以与透光信号线层106同步制备,无需增加制备工艺步骤制备第一连接线310,也不会增加掩膜版的数量和制程。此外,当第一分段311和第二分段312均位于透光信号线层106时,第一分段311 和第二分段312无需通过过孔连接,能够简化第一连接线310的形状,提高第一连接线310上信号线传输的稳定性。
可选的,参见图4所示,连接线103还包括用于连接第二电路220和第二子像素120的第二连接线320。
请参阅图7,图7是另一种示例中图1中Q区域的局部放大结构示意图。
如图7所示,在一些可选的实施例中,第一电路210和a个第二电路 220形成第一电路块200a,a为大于1的整数,沿第一方向X延伸的部分第一连接线310位于其连接的第一电路210所在的第一电路块200a在第二方向Y上的一侧。图7中以虚线框示意出了第一电路块200a,位于同一虚线框200a内的第一电路210和第二电路220属于同一第一电路块200a,虚线框并不构成对本申请显示面板100结构上的限定。
在这些可选的实施例中,第一连接线310位于其连接的第一电路210 所在的第一电路块200a在第二方向Y上的一侧,使得第一连接线310位于第一电路块200a预留的空间内,至少部分第一连接线310不会与第一电路块200a交叠,能够避免第一连接线310和第一电路块200a之间形成寄生电容影响信号传输。
请继续参阅图7和图8,在一些可选的实施例中,a个相邻的第二子像素120形成像素块100a,第一电路块200a内的a个第二电路220用于驱动同一像素块100a内的a个第二子像素120,第一电路块200a的个数为多个,且各第一电路块200a的和被该第一电路块200a驱动的像素块100a之间的相对位置相同。
被第一电路块200a驱动的像素块100a即被第一电路块200a内a个第二电路220驱动的a个相邻的第二子像素120所在的像素块100a。
图8中以虚线框示意出了像素块100a,在虚线框内面积占自身面积比例超过50%的第二子像素120为该虚线框表示的像素块100a所包括的第二子像素120。虚线框并不够成对本申请实施例显示面板结构上的限定。
各第一电路块200a和被该第一电路块200a驱动的像素块100a之间的相对位置相同是指:例如,显示面板100包括多个第一电路块200a,每个第一电路块200a与被其驱动的像素块100a在厚度方向上错位,各第一电路块200a与被该第一电路块200a驱动的像素块100a的错位尺寸和错位方向相同。
在这些可选的实施例中,各第一电路块200a和被该第一电路块200a 驱动的像素块100a之间的相对位置相同,一方面能够减小第一电路块200a 内第二电路220和被其驱动的第二子像素120之间的间距,减小第二电路 220和被其驱动的第二子像素120之间布线的长度,提高信号传输的稳定性,另一方面能够减小第一电路210设置于第一电路块200a对第二电路 220的影响。
可选的,各第二电路220和被其驱动的第二子像素120之间的相对位置相同,使得连接第二电路220和第二子像素120之间的走线长度均相同。因此第二显示区AA2中多组第二电路220和第二子像素120之间的信号传输的速率能够趋于一致,能够进一步提高第二显示区AA2显示的均一性。
此外,各第二电路220和被其驱动的第二子像素120之间的相对位置相同,还使得各第二电路220和被其驱动的第二子像素120之间的相互影响趋于一致,多个第二子像素120所处的环境趋于一致,能够进一步提高第二显示区AA2显示的均一性。
当第一电路210设置于第一电路块200a内时,可以通过缩小第一电路 210和第二电路220的尺寸使得各第一电路块200a和被该第一电路块200a 驱动的像素块100a之间的相对位置相同。
像素驱动电路102的排布方式有多种,在一些可选的实施例中,请继续参阅图7,像素驱动电路102还包括虚拟区域230,虚拟区域230和a个第二电路220形成第二电路块200b。
在这些实施例中,设置虚拟区域230能够使得第二电路块200b的布置与第一电路块200a的布置尽量保持一致,改善显示差异,能够进一步改善第二显示区AA2显示的均一性。
在一些可选的实施例中,请继续参阅图7,至少部分第二电路块200b 在第二方向Y的一侧设置有虚拟导线104,虚拟导线104沿第一方向X延伸成型。图7中以虚线示意出了虚拟导线。
在这些可选的实施例中,通过设置虚拟导线104,能够改善由于设置第一连接线310导致的第二显示区AA2的显示不均。且虚拟导线104位于第二电路块200b在第二方向Y上的一侧,能够避免虚拟导线104与第二电路块200b交叠。
虚拟导线104的设置方式有多种,不同位置的第二电路块200b可以对应于不同的虚拟导线104设置。
在一些实施例中,多个第二电路块200b包括位于第一电路块200a在第二方向Y上一侧的第二电路块200b(例如图7中位于第一电路块200a下方的第二电路块200b),虚拟导线104包括第一虚拟导线410,第一虚拟导线410位于第一连接线310在第二方向Y上的一侧(例如图7中第一虚拟导线410位于第一连接线310下方),即第一虚拟导线410位于第一电路块200a在第二方向Y上的至少一侧,且第二电路块200b和与其对应的第一虚拟导线410的位置与第一电路块200a和与其对应的第一连接线的位置相同。
第二电路块200b对应的第一虚拟导线410即位于第二电路块200b在第二方向Y上的一侧的第一虚拟导线410。第一电路块200a对应的第一连接线310即第一电路块200a内第一电路210连接的第一连接线310,且第一连接线310位于第一电路块200a在第二方向Y上的一侧。
在这些可选的实施例中,通过在第二电路块200b在第二方向Y上的一侧设置第一虚拟导线410,能够提高第二方向Y上走线密度的一致性,提高第二显示区AA2在第二方向Y上显示的均一性。第二电路块200b和与其对应的第一虚拟导线410的位置与第一电路块200a和与其对应的第一连接线310的位置相同,例如如图7所示,当第一连接线310位于其对应的第一电路块200a的下方时,第二电路块200b对应的第一虚拟导线410也位于该第二电路块200b的下方,能够避免第二电路块200b和第一电路块 200a之间同时存在第一虚拟导线410和第一连接线310导致的走线密度不均的问题。
可选的,第一电路块200a在第二方向Y上的至少一侧设置有多行第二电路块200b,各行第二电路块200b在第二方向Y上的同侧设置有第一连接线410。其中,行方向为第一方向X,多行第二电路块200b沿第二方向 Y排布。
在这些可选的实施例中,每一行的第二电路块200b的一侧均设置有第一虚拟导线410,能够进一步提高第二方向Y上的走线密度一致性,提高第二显示区AA2的显示均一性。
可选的,虚拟导线104包括第二虚拟导线420,位于第一连接线310在第一方向X上的至少一侧。以改善第二显示区AA2内第一方向X上走线密度的一致性,提高第二显示区AA2的显示均一性。
可选的,第二电路块200b内的a个第二电路220用于驱动同一像素块 100a内的a个第二子像素,各第二电路块200b和被该第二电路块200b驱动的像素块100a之间的相对位置相同,以减小在第二电路块200b内设置虚拟区域230对第二电路220和第二子像素120之间连接的影响,减小第二电路块200b和被其驱动的像素块100a的之间的间距,即减小第二电路块200b内第二电路210和被其驱动的第二子像素之间的间距,减小布线的长度,提高信号传输的稳定性。
可选的,沿显示面板的厚度方向Z,第一电路210的正投影尺寸和虚拟区域230的尺寸相同,能够进一步改善第二显示区AA2显示的均一性。
可选的,显示面板100的第一信号线包括沿第一方向X延伸的第一导线和沿第二方向Y延伸的第二导线。第一导线例如为扫描线、发光控制信号线、电压参考线等。第二导线例如为数据信号线、电源线等。
假设两个第一电路210沿第二方向Y相邻设置,那么在沿第二方向Y 上相邻的两个第一电路210中,上一第一电路210连接的第一导线至下一第一电路210连接的第一导线的距离可以为第一电路210在第二方向Y上的尺寸L。例如上一第一电路210连接的第一导线在第二方向Y上的中心至下一第一电路210连接的第一导线在第二方向Y上的中心的距离可以为第一电路210在第二方向Y上的尺寸L。
假设两个第一电路210沿第一方向X相邻设置,在沿第一方向X上相邻的两个第一电路210中,前一第一电路210连接的第二导线至后一第一电路210连接的第二导线之间的距离可以为第一电路210在第一方向X上的尺寸H。例如前一第一电路210连接的第二导线在第一方向X上的中心至后一第一电路210连接的第二导线在第一方向X上的中心之间的距离为第一电路210在第一方向X上的尺寸H。
当第一电路210和第二电路220沿第二方向Y相邻设置,且第一电路 210位于第一电路210连接的第一导线和第二电路220连接的第一导线之间时,那么在沿第二方向Y上相邻的第一电路210和第二电路220中,第一电路210连接的第一导线在第二方向Y上的中心至第二电路220连接的第一导线在第二方向Y上的中心之间的距离可以为第一电路210在第二方向上的尺寸L。
当第一电路210和第二电路220沿第一方向X相邻设置,且第一电路 210位于第一电路210连接的第二导线和第二电路220连接的第二导线之间时,在沿第一方向X上相邻的第一电路210和第二电路220中,第一电路 210连接的第二导线至第二电路220连接的第二导线之间的距离可以为第一电路210在第一方向X上的尺寸H。
沿显示面板的厚度方向Z,第一电路210的正投影尺寸可以为H×L。
可选的,第一电路块200a内第一电路210的数量和第二电路块200b 内虚拟区域230的数量相同,使得虚拟区域230和第一电路210所在区域的显示效果相同,能够进一步改善第二显示区AA2显示的均一性。
可选的,沿显示面板的厚度方向Z,第一电路块200a的正投影尺寸和第二电路块200b的正投影尺寸相同,那么第一电路块200a和第二电路块 200b中的a个第二电路220的尺寸相同,能够进一步改善第二显示区AA2 显示的均一性。
第一电路块200a的正投影尺寸为第一电路块200a内第一电路210和a 个第二电路220的正投影尺寸之和。第二电路块200b的正投影尺寸为第二电路块200b内虚拟区域230和a个第二电路220的正投影尺寸之和。
当第一电路210和第二电路220沿第二方向Y相邻设置,且第二电路 210位于第一电路210连接的第一导线和第二电路220连接的第一导线之间时,那么在沿第二方向Y上相邻的第一电路210和第二电路220中,第一电路210连接的第一导线在第二方向Y上的中心至第二电路220连接的第一导线在第二方向Y上的中心之间的距离可以为第二电路210在第二方向 Y上的尺寸L’。
当第一电路210和第二电路220沿第一方向X相邻设置,且第二电路 210位于第一电路210连接的第二导线和第二电路220连接的第二导线之间时,在沿第一方向X上相邻的第一电路210和第二电路220中,第一电路 210连接的第二导线至第二电路220连接的第二导线之间的距离可以为第二电路210在第一方向X上的尺寸H’。
沿显示面板的厚度方向Z,第二电路220的正投影尺寸为L’×H’。
可选的,第一电路块200a内第一电路210和第二电路220的相对位置关系与第二电路块200b内虚拟区域230和第二电路220的相对位置关系相同,进一步简化像素驱动电路102的布局和制备,能够进一步改善第二显示区AA2显示的均一性。
可选的,虚拟区域230内设置有虚拟电路,虚拟电路的结构与第一电路210的结构相同,使得虚拟区域230和第一电路210所在区域的显示效果相同,能够进一步改善第二显示区AA2显示的均一性。
可选的,第二显示区AA2包括主显示区和过渡区,过渡区位于主显示区和第一显示区AA1之间,第一像电路210位于过渡区,虚拟区域230位于主显示区,使得第一电路210与第一显示区AA1之间的间距较小,能够减短第一电路210与第一子像素110之间的布线长度。
在一些可选的实施例中,相同颜色的子像素101连接的连接线103使用相同的材料制备成型。
在这些可选的实施例中,同种颜色的子像素101采用同种材料的连接线103,可以降低连接线103电阻不同导致的像素亮度的差异,能够进一步改善第二显示区AA2显示的均一性。
在一些可选的实施例中,第一子像素110和第二子像素120沿第一方向X和第二方向Y成行成列排布,第一电路210和第二电路220沿第一方向X和第二方向Y成行成列排布,至少部分第一电路210和第二电路220 沿第一方向X并排设置并位于同一行,且位于同一行的第一电路210和第二电路220用于驱动同行的第一子像素110和第二子像素120。
在这些可选的实施例中,第一电路210通过第一连接线310和第一子像素110连接,第二电路220通过第二连接线320和第二子像素120连接,当同一行的第一电路210和第二电路220和其驱动的第一子像素110和第二子像素120同行设置时,能够简化扫描线的形状,便于扫描线驱动同行的第一子像素和第二子像素,提高信号线传输的稳定性。
在一些可选的实施例中,第一显示区AA1关于第一对称轴线M对称设置,第一对称轴线M沿第二方向Y延伸,且第一对称轴线M经过第一显示区AA1的中心,多个第一电路210关于第一对称轴线M对称分布,且第一电路210和被其驱动的第一子像素110位于第一对称轴线M的同侧,以进一步减小第一电路210和其驱动的第一子像素110之间的距离,减小走线距离。
请参阅图9和图10,图9是本申请实施例提供的一种显示装置的结构示意图,图10是图9中C-C处的剖视图。
本申请第二方面实施例提供的显示装置可以包括上述任一实施方式的显示面板100。本实施例的显示装置中,显示面板100可以是上述其中一个实施例的显示面板100,显示面板100具有第一显示区AA1以及第二显示区AA2。
可选的,第一显示区AA1的透光率大于第二显示区AA2的透光率。即第一显示区AA1为透光显示区时,显示装置还包括位于第一显示区AA1 的感光组件200。
显示面板100包括相对的第一表面S1和第二表面S2,其中第一表面 S1为显示面。显示装置还包括感光组件200,该感光组件200位于显示面板100的第二表面S2侧,感光组件200与第一显示区AA1位置对应。
根据本发明实施例的显示装置,第一显示区AA1的透光率大于第二显示区AA2的透光率,使得显示面板100在第一显示区AA1的背面可以集成感光组件200,实现例如图像采集装置的感光组件200的屏下集成,同时第一显示区AA1能够显示画面,提高显示面板100的显示面积,实现显示装置的全面屏设计。
感光组件200可以是图像采集装置,用于采集外部图像信息。本实施例中,感光组件200为互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)图像采集装置,在其它一些实施例中,感光组件 200也可以是电荷耦合器件(Charge-coupledDevice,CCD)图像采集装置等其它形式的图像采集装置。可以理解的是,感光组件200可以不限于是图像采集装置,例如在一些实施例中,感光组件200也可以是红外传感器、接近传感器、红外镜头、泛光感应元件、环境光传感器以及点阵投影器等光传感器。此外,显示装置在显示面板100的第二表面S2还可以集成其它部件,例如是听筒、扬声器等。
在另一些实施例中,当第一显示区AA1环绕至少部分第二显示区AA2 设置,即第一显示区AA1为边框显示区时,第一显示区AA1内还可以设置移位寄存器等驱动部件,进而能够减小显示面板100的边框尺寸,实现显示装置的窄边框设计。
在还一些实施例中,第一显示区AA1还可以既包括透光显示区也包括边框显示区,既能够实现感光组件的屏下集成,也能够实现窄边框的设计。
依照本申请如上文的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。
Claims (10)
1.一种显示面板,其特征在于,所述显示面板具有第一显示区和第二显示区,所述显示面板包括:
子像素,包括位于所述第一显示区的第一子像素和位于所述第二显示区的第二子像素;
像素驱动电路,位于所述第二显示区,所述像素驱动电路包括第一电路和第二电路,所述第一电路用于驱动所述第一子像素,所述第二电路用于驱动所述第二子像素,
连接线,包括用于连接所述第一电路和所述第一子像素的第一连接线;
其中,至少部分所述第一连接线沿第一方向延伸成型,且沿所述第一方向延伸的部分所述第一连接线位于所述第一电路在第二方向上的一侧,所述第一方向和所述第二方向相交。
2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括:第一信号线层,所述第一信号线层包括第一信号线,至少部分所述第一连接线位于所述第一信号线层,所述第一信号线包括数据线、扫描线、电源线、电压参考线和接地线中的至少一者。
3.根据权利要求2所述的显示面板,其特征在于,所述显示面板还包括透光信号线层,所述第一连接线包括位于所述第一显示区的第一分段和位于所述第二显示区的第二分段,所述第一分段位于所述透光信号线层,所述第二分段位于所述第一信号线层和/或所述透光信号线层。
4.根据权利要求1所述的显示面板,其特征在于,所述第一电路和a个所述第二电路形成第一电路块,a为大于1的整数,沿所述第一方向延伸的部分所述第一连接线位于其连接的所述第一电路所在的所述第一电路块在所述第二方向上的一侧。
5.根据权利要求4所述的显示面板,其特征在于,a个相邻的所述第二子像素形成像素块,所述第一电路块内的a个所述第二电路用于驱动同一所述像素块内的a个所述第二子像素,所述第一电路块为多个,且各所述第一电路块和被该所述第一电路块驱动的所述像素块之间的相对位置相同。
6.根据权利要求5所述的显示面板,其特征在于,所述像素驱动电路还包括虚拟区域,所述虚拟区域和a个所述第二电路形成第二电路块;
优选的,所述第二电路块内的a个所述第二电路用于驱动同一所述像素块内的a个所述第二子像素,所述第二电路块为多个,且各所述第二电路块和被该所述第一电路块驱动的所述像素块之间的相对位置相同;
优选的,沿所述显示面板的厚度方向,所述第一电路的正投影尺寸和所述虚拟区域的尺寸相同;
优选的,所述第一电路块内所述第一电路的数量和所述第二电路块内所述虚拟区域的数量相同;
优选的,沿所述显示面板的厚度方向,所述第一电路块的正投影尺寸和所述第二电路块的正投影尺寸相同;
优选的,所述第一电路块内所述第一电路和所述第二电路的相对位置关系与所述第二电路块内所述虚拟区域和所述第二电路的相对位置关系相同;
优选的,所述虚拟区域内设置有虚拟电路,所述虚拟电路的结构与所述第一电路的结构相同;
优选的,所述第二显示区包括主显示区和过渡区,所述过渡区位于所述主显示区和所述第一显示区之间,所述第一电路位于所述过渡区。
7.根据权利要求6所述的显示面板,其特征在于,至少部分所述第二电路块在所述第二方向的一侧设置有虚拟导线,所述虚拟导线沿所述第一方向延伸成型;
优选的,所述虚拟导线包括第一虚拟导线,所述第一虚拟导线位于所述第二电路块在所述第二方向上至少一侧,且所述第二电路块和与其对应的所述第一虚拟导线的位置与所述第一电路块和与其对应的所述第一连接线的位置相同;
优选的,所述第一电路块在所述第二方向上的至少一侧设置有多行所述第二电路块,各行所述第二电路块在所述第二方向上的同侧设置有所述第一虚拟连接线;
优选的,所述虚拟导线包括第二虚拟导线,位于所述第一连接线在所述第一方向上的至少一侧。
8.根据权利要求1所述的显示面板,其特征在于,相同颜色的所述子像素连接的所述连接线使用相同的材料制备成型。
9.根据权利要求1所述的显示面板,其特征在于,所述第一子像素和所述第二子像素沿所述第一方向和所述第二方向成行成列排布,所述第一电路和所述第二电路沿所述第一方向和所述第二方向成行成列排布,至少部分所述第一电路和所述第二电路沿所述第一方向并排设置并位于同一行,且位于同一行的所述第一电路和所述第二电路用于驱动同行的所述第一子像素和所述第二子像素。
10.一种显示装置,其特征在于,包括根据权利要求1至9任一项所述的显示面板。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210193420.0A CN114566532A (zh) | 2022-02-28 | 2022-02-28 | 显示面板及显示装置 |
KR1020237037497A KR20230158123A (ko) | 2022-02-28 | 2022-07-27 | 표시 패널 및 표시 장치 |
JP2023566880A JP2024516254A (ja) | 2022-02-28 | 2022-07-27 | 表示パネル及び表示装置 |
PCT/CN2022/108255 WO2023159868A1 (zh) | 2022-02-28 | 2022-07-27 | 显示面板及显示装置 |
US18/474,304 US20240016015A1 (en) | 2022-02-28 | 2023-09-26 | Display panel and display apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210193420.0A CN114566532A (zh) | 2022-02-28 | 2022-02-28 | 显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114566532A true CN114566532A (zh) | 2022-05-31 |
Family
ID=81715132
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210193420.0A Pending CN114566532A (zh) | 2022-02-28 | 2022-02-28 | 显示面板及显示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20240016015A1 (zh) |
JP (1) | JP2024516254A (zh) |
KR (1) | KR20230158123A (zh) |
CN (1) | CN114566532A (zh) |
WO (1) | WO2023159868A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023098330A1 (zh) * | 2021-11-30 | 2023-06-08 | Oppo广东移动通信有限公司 | 显示面板、显示屏以及电子设备 |
WO2023159868A1 (zh) * | 2022-02-28 | 2023-08-31 | 昆山国显光电有限公司 | 显示面板及显示装置 |
WO2023159869A1 (zh) * | 2022-02-28 | 2023-08-31 | 昆山国显光电有限公司 | 显示面板及显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111508377A (zh) * | 2020-05-29 | 2020-08-07 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
CN111916486A (zh) * | 2020-08-27 | 2020-11-10 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
CN112562518A (zh) * | 2019-12-26 | 2021-03-26 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
US20210225269A1 (en) * | 2018-10-25 | 2021-07-22 | Boe Technology Group Co., Ltd. | Display panel and display device |
CN113571570A (zh) * | 2021-07-29 | 2021-10-29 | 合肥维信诺科技有限公司 | 显示面板及显示装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114566532A (zh) * | 2022-02-28 | 2022-05-31 | 昆山国显光电有限公司 | 显示面板及显示装置 |
-
2022
- 2022-02-28 CN CN202210193420.0A patent/CN114566532A/zh active Pending
- 2022-07-27 JP JP2023566880A patent/JP2024516254A/ja active Pending
- 2022-07-27 WO PCT/CN2022/108255 patent/WO2023159868A1/zh active Application Filing
- 2022-07-27 KR KR1020237037497A patent/KR20230158123A/ko active Search and Examination
-
2023
- 2023-09-26 US US18/474,304 patent/US20240016015A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210225269A1 (en) * | 2018-10-25 | 2021-07-22 | Boe Technology Group Co., Ltd. | Display panel and display device |
CN112562518A (zh) * | 2019-12-26 | 2021-03-26 | 武汉天马微电子有限公司 | 一种显示面板和显示装置 |
CN111508377A (zh) * | 2020-05-29 | 2020-08-07 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
CN111916486A (zh) * | 2020-08-27 | 2020-11-10 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
CN113571570A (zh) * | 2021-07-29 | 2021-10-29 | 合肥维信诺科技有限公司 | 显示面板及显示装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023098330A1 (zh) * | 2021-11-30 | 2023-06-08 | Oppo广东移动通信有限公司 | 显示面板、显示屏以及电子设备 |
WO2023159868A1 (zh) * | 2022-02-28 | 2023-08-31 | 昆山国显光电有限公司 | 显示面板及显示装置 |
WO2023159869A1 (zh) * | 2022-02-28 | 2023-08-31 | 昆山国显光电有限公司 | 显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20230158123A (ko) | 2023-11-17 |
JP2024516254A (ja) | 2024-04-12 |
WO2023159868A1 (zh) | 2023-08-31 |
US20240016015A1 (en) | 2024-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110783384B (zh) | 显示面板及显示装置 | |
CN110890026B (zh) | 显示面板及显示装置 | |
CN110783386B (zh) | 显示面板及显示装置 | |
CN111430436B (zh) | 显示面板及显示装置 | |
CN112103318B (zh) | 显示面板、显示面板的制备方法及显示装置 | |
CN111048005B (zh) | 显示面板及显示装置 | |
CN111402743A (zh) | 显示面板及显示装置 | |
CN111261677B (zh) | 显示面板以及显示装置 | |
CN114566532A (zh) | 显示面板及显示装置 | |
CN113410257B (zh) | 阵列基板、显示面板及显示装置 | |
CN111211150B (zh) | 显示面板及显示装置 | |
CN114400239B (zh) | 显示面板、显示装置及显示面板的制备方法 | |
CN114242759B (zh) | 显示面板及显示装置 | |
CN111710708A (zh) | 显示面板以及显示装置 | |
CN113178473B (zh) | 显示面板及显示装置 | |
WO2022206053A1 (zh) | 显示面板及显示装置 | |
CN113241031B (zh) | 显示面板及显示装置 | |
US20240029648A1 (en) | Display panel and display apparatus | |
CN113066847B (zh) | 显示面板及显示装置 | |
CN113937148A (zh) | 显示面板、显示装置及显示面板的制备方法 | |
CN113488601A (zh) | 透光显示模组、显示面板及透光显示模组的制备方法 | |
CN114447032A (zh) | 显示面板及显示装置 | |
CN114822232A (zh) | 显示面板 | |
CN115943453A (zh) | 显示面板以及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |