CN114553388A - 一种补偿时延的方法和设备 - Google Patents

一种补偿时延的方法和设备 Download PDF

Info

Publication number
CN114553388A
CN114553388A CN202210110571.5A CN202210110571A CN114553388A CN 114553388 A CN114553388 A CN 114553388A CN 202210110571 A CN202210110571 A CN 202210110571A CN 114553388 A CN114553388 A CN 114553388A
Authority
CN
China
Prior art keywords
physical port
delay value
data stream
value
port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210110571.5A
Other languages
English (en)
Inventor
祁云磊
李春荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210110571.5A priority Critical patent/CN114553388A/zh
Publication of CN114553388A publication Critical patent/CN114553388A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • H04L7/0041Delay of data signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0676Mutual
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0016Arrangements for synchronising receiver with transmitter correction of synchronization errors
    • H04L7/0033Correction by delay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0073Services, e.g. multimedia, GOS, QOS
    • H04J2203/0082Interaction of SDH with non-ATM protocols
    • H04J2203/0085Support of Ethernet

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请提供了一种补偿时延的方法和设备。该设备确定第一数据流从所述设备的第一物理端口到所述设备的第二物理端口的第一时延值和第二数据流从所述第二物理端口到所述第一物理端口的第二时延值,其中,所述第一时延值小于所述第二时延值。该设备基于第一时延值和第二时延值确定第一目标时延值。设备将第一数据流的时延值调整至第一目标时延值。通过上述方法,可以使该设备控制双向数据流的时延值。

Description

一种补偿时延的方法和设备
本申请是分案申请,原申请的申请号是201810203433.5,原申请日是2018年03月13 日,原申请的全部内容通过引用结合在本申请中。
技术领域
本发明涉及通信技术领域,尤其涉及一种补偿时延的方法和设备。
背景技术
随着互联网协议(英文:Internet Protocol,简称:IP)网络的应用和业务的多样化, IP网络发展常需要解决在现有以太网接口速率等级下,满足更高带宽的需求。灵活以太网(英文:Flexible Ethernet,简称:FlexE)技术提供了一种支持多种以太网媒体接入控制 (英文:Media Access Control,简称:MAC)速率的通用机制,其速度不再受物理层速率限制,可以满足多种业务速率的需求。
为了解决超低时延的问题,FlexE交叉作为一种新兴的以太网交换技术,因具备超低时延和超低抖动的转发特性,被用于5G移动业务承载以及电力继保业务承载等场景,而这些业务往往对时延信息的传递有着严苛的要求。因此,控制承载网中设备的时延是实现时间同步的重要问题。传统移动承载网解决时间同步的方法是通过在每一台基站上连接一台时间服务器来实现时间同步,但该方案需要部署大量的时间服务器和GPS,成本很高,部署难度很大;另外一种解决方案是通过在承载网络中部署一台或几台时间服务器,时间服务器通过承载网透传时间信息到基站,该方案需要承载网中的每台设备均需支持对精确时钟同步协议 (英文:Precision Time Protocol,PTP)报文的处理能力,以及复杂的协议状态机运算,这样导致配置、管理和维护都比较复杂。
发明内容
本申请实施例提供了一种补偿时延的方法和设备,通过设备对双向数据流的时延进行补偿,以实现设备对数据流时延的控制。
第一方面,本申请提供了一种补偿时延的方法,该方法包括设备确定第一数据流从该设备的第一物理端口到该设备的第二物理端口的第一时延值,其中,第一物理端口为第一数据流的入端口,第二物理端口为第一数据流的出端口。设备确定第二数据流从第二物理端口到第一物理端口的第二时延值,其中,第二物理端口为第二数据流的入端口,第一物理端口为第二数据流的出端口。在第一时延值小于第二时延值的条件下,该设备基于第一时延值和第二时延值确定第一目标时延值。该设备将第一数据流的时延值调整至第一目标时延值。
采用上述方法,设备通过第一数据流的第一时延值和第二数据流的第二时延值来确定第一目标时延值,并将第一数据流的时延值调整到与第一目标时延值相等,实现设备对双向数据流中第一数据流时延值的调整。
结合第一方面,在第一种可能的实现方式中,第一目标时延值和第二时延值相等。
上述方法,该设备确定第一目标时延值和第二时延值相等,使得第一数据流的时延值调整到与第二数据流的第二时延值相等,这样就可以实现该设备对双向数据流的对称性补偿,使第一数据流的从设备的第一物理端口到第二物理端口的时延值与第二数据流从该设备的第二物理端口到第一物理端口的时延相等,可以实现对时间同步报文的透传,避免传输时间同步报文的设备都需要具备处理1588协议的能力。
结合第一方面,在第二种可能的实现方式中,在第一目标时延值大于第二时延值时,该方法还包括:该设备将第二数据流的时延值调整至第一目标时延值。
上述方法,在第一目标时延值大于第二时延值时,该设备将第二数据流的时延值调整至第一目标时延值,这样就可以使第一数据流的时延值与第二数据流的时延值相等,即设备将第一数据流的时延值与第二数据流的时延值都调整到第一目标时延值,使第一数据流由设备第一物理端口到第二物理端口的时延值与第二数据流由第二物理端口到第一物理端口的时延值相等,即通过该设备补偿时延使设备的双向数据流的时延值相等。
结合第一方面,在第三种可能的实现方式中,该方法还包括,该设备基于第一时延值和第二时延值确定第二目标时延值。该设备将第二数据流的时延值调整至第二目标时延值。
上述方法,设备根据第一时延值和第二时延值确定第二目标时延值,并将第二数据流的时延值调整到第二目标时延值,这样可以实现设备对第二数据流的时延进行调整。
结合第一方面,在第四种可能的实现方式中,第二物理端口确定第一时延值和第一物理端口确定第二时延值包括:第二物理端口将第一时延值添加在第二数据流中。第一物理端口接收携带在第二数据流中的第一时延值。该设备基于第一物理端口接收的第一时延值和第一物理端口确定的第二时延值确定第一目标时延值。
上述方法,第二物理端口将第一时延值添加在第二数据流中,第一物理端口根据接收的第一时延值和确定的第二时延值来确定第一目标时延值,实现设备根据第一数据流的第一时延值确定第一目标时延值。
第二方面,本申请提供了一种设备,用于执行第一方面或第一方面任意可能的设计中的方法。具体地,该设备包括用于执行第一方面或第一方面任意可能的实施方式中的方法的模块。
第三方面,本申请提供了一种设备,包括:网络接口、处理器和存储器。其中,网络接口、处理器和存储器之间可以通过总线系统相连。该存储器用于存储程序、指令或代码,所述处理器用于执行所述存储器中的程序、指令或代码,完成第一方面或第一方面任意可能的设计中的方法中所述设备执行的信息收发以外的操作。
结合第四方面,本申请提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有指令,当其在计算机上运行时,使得计算机执行第一方面和第一方面任意可能的实现方式中的方法的指令。
附图说明
图1为本发明实施例提供的一种补偿时延的方法的应用场景示意图。
图2为本发明实施例提供的一种补偿时延的方法流程示意图。
图3为本发明实施例提供的一种设备的结构示意图。
具体实施方式
本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列操作或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些操作或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它操作或单元。
图1提供了一种补偿时延的系统架构示意图,该系统可以是传统的移动承载网,该网络系统中的设备101至104可以是支持FlexE技术的设备。在图1所示的网络系统中,解决时间同步的相关方法可以是在该承载网络中部署一台或几台时间服务器,时间服务器通过承载网将时间信息发送给基站。该时间同步方法具体如图1中的时间服务器105从GPS卫星或精确时钟同步协议(Precision Time Protocol,PTP)等获得时延信息编码并发出时间信息到设备104。然后按照由主设备到从设备的关系进行时钟同步,例如由主设备104向从设备103 发布时间信息,设备103作为主设备向从设备102发布时间信息。而在使用上述方法实现时间同步的过程中,由于1588同步报文在支持FlexE的设备内转发存在时延不确定、双向时延不相等的问题,因此需要该承载网中的设备101至104都要逐跳运行1588同步报文。从1588 同步报文的实现时间同步的过程中可以看出,承载网中的每台设备都需要支持对1588同步报文的收发处理以及复杂的协议状态机运算,即实现配置、管理和维护都比较复杂。
为了解决上述技术问题,实现设备对时间同步报文的透明传输,减少设备处理1588同步报文的复杂性,就需要解决设备如何控制双向数据流的时延,具体方法可以通过设备对数据流时延进行补偿,使设备的双向数据流的时延值保持稳定的关系,例如设备可以通过对双向数据流的补偿实现双向数据流时延值相等;还可以通过设备补偿双向数据流的时延,使双向数据流的时延保持稳定的差值,这样就实现对时间同步报文的透明传输,不需要设备通过1588 来实现测量设备处理数据流的时延。如图2所示,为本申请提供了一种补偿时延的方法流程示意图,图2中所述的设备可以是图1中设备101至104中任意一个,该方法包括以下内容。
S210,设备确定第一数据流从所述设备的第一物理端口到所述设备的第二物理端口的第一时延值。
在一种实现方式中,第一数据流既可以是以太网物理层数据流,例如可以是1588时间同步报文或者网络时间协议(Network Time Protocol,NTP)报文,还可以是时分复用(Time Division Multiplexing,TDM)数据流等,本申请对第一数据流的类型不做具体限制。为了简便,本申请说明书部分用正向时延表示第一数据流从设备的第一物理端口到第二物理端口方向的时延,用反向时延表示第二数据流从第二物理端口到第一物理端口方向的时延。
在一种实现方式中,第一数据流从该设备的第一物理端口到达该第二物理端口的过程中,该设备可以通过第一物理端口对第一数据流标记第一时间戳,通过第二物理端口标记第二时间戳,其中,标记时间戳的形式既可以是第一物理端口将第一时间戳添加在数据块中,还可以是在第一数据流到达第一物理端口时,第一物理端口标记第一时间戳并将该第一时间戳上报给设备的处理器,该设备还可以通过其它已知方式标记时间戳,本申请对标记时间戳的方式不做任何限制。第二物理端口标记第二时间戳的方式可以参考上述第一时间戳的标记方式。第一数据流从设备第一物理端口到该设备的第二物理端口的时延值为第二时延戳的值减去第一时间戳的值所获得的数值D1。
举例来说,不同的场景下该设备可以但不限于采用以下几种确定第一时间戳。
方式一、该设备可以为图1承载网中的设备102或103,该设备发送第一数据流的入端口和出端口均为FlexE端口,即第一物理端口和第二物理端口均为FlexE端口,其中,FlexE端口根据不同的应用场景,又可以区分为单物理层(英文:physical layer,简称:PHY)场景和多PHY场景,多PHY场景可以理解为多组单PHY的组合。
下面以该设备的第一物理端口和第二物理端口均为单PHY为例对该设备确定正向时延的方式进行详细描述。第一物理端口用于接收第一数据流和发送第二数据流,并将接收到的第一数据流转化为内部并行信号或者将发送的第二数据流由内部并行信号转换为可以在外部介质上传输的数据流。具体来说,该设备的第一物理端口接收第一数据流,并将第一数据流转换为第一数据块。第一物理端口的物理媒介附加(英文:Physical MediumAttachment Sublayer简称:PMA)接收到第一数据块时,可以用第一数据块首比特记录第一时间戳t1,每一组数据块都会记录。携带标记t1的第一数据块经过PMA和物理编码子层(英文:Physical Coding Sublayer,简称:PCS)处理后,会被转换为64/66比特数据块。为了更加精确计算正向时延,在第一数据块被转换为64/66比特数据块时,设备可以在64/66比特数据块的入口时戳标记T1,其中,该时间戳T1是通过时间戳t1和第一数据块首比特与64/66比特数据块首比特位置偏移转换得到的。该64/66比特数据块和该时间戳T1由第一物理端口发送到第二物理端口,即由设备的入端口发送到设备的出端口,携带时间戳标记T1的64/66比特数据块在被发送到第二物理端口之前,还可以经过设备其它模块的处理,对此不做限制。
该设备的第二物理端口接收到该64/66比特数据块和时间戳T1,识别并提取时间戳T1,获得T1的值。该64/66比特数据块经过第二物理端口的处理后发送给第二物理端口的PMA,第二物理端口的PMA用数据块的首比特记录第一数据流的经过第二物理端口PMA的出口时间戳T2,并将数据块转换为第一数据流。正向时延值的计算方法可以是上述T2与T1的差值,也可以是上述T2与t1的差值。
为了减少时间戳所占用的带宽,举例来说,可以对第一数据流采用抽样的方式,只在被抽样的数据块中标记时间戳。
方式二、当所述设备为图1中设备104,所述设备为承载网中的接入设备,所述设备的入端口为普通以太网(英文:Ethernet,简称:ETH)端口,出端口为FlexE端口时,即所述设备的第一物理端口为普通以太网端口,第二物理端口为FlexE端口,对所述设备正向时延的测量和计算方法可以参考上述设备的入端口和出端口均为FlexE端口的测量和计算方法,可以通过第一物理端口对第一数据流标记第一时间戳,第二物理端口标记第一数据流到达出端口的第二时间戳。设备可以通过计算第二时间戳与第一时间戳差值获得正向时延值,具体方法可以参考方式一种所述,此处不再赘述。
方式三、所述设备还可以是通用公用无线接口(英文:common public radiointerface,简称:CPRI)业务的接入设备,CRPI是移动前传网络中射频拉远单元(英文:remote radio unit,简称:RRU)和基带单元(英文:baseband unit,简称:BBU)之间的业务接口,该设备对传输时延和双向时延的差值要求极为苛刻。在CRPI业务中,同样可以采用设备的入端口和出端口均为FlexE端口场景下测量正向时延的方法,具体测量方法可参考设备的入端口和出端口均为FlexE端口场景下测量正向时延的方法,此处不再赘述。
方式四、当所述设备为固定比特率(英文:Constant Bit Rate,简称:CBR)业务接入设备,即所述设备的入端口为CBR业务端口,可称为第一物理端口,出端口为FlexE端口,可称为第二物理端口。由于业务接入设备的入端口为CBR业务端口,该CBR业务端口的业务处理部分无PMA,在CBR业务接入场景下需要在第一物理端口的帧(Framer)模块接收到所述报时标记第一时间戳。第二物理端口为FlexE端口,第一数据流到达第二物理端口时,可以在第二物理端口的PMA标记第二时间戳。同样可以通过计算第二时间戳与第一时间戳的差值获得正向时延值。
S220,该设备确定第二数据流从第二物理端口到第一物理端口的第二时延值,其中,第一时延值小于第二时延值。
在一种实现方式中,将第二数据流从该设备的第二物理到第一物理端口的时延称为反向时延。本领域普通技术人员可知,设备通过检测确定的正向时延值和反向时延值多数情况大并不相等,既可以是正向时延值大于反向时延值,也可以是反向时延值大于正向时延值,本申请下面以正向时延值小于反向时延值为例进行说明。
在一种实现方式中,反向时延值的测量方法可以参考正向时延的测量方法。
举例来说,该设备发送第二数据流的入端口和出端口可以均为FlexE端口,即第一物理端口和第二物理端口均为FlexE端口,可以参考S210中的方式一的方法确定反向时延值。
举例来说,该设备的入端口可以为普通以太网端口,出端口为FlexE端口,即所述设备的第一物理端口为普通以太网端口,第二物理端口为FlexE端口,可以参考S210中方式二确定该设备反向时延值。
举例来说,该设备还可以是CPRI业务的接入设备。在CPRI业务中,设备的入端口和出端口均为FlexE端口,具体确定反向时延的方法可参考设备的入端口和出端口均为FlexE端口场景下的方法确定该设备反向时延值。
举例来说,该设备为CBR业务接入设备,即所述设备的入端口为CBR业务端口,可参考S210中方式四确定该设备反向时延值。
在一种实现方式中,该设备可以通过第二物理端口确定第一时延值,通过第一物理端口确定第二时延值,其中,第二物理端口将第一时延值添加在所述第二数据流中。第一物理端口接收携带在第二数据流中的所述第一时延值。该设备基于第一物理端口接收的第一时延值和第一物理端口确定的第二时延值确定第一目标时延值。
S230,所述设备基于第一时延值和第二时延值确定第一目标时延值。
在一种实现方式中,该设备可以根据第一时延值和第二时延值的大小来确定第一目标时延值,第一目标时延值可以大于或者等于第一时延值和第二时延值中的最大值。
举例来说,设备确定第一时延为0.5秒,第二时延为0.8秒,可将第一目标时延值设置为大于或者等于第二时延值的数值,例如可以将第一目标时延值设置为0.8秒,也可以将第一目标时延值设置为1秒。
在一种实现方式中,该设备在S210中通过第二物理端口确定该设备处理第一数据流的第一时延值之后,该设备的第二物理端口可以将该第一时延值添加在第二数据流。第二物理端口将携带第一时延值的第二数据流发送到第一物理端口。第一物理端口可以通过接收到携带第一时延值的第二数据流,确定第二数据流的第二时延值以及提取第一时延值。第二物理端口根据获的第一时延值和第二时延值的大小确定第一目标时延值。
S240,设备将第一数据流的时延值调整至第一目标时延值。
在一种实现方式中,该设备调整第一数据流的时延值至第一目标时延值是通过在第一数据流的第一时延值的基础上补偿第一数据流的时延。换句话说,就是在该设备将第一数据流通过第二物理端口发送出去之前,对第一数据流的时延进行补偿。具体可以是该设备计算获得第一时延值与第一目标时延值的差为D1,该设备将D1配置到该设备的缓冲器中。第一数据流被转化为第一数据块后,对第一数据块增加空闲(idle)数据块以补偿D1,即将第一数据流的时延调整到第一目标时延值,使设备调整第一数据流的正向时延值与第一目标时延值相等。设备对第一数据流增加空闲数据块的具体位置可以根据实际设计合理放置,本申请对此不做限制。
该设备可以将第一目标时延值的数值设置为与与第一时延值和第二时延值中的最大值相等,也可以将第一目标时延值的数值设置成大于所述最大值,其中,在本实现方式中,所述最大值为所述第二时延值。当将第一目标时延值的数值设置成大于所述最大值时,不仅可以将第一数据流的时延值调整至与第一目标时延值相等,还可以将第二数据流的时延值调整至与第一目标时延值相等。
S240还可以包括设备根据第一时延值和第二时延值的大小确定与第一目标时延值不等的第二目标时延值。其中第二目标时延值为大于所述最大值的数值。设备可以将第一数据流的时延值调整至与第一目标时延值相等,还可以将第二数据流的时延值调整至与第二目标时延值相等。
在一种实现方式中,由于引起时延不确定的因素主要发生在业务初始化阶段,或者频率失步状态。考虑到时延测量过程中设备内部传递时戳会消耗业务带宽,测量次数越多消耗的带宽资源越大。为了节省带宽,可以只在业务初始化结束且频率同步后启动上述时延补偿方法。
通过上述方法,该设备接收到双向数据流时,数据流从第一物理端口端口到第二物理端口的时延和数据流从第二物理端口到第一物理端口的时延均会被精确测得。该设备通过设定目标时延值,对第一数据流或者第二数据流的时延进行调整,从而实现控制双向流经过设备的时延值。例如该设备通过对第一数据流的正向时延或第二数据流的反向时延进行调整,使第一数据流的正向时延值和第二数据流的反向时延值相等,这样就可以实现对时间同步信息的透明传输,以解决传统设备需要依赖1588技术才能透传时间信息的技术问题,不需要承载网中的所有设备都具备对1588报文处理的能力,使得网络的配置、管理和维护的复杂度均大大降低。
图3是本申请实施例提供的一种设备300的结构示意图,该设备300可以应用于图1所示的网络架构中,例如可以是图1所示的网络架构中的设备101至104中任意一个设备,可以实现该设备101至104中任意一个设备的功能。如图3所示,设备300可以包括处理器310,与处理器310耦合连接的存储器320,网络接口330。
处理器310可以是中央处理器(英文:central processing unit,缩写:CPU),网络处理器(英文:network processor,缩写:NP)或者CPU和NP的组合。
处理器310还可以进一步包括硬件芯片。上述硬件芯片可以是专用集成电路(英文: application-specific integrated circuit,缩写:ASIC),可编程逻辑器件(英文:programmable logic device,缩写:PLD)或其组合。上述PLD可以是复杂可编程逻辑器件(英文:complex programmable logic device,缩写:CPLD),现场可编程逻辑门阵列(英文:field-programmable gate array,缩写:FPGA),通用阵列逻辑(英文:generic arraylogic,缩写:GAL)或其任意组合。处理器310可以是指一个处理器,也可以包括多个处理器。
存储器320可以包括易失性存储器(英文:volatile memory),例如随机存取存储器(英文:random-access memory,缩写:RAM);存储器也可以包括非易失性存储器(英文:non-volatile memory),例如只读存储器(英文:read-only memory,缩写:ROM),快闪存储器(英文:flash memory),硬盘(英文:hard disk drive,缩写:HDD)或固态硬盘(英文:solid-state drive,缩写:SSD)。存储器320还可以包括上述种类的存储器的组合。
在一个实施方式中,存储器320可以包括多个软件模块,例如确定模块321和调整模块 322。通过执行上述软件模块中的指令,处理器310可用于执行多个操作。存储器320可以是指一个存储器,也可以包括多个存储器。在一些实施方式中,当一个模块被配置用于执行一个操作,它可能实际表示处理器310被配置于执行模块中的指令以完成上述操作。通过执行存储器320中的指令,处理器310可以执行方法210至240中该设备所执行的部分或全部操作。例如,处理器310可以通过网络接口330接收第一数据流和第二数据流。
总线340可以包括任意数量的互联的总线和桥,总线340将包括由处理器310代表的一个或多个处理器310和存储器320代表的存储器的各种电路链接在一起。总线340 还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路链接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。
确定模块321用于确定第一数据流从该设备的第一物理端口到该设备的第二物理端口的第一时延值,其中,第一物理端口为第一数据流的入端口,第二物理端口为第一数据流的出端口。该确定模块321还用于确定第二数据流从第二物理端口到第一物理端口的第二时延值,其中,第二物理端口为第二数据流的入端口,第一物理端口为第二数据流的出端口,第一时延值小于第二时延值。确定模块321还用于基于第一时延值和第二时延值确定第一目标时延值的大小。
调整模块322用于将第一数据流的时延值调整至第一目标时延值。
在一个具体的实施方式中,第一目标时延值和第二时延值相等。
在一个具体的实施方式中,在第一目标时延值大于第二时延值时,调整模块322还用于将第二数据流的时延值调整至第一目标时延值。
在一个具体的实施方式中,确定单元321还用于基于所述第一时延值和第二时延值确定第二目标时延值,调整模块322还用于将所述第二数据流的时延值调整至所述第二目标时延值。
在一个具体的实施方式中,该设备300还可以包括添加模块323,该添加模块用于将所述第一时延值添加在所述第二数据流中。该网络接口330接收携带在第二数据流中的第一时延值。确定模块321用于基于第一物理端口接收的第一时延值和第一物理端口确定的第二时延值确定所述第一目标时延值。
在上述具体实施方式中,处理器310、存储器320以及网络接口330的具体实现可以参考图2中设备的功能和操作,为了简介,不再赘述。各个软件模块用于执行的操作实际上是由处理器310根据各个软件模块中的指令来直接或者间接执行的。
应理解,在本申请的各种实施例中,上述各方法的序号的大小并不意味着执行顺序的先后,各方法的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
在本申请所提供的几个实施例中,应该理解到,所公开的方法和设备,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理单元中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个单元中。上述集成的模块既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
所述集成的单元如果以硬件结合软件的形式实现并作为独立的产品销售或使用时,所述软件可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案对现有技术做出贡献的部分技术特征可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者设备等)执行本发明各个实施例所述方法的部分或全部操作。而前述的存储介质可以是U 盘、移动硬盘、只读存储器(简称:ROM,英文:Read-Only Memory)、随机存取存储器(简称:RAM,英文:Random Access Memory)、磁碟或者光盘。

Claims (15)

1.一种补偿时延的方法,其特征在于,包括:
设备确定第一数据流从所述设备的第一物理端口到所述设备的第二物理端口的第一时延值,所述第一物理端口为所述第一数据流的入端口,所述第二物理端口为所述第一数据流的出端口;
所述设备确定第二数据流从所述第二物理端口到所述第一物理端口的第二时延值,所述第二物理端口为所述第二数据流的入端口,所述第一物理端口为所述第二数据流的出端口;
所述设备将所述第一数据流的所述第一时延值调整至第一目标时延值;
所述设备将所述第二数据流的所述第二时延值调整至第二目标时延值。
2.根据权利要求1所述的方法,其特征在于,所述第一时延值小于所述第二时延值,所述第一目标时延值和所述第二时延值相等。
3.根据权利要求1所述的方法,其特征在于,所述第一目标时延值大于所述第二时延值。
4.根据权利要求1至3中任一项所述的方法,其特征在于,
所述第二物理端口确定所述第一时延值,所述第一物理端口确定所述第二时延值;
所述方法还包括:
所述第二物理端口将所述第一时延值添加在所述第二数据流中;
所述第一物理端口接收携带在所述第二数据流中的所述第一时延值;
其中所述设备基于所述第一物理端口接收的所述第一时延值和所述第一物理端口确定的所述第二时延值确定所述第一目标时延值。
5.根据权利要求1-4任一所述的方法,其特征在于,所述设备将所述第一数据流的所述第一时延值调整至所述第一目标时延值,包括:
所述设备向所述第一数据流中增加至少一个空闲数据块,从而将所述第一数据流的时延值调整至所述第一目标时延值。
6.根据权利要求1-5任一项所述的方法,其特征在于,确定所述第一时延值,包括:
当所述第一数据流到达所述第一物理端口时,标记第一时间戳;
当所述第一数据流到达所述第二物理端口时,标记第二时间戳;
根据所述第一时间戳和所述第二时间戳,确定所述第一数据流的所述第一时延。
7.根据权利要求1-6任一所述的方法,其特征在于,所述第一物理端口和所述第二物理端口中的至少一个端口为灵活以太FlexE端口。
8.一种设备,其特征在于,包括:
存储器,所述存储器包括指令;
以及与所述存储器通信的处理器,所述处理器用于执行所述指令,从而使得所述设备执行权利要求1-7任一项所述的方法。
9.一种设备,其特征在于,包括:
确定模块,用于:
确定第一数据流从所述设备的第一物理端口到所述设备的第二物理端口的第一时延值,所述第一物理端口为所述第一数据流的入端口,所述第二物理端口为所述第一数据流的出端口;
确定第二数据流从所述第二物理端口到所述第一物理端口的第二时延值,所述第二物理端口为所述第二数据流的入端口,所述第一物理端口为所述第二数据流的出端口;
调整模块,用于:
将所述第一数据流的所述第一时延值调整至第一目标时延值;
将所述第二数据流的所述第二时延值调整至第二目标时延值。
10.根据权利要求9所述的设备,其特征在于,所述第一时延值小于所述第二时延值,所述第一目标时延值和所述第二时延值相等。
11.根据权利要求9所述的设备,其特征在于,所述第一目标时延值大于所述第二时延值。
12.根据权利要求9至11中任一项所述的设备,其特征在于,还包括:
添加模块,用于将所述第一时延值添加在所述第二数据流中;
接收模块,用于接收携带在所述第二数据流中的所述第一时延值;
所述确定模块,还用于基于所述第一时延值和所述第二时延值确定所述第一目标时延值。
13.根据权利要求9-12任一所述的设备,其特征在于,
所述调整模块,用于向所述第一数据流中增加至少一个空闲数据块,从而将所述第一数据流的时延值调整至所述第一目标时延值。
14.根据权利要求9-13任一项所述的设备,其特征在于,还包括打戳模块,用于:
当所述第一数据流到达所述第一物理端口时,标记第一时间戳;
当所述第一数据流到达所述第二物理端口时,标记第二时间戳;
根据所述第一时间戳和所述第二时间戳,确定所述第一数据流的所述第一时延。
15.根据权利要求9-14任一所述的方法,其特征在于,所述第一物理端口和所述第二物理端口中的至少一个端口为灵活以太FlexE端口。
CN202210110571.5A 2018-03-13 2018-03-13 一种补偿时延的方法和设备 Pending CN114553388A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210110571.5A CN114553388A (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201810203433.5A CN110278065B (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备
CN202210110571.5A CN114553388A (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201810203433.5A Division CN110278065B (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备

Publications (1)

Publication Number Publication Date
CN114553388A true CN114553388A (zh) 2022-05-27

Family

ID=67908556

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202210110571.5A Pending CN114553388A (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备
CN201810203433.5A Active CN110278065B (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201810203433.5A Active CN110278065B (zh) 2018-03-13 2018-03-13 一种补偿时延的方法和设备

Country Status (4)

Country Link
US (1) US11641266B2 (zh)
EP (2) EP4060913A1 (zh)
CN (2) CN114553388A (zh)
WO (1) WO2019174554A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114553388A (zh) 2018-03-13 2022-05-27 华为技术有限公司 一种补偿时延的方法和设备
JP2020160656A (ja) * 2019-03-26 2020-10-01 セイコーエプソン株式会社 情報配信システム、ネットワークサーバー及びネットワークサーバーの制御方法
CN112751637B (zh) * 2019-10-29 2021-11-30 华为技术有限公司 一种时延计算方法、相关设备和系统
CN112994820B (zh) * 2019-12-16 2023-04-18 华为技术有限公司 一种光纤链路检测方法及装置
CN113132173A (zh) * 2019-12-31 2021-07-16 华为技术有限公司 时延确定方法及装置、网络传输系统
CN113485523B (zh) * 2021-05-28 2024-03-08 新华三信息安全技术有限公司 一种时钟补偿方法及装置
CN115129641B (zh) * 2022-06-14 2024-01-19 沐曦集成电路(南京)有限公司 双向互联总线延时调整方法、电子设备和介质
US11764939B1 (en) * 2022-07-14 2023-09-19 Mellanox Technologies, Ltd. Controlling latency of cable interconnections

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100355232B1 (ko) * 2000-06-30 2002-10-11 삼성전자 주식회사 지연펄스발생회로를 구비하는 반도체 메모리 장치
DE10162703A1 (de) * 2001-12-19 2003-07-03 Endress & Hauser Gmbh & Co Kg Verfahren und Vorrichtung zur Fehlerausblendung und -Kompensation von durch Gammagraphie hervorgerufenen Störsignalen bei radiometrischen Meßsystemen
CN101499871B (zh) * 2008-02-03 2013-02-13 大唐移动通信设备有限公司 Sdh网元时延检测方法、时钟同步方法及sdh网元
US8064485B1 (en) * 2008-11-14 2011-11-22 Cisco Technology, Inc. System and method for providing quality inter-domain network time transport
CN101425891B (zh) * 2008-12-09 2012-09-12 中兴通讯股份有限公司 时间同步方法、系统和客户端
JP2010263483A (ja) * 2009-05-08 2010-11-18 Sony Corp Δς変調器
CN102036127A (zh) * 2009-09-24 2011-04-27 中兴通讯股份有限公司 测量光线路终端和光网络单元间传输时延的方法及系统
US8929405B2 (en) * 2009-10-29 2015-01-06 Telefonaktiebolaget L M Ericsson (Publ) Method and apparatus for optimizing packet timing transport
CN102137483A (zh) * 2010-08-09 2011-07-27 华为技术有限公司 一种时间同步方法、装置及系统
CN102136901A (zh) * 2010-10-26 2011-07-27 华为技术有限公司 时间同步方法、装置及系统
US9077468B2 (en) * 2011-12-19 2015-07-07 Nokia Solutions And Networks Oy Methods and apparatus for communication synchronization
US8971352B2 (en) * 2012-09-28 2015-03-03 Thomas Jost High accuracy 1588 timestamping over high speed multi lane distribution physical code sublayers
CN103299582B (zh) * 2012-11-15 2016-09-28 华为技术有限公司 一种时延补偿方法及装置
CN103078723B (zh) * 2012-12-31 2015-08-19 华为技术有限公司 非整数倍并串映射的多路复用器数据延时的校准方法及装置
WO2016155828A1 (en) * 2015-04-01 2016-10-06 Telefonaktiebolaget Lm Ericsson (Publ) A network node
CN104954092A (zh) * 2015-06-29 2015-09-30 中国人民解放军63698部队 自适应时延补偿终端
US10193688B2 (en) * 2015-12-11 2019-01-29 Ciena Corporation Flexible Ethernet encryption systems and methods
CN113300810B (zh) * 2016-12-23 2023-03-10 华为技术有限公司 一种传输速率的调整方法及网络设备
US10313103B1 (en) * 2018-01-24 2019-06-04 Ciena Corporation Systems and methods for precise time synchronization with optical modules
CN114553388A (zh) * 2018-03-13 2022-05-27 华为技术有限公司 一种补偿时延的方法和设备

Also Published As

Publication number Publication date
EP3758272A1 (en) 2020-12-30
EP3758272B1 (en) 2022-02-23
EP4060913A1 (en) 2022-09-21
WO2019174554A1 (zh) 2019-09-19
US20210006386A1 (en) 2021-01-07
EP3758272A4 (en) 2021-04-21
US11641266B2 (en) 2023-05-02
CN110278065A (zh) 2019-09-24
CN110278065B (zh) 2022-02-08

Similar Documents

Publication Publication Date Title
CN110278065B (zh) 一种补偿时延的方法和设备
CN106162860B (zh) 一种时间同步的方法及系统、网络设备
EP1749362B1 (en) Determining a time difference between first and second clock domains
KR101749202B1 (ko) 타임스탬프를 생성하는 방법, 장치, 그리고 시스템
EP1953937B1 (en) Clock synchronization aid device for communication station(s) of a wireless network, and associated clock synchronization device
US8929405B2 (en) Method and apparatus for optimizing packet timing transport
US8982897B2 (en) Data block output apparatus, communication system, data block output method, and communication method
US8861668B2 (en) Transmission device, transmission method and computer program
US11683150B2 (en) Methods, apparatus and computer-readable media for synchronization over an optical network
WO2019036943A1 (zh) 一种报文处理的方法和网络设备
WO2022052609A1 (zh) 时延补偿方法、装置、设备及计算机可读存储介质
CN101741853A (zh) 时钟时间同步的方法、线卡单板和网络设备
US20220007321A1 (en) Network Entities and Methods for a Wireless Network System for Determining Time Information
US10531330B2 (en) Frame start optimizing in telecommunications systems
Flatt et al. An FPGA based cut-through switch optimized for one-step PTP and real-time Ethernet
Schüngel et al. Single message distribution of timing information for time synchronization in converged wired and wireless networks
EP4016428A1 (en) Data processing device and system
CN106850139B (zh) 具备链路调整信息反馈功能的分组微波设备
CN117015024A (zh) 时间同步方法、网络设备及通信系统
WO2022028715A1 (en) Network based time synchronization in 5gs with gm clock on the ue side
KR20110014909A (ko) 네트워크 장치간 시각 보정 방법 및 그 장치
CN115868145A (zh) 一种通信方法及相关设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination