CN114550643B - 驱动电路 - Google Patents
驱动电路 Download PDFInfo
- Publication number
- CN114550643B CN114550643B CN202210197790.1A CN202210197790A CN114550643B CN 114550643 B CN114550643 B CN 114550643B CN 202210197790 A CN202210197790 A CN 202210197790A CN 114550643 B CN114550643 B CN 114550643B
- Authority
- CN
- China
- Prior art keywords
- signal
- driving
- transistor
- emission
- driving circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 35
- 238000010586 diagram Methods 0.000 description 26
- 230000000694 effects Effects 0.000 description 12
- IXXFZUPTQVDPPK-ZAWHAJPISA-N (1r,2r,4r,6r,7r,8r,10s,13r,14s)-17-[4-[4-(3-aminophenyl)triazol-1-yl]butyl]-7-[(2s,3r,4s,6r)-4-(dimethylamino)-3-hydroxy-6-methyloxan-2-yl]oxy-13-ethyl-10-fluoro-6-methoxy-2,4,6,8,10,14-hexamethyl-12,15-dioxa-17-azabicyclo[12.3.0]heptadecane-3,9,11,16-tet Chemical compound O([C@@H]1[C@@H](C)C(=O)[C@](C)(F)C(=O)O[C@@H]([C@]2(OC(=O)N(CCCCN3N=NC(=C3)C=3C=C(N)C=CC=3)[C@@H]2[C@@H](C)C(=O)[C@H](C)C[C@@]1(C)OC)C)CC)[C@@H]1O[C@H](C)C[C@H](N(C)C)[C@H]1O IXXFZUPTQVDPPK-ZAWHAJPISA-N 0.000 description 9
- 238000000034 method Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000002035 prolonged effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Led Devices (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electronic Switches (AREA)
- Control Of Stepping Motors (AREA)
- Cookers (AREA)
- Control Of El Displays (AREA)
Abstract
一种驱动电路,其包含驱动晶体管、驱动器及发光器。驱动晶体管用以根据数据信号以输出驱动信号。驱动器耦接于驱动晶体管,且驱动器用以根据扫描信号以存储数据信号,并根据第一发射信号和/或第二发射信号以决定是否提供电源供应信号。发光器耦接于驱动晶体管,且发光器包含重置晶体管、至少一开关晶体管及至少一发光二极管。重置晶体管用以根据扫描信号以决定发光器是否重置。至少一开关晶体管用以根据第一发射信号和/或第二发射信号以输出驱动信号。至少一发光二极管用以接收驱动信号以进行发光。
Description
技术领域
本申请与显示装置有关,且特别涉及一种应用于发光二极管显示器的驱动电路。
背景技术
现今常见的发光二极管显示器的驱动电路中,在一像素中包含最终显示为红色、绿色及蓝色的发光二极管,且此种像素所搭载的驱动电路设计为分别给予红色、绿色及蓝色发光二极管所需的数据信号(Data Voltage,Vdata),亦即需要三个数据信号源,此外,信号源走线占据电路空间,若能减少信号源提高走线宽度则可以降低IR压降(IR drop)影响;在一些实施例中信号源与发光二极管驱动电路间需要通过接合垫(bonding pad)连接,若减少信号源接合垫的数量,则接合工艺的良率会相对提升,故,如何提供通过一个信号源即可提供红色、绿色及蓝色发光二极管所需数据信号的显示器驱动电路,或提供将多个数据信号源统合为一个数据信号源的显示器驱动电路,实为业界有待解决的技术问题。
发明内容
发明内容旨在提供本揭示内容的简化摘要,以使阅读者对本揭示内容具备基本的理解。此发明内容并非本揭示内容的完整概述,且其用意并非在指出本申请实施例的重要/关键元件或界定本申请的范围。
本申请内容的一技术态样关于一种驱动电路。此驱动电路包含驱动晶体管、驱动器及发光器。驱动晶体管用以根据数据信号以输出驱动信号。驱动器耦接于驱动晶体管,且驱动器用以根据扫描信号以存储数据信号,并根据第一发射信号和/或第二发射信号以决定是否提供电源供应信号。发光器耦接于驱动晶体管,且发光器包含重置晶体管、至少一开关晶体管及至少一发光二极管。重置晶体管用以根据扫描信号以决定发光器是否重置。至少一开关晶体管用以根据第一发射信号和/或第二发射信号以输出驱动信号。至少一发光二极管用以接收驱动信号以进行发光。
因此,根据本申请的技术内容,本申请实施例所示的驱动电路得以通过一个数据信号源,即可提供红色、绿色及蓝色发光二极管所需数据信号,适用于的发光二极管显示器的驱动电路。此外,本申请的驱动电路得以将多个数据信号源统合为一个数据信号源,因此,可以达到有效减少接合垫数量的效果。
附图说明
为让本申请的上述和其他目的、特征、优点与实施例能更明显易懂,附图的说明如下:
图1是依照本申请一实施例绘示一种驱动电路的详细电路图。
图2是依照本申请一实施例绘示多种控制信号电平的波形示意图。
图3至图9是依照本申请一实施例绘示如图1中所示的驱动电路的操作示意图。
图10是依照本申请又一实施例绘示一种驱动电路的详细电路图。
图11至图17是依照本申请一实施例绘示如图10中所示的驱动电路的操作示意图。
图18是依照本申请又一实施例绘示一种驱动电路的详细电路图。
图19是依照本申请又一实施例绘示多种控制信号电平的波形示意图。
图20至图26是依照本申请一实施例绘示如图18中所示的驱动电路的操作示意图。
图27是依照本申请另一实施例绘示一种驱动电路的详细电路图。
图28是依照本申请另一实施例绘示多种控制信号电平的波形示意图。
图29至图31是依照本申请另一实施例绘示如图27中所示的驱动电路的操作示意图。
图32是依照本申请又一实施例绘示一种驱动电路的详细电路图。
图33至图35是依照本申请又一实施例绘示如图32中所示的驱动电路的操作示意图。
根据惯常的作业方式,图中各种特征与元件并未依比例绘制,其绘制方式是为了以最佳的方式呈现与本申请相关的具体特征与元件。此外,在不同附图间,以相同或相似的元件符号来指称相似的元件/部件。
【符号说明】
100与100A:驱动电路
110、T4、110A与AA:驱动晶体管
120、120A:驱动器
130、130A:发光器
T1~T3:晶体管
T5、T7、T12:晶体管
A1:第一晶体管
A2:第二晶体管
A3:第三晶体管
A4:第四晶体管
A6:第五晶体管
T6、A5:重置晶体管
T8~T11:至少一开关晶体管
T13~T14:至少一开关晶体管
C1:存储电容
EM(n):发射信号
EM1(n):第一发射信号
EM2(n):第二发射信号
Vdata(n):数据信号
S(n):扫描信号
D1~D3:至少一发光二极管
D1A:发光二极管
VDD:电源供应信号
VSS:下拉信号
n1~n3:节点
具体实施方式
为了使本揭示内容的叙述更加详尽与完备,下文针对了本申请的实施态样与具体实施例提出了说明性的描述;但这并非实施或运用本申请具体实施例的唯一形式。实施方式中涵盖了多个具体实施例的特征以及用以建构与操作这些具体实施例的方法步骤与其顺序。然而,也可利用其他具体实施例来达成相同或均等的功能与步骤顺序。
除非本说明书另有定义,此处所用的科学与技术词汇的含义与本申请所属领域技术人员所理解与惯用的意义相同。此外,在不和上下文冲突的情形下,本说明书所用的单数名词涵盖该名词的复数型;而所用的复数名词时亦涵盖该名词的单数型。
另外,关于本文中所使用的“耦接”或“连接”,可指二或多个元件相互直接作物理或电性接触,或是相互间接作物理或电性接触,也可指二或多个元件相互操作或动作。
在本文中,用语“电路”泛指由一或多个晶体管和/或一或多个主被动元件按一定方式连接以处理信号的物件。
在说明书及权利要求书中使用了某些词汇来指称特定的元件。然而,本领域技术人员应可理解,同样的元件可能会用不同的名词来称呼。说明书及权利要求书并不以名称的差异做为区分元件的方式,而是以元件在功能上的差异来做为区分的基准。在说明书及权利要求书所提及的“包含”为开放式的用语,故应解释成“包含但不限定于”。
图1是依照本申请一实施例绘示一种驱动电路的详细电路图。如图所示,驱动电路100包含驱动晶体管110、驱动器120及发光器130,且发光器130包含重置晶体管T6、至少一开关晶体管(如T8~T11)及至少一发光二极管(如D1~D3)。在连接关系上,驱动晶体管110耦接于驱动器120及发光器130,且至少一开关晶体管(如T8~T11)耦接于重置晶体管T6及至少一发光二极管(如D1~D3)。
为提供将三个数据信号源统合为一个数据信号源的驱动电路技术,本申请提供如图1所示的驱动电路100的相关操作详细说明如下所述。
在一实施例中,驱动晶体管110用以根据数据信号Vdata(n)以输出驱动信号。举例而言,驱动晶体管110可以是晶体管T4,驱动信号可以为至少一发光二极管的所需电流Iled。
随后,驱动器120用以根据扫描信号S(n)以存储数据信号Vdata(n),并根据第一发射信号EM1(n)和/或第二发射信号EM2(n)以决定是否提供电源供应信号VDD。举例而言,数据信号Vdata(n)、扫描信号S(n)、第一发射信号EM1(n)及第二发射信号EM2(n)对应第1级至第n级信号,n为大于1的正整数。
接着,重置晶体管T6用以根据扫描信号S(n)以决定发光器130是否重置。至少一开关晶体管用以根据第一发射信号EM1(n)和/或第二发射信号EM2(n)以输出驱动信号。至少一发光二极管用以接收驱动信号以进行发光。
在一实施例中,发光器130包含至少一开关晶体管T9及至少一发光二极管D1。举例而言,至少一开关晶体管T9可以根据第一发射信号EM1(n)以输出驱动信号,至少一发光二极管D1接收驱动信号以进行发光。
为使驱动电路100的上述操作易于理解,请一并参阅图2至图9,图2是依照本申请一实施例绘示多种控制信号电平的波形示意图,图3至图9是依照本申请一实施例绘示如图1中所示的驱动电路的操作示意图。
请一并参阅图2与图3,在一实施例中,驱动器120包含存储电容C1,且存储电容C1包含第一端及第二端。在第一阶段P1时,存储电容C1根据扫描信号S(n)、第一发射信号EM1(n)或第二发射信号EM2(n)而在第一端及第二端分别存储下拉信号VSS及电源供应信号VDD,且发光器根据扫描信号S(n)而进行重置。此外,若第三阶段P3预计要发光的至少一发光二极管为红色发光二极管,则此时待输出的数据信号Vdata(n)可以为Vdata_R(n)。
请一并参阅图2与图4,在又一实施例中,在一第二阶段P2时,根据第一发射信号EM1(n)及第二发射信号EM2(n)关闭电源供应信号VDD且根据扫描信号S(n)开启T12而将存储电容C1的第二端电压由VDD藉由晶体管T4漏电至Vdata(n)加上晶体管T4的阈值电压为止。此时存储电容C1根据扫描信号S(n)而在第一端及第二端分别存储下拉信号VSS及补偿后的数据信号。举例而言,数据信号Vdata(n)可以为相对VSS高一Vdata_R(n)的电压,晶体管T4的阈值电压为Vth_T4,故补偿信号为Vdata_R(n)+Vth_T4。
请一并参阅图2与图5,在另一实施例中,至少一发光二极管包含第一发光二极管D1、第二发光二极管D2及第三发光二极管D3,在第三阶段P3时,存储电容C1维持存储补偿信号,驱动器120根据第二发射信号EM2(n)以提供电源供应信号VDD,驱动晶体管110根据补偿信号以输出驱动信号,第一发光二极管D1根据第一发射信号EM1(n)以接收驱动信号而进行发光。
举例而言,可以通过晶体管T5将存储电容C1存储的补偿信号为Vdata_R(n)+Vth_T4传递至驱动晶体管110的栅极端,驱动晶体管110根据Vdata_R(n)+Vth_T4以输出驱动信号,且驱动信号可以为红色发光二极管的所需电流Iled_R,而驱动晶体管110栅极所接收的Vdata_R(n)+Vth_T4可以消除驱动信号Iled_R内的Vth_T4影响,藉此达到补偿的效果,而第一发光二极管D1接收驱动信号Iled_R以进行发光,且第一发光二极管D1可以为红色发光二极管,但本申请不以此为限。此外,若第五阶段P5预计要发光的至少一发光二极管为绿色发光二极管,则此时待输出的数据信号Vdata(n)可以为Vdata_G(n)。
请一并参阅图2与图6,在又一实施例中,在第四阶段时,存储电容C1根据扫描信号S(n)而在第一端及第二端分别存储下拉信号VSS及补偿后的数据信号,发光器130根据扫描信号S(n)而进行重置。举例而言,数据信号Vdata(n)可以为相对VSS高一Vdata_G(n)的电压,晶体管T4的阈值电压为Vth_T4,故补偿信号为Vdata_G(n)+Vth_T4。
请一并参阅图2与图7,在另一实施例中,在第五阶段P5时,存储电容C1维持存储补偿信号,驱动器120根据第一发射信号EM1(n)以提供电源供应信号VDD,驱动晶体管110根据补偿信号以输出驱动信号,第二发光二极管D2根据第二发射信号EM2(n)以接收驱动信号而进行发光。
举例而言,可以通过晶体管T5将存储电容C1存储的补偿信号为Vdata_G(n)+Vth_T4传递至驱动晶体管110的栅极端,驱动晶体管110根据Vdata_G(n)+Vth_T4以输出驱动信号,且驱动信号可以为绿色发光二极管的所需电流Iled_G,而驱动晶体管110栅极所接收的Vdata_G(n)+Vth_T4可以消除驱动信号Iled_G内的Vth_T4影响,藉此达到补偿的效果,而第二发光二极管D2接收驱动信号Iled以进行发光,且第二发光二极管D2可以为绿色发光二极管,但本申请不以此为限。此外,若第七阶段P7预计要发光的至少一发光二极管为蓝色发光二极管,则此时待输出的数据信号Vdata(n)可以为Vdata_B(n)。
请一并参阅图2与图8,在又一实施例中,在第六阶段P6时,存储电容C1根据扫描信号S(n)而在第一端及第二端分别存储下拉信号VSS及补偿后的数据信号,其中发光器130根据扫描信号S(n)而进行重置。举例而言,数据信号Vdata(n)可以为相对VSS高一Vdata_B(n)的电压,晶体管T4的阈值电压为Vth_T4,故补偿信号为Vdata_B(n)+Vth_T4。
请一并参阅图2与图9,在另一实施例中,在第七阶段P7时,存储电容C1维持存储补偿信号,驱动器120根据第一发射信号EM1(n)和/或第二发射信号EM2(n)以提供电源供应信号VDD,驱动晶体管110根据补偿信号以输出驱动信号,第三发光二极管D3根据第一发射信号EM1(n)及第二发射信号EM2(n)以接收驱动信号而进行发光。
举例而言,可以通过晶体管T5将存储电容C1存储的补偿信号为Vdata_B(n)+Vth_T4传递至驱动晶体管110的栅极端,驱动晶体管110根据Vdata_B(n)+Vth_T4以输出驱动信号,且驱动信号可以为蓝色发光二极管的所需电流Iled_B,而驱动晶体管110栅极所接收的Vdata_B(n)+Vth_T4可以消除驱动信号Iled_B内的Vth_T4影响,藉此达到补偿的效果,而第三发光二极管D3接收驱动信号Iled以进行发光,且第三发光二极管D3可以为蓝色发光二极管,但本申请不以此为限。此外,若下一阶段预计要发光的为下一级至少一发光二极管为红色发光二极管,则此时待输出的数据信号Vdata(n)可以为Vdata_R(n+1)。
图10是依照本申请又一实施例绘示一种驱动电路的详细电路图。图11至图17是依照本申请一实施例绘示如图10中所示的驱动电路的操作示意图。相较于图1所示的驱动电路100,图10的驱动电路100的晶体管T12的连接方式不同。
在一实施例中,图10的驱动电路100的晶体管T12的一端同样与晶体管T7耦接于节点n1,但晶体管T12的另一端在图10是与重置晶体管T6耦接于节点n2。需说明的是,在图10的实施例中,元件标号类似于图1中的元件标号者,具备类似的结构。图11至图17的电性操作特征及步骤与图3至图9相似,为使说明书简洁,在此不作赘述。
图18是依照本申请又一实施例绘示一种驱动电路的详细电路图。图19是依照本申请又一实施例绘示多种控制信号电平的波形示意图不同颜色的发射信号宽度可为不同,在其它实施例中S(n)各颜色开启时间可分别在B2/B4/B6各颜色补偿信号存储于电容C1后延长最多至1/3帧的时间将各颜色对应的第一发射信号EM1(n)和/或第二发射信号EM2(n)也相对应的持续重复达到颜色序列点亮(color sequence)的效果。图20至图26是依照本申请一实施例绘示如图18中所示的驱动电路100的操作示意图。相较于图1所示的驱动电路100,图18的驱动电路100的晶体管T1及晶体管T2采用P型晶体管,且在发光器130中增加至少一开关晶体管(如开关晶体管T13或T14)。
在一实施例中,图18的驱动电路100的发光器130内至少一开关晶体管T13耦接于至少一开关晶体管T9与至少一发光二极管D1之间,至少一开关晶体管T14耦接于至少一开关晶体管T11。举例而言,至少一开关晶体管T13与至少一开关晶体管T14可以为N型晶体管。
在又一实施例中,请一并参阅图2与图19,由于图18的驱动电路100的晶体管T1及晶体管T2采用P型晶体管,故图19内的第一发射信号EM1(n)与第二发射信号EM2(n)信号相位的开启与图2相反。另外在本实施例的延伸实施例中重置晶体管T6可以被移除,而在B1阶段Vdata(n)为高于或等于暗态(L0)电压来进行电容C1第二端电压存储至电源供应信号VDD而不使驱动晶体管T4开启。
需说明的是,在图18的实施例中,元件标号类似于图1中的元件标号者,具备类似的结构。图20至图26的电性操作特征及步骤与图3至图9相似,为使说明书简洁,在此不作赘述。
图27是依照本申请另一实施例绘示一种驱动电路的详细电路图。相较于图1所示的驱动电路100,图27的驱动电路100A的发光器130A内仅有一个发光二极管D1A,且无至少一开关晶体管。如图所示,驱动电路100A包含驱动晶体管110A、驱动器120A及发光器130A,驱动器120A包含存储电容C1、第一晶体管A1、第二晶体管A2、第三晶体管A3及第四晶体管A4,存储电容C1包含第一端及第二端,发光器130A包含重置晶体管A5及发光二极管D1A。在连接关系上,驱动晶体管110A耦接于驱动器120A及发光器130A,第一晶体管A1耦接于第一端,第二晶体管A2耦接于第二端,第三晶体管A3耦接于第一端及驱动晶体管110A,第四晶体管A4耦接于驱动晶体管110A,重置晶体管A5耦接于发光二极管D1A。
在一实施例中,驱动器120A还包含第五晶体管A6,且第五晶体管A6耦接于驱动晶体管110A、第三晶体管A3、第四晶体管A4及重置晶体管A5。举例而言,第五晶体管A6的一端可以与第四晶体管A4耦接于节点n1,而第五晶体管A6的另一端可以与第三晶体管A3耦接于节点n3。
在操作上,在一实施例中,驱动晶体管110A用以根据数据信号Vdata(n)以输出驱动信号。举例而言,驱动晶体管110A可以是晶体管AA,驱动信号可以为发光二极管D1A的所需电流Iled。
然后,存储电容C1用以存储数据信号Vdata(n)。第一晶体管A1根据扫描信号S(n)以提供下拉信号VSS。第二晶体管A2根据发射信号EM(n)以提供电源供应信号VDD。第四晶体管A4用以根据扫描信号S(n)以提供数据信号Vdata(n)。
重置晶体管A5用以根据扫描信号S(n)以决定发光器130A是否重置。发光二极管D1A用以接收驱动信号以进行发光。举例而言,数据信号Vdata(n)、扫描信号S(n)、发射信号EM(n)对应第1级至第n级信号,n为大于1的正整数。
为使驱动电路100A的上述操作易于理解,请一并参阅图28至图31,图28是依照本申请另一实施例绘示多种控制信号电平的波形示意图。图29至图31是依照本申请另一实施例绘示如图27中所示的驱动电路100A的操作示意图。
请一并参阅图28与图29,在另一实施例中,在第一阶段T1时,存储电容C1根据扫描信号S(n)而在第一端及第二端分别存储下拉信号VSS及电源供应信号VDD,发光器130根据扫描信号S(n)而进行重置。此外,若第三阶段T3预计要发光的发光二极管所需电压为Vdata(n),则此时待输出的数据信号Vdata(n)可以为Vdata(n),且数据信号Vdata(n)对应第1级至第n级信号,n为大于1的正整数。
请一并参阅图28与图30,在又一实施例中,在第二阶段T2时,存储电容C1根据扫描信号S(n)而在第一端及第二端分别存储下拉信号VSS及补偿信号。举例而言,数据信号Vdata(n)可以为相对VSS高一Vdata(n)的电压,晶体管AA的阈值电压为Vth_AA,故补偿信号为Vdata(n)+Vth_AA。
请一并参阅图28与图31,在另一实施例中,在第三阶段T3时,存储电容C1维持存储补偿信号,驱动器120A根据发射信号EM(n)以提供电源供应信号VDD,驱动晶体管110A根据补偿信号以输出驱动信号,发光器130A根据扫描信号S(n)以接收驱动信号而进行发光。
举例而言,可以通过晶体管A3将存储电容C1存储的补偿信号为Vdata(n)+Vth_T4传递至驱动晶体管110A的栅极端,驱动晶体管110A根据Vdata(n)+Vth_T4以输出驱动信号,且驱动信号可以为发光二极管的所需电流Iled,而驱动晶体管110A栅极所接收的Vdata(n)+Vth_AA可以消除驱动信号Iled内的Vth_AA影响,藉此达到补偿的效果,而发光二极管D1A接收驱动信号Iled以进行发光。此外,若第一阶段T1预计要发光的发光二极管所需电压为Vdata(n+1),则此时待输出的数据信号Vdata(n)可以为Vdata(n+1),且数据信号Vdata(n+1)对应第1级至第n级信号,n为大于1的正整数。
图32是依照本申请又一实施例绘示一种驱动电路的详细电路图。图33至图35是依照本申请又一实施例绘示如图32中所示的驱动电路100A的操作示意图。相较于图27所示的驱动电路100A,图32的驱动电路100A的第五晶体管A6的连接方式不同。
在一实施例中,图32的驱动电路100A的第五晶体管A6的一端同样与第四晶体管A4耦接于节点n1,但第五晶体管A6的另一端在图32是与重置晶体管A5耦接于n2点。需说明的是,在图32的实施例中,元件标号类似于图27中的元件标号者,具备类似的结构。图33至图35的电性操作特征及步骤与图28至图31相似,为使说明书简洁,在此不作赘述。
由上述本申请实施方式可知,应用本申请具有下列优点。本申请实施例所示的驱动电路得以将多个数据信号源统合为一个数据信号源,因此,可以达到有效减少接合垫数量的效果。
虽然上文实施方式中公开了本申请的具体实施例,然其并非用以限定本申请。请注意,前揭附图中,元件的形状、尺寸及比例等仅为示意,供本领域技术人员了解本申请之用,非用以限制本申请。本申请所属领域技术人员,在不悖离本申请的原理与精神的情形下,当可对其进行各种更动与修饰,因此本申请的保护范围当以附随权利要求书所界定者为准。
Claims (13)
1.一种驱动电路,包含:
驱动晶体管,用以根据数据信号以输出驱动信号;
驱动器,耦接于该驱动晶体管,用以根据扫描信号以存储该数据信号,并根据第一发射信号和/或第二发射信号以决定是否提供电源供应信号;以及
发光器,耦接于该驱动晶体管,包含:
重置晶体管,用以根据该扫描信号以决定该发光器是否重置;
至少一开关晶体管,用以根据该第一发射信号和/或该第二发射信号以输出该驱动信号;以及
至少一发光二极管,用以接收该驱动信号以进行发光,
其中该驱动器包含存储电容,且该存储电容包含第一端及第二端,在该第一端处存储下拉信号,并且在该第二端处存储该电源供应信号或补偿信号,该补偿信号被传递至该驱动晶体管的栅极端。
2.如权利要求1所述的驱动电路,其中在第一阶段时,该存储电容根据该扫描信号、该第一发射信号或该第二发射信号而在该第一端及该第二端分别存储该下拉信号及该电源供应信号,其中该发光器根据该扫描信号而进行重置。
3.如权利要求2所述的驱动电路,其中在第二阶段时,该存储电容根据该扫描信号而在该第一端及该第二端分别存储该下拉信号及该补偿信号。
4.如权利要求3所述的驱动电路,其中至少一发光二极管包含第一发光二极管、第二发光二极管及第三发光二极管,其中在第三阶段时,该存储电容维持存储该补偿信号,其中该驱动器根据该第二发射信号以提供该电源供应信号,其中该驱动晶体管根据该补偿信号以输出该驱动信号,其中该第一发光二极管根据该第一发射信号以接收该驱动信号而进行发光。
5.如权利要求4所述的驱动电路,其中在第四阶段时,该存储电容根据该扫描信号而在该第一端及该第二端分别存储该下拉信号及该补偿信号,其中该发光器根据该扫描信号而进行重置。
6.如权利要求5所述的驱动电路,其中在第五阶段时,该存储电容维持存储该补偿信号,其中该驱动器根据该第一发射信号以提供该电源供应信号,其中该驱动晶体管根据该补偿信号以输出该驱动信号,其中该第二发光二极管根据该第二发射信号以接收该驱动信号而进行发光。
7.如权利要求6所述的驱动电路,其中在第六阶段时,该存储电容根据该扫描信号而在该第一端及该第二端分别存储该下拉信号及该补偿信号,其中该发光器根据该扫描信号而进行重置。
8.如权利要求7所述的驱动电路,其中在第七阶段时,该存储电容维持存储该补偿信号,其中该驱动器根据该第一发射信号和/或第二发射信号以提供该电源供应信号,其中该驱动晶体管根据该补偿信号以输出该驱动信号,其中该第三发光二极管根据该第一发射信号及该第二发射信号以接收该驱动信号而进行发光。
9.一种驱动电路,包含:
驱动晶体管,用以根据数据信号以输出驱动信号;
驱动器,耦接于该驱动晶体管,包含:
存储电容,用以存储该数据信号,包含第一端及第二端;
第一晶体管,耦接于该第一端,且该第一晶体管根据扫描信号以提供下拉信号;
第二晶体管,耦接于该第二端,且该第二晶体管根据发射信号以提供电源供应信号,该第二晶体管根据该扫描信号以提供补偿信号,该补偿信号被传递至该驱动晶体管的栅极端;
第三晶体管,耦接于该第一端及该驱动晶体管;
第四晶体管,耦接于该驱动晶体管,且该第四晶体管用以根据该扫描信号以提供该数据信号;以及
发光器,耦接于该驱动晶体管,包含:
重置晶体管,用以根据该扫描信号以决定该发光器是否重置;以及
发光二极管,用以接收该驱动信号以进行发光。
10.如权利要求9所述的驱动电路,其中该驱动器还包含:
第五晶体管,耦接于该驱动晶体管、该第三晶体管、该第四晶体管及该重置晶体管。
11.如权利要求10所述的驱动电路,其中在第一阶段时,该存储电容根据该扫描信号而在该第一端及该第二端分别存储该下拉信号及该电源供应信号,其中该发光器根据该扫描信号而进行重置。
12.如权利要求11所述的驱动电路,其中在第二阶段时,该存储电容根据该扫描信号而在该第一端及该第二端分别存储该下拉信号及该补偿信号。
13.如权利要求12所述的驱动电路,其中在第三阶段时,该存储电容维持存储该补偿信号,其中该驱动器根据该发射信号以提供该电源供应信号,其中该驱动晶体管根据该补偿信号以输出该驱动信号,其中该发光器根据该扫描信号以接收该驱动信号而进行发光。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW110135384A TWI782714B (zh) | 2021-09-23 | 2021-09-23 | 驅動電路 |
TW110135384 | 2021-09-23 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114550643A CN114550643A (zh) | 2022-05-27 |
CN114550643B true CN114550643B (zh) | 2023-10-27 |
Family
ID=81661953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210197790.1A Active CN114550643B (zh) | 2021-09-23 | 2022-03-02 | 驱动电路 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114550643B (zh) |
TW (1) | TWI782714B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103295519A (zh) * | 2012-03-05 | 2013-09-11 | 群康科技(深圳)有限公司 | 显示器与驱动像素方法 |
KR20190062127A (ko) * | 2017-11-28 | 2019-06-05 | 엘지디스플레이 주식회사 | 전계 발광 표시장치 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101351416B1 (ko) * | 2010-05-18 | 2014-01-14 | 엘지디스플레이 주식회사 | 액티브 매트릭스 유기 발광 다이오드 표시 장치의 전압 보상형 화소 회로 |
US20160063922A1 (en) * | 2014-08-26 | 2016-03-03 | Apple Inc. | Organic Light-Emitting Diode Display |
JP2018036290A (ja) * | 2016-08-29 | 2018-03-08 | 株式会社ジャパンディスプレイ | 表示装置 |
CN107610640A (zh) * | 2017-09-28 | 2018-01-19 | 京东方科技集团股份有限公司 | 一种阵列基板及驱动方法、显示面板和显示设备 |
US10685604B2 (en) * | 2018-10-29 | 2020-06-16 | Wuhan China Star Optoelectronics Technology Co., Ltd. | Pixel driving circuit and display device |
TWI696993B (zh) * | 2019-05-17 | 2020-06-21 | 友達光電股份有限公司 | 畫素電路 |
CN110634432B (zh) * | 2019-10-25 | 2023-05-12 | 京东方科技集团股份有限公司 | Oled像素电路、驱动方法、老化检测方法和显示面板 |
-
2021
- 2021-09-23 TW TW110135384A patent/TWI782714B/zh active
-
2022
- 2022-03-02 CN CN202210197790.1A patent/CN114550643B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103295519A (zh) * | 2012-03-05 | 2013-09-11 | 群康科技(深圳)有限公司 | 显示器与驱动像素方法 |
KR20190062127A (ko) * | 2017-11-28 | 2019-06-05 | 엘지디스플레이 주식회사 | 전계 발광 표시장치 |
Also Published As
Publication number | Publication date |
---|---|
TW202314666A (zh) | 2023-04-01 |
CN114550643A (zh) | 2022-05-27 |
TWI782714B (zh) | 2022-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101527110B (zh) | 发射驱动器和利用所述发射驱动器的有机发光显示器 | |
WO2018018879A1 (zh) | 像素电路、显示面板及驱动方法 | |
US10102795B2 (en) | Operating method of display device and display device | |
KR20240038688A (ko) | 클럭 생성기 및 이를 포함하는 표시 장치 | |
CN111341267B (zh) | 像素电路及其驱动方法 | |
CN111243528B (zh) | 像素电路 | |
CN112767874B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN113948031A (zh) | 驱动电路及相关驱动方法 | |
CN111583857B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
US20210082338A1 (en) | Driving chip and display device having the same | |
CN113570999B (zh) | 一种显示面板和显示装置 | |
CN111243498A (zh) | 像素电路及其驱动方法、显示装置 | |
US20200394948A1 (en) | Pixel circuit, pixel circuit driving method, and display device thereof | |
CN111223448A (zh) | 像素电路 | |
US9589498B2 (en) | Display driver and display device | |
CN115482781A (zh) | 像素驱动电路及显示面板 | |
CN114550643B (zh) | 驱动电路 | |
CN110033731B (zh) | 复合式驱动显示面板 | |
TW202022835A (zh) | 畫素電路 | |
CN116682358A (zh) | 像素电路、像素电路的驱动方法和显示面板 | |
CN114120916B (zh) | 驱动电路 | |
CN114267288B (zh) | 驱动电路 | |
CN205038949U (zh) | 一种像素驱动电路及显示装置 | |
CN117975888A (zh) | 显示驱动装置及显示驱动方法 | |
TWI777447B (zh) | 驅動電路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |