CN114495680A - 一种教学用cmos反相器模具 - Google Patents
一种教学用cmos反相器模具 Download PDFInfo
- Publication number
- CN114495680A CN114495680A CN202210162655.3A CN202210162655A CN114495680A CN 114495680 A CN114495680 A CN 114495680A CN 202210162655 A CN202210162655 A CN 202210162655A CN 114495680 A CN114495680 A CN 114495680A
- Authority
- CN
- China
- Prior art keywords
- module
- model
- type
- parameter
- mould
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000007639 printing Methods 0.000 claims abstract description 25
- 238000010586 diagram Methods 0.000 claims abstract description 19
- 230000000694 effects Effects 0.000 claims abstract description 18
- OAKJQQAXSVQMHS-UHFFFAOYSA-N hydrazine group Chemical group NN OAKJQQAXSVQMHS-UHFFFAOYSA-N 0.000 claims description 10
- 238000002347 injection Methods 0.000 claims description 10
- 239000007924 injection Substances 0.000 claims description 10
- 239000000758 substrate Substances 0.000 claims description 6
- 238000010146 3D printing Methods 0.000 claims description 4
- 238000004458 analytical method Methods 0.000 claims description 4
- 238000004519 manufacturing process Methods 0.000 description 5
- 238000000034 method Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09B—EDUCATIONAL OR DEMONSTRATION APPLIANCES; APPLIANCES FOR TEACHING, OR COMMUNICATING WITH, THE BLIND, DEAF OR MUTE; MODELS; PLANETARIA; GLOBES; MAPS; DIAGRAMS
- G09B25/00—Models for purposes not provided for in G09B23/00, e.g. full-sized devices for demonstration purposes
Landscapes
- Engineering & Computer Science (AREA)
- Business, Economics & Management (AREA)
- Physics & Mathematics (AREA)
- Educational Administration (AREA)
- Educational Technology (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Inverter Devices (AREA)
Abstract
本发明涉及教具制备技术领域,尤其是一种教学用CMOS反相器模具,包括模型建立模块和模型打印模块;所述模型建立模块包括参数生成模块、模型组装模块和参数调整模块;所述参数生成模块,用于生成若干模具部件的模具参数;所述模型组装模块,用于根据所述参数生成模块生成的模具参数,对模具部件进行组装,并生成组装效果示意图;所述参数调整模块,用于根据所述组装效果示意图,调整所述参数生成模块生成的模具参数,并生成调整后的模具参数;所述模型打印模块,用于根据调整后的模具参数,打印模具部件。采用本方案,能够对CMOS反相器的结构进行清晰的呈现,便于掌握CMOS反相器的结构,提升学习兴趣及学习效率。
Description
技术领域
本发明涉及教具制备技术领域,特别涉及一种教学用CMOS反相器模具。
背景技术
反相器可以将输入信号的相位反转180度,这种电路应用在模拟电路,比如说音频放大,时钟振荡器等。在集成电路设计中,经常要用到反相器。CMOS反相器是所有数字集成电路设计的核心器件,它具有较大的噪声容限、极高的输入电阻、极低的静态功耗以及对噪声和干扰不敏感等优点,因此广泛应用于数字集成电路中。CMOS反相器的制造工艺是集成电路专业学生需要掌握的技能点,现有的集成电路教学过程中,通常是通过PPT进行教学讲解,学生无法直观了解和查看CMOS反相器的结构和制造工艺。因此,亟需提供一种CMOS反相器模具,便于学生对CMOS反相器的结构进行掌握,提升学生的学习兴趣和学习效率。
发明内容
本发明提供了一种教学用CMOS反相器模具,能够对CMOS反相器的结构进行清晰的呈现,便于掌握CMOS反相器的结构,提升学习兴趣及学习效率。
本发明提供的基础方案:
一种教学用CMOS反相器模具,包括模型建立模块和模型打印模块;
所述模型建立模块包括参数生成模块、模型组装模块和参数调整模块;
所述参数生成模块,用于生成若干模具部件的模具参数;
所述模型组装模块,用于根据所述参数生成模块生成的模具参数,对模具部件进行组装,并生成组装效果示意图;
所述参数调整模块,用于根据所述组装效果示意图,调整所述参数生成模块生成的模具参数,并生成调整后的模具参数;
所述模型打印模块,用于根据调整后的模具参数,打印模具部件。
本发明的原理及优点在于:设置模具部件的模具参数,并根据生成的模具参数对模具部件进行组装,并生成组装效果示意图,从而可以通过生成的组装效果示意图查看各模具部件组装后的效果,查看模具参数是否恰当,便于在打印模具部件前对模具部件的模具参数做出调整,避免打印结束后才发现各模具部件存在比例不当、形状有误等问题,节省了打印成本,提高了模具制作效率。通过打印出来的模具部件,可以让学生更加直观、清楚的了解到各模具部件,对CMOS反相器的结构进行清晰的呈现,便于学生掌握CMOS反相器的结构,提升学习兴趣及学习效率。
进一步,所述模具部件包括P型衬底、N型肼结构、N+注入区、N型漏极电极、N型源极电极和N型栅极区。
有益效果:P型衬底、N型肼结构、N+注入区、N型漏极电极、N型源极电极和N型栅极区构成一个N型MOS管。
进一步,所述模具部件还包括P型肼结构、P+注入区、P型漏极电极、P型源极电极和P型栅极区。
有益效果:P型衬底、P型肼结构、P+注入区、P型漏极电极、P型源极电极和P型栅极区构成一个P型MOS管。
进一步,所述N型漏极电极与P型漏极电极连接;所述N型栅极区与P型栅极区连接。
有益效果:实现N型漏极电极与P型漏极电极的连接,以及N型栅极区与P型栅极区的连接后,N型MOS管与P型MOS管就形成了一个CMOS反相器,也即得到了一个完整的CMOS反相器模具,可以通过本方案提供的模具对CMOS反相器结构进行清晰的了解。
进一步,所述组装效果示意图包括模型展示面和模型背面;所述模型展示面用于展示模具部件;
所述模具部件还包括栅极电极,所述N型栅极区与P型栅极区通过栅极电极连接;
所述栅极电极设置于模型背面;所述N型漏极电极、N型源极电极、P型漏极电极和P型源极电极均设置于模型展示面。
有益效果:所述N型漏极电极、N型源极电极、P型漏极电极和P型源极电极均设置于模型展示面,而N型栅极区与P型栅极区通过设置于模型背面的栅极电极连接,从而可以避免各电极之间相互影响,从而避免短路情况的发生。
进一步,所述模型打印模块预存有温度阈值范围;所述模型打印模块用于根据温度阈值范围,打印模具部件。
有益效果:根据温度阈值范围对模具部件进行打印,避免打印过程中出现卷边的问题,提升模具部件的精确度。
进一步,所述参数调整模块包括间距分析模块和调整模块;
所述间距分析模块,用于分析所述组装效果示意图中,相邻模具部件的间隔距离值;
所述调整模块,用于根据相邻模具部件的间隔距离值,调整所述参数生成模块生成的模具参数。
有益效果:分析相邻模具部件的间隔距离值,从而可以得出各个单独的模具部件根据自身模具参数制成后,能否在组装成完整模具时与其他模具部件相匹配,再依次对模具参数进行调整,从而保证打印出的模具部件能够与其他模具部件相匹配。
进一步,所述模型打印模块通过3D打印的方式打印模具部件。
有益效果:相对于传统制造方法而言,3D打印的生产速度更快,且有效降低了人工成本。
附图说明
图1为本发明实施例一种教学用CMOS反相器模具的逻辑框图。
图2为本发明实施例一种教学用CMOS反相器模具的模型展示面视图。
图3为本发明实施例一种教学用CMOS反相器模具的模型背面视图。
图4为本发明实施例一种教学用CMOS反相器模具的结构示意图。
具体实施方式
下面通过具体实施方式进一步详细说明:
说明书附图中的标记包括:P型衬底1、N型肼结构2、N+注入区3、N型漏极电极4、N型源极电极5、N型栅极区6、P型肼结构7、P+注入区8、P型漏极电极9、P型源极电极10、P型栅极区11、栅极电极12。
实施例1:
实施例1基本如附图1所示:
一种教学用CMOS反相器模具,如图1所示,包括模型建立模块和模型打印模块。所述模型建立模块包括参数生成模块、模型组装模块和参数调整模块。
所述参数生成模块,用于生成若干模具部件的模具参数。本实施例中,所述模具部件包括P型衬底1、N型肼结构2、N+注入区3、N型漏极电极4、N型源极电极5、N型栅极区6、P型肼结构7、P+注入区8、P型漏极电极9、P型源极电极10、P型栅极区11和栅极电极12。所述模具参数包括各模具部件的形状、尺寸和颜色,本实施例中,各模具部件的颜色均不相同,以便对各模具部件进行区分。其中,所述N型漏极电极4与P型漏极电极9连接;所述N型栅极区6与P型栅极区11通过栅极电极12连接。
所述模型组装模块,用于根据所述参数生成模块生成的模具参数,对模具部件进行组装,并生成组装效果示意图。具体的,先根据各模具部件的模具参数,生成虚拟的模具部件VR示意图,再将各模具部件按照既定规则进行组装,合成一个完整的CMOS反相器模型,所述组装效果示意图包括模型展示面和模型背面;如图2所示,所述模型展示面用于展示模具部件。如图3所示,所述栅极电极12设置于模型背面;所述N型漏极电极4、N型源极电极5、P型漏极电极9和P型源极电极10均设置于模型展示面。
所述参数调整模块,用于根据所述组装效果示意图,调整所述参数生成模块生成的模具参数,并生成调整后的模具参数。所述参数调整模块包括间距分析模块和调整模块。
所述间距分析模块,用于分析所述组装效果示意图中,相邻模具部件的间隔距离值,以便分析各模具部件是否能够贴合,是否存在穿模情况。
所述调整模块,用于根据相邻模具部件的间隔距离值,调整所述参数生成模块生成的模具参数。具体的,当所述相邻模具部件的间隔距离值小于距离阈值时,调小该相邻两模具部件的尺寸,以使得各模具部件能够贴合,以便于模具部件的组装。
所述模型打印模块,所述模型打印模块预存有温度阈值范围;所述模型打印模块用于根据调整后的模具参数,在温度阈值范围内通过3D打印的方式打印模具部件,如图4所示,打印出来的模具部件可以手动拆卸组装,再现了CMOS反相器的生产过程。该教具配合虚拟仿真动画,将微观的、不可视、不可触摸的集成电路基本单元完美地呈现眼前,解决了集成电路教学的难点问题。
以上的仅是本发明的实施例,方案中公知的具体结构及特性等常识在此未作过多描述,所属领域普通技术人员知晓申请日或者优先权日之前发明所属技术领域所有的普通技术知识,能够获知该领域中所有的现有技术,并且具有应用该日期之前常规实验手段的能力,所属领域普通技术人员可以在本申请给出的启示下,结合自身能力完善并实施本方案,一些典型的公知结构或者公知方法不应当成为所属领域普通技术人员实施本申请的障碍。应当指出,对于本领域的技术人员来说,在不脱离本发明结构的前提下,还可以作出若干变形和改进,这些也应该视为本发明的保护范围,这些都不会影响本发明实施的效果和专利的实用性。本申请要求的保护范围应当以其权利要求的内容为准,说明书中的具体实施方式等记载可以用于解释权利要求的内容。
Claims (8)
1.一种教学用CMOS反相器模具,其特征在于:包括模型建立模块和模型打印模块;
所述模型建立模块包括参数生成模块、模型组装模块和参数调整模块;
所述参数生成模块,用于生成若干模具部件的模具参数;
所述模型组装模块,用于根据所述参数生成模块生成的模具参数,对模具部件进行组装,并生成组装效果示意图;
所述参数调整模块,用于根据所述组装效果示意图,调整所述参数生成模块生成的模具参数,并生成调整后的模具参数;
所述模型打印模块,用于根据调整后的模具参数,打印模具部件。
2.根据权利要求1所述的教学用CMOS反相器模具,其特征在于:所述模具部件包括P型衬底、N型肼结构、N+注入区、N型漏极电极、N型源极电极和N型栅极区。
3.根据权利要求2所述的教学用CMOS反相器模具,其特征在于:所述模具部件还包括P型肼结构、P+注入区、P型漏极电极、P型源极电极和P型栅极区。
4.根据权利要求3所述的教学用CMOS反相器模具,其特征在于:所述N型漏极电极与P型漏极电极连接;所述N型栅极区与P型栅极区连接。
5.根据权利要求4所述的教学用CMOS反相器模具,其特征在于:所述组装效果示意图包括模型展示面和模型背面;所述模型展示面用于展示模具部件;
所述模具部件还包括栅极电极,所述N型栅极区与P型栅极区通过栅极电极连接;
所述栅极电极设置于模型背面;所述N型漏极电极、N型源极电极、P型漏极电极和P型源极电极均设置于模型展示面。
6.根据权利要求1所述的教学用CMOS反相器模具,其特征在于:所述模型打印模块预存有温度阈值范围;所述模型打印模块用于根据温度阈值范围,打印模具部件。
7.根据权利要求1所述的教学用CMOS反相器模具,其特征在于:所述参数调整模块包括间距分析模块和调整模块;
所述间距分析模块,用于分析所述组装效果示意图中,相邻模具部件的间隔距离值;
所述调整模块,用于根据相邻模具部件的间隔距离值,调整所述参数生成模块生成的模具参数。
8.根据权利要求1所述的教学用CMOS反相器模具,其特征在于:所述模型打印模块通过3D打印的方式打印模具部件。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210162655.3A CN114495680A (zh) | 2022-02-22 | 2022-02-22 | 一种教学用cmos反相器模具 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210162655.3A CN114495680A (zh) | 2022-02-22 | 2022-02-22 | 一种教学用cmos反相器模具 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114495680A true CN114495680A (zh) | 2022-05-13 |
Family
ID=81483239
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210162655.3A Pending CN114495680A (zh) | 2022-02-22 | 2022-02-22 | 一种教学用cmos反相器模具 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114495680A (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109063309A (zh) * | 2018-07-26 | 2018-12-21 | 武汉理工大学 | 一种基于云平台的参数化设计系统及方法 |
CN110210654A (zh) * | 2019-05-20 | 2019-09-06 | 南京星火技术有限公司 | 产品模型设计系统及方法 |
CN112763288A (zh) * | 2020-12-22 | 2021-05-07 | 清华大学 | 基于3d打印的任意裂缝组合的岩体模型制作方法 |
CN113378249A (zh) * | 2021-04-19 | 2021-09-10 | 智蓝创意科技(苏州)有限公司 | Cad三维产品数字化模型开发设计平台及设计方法 |
-
2022
- 2022-02-22 CN CN202210162655.3A patent/CN114495680A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109063309A (zh) * | 2018-07-26 | 2018-12-21 | 武汉理工大学 | 一种基于云平台的参数化设计系统及方法 |
CN110210654A (zh) * | 2019-05-20 | 2019-09-06 | 南京星火技术有限公司 | 产品模型设计系统及方法 |
CN112763288A (zh) * | 2020-12-22 | 2021-05-07 | 清华大学 | 基于3d打印的任意裂缝组合的岩体模型制作方法 |
CN113378249A (zh) * | 2021-04-19 | 2021-09-10 | 智蓝创意科技(苏州)有限公司 | Cad三维产品数字化模型开发设计平台及设计方法 |
Non-Patent Citations (1)
Title |
---|
宁夏教育厅教学研究室: "《义务教育学科教学指导_物理》", vol. 1, 宁夏人民教育出版社, pages: 412 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2019074975A3 (en) | Data processing method, apparatus and electronic device | |
CN101436270A (zh) | 一种动态电子印章的实现方法 | |
DE102013103806B4 (de) | Verschieben von Zellengrenzen beim Layout eines Halbleiterbauteils | |
CN107688682B (zh) | 一种使用时序路径提取电路拓扑的方法 | |
Zhang et al. | An $ n $-dimensional chaotic system generation method using parametric pascal matrix | |
CN114495680A (zh) | 一种教学用cmos反相器模具 | |
Fortnow et al. | Efficient learning algorithms yield circuit lower bounds | |
Fishburn | On the family of linear extensions of a partial order | |
CN106777612B (zh) | 一种建立pcb类型的预测模型和pcb设计的方法及装置 | |
Van Tassel | Femto-VHDL: The Semantics of a Subset of VHDL and its Embedding in the HOL Proof Assistant | |
CN106407319B (zh) | 产品信息展示方法和装置 | |
Beg | A web‐based method for building and simulating standard cell circuits—A classroom application | |
CN107666313B (zh) | 一种指定逻辑功能用cmos电路实现的方法 | |
Nagel | The life of SPICE | |
WO2015062397A1 (zh) | 一种自动实现电子系统设计的数据描述方法 | |
Wang et al. | Fractional‐Order Hidden Attractor Based on the Extended Liu System | |
Demirtas | Generating bivariate uniform data with a full range of correlations and connections to bivariate binary data | |
US10409941B2 (en) | Visual representation of circuit related data | |
Zhang et al. | Research on Reform of" Electrical Engineering and Electronics" Based on CDIO Education Model | |
Jaafar et al. | An educational FPGA design process flow using Xilinx ISE 13.3 project navigator for students | |
WO2010038387A1 (ja) | 回路設計方法、回路設計システム及び記録媒体 | |
Khatoon | A novel design for highly compact low power area efficient 1-bit full adders | |
Yuan et al. | The application of LabVIEW in the digital logic experiment | |
Liang et al. | Centralizing traces and Lie-type isomorphisms on generalized matrix algebras: a new perspective | |
Zhang et al. | Using flash software to make teaching courseware for analog electronics |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20220513 |
|
RJ01 | Rejection of invention patent application after publication |