CN114490487A - 一种串口信息获取方法、装置、设备及存储介质 - Google Patents

一种串口信息获取方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN114490487A
CN114490487A CN202210141331.1A CN202210141331A CN114490487A CN 114490487 A CN114490487 A CN 114490487A CN 202210141331 A CN202210141331 A CN 202210141331A CN 114490487 A CN114490487 A CN 114490487A
Authority
CN
China
Prior art keywords
bit
serial port
combination
transmission
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210141331.1A
Other languages
English (en)
Other versions
CN114490487B (zh
Inventor
宋雅军
何渝君
杨志刚
邬明罡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hanyun Technology Co Ltd
Original Assignee
Hanyun Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hanyun Technology Co Ltd filed Critical Hanyun Technology Co Ltd
Priority to CN202210141331.1A priority Critical patent/CN114490487B/zh
Publication of CN114490487A publication Critical patent/CN114490487A/zh
Application granted granted Critical
Publication of CN114490487B publication Critical patent/CN114490487B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/131Digitally controlled
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0002Serial port, e.g. RS232C
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P90/00Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
    • Y02P90/02Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明的实施例提供了一种串口信息获取方法、装置、设备及存储介质,涉及计算机技术领域,该方法包括:捕获工业设备的串口的输出电平的多个脉冲;根据多个脉冲中最窄脉冲的持续时间,确定工业设备的串口配置信息。采用本方法,可以快速便捷地获取串口数据,无需受到通信协议的限制。

Description

一种串口信息获取方法、装置、设备及存储介质
技术领域
本发明涉及计算机技术领域,具体而言,涉及一种串口信息获取方法、装置、设备及存储介质。
背景技术
串口通信以其成本低廉、连接方式简洁的特点被众多智能设备采用,在工业过程控制、科学实验等领域被大量使用。
目前,智能设备的串口通信协议众多,同时还有很多自定义协议。如果未知当前设备的通信协议,要通过逻辑分析仪或者示波器分析串口配置,不仅过程复杂,对操作人员的水平要求也很高,使得获取的串口配置的结果准确性也受限制。
发明内容
本发明实施例提供的一种串口信息获取方法、装置、设备及存储介质,可以快速便捷地获取串口数据,无需受到通信协议的限制。
第一方面,本发明实施例提供一种串口信息获取方法,包括:
捕获工业设备的串口的输出电平的多个脉冲;
根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息。
可选地,所述根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息,包括:
根据所述最窄脉冲的持续时间,计算所述串口的波特率,所述串口配置信息包括:所述波特率。
可选地,所述根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息,还包括:
根据所述最窄脉冲的持续时间,将所述多个脉冲的电平依次转换为对应的比特值,得到比特序列;
从预设的多个传输比特组合中,确定所述比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合;其中,所述预设比特位为所述比特序列中比特值为预设比特值的任一比特位;
所述串口配置信息包括:所述目标传输比特组合。
可选地,所述从预设的多个传输比特组合中,确定所述比特序列中以预设比特位开始的多个子比特序列均满足条件的目标传输比特组合,包括:
检测所述比特序列中以所述预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件;
若所述多个第一子比特序列均满足所述第一传输比特组合的条件,则确定所述第一传输比特组合为所述目标传输比特组合。
可选地,所述检测所述比特序列中以所述预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件,还包括:
若所述多个第一子比特序列存在不满足所述第一传输比特组合的条件的子比特序列,则重新检测以所述预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件;其中,所述第二传输比特组合为所述多个传输比特组合中所述第一传输比特组合之外的任一传输比特组合;
若所述多个第二子比特序列均满足所述第二传输比特组合的条件,则确定所述第二传输比特组合为所述目标传输比特组合。
可选地,所述若所述多个第一子比特序列存在不满足所述第一传输比特组合的条件的子比特序列,则重新检测以所述预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件,还包括:
若所述比特序列中以所述预设比特位开始的多个子比特序列均不满足所述多个传输比特组合,则切换所述比特序列中所述预设比特位之后的比特值为所述预设比特值的比特位,得到切换后的预设比特位;
从所述预设的多个传输比特组合中,确定所述比特序列中以所述切换后的预设比特位开始的多个子比特序列均满足条件的传输比特组合为所述目标传输比特组合。
可选地,每个传输比特组合包括:数据比特长度、校验比特、停止比特长度;
相应的,所述目标传输比特组合包括:目标数据比特长度、目标校验比特、目标停止比特长度。
第二方面,本实施例还提供一种串口信息获取装置,装置包括:
捕获模块,用于捕获工业设备的串口的输出电平的多个脉冲;
处理模块,根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息。
第三方面,本发明实施例还提供一种串口信息获取设备,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的程序指令,当串口信息获取设备运行时,所述处理器与所述存储器之间通过总线通信,所述处理器执行所述程序指令,以执行如第一方面任一所述的串口信息获取方法的步骤。
第三方面,本发明实施例还提供一种计算机可读存储介质,所述存储介质上存储有计算机程序,所述计算机程序被处理器运行时执行如第一方面任一所述的串口信息获取方法的步骤。
与现有技术相比,本发明提供的一种串口信息获取方法、装置、设备及存储介质通过捕获工业设备串口输出电平的多个脉冲信息,根据多个脉冲信息中最窄脉冲的持续时间,从而去确定工业设备的串口配置信息,通过电平自身的脉冲信息去确定串口配置信息,无需进行复杂的流程对操作人员的专业性依赖不高,使得可以方便快捷地去获取串口信息,便于对工业设备串口通信的分析。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本发明实施例提供的一种串口信息获取方法的流程示意图;
图2为本发明实施例提供的一种串口波特率获取方法的流程示意图;
图3为本发明实施例提供的另一种串口信息获取方法的流程示意图;
图4为本发明实施例提供的另一种串口信息获取方法的流程示意图;
图5为本发明实施例提供的另一种串口信息获取方法的流程示意图;
图6为本发明实施例提供的另一种串口信息获取方法的流程示意图;
图7为本发明实施例提供的一种串口信息获取装置的示意图;
图8为本发明实施例提供的一种串口信息获取设备的示意图。
图标:1000,捕获模块;2000,处理模块;10,串口信息获取设备;11,处理器;12,存储器;13,总线。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在对本发明进行详细地解释之前,先对本发明的应用场景予以介绍。
目前,嵌入式系统中微处理器(Microcontroller Unit,MCU)与上位机或其他设备间的通信主要通过串口实现。串行通信(Serial Communicati ons)作为计算机与计算机之间或者计算机与终端设备之间的通信方式具有成本低,使用线路少,而且可以解决由于不同的线路特性造成的问题的优点,被众多智能设备所采用,它在工业过程控制、科学试验分析等领域的设备互联过程中得到大规模的应用。
由于串口通信进行实时的数据交互,为了保证通信的质量,很多设备自定义了通信协议。对于未知的通信协议,一般需要通过操作人员通过逻辑分析仪或示波器去进行分析,过程复杂且分析结果的准确性收不到保证。
基于此,本发明实施例提供了一种串口信息获取方法、装置、设备及存储介质,让操作人员在获取串口信息时可直接通过串口输出的电平脉冲进行分析,无需受到串口配置中通信协议的限制,使得串口信息的获取变得简单准确。本发明下述各实施例提供的串口信息获取方法可有串口信息获取设备执行,该串口信息获取设备例如可以为移动通信设备或台式计算机设备,本发明对此不作限制。
如下结合附图通过多个实施例进行解释说明。图1为本发明提供的一种串口信息获取方法的流程示意图,如图1所示,该串口信息获取方法,包括:
S110,捕获工业设备的串口的输出电平的多个脉冲。
串口通信配置算法都支持对串口信息的读取。在工业设备需要对串口通信电路中串口发送的信息进行捕获时,可以调用预设的算法程序对串口输出的电平脉冲进行捕获。示例的,在一种可能的实现方式中,可以连接示波器将串口输出的电平脉冲直接显示在示波器上便于观察。可选地,可以对捕获的时间和脉冲个数进行限制,如限制当捕获时间超过5秒且捕获的脉冲数量超过500个,则表示完成捕获。
S120,根据多个脉冲中最窄脉冲的持续时间,确定工业设备的串口配置信息。
为了确定出工业设备的串口配置信息,可以以多个脉冲中最窄脉冲的持续时间,即可利用最窄脉冲的脉宽作为此次电平脉冲的基本单位,继而对所有的脉冲进行分析判断,以确定工业设备的串口配置信息。示例的,最窄脉冲可由预设的算法程序直接选中展示,也可由操作人员通过示波器的脉冲波形进行筛选得出。当确定最窄脉冲后,即可确定最窄脉冲的持续时间。
本实施例通过捕获工业设备串口输出电平的多个脉冲信息,根据多个脉冲信息中最窄脉冲的持续时间,从而去确定工业设备的串口配置信息,通过电平自身的脉冲信息去确定串口配置信息,无需进行复杂的流程对操作人员的专业性依赖不高,使得可以方便快捷地去获取串口信息,便于对工业设备串口通信的分析。
在上述图1提供的一种串口信息获取方法的基础上,本发明还通过了一种串口波特率获取方法的可能实现方式。图2为本发明实施例提供的一种串口波特率获取方法的流程示意图。如图2所示,上述方法S120中,根据多个脉冲中最窄脉冲的持续时间,确定工业设备的串口配置信息,还包括:
S125,根据最窄脉冲的持续时间,计算串口的波特率。
串口配置信息包括:波特率。
在串口通信中,会在对计算机数据按照设定好的波特率进行发送。波特率即为数字信号在单位时间内波形变化的次数,表示串口数据传输的速率,代表每秒传送的位数。在本实施例中,可以根据最窄脉冲的持续时间,计算串口的波特率。
具体地,若最窄脉冲的持续时间为t,则该串口的波特率为B=1/t。
通过捕获的串口输出电平脉冲中最窄脉冲的持续时间,就可以得到串口配置信息中的波特率,整个过程简洁明了,可以方便快捷地获取到信息。
在上述图1提供的一种串口信息获取方法的基础上,本发明还通过了一种串口信息获取方法的可能实现方式。图3为本发明实施例提供的另一种串口信息获取方法的流程示意图。如图2所示,上述方法S120中,根据多个脉冲中最窄脉冲的持续时间,确定工业设备的串口配置信息,还包括:
S210,根据最窄脉冲的持续时间,将多个脉冲的电平依次转换为对应的比特值,得到比特序列。
为了便于分析串口配置的其他信息,需要将捕获的串口输出电平的脉冲转换为比特序列。具体地,可以根据最窄脉冲的持续时间,以最窄脉冲持续时间为整个脉冲的基本单位,将整个脉冲按照基本单位进行切割,则整个脉冲都被切割成一段段脉冲,每一段脉冲的持续时间都为最窄脉冲的持续时间。则根据每段脉冲的高低电平,将将多个脉冲的电平依次转换为对应的比特值,得到比特序列。即,若该段脉冲为高电平,则记为1;若该段脉冲为低电平,则记为0。依此记位方法,将所有段脉冲都进行转换,得到比特序列。
S220,从预设的多个传输比特组合中,确定比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合。
其中,预设比特位为比特序列中比特值为预设比特值的任一比特位。
串口配置信息包括:目标传输比特组合。
一个字节由起始位、数据位、校验位、停止位组成。一串比特序列就由数个字节构成。在本实施例中,可以预设不同的传输比特组合,即预设比特序列中字节的构成。示例的,在一种可能的实现方式中,比特组合中数据位设置为7位比特长度和8位比特长度两种情况,校验方式设置为奇校验、偶检验、无校验三种情况,停止位设置为1位比特长度和2位比特长度两种情况。则对于比特组合来说,就有2×3×2=12种组合方式。在得到的比特序列中,字节起始位存在于该序列前12位中,预设比特位即为该比特序列的数据起始位,预设比特值即为12位。示例的,先从前12位中挑选任一低电平比特位为预设比特位,则可以根据该预设比特位,从预设的多个传输比特组合中,确定比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合。根据该目标传输比特组合就可以得到该串口的串口配置信息。
在本实施例中,通过将多个脉冲的电平转换为比特值,再从预设的比特组合中依据预设比特位确定目标传输波特组合,即可得到该串口的串口配置信息,无需收到通信协议的限制,可以快速方便地获取串口信息。
在上述图3提供的另一种串口信息获取方法的基础上,本发明还通过了一种串口信息获取方法的可能实现方式。图4为本发明实施例提供的另一种串口信息获取方法的流程示意图。如图4所示,上述方法S220中,从预设的多个传输比特组合中,确定比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合,包括:
S222,检测比特序列中以预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件。
比特序列由数个字节构成,每个字节的比特组合都是一致的。则在确定目标传输比特组合时,需要检测以预设比特位开始的多个第一子比特序列中的数个字节,是否都满足第一传输比特组合的条件。该第一传输波特组合为预设的多个传输比特组合任一组合。
示例的,从比特序列的前12位中选择任一比特值为预设比特位之后,需要从预设的多个传输比特组合中,确定一种传输比特组合是满足以该预设比特位开始的第一字节的比特组合。在满足第一字节的比特组合的条件下,再判断第一传输比特组合是否满足剩余字节。即,若从预设的多个传输比特组合随机取出的组合为8位比特长度的数据位、偶检验方式、2位停止位;则从预设比特位开始找到第10个比特,判断第10个比特是否满足偶检验的条件,如果满足,则判断第11、12个比特是否为高电平。如果依旧满足,则确定该8位比特长度的数据位、偶检验方式、2位停止位的传输比特组合满足预设比特位传输开始的第一字节的比特组合。
在第一字节满足的条件下,再判断比特序列中剩余字节是否都满足第一传输比特组合的条件。从第一字节的停止位后第一个低电平的比特值即为下一字节的起始位,则再依据此起始位,判断这一字节的传输比特组合是否满足第一传输比特组合的条件。剩余字节也依据上述判断方法,直至对比特序列中所有字节完成判断。若判断至一个字节时,其停止位之后还有比特值,但是该比特值已经不满足进行一个字节的判断,则该字节为比特序列中最后一个字节,将停止位之后的比特值进行舍弃。示例的,若一个字节停止位之后还剩5个比特,不满则一个字节对于数据位、校验位、停止位的判断,则将这5个比特舍弃。
该第一比特序列即为预设比特位开始,使用第二传输比特组合的组合长度作为序列长度比特序列。
S224,若多个第一子比特序列均满足第一传输比特组合的条件,则确定第一传输比特组合为目标传输比特组合。
若多个第一子比特序列均满足第一传输比特组合的条件,即第一子比特序列中所有字节的传输比特组合均满足第一传输比特组合的条件,则说明第一子比特序列中的字节组合方式符和第一传输比特组合,则确定第一传输比特组合为目标传输比特组合,从而确定第一比特序列的串口配置信息。也就是说,第一比特序列的串口配置信息为该第一传输比特组合。
在本实施例中,通过检测比特序列中以预设比特位开始的多个第一子比特序列是否满足第一传输比特组合的条件,从而确定这比特序列的串口配置信息,可以快速地获取串口配置,无需经历复杂的逻辑分析。
在上述图4提供的另一种串口信息获取方法的基础上,本发明还通过了一种串口信息获取方法的可能实现方式。图5为本发明实施例提供的另一种串口信息获取方法的流程示意图。如图5所示,上述方法S222中,检测比特序列中以预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件,还包括:
S226,若多个第一子比特序列存在不满足第一传输比特组合的条件的子比特序列,则重新检测以预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件。
其中,第二传输比特组合为多个传输比特组合中第一传输比特组合之外的任一传输比特组合。
若多个第一子比特序列存在不满足第一传输比特组合的条件的子比特序列不满足,也就是说,在比特序列中存在任一字节不满足第一传输比特组合,则从预设的多个传输比特组合再次随机取出不同的组合去判断以预设比特位开始的多个第二子比特序列是否满足传输比特组合的条件。该第二传输比特组合为预设的多个传输比特组合中除第一传输比特组合以外的任一组合。该第二比特序列即为预设比特位开始,使用第二传输比特组合的组合长度作为序列长度比特序列。
S228,若多个第二子比特序列均满足第二传输比特组合的条件,则确定第二传输比特组合为目标传输比特组合。
若多个第二子比特序列均满足第二传输比特组合的条件,即比特序列中所有字节的传输比特组合均满足第二传输比特组合的条件,则说明第二子比特序列中的字节组合方式符和第二传输比特组合,则确定第二传输比特组合为目标传输比特组合,从而确定第二比特序列的串口配置信息。也就是说,第二比特序列的串口配置信息为该第二传输比特组合。
在本实施例中,通过使用组合去不断匹配比特序列中的字节组合方式,从而快速得到整个比特序列的串口配置信息,方便快捷。
在上述图5提供的另一种串口信息获取方法的基础上,本发明还通过了一种串口信息获取方法的可能实现方式。图6为本发明实施例提供的另一种串口信息获取方法的流程示意图。如图6所示,上述方法S226中,若多个第一子比特序列存在不满足第一传输比特组合的条件的子比特序列,则重新检测以预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件,还包括:
S230,若比特序列中以预设比特位开始的多个子比特序列均不满足多个传输比特组合,则切换比特序列中预设比特位之后的比特值为预设比特值的比特位,得到切换后的预设比特位。
若比特序列中以预设比特位开始的多个子比特序列均不满足多个传输比特组合,即以预设比特位开始的多个第二子比特序列不满足第二传输比特组合的条件,且以预设比特位开始的多个子比特序列均不满足预设的多个传输比特组合中任一传输比特组合,则说明预设比特位选择错误,需要切换比特序列中预设比特位之后的比特值为预设比特值的比特位,得到切换后的预设比特位。即从比特序列中前12位中的低电平的比特值任一挑选除原先预设比特位以外的低电平比特位为切换后的预设比特位。
S232,从预设的多个传输比特组合中,确定比特序列中以切换后的预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合。
切换了预设比特位之后,依据切换后的预设比特位,从预设的多个传输比特组合中,在比特序列中确定以切换后的预设比特位开始的多个子比特序列的传输比特组合。若以当前切换后比特位开始的多个子比特序列均不满足多个传输比特组合,则对预设比特位再次切换,直至在比特序列中以切换后的比特位开始的多个子比特序列均满足条件的传输比特组合被确定。则该均满足条件的传输比特组合为目标传输比特组合。
在本实施例中,通过对预设比特位和传输比特组合的不断选择匹配,最终确定出该比特组合的起始位和传输比特组合方式,方便快捷地得到串口配置信息。
在上述实施例的基础上,每个传输比特组合包括:数据比特长度、校验比特、停止比特长度;相应的,目标传输比特组合包括:目标数据比特长度、目标校验比特、目标停止比特长度。
串口配置信息包括:目标传输比特组合,即,串口配置信息包括数据比特长度、校验位、停止位比特长度。在判断时,通过每个传输比特组合中的数据比特长度、校验比特、停止比特长度去与比特序列中多个子比特序列进行匹配,直到确定目标传输比特组合,即确定串口的配置信息。
图7为本发明提供的一种串口信息获取装置的示意图,如图7所示,一种串口信息获取装置,该装置包括:
捕获模块1000,用于捕获工业设备的串口的输出电平的多个脉冲;
处理模块2000,用于根据多个脉冲中最窄脉冲的持续时间,确定工业设备的串口配置信息。
可选地,该处理模块2000,具体还用于根据最窄脉冲的持续时间,计算串口的波特率,串口配置信息包括:波特率。
可选地,该处理模块2000,具体还用于根据最窄脉冲的持续时间,将多个脉冲的电平依次转换为对应的比特值,得到比特序列;从预设的多个传输比特组合中,确定比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合;其中,预设比特位为比特序列中比特值为预设比特值的任一比特位;串口配置信息包括:目标传输比特组合。
可选地,该处理模块2000,具体还用于检测比特序列中以预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件;若多个第一子比特序列均满足第一传输比特组合的条件,则确定第一传输比特组合为目标传输比特组合。
可选地,该处理模块2000,具体还用于若多个第一子比特序列存在不满足第一传输比特组合的条件的子比特序列,则重新检测以预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件;其中,第二传输比特组合为多个传输比特组合中第一传输比特组合之外的任一传输比特组合;若多个第二子比特序列均满足第二传输比特组合的条件,则确定第二传输比特组合为目标传输比特组合。
可选地,该处理模块2000,具体还用于若比特序列中以预设比特位开始的多个子比特序列均不满足多个传输比特组合,则切换比特序列中预设比特位之后的比特值为预设比特值的比特位,得到切换后的预设比特位;从预设的多个传输比特组合中,确定比特序列中以切换后的预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合。
可选地,该装置中每个传输比特组合包括:数据比特长度、校验比特、停止比特长度;相应的,目标传输比特组合包括:目标数据比特长度、目标校验比特、目标停止比特长度。
以上这些模块可以是被配置成实施以上方法的一个或多个集成电路,例如:一个或多个特定集成电路(Application Specific Integrated Circuit,简称ASIC),或,一个或多个数字信号处理器(Digital Singnal Processor,简称DSP),或,一个或者多个现场可编程门阵列(Field Programmable Gate Array,简称FPGA)等。再如,当以上某个模块通过处理元件调度程序代码的形式实现时,该处理元件可以是通用处理器,例如中央处理器(Central Processing Unit,简称CPU)或其它可以调用程序代码的处理器。再如,这些模块可以集成在一起,以片上系统(System-on-a-Chip,简称SOC)的形式实现。
图8为本发明提供的一种串口信息获取设备的示意图,该设备可以是具备计算处理功能的计算设备或服务器。
该串口信息获取设备10包括:处理器11、存储介质12和总线13,存储介质12存储有处理器11可执行的机器可读指令,当该串口信息获取设备10执行时,处理器11与存储介质12之间通过总线13通信,处理器11执行机器可读指令,以执行上述方法实施例。具体实现方式和技术效果类似,这里不再赘述。
可选地,本发明还提供一种程序产品,例如计算机可读存储介质,包括程序,该程序在被处理器执行时用于执行上述方法实施例。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。
上述以软件功能单元的形式实现的集成的单元,可以存储在一个计算机可读取存储介质中。上述软件功能单元存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(英文:Processor)执行本发明各个实施例所述方法的部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(英文:Read-Only Memory,简称:ROM)、随机存取存储器(英文:Random Access Memory,简称:RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种串口信息获取方法,其特征在于,所述方法包括:
捕获工业设备的串口的输出电平的多个脉冲;
根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息。
2.根据权利要求1所述的方法,其特征在于,所述根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息,包括:
根据所述最窄脉冲的持续时间,计算所述串口的波特率,所述串口配置信息包括:所述波特率。
3.根据权利要求1所述的方法,其特征在于,所述根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息,还包括:
根据所述最窄脉冲的持续时间,将所述多个脉冲的电平依次转换为对应的比特值,得到比特序列;
从预设的多个传输比特组合中,确定所述比特序列中以预设比特位开始的多个子比特序列均满足条件的传输比特组合为目标传输比特组合;其中,所述预设比特位为所述比特序列中比特值为预设比特值的任一比特位;
所述串口配置信息包括:所述目标传输比特组合。
4.根据权利要求3所述的方法,其特征在于,所述从预设的多个传输比特组合中,确定所述比特序列中以预设比特位开始的多个子比特序列均满足条件的目标传输比特组合,包括:
检测所述比特序列中以所述预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件;
若所述多个第一子比特序列均满足所述第一传输比特组合的条件,则确定所述第一传输比特组合为所述目标传输比特组合。
5.根据权利要求4所述的方法,其特征在于,所述检测所述比特序列中以所述预设比特位开始的多个第一子比特序列,是否满足第一传输比特组合的条件,还包括:
若所述多个第一子比特序列存在不满足所述第一传输比特组合的条件的子比特序列,则重新检测以所述预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件;其中,所述第二传输比特组合为所述多个传输比特组合中所述第一传输比特组合之外的任一传输比特组合;
若所述多个第二子比特序列均满足所述第二传输比特组合的条件,则确定所述第二传输比特组合为所述目标传输比特组合。
6.根据权利要求5所述的方法,其特征在于,所述若所述多个第一子比特序列存在不满足所述第一传输比特组合的条件的子比特序列,则重新检测以所述预设比特位开始的多个第二子比特序列是否满足第二传输比特组合的条件,还包括:
若所述比特序列中以所述预设比特位开始的多个子比特序列均不满足所述多个传输比特组合,则切换所述比特序列中所述预设比特位之后的比特值为所述预设比特值的比特位,得到切换后的预设比特位;
从所述预设的多个传输比特组合中,确定所述比特序列中以所述切换后的预设比特位开始的多个子比特序列均满足条件的传输比特组合为所述目标传输比特组合。
7.根据权利要求3-6任一所述的方法,其特征在于,每个传输比特组合包括:数据比特长度、校验比特、停止比特长度;
相应的,所述目标传输比特组合包括:目标数据比特长度、目标校验比特、目标停止比特长度。
8.一种串口信息获取装置,其特征在于,所述装置包括:
捕获模块,用于捕获工业设备的串口的输出电平的多个脉冲;
处理模块,根据所述多个脉冲中最窄脉冲的持续时间,确定所述工业设备的串口配置信息。
9.一种串口信息获取设备,其特征在于,包括:处理器、存储器和总线,所述存储器存储有所述处理器可执行的程序指令,当串口信息获取设备运行时,所述处理器与所述存储器之间通过总线通信,所述处理器执行所述程序指令,以执行如权利要求1至7任一所述的串口信息获取方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述存储介质上存储有计算机程序,所述计算机程序被处理器运行时执行如权利要求1至7任一所述的串口信息获取方法的步骤。
CN202210141331.1A 2022-02-16 2022-02-16 一种串口信息获取方法、装置、设备及存储介质 Active CN114490487B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210141331.1A CN114490487B (zh) 2022-02-16 2022-02-16 一种串口信息获取方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210141331.1A CN114490487B (zh) 2022-02-16 2022-02-16 一种串口信息获取方法、装置、设备及存储介质

Publications (2)

Publication Number Publication Date
CN114490487A true CN114490487A (zh) 2022-05-13
CN114490487B CN114490487B (zh) 2023-12-19

Family

ID=81481162

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210141331.1A Active CN114490487B (zh) 2022-02-16 2022-02-16 一种串口信息获取方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114490487B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000040081A (ko) * 1998-12-17 2000-07-05 서평원 범용 비동기 송수신 인터페이스의 자동 포트 셋업 방버베
CN1570899A (zh) * 2004-04-25 2005-01-26 赵红刚 电脑与串口外接模块自动匹配通信的方法
CN103001734A (zh) * 2012-10-17 2013-03-27 海军工程大学 一种基于电平采样的异步串口通信协议自动侦测方法
TW201336283A (zh) * 2011-12-06 2013-09-01 Hitachi Ulsi Sys Co Ltd 電子裝置
US20140153623A1 (en) * 2012-11-30 2014-06-05 Dinkle Enterprise Co., Ltd. Device for auto baud rate detection
US20150074306A1 (en) * 2013-09-11 2015-03-12 Texas Instruments Incorporated Single Wire Communications Interface and Protocol
CN112202421A (zh) * 2020-09-03 2021-01-08 北京无线电测量研究所 一种串口信号滤波方法及装置
CN113032320A (zh) * 2021-04-09 2021-06-25 山东大学 一种异步串口通信波特率自适应方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000040081A (ko) * 1998-12-17 2000-07-05 서평원 범용 비동기 송수신 인터페이스의 자동 포트 셋업 방버베
CN1570899A (zh) * 2004-04-25 2005-01-26 赵红刚 电脑与串口外接模块自动匹配通信的方法
TW201336283A (zh) * 2011-12-06 2013-09-01 Hitachi Ulsi Sys Co Ltd 電子裝置
CN103001734A (zh) * 2012-10-17 2013-03-27 海军工程大学 一种基于电平采样的异步串口通信协议自动侦测方法
US20140153623A1 (en) * 2012-11-30 2014-06-05 Dinkle Enterprise Co., Ltd. Device for auto baud rate detection
US20150074306A1 (en) * 2013-09-11 2015-03-12 Texas Instruments Incorporated Single Wire Communications Interface and Protocol
CN112202421A (zh) * 2020-09-03 2021-01-08 北京无线电测量研究所 一种串口信号滤波方法及装置
CN113032320A (zh) * 2021-04-09 2021-06-25 山东大学 一种异步串口通信波特率自适应方法

Also Published As

Publication number Publication date
CN114490487B (zh) 2023-12-19

Similar Documents

Publication Publication Date Title
CN109584232B (zh) 基于图像识别的设备使用状态在线监测方法、系统及终端
CN110475124B (zh) 视频卡顿检测方法及装置
CN110995273B (zh) 电力数据库的数据压缩方法、装置、设备及介质
CN112653693A (zh) 一种工控协议分析方法、装置、终端设备及可读存储介质
CN112381800A (zh) 一种导线直径异常识别方法、装置、电子设备和计算机可读存储介质
CN114490487A (zh) 一种串口信息获取方法、装置、设备及存储介质
CN106850339B (zh) 一种总线信号协议解码方法
CN110958448B (zh) 一种视频质量评价方法、装置、介质及终端
US10014978B2 (en) Method and apparatus for processing a data signal
CN112235221A (zh) Bpsk信号解码方法及装置
CN109412901B (zh) 基于时域处理的采集数据连续性检测方法及检测系统
CN110584695B (zh) 医疗影像设备的压力测试方法、装置、设备及存储介质
CN109039813B (zh) 一种检测因特网接入的方法、系统及设备
CN113408475A (zh) 指示信号识别方法、设备以及计算机存储介质
CN111541537B (zh) 随机数缺陷检测方法及装置
CN117493127B (zh) 一种应用程序检测方法、装置、设备及介质
CN111314268B (zh) 一种数据包分析方法及装置
CN113034337B (zh) 图像检测方法及相关装置
CN111506477B (zh) 触摸屏的日志抓取方法、装置及移动终端
CN114329061A (zh) 一种视频流聚类测试方法、装置及电子设备
CN117687851A (zh) 服务器硬件测试方法、装置、电子设备和存储介质
CN113835983A (zh) 一种基于芯片运行状态的用户行为引导方法及系统
CN116129142A (zh) 图像识别模型的测试方法、装置、终端设备和存储介质
CN114363700A (zh) 数据处理方法、装置、存储介质及计算机设备
CN116108342A (zh) 一种基于超分辨率的故障检测方法及相关装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant