CN114339980A - 下行数据的同步方法、装置、单元、设备及存储介质 - Google Patents

下行数据的同步方法、装置、单元、设备及存储介质 Download PDF

Info

Publication number
CN114339980A
CN114339980A CN202111547517.9A CN202111547517A CN114339980A CN 114339980 A CN114339980 A CN 114339980A CN 202111547517 A CN202111547517 A CN 202111547517A CN 114339980 A CN114339980 A CN 114339980A
Authority
CN
China
Prior art keywords
frame information
downlink data
sent
actual frame
actual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111547517.9A
Other languages
English (en)
Inventor
邱明清
卢会群
张焱
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Huiruisitong Technology Co Ltd
Original Assignee
Guangzhou Huiruisitong Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Huiruisitong Technology Co Ltd filed Critical Guangzhou Huiruisitong Technology Co Ltd
Priority to CN202111547517.9A priority Critical patent/CN114339980A/zh
Publication of CN114339980A publication Critical patent/CN114339980A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

本公开涉及一种下行数据的同步方法、装置、单元、设备及存储介质,所述方法包括:获取同步控制信号,控制信号中具有多个理论帧信息;生成至少一个待发送的下行数据,并存储到缓存单元中;每个待发送的下行数据均具有实际帧信息,并且实际帧信息是以预设的第一时间提前量,与生成下行数据时对应的理论帧信息进行同步的;一一对应地比较当前理论帧信息与缓存的待发送的下行数据的实际帧信息,得到比较结果;根据比较结果处理待发送的下行数据,读取与当前理论帧信息一致的实际帧信息对应的待发送的下行数据并发送。本公开用以解决现有同步数据处理方法无法与RRU侧的最终同步的技术问题。

Description

下行数据的同步方法、装置、单元、设备及存储介质
技术领域
本公开涉及无线通信技术领域,尤其涉及一种下行数据的同步方法、装置、单元、设备及存储介质。
背景技术
对于采用TDD(Time Division Duplexing,时分双工)系统的基站,BBU(BuildingBase band Unite,基带处理单元)需要对信号进行物理层相关的运算和处理,以生成RE(Resource Element)数据。并且,BBU在下行通信时发送的RE数据需要与RRU(Remote RadioUnit,射频拉远单元)侧进行同步。
相关技术提供的实现下行RE数据与RRU侧同步的方法是:以约定的时间提前下发RE数据(即粗同步),但在系统结构复杂、处理能力不足或传输过程中出现异常等情况下,RE数据容易出现丢失或处理超时等情况,导致未能实现与RRU侧的最终同步。
发明内容
本公开提供了一种下行数据的同步方法、装置、单元、设备及存储介质,用以解决现有技术中的同步数据处理方法无法与RRU侧的最终同步的技术问题。
第一方面,本公开实施例提供了一种下行数据的同步方法,包括:
获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
一一对应地比较当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
可选的,所述生成至少一个待发送的下行数据,包括:
每个所述待发送的下行数据根据如下方式生成:
根据预设的等待时间,获取所述实际帧信息对应的加速器系数,并根据所述加速器系数,生成所述待发送的下行数据。
可选的,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息大于实际帧信息,则增加所述第一时间提前量或减少所述等待时间。
可选的,所述增加所述第一时间提前量或减少所述等待时间,包括:
计算所述当前理论帧信息与实际帧信息之间的差值;
根据所述差值增加所述第一时间提前量或减少所述等待时间。
可选的,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息大于所述实际帧信息,则清除所述实际帧信息对应的所述待发送的下行数据。
可选的,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息小于实际帧信息,则所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达。
可选的,所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达之后,还包括:
减少所述第一时间提前量或增加所述等待时间。
可选的,所述减少所述第一时间提前量或增加所述等待时间,包括:
计算所述当前理论帧信息与所述实际帧信息之间的差值;
根据所述差值减少所述第一时间提前量或增加所述等待时间。
可选的,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达,包括:
若所述当前理论帧信息加上所述预设的等待阈值之后,大于或等于所述实际帧信息,则保留所述实际帧信息对应的待发送的下行数据,使对应的待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达;否则,清除所述下行数据。
可选的,所述等待阈值为2个时隙。
第二方面,本公开实施例提供了一种下行数据的同步装置,包括:
第一获取模块,用于获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成模块,用于生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
比较模块,用于一一对应的比较所述当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
处理模块,用于根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
第三方面,本公开实施例提供了一种电子设备,包括:处理器、存储器和通信总线,其中,处理器和存储器通过通信总线完成相互间的通信;
所述存储器,用于存储计算机程序;
所述处理器,用于执行所述存储器中所存储的程序,实现第一方面所述的下行数据的同步方法。
第四方面,本公开实施例提供了一种计算机可读存储介质,存储有计算机程序,所述计算机程序被处理器执行时实现第一方面所述的下行数据的同步方法。
本公开实施例提供的上述技术方案与现有技术相比具有如下优点:本公开实施例提供的该方法,待发送的下行数据具有实际帧信息,在生成待发送的下行数据时,以预设的第一时间提前量与生成所述下行数据时对应的理论帧信息进行同步,在发送数据时,从待发送的下行数据中,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。通过对比帧信息读取待发送的下行数据,能够实现与RRU侧的最终同步。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为本公开实施例提供的一种基站的结构示意图;
图2为本公开实施例提供的时隙配比的一种示例的示意图;
图3为本公开实施例提供的时隙配比的另一种示例的示意图;
图4为本公开实施例提供的下行数据存储和读取过程的结构示意图;
图5为本公开实施例提供的缓存的下行数据和理论要发送的数据的编号一致的示意图;
图6为本公开实施例提供的缓存的下行数据比理论要发送的数据晚到的情形的示意图;
图7为本公开实施例提供的缓存的下行数据比理论要发送的数据早到的情形的示意图;
图8为本公开实施例提供的下行数据的同步方法的时序示意图;
图9为本公开实施例提供的一种下行数据的同步方法的流程示意图;
图10为本公开实施例提供的一种下行数据的同步装置的结构示意图;
图11为本公开实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
为了解决现有技术中的同步方法无法实现下行的RE数据与RRU侧最终同步的技术问题,本公开实施例提供了一种下行数据的同步方法,在具体应用时,该下行数据的同步方法应用到的基站结构如图1所示,本公开实施例提供的BBU包括:MAC层(数据链路层)、控制管理单元、High PHY部分加速器单元、同步管理单元和ecpri模块。RRU包括:射频单元、同步管理单元、Low PHY部分运算处理单元和ecpri模块。
其中,在BBU中,同步管理单元管理本地的帧信息,包括周期号、时隙ID和符号ID,周期性将理论帧信息(帧ID、符号ID、时隙ID)上报给控制管理单元,控制管理单元负责和MAC层对接,并根据同步管理单元上报的理论帧信息进行粗同步,然后进行加速器系数的计算并调度High PHY部分加速器单元进行物理层运算。其中,具体的计算方法基于相关通信协议的预先设定而进行。
其中,关于帧信息,涉及时隙配比和编号,其中,时隙配比:对于RE数据,示例性的,如图2所示,一个数据帧对应一个周期,一个周期内包含有10个时隙,分别为上行时隙U、特殊时隙S以及下行时隙D,每个时隙还可以划分为多个字符。在一个例子中,一个时隙内可以划分为14个符号,其中上行时隙U中的符号均是上行符号、下行时隙D中的符号均是下行符号,特殊时隙S则包括上行符号U、下行符号D和间隔符号G。上行符号对应的数据(下称“上行符号数据”)用于上行业务传输,下行符号对应的数据(下称“下行符号数据”)用于下行业务传输。一个周期内的时隙数量和一个时隙内的符号数量可根据时钟频率而设置;一个周期内的上行时隙U、特殊时隙S和下行时隙D的配比,以及一个特殊时隙内的上行符号U、下行符号D和间隔符号G的配比则可通过实际需要来设置。数据(或信号)中的周期(帧)数量、一个周期内包含的时隙数量或类型、时隙中的符号数量以及特殊时隙中各类型符号的配比,统称为数据(或信号)的时隙配比。
对于编号,编号包括周期编号(即帧ID),时隙编号(即时隙ID)和符号编号(即符号ID),这三种编号的编号方式是根据时隙配比进行的,编号方式的其中一种实施例在于,按照时隙或符号种类从1-n地进行。如图3所示,周期编号1T表示第一个周期、时隙编号1T1D表示第一周期第一下行时隙、符号编号1T1D1d则表示第一周期第一下行时隙第一下行符号,以此类推,nTnDnD则表示第n个周期第n个下行时隙第n个下行符号。
High PHY部分加速器单元分为下行的算法加速器运算和上行的算法加速器运算,下行的算法加速器接收控制管理模块下发的加速器系数,产生待发送的下行数据。
ecpri模块,即缓存单元负责缓存上行接收的上行数据,并将数据存储到内部RAM中,并将上行数据内容记载的帧ID、符号ID、时隙ID(包括理论帧信息)由同步管理单元上报给控制管理单元,其中,上述帧ID、符号ID和时隙ID是理论帧信息。
ecpri模块还负责缓存待发送的下行数据,并根据同步管理单元发送的指令(即同步控制信号)的控制而发送数据,即一一对应地对比下行数据的实际帧信息和同步控制信号中的理论帧信息,使得按照理论帧信息在对应的时刻发送相应的下行数据,实现最终同步。如图4所示,为本实施例提供的下行数据存储和读取过程的结构示意图。
此外,还需要说明的是,由于本实施例提供的同步方法是用于下行通信的RE数据,因此,理论帧信息不包括上行时隙或上行符号,如图8所示。
具体的,本实施例提供的同步方法可以是用于实现BBU与RRU侧的空口的最终同步,因此,如图8所示,理论帧信息是以预设的第二时间提前量(d-c),与产生所述理论帧信息时对应的空口帧信息进行同步的。并且,可以理解的是,由于RRU侧中不涉及RE数据的生成,而仅涉及RE数据的传输,因此第二时间提前量应小于上述第一时间提前量或等待时间。
下面详细介绍本公开实施例提供的一种下行数据的同步方法。如图9所示,本公开实施例提供了一种下行数据的同步方法,该下行数据的同步方法具体包括如下步骤:
步骤501,获取同步控制信号,所述控制信号中具有多个理论帧信息;
其中,理论帧信息是指当前理论需要发送的时隙ID、帧ID和符号ID。在具体实现时,可以通过同步管理单元获取理论帧信息,将所述理论帧信息向控制管理单元上报,并将携带有所述理论帧信息的同步控制信号向ecpri模块发送。具体的,上述获取空口帧信息的方式可以为1588同步、或者外部GPS输入、或者RRU上报。
步骤502,生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
当同步管理单元获取到理论帧信息后,控制管理单元调度High PHY部分加速器单元进行运算,生成下行数据,其中,下行数据中携带有实际帧信息,实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的。
其中,每个所述待发送的下行数据根据如下方式生成:High PHY部分加速器根据预设的等待时间,获取所述实际帧信息对应的加速器系数,并根据所述加速器系数,生成对应的所述待发送的下行数据。
具体的,等待时间是指控制管理单元在加速器系数计算完成后等待向High PHY部分加速器单元下发的时间。其中,根据加速器系数生成下行数据的方法根据相关通信协议进行,这里不展开描述。
每个实际帧信息都对应有一个理论帧标识号,且从数据的帧信息的角度讲,每个实际帧信息比与之对应的比理论帧信息提前,具体的提前的量为第一时间提前量,该第一时间提前量对应的信息标识号可能是2个,也可能是3个,还可能是其他数量。
为了便于理解,这里举例说明,若理论帧信息为1T1D2d和1T1D3d,则对于理论帧信息1T1D2d,控制管理单元调度High PHY部分加速器单元进行运算得到的下行数据中的实际帧信息为1T1D4d;而对于理论帧信息1T1D3d,控制管理单元调度High PHY部分加速器单元进行运算得到的下行数据中的实际帧信息为1T1D5d。上述实际帧信息与理论帧信息同步的方式也称粗同步,即在理想情况下,期望当实际帧信息1T1D4d和1T1D5d对应的下行数据生成并缓存完成时,获取的控制信号中的当前理论帧信息也恰好轮到了1T1D4d和1T1D5d,从而实现同步。
步骤503,一一对应地比较当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
由于帧信息包括:帧ID、时隙ID和符号ID。在比较时,优先比较帧ID,帧ID相同的情况下,比较时隙ID,时隙ID也相同的情况下,比较符号ID,即在比较帧信息时,帧ID的优先级大于时隙ID的优先级,时隙ID的优先级大于符号ID的优先级。
步骤504,根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
在比较时,按照步骤503所提供的优先级进行比较,并且只有当帧ID、时隙ID和符号ID均相同的情况下,才认为两个帧信息一致。
由于RRU侧缓存能力有限,BBU需根据配置的提前量发送下行数据,其中,同步管理单元产生当前理论需发送的时隙ID、帧ID和符号ID发送给ecpri模块,用于ecpri模块判断当前缓存的下行数据是否是当前理论要发送的有效数据,如图5所示,若编号一致(时隙ID、帧ID和符号ID都一致),则认为属于当前理论要发送的有效数据。
若不一致,则认为不属于当前理论要发送的有效数据,此时则需要进一步判断该下行数据属于早到的数据(如图6所示)还是晚到的数据(如图7所示)。
具体的,若所述比较结果指示所述当前理论帧信息大于实际帧信息,则说明数据晚到,则增加所述第一时间提前量或减少所述等待时间。在实际情况中,如果数据晚到,则清除所述实际帧信息对应的所述待发送的下行数据。
其中,第一时间提前量是指实际帧信息与理论帧信息相差的帧信息号对应的时间量。等待时间指在生成下行数据过程中,控制管理单元在加速器系数计算完成后等待向High PHY部分加速器单元下发的时间。
其中,在增加所述第一时间提前量或减少所述等待时间时,可以计算所述当前理论帧信息与实际帧信息之间的差值;根据所述差值增加所述第一时间提前量或减少所述等待时间。
为了便于理解,这里举例说明,当数据晚到时,统计理论帧信息(又叫理论ID值)与实际帧信息(又叫实际ID值)之间的差值,由同步管理单元上报控制管理单元,将该差值的时间调整到上述第一时间提前量或等待时间,例如,根据粗同步,原约定的时间为提前5个符号(即预设的第一时间提前量为5个符号),在生成下行数据过程中,预设的等待时间为3个符号的时间,若理论ID值-实际ID值=2个符号,则可通过将第一时间提前量可以增加为7个符号或者将等待时间减少到1个符号来重新实现同步。
在本公开实施例中,通过增加第一时间提前量或减少等待时间,能够使得生成的下行数据更早些,以便能够赶上当前要发送的帧信息。
若所述比较结果指示所述当前理论帧信息小于实际帧信息,则所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达,并可以减少所述第一时间提前量或增加所述等待时间。其中,在减少所述第一时间提前量或增加所述等待时间时,可以计算所述当前理论帧信息与所述实际帧信息之间的差值;根据所述差值减少所述第一时间提前量或增加所述等待时间。
但是,在实际应用中,缓存单元的空间是有限的,不能所有早到的数据全部存储,会浪费存储空间。因此,若所述当前理论帧信息加上所述预设的等待阈值之后,大于或等于所述实际帧信息,则保留所述实际帧信息对应的待发送的下行数据,使对应的待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达;否则,清除所述下行数据。
在具体实现时,预设的等待阈值可以设置为2个时隙。如果等待阈值设置为2个时隙,理论上可以吸收控制管理单元、加速器运算的延时波动。
为了便于理解,这里举例说明,当数据早到时,引入预设的数据早到的等待阈值为k(以下以符号为单位进行举例),即当前理论ID小于实际ID时,理论ID依次提前给出当前ID+1,当前ID+2,当前ID+3,...,当前ID+k等ID,并逐个与当前实际ID进行比较,若存在一致,则停止给出新的ID值,并等待对应的理论ID到来后,读取数据进行发送,若不存在一致,则清除该实际ID对应的数据。举例,若当前实际ID为1T1D10d,当前理论的ID为1T1D5d,等待阈值k为6个符号,可以等待理论ID为1T1D10d到来时,再读取数据并发送,若阈值k为4个符号,则清除该实际的ID对应的数据。
在本公开实施例中,通过对比帧信息,当数据晚到时,调整第一时间提前量和第二提前时间量;当数据早到时,等待触发读取,能够实时地对数据发送进行时间的校准,实现与RRU侧的最终同步。
在具体实现本公开实施例时,控制管理单元根据同步管理单元周期性上报的帧信息,与此同时地,同步管理单元还向ecpri模块发送同步控制信号,控制信号携带有理论帧信息,以第一时间提前量与理论帧信息进行粗同步后,获得实际帧信息,粗同步之后控制管理单元根据实际帧信息计算加速器系数,并经过预设的等待时间后,将系数下发给HighPHY部分加速器单元进行运算,使得High PHY部分加速器单元根据该加速器系数产生待发送的下行数据,并将产生的下行数据发送到ecpri模块中进行缓存。理论上,当前控制信号上的理论帧信息和缓存的待发送下行数据的实际帧信息相同。但是,系数计算时间、加速器运算时间(Tab)由于承载的用户数和业务配置差异波动较大,所以产生每个符号的待发送的下行数据的时间也是波动的,而RRU侧是要在精确的时刻发送数据,所以在BBU的ecpri需要缓存一定量的待下发的下行数据,等到同步控制信号通知需要发送的符号的下行数据,才将对应的下行数据发送。若加速器运算完成的数据晚于理论要发送数据的时间,则ecpri会通知到同步管理单元,由同步管理单元上报控制管理单元,缩减系数下发的等待时间,此外,还可以增大第一时间提前量。若High PHY部分加速器运算完成的数据早于理论要发送数据的时间,则数据放置在ecpri内部缓存中,等待要发送的时刻才将数据发送出去。最终期望的效果是所有符号数据都在理论时间从ecpri接口发送给RRU。此外,如果High PHY部分加速器运算完成的数据早于理论要发送数据的时间可以减小第一时间提前量或增大等待时间。
基于同一构思,本公开实施例中提供了一种下行数据的同步方法装置,该装置的具体实施可参见方法实施例部分的描述,重复之处不再赘述,如图10所示,该装置主要包括:
获取模块601,用于获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成模块602,用于生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
比较模块603,用于一一对应的比较所述当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
处理模块604,用于根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
在一个具体实施例中,生成模块602,用于根据预设的等待时间,获取所述实际帧信息对应的加速器系数,并根据所述加速器系数,生成所述待发送的下行数据。
在一个具体实施例中,处理模块604,用于若所述比较结果指示所述当前理论帧信息大于实际帧信息,则增加所述第一时间提前量或减少所述等待时间。
在一个具体实施例中,处理模块604,用于计算所述当前理论帧信息与实际帧信息之间的差值;根据所述差值增加所述第一时间提前量或减少所述等待时间。
在一个具体实施例中,处理模块604,用于若所述比较结果指示所述当前理论帧信息大于所述实际帧信息,则清除所述实际帧信息对应的所述待发送的下行数据。
在一个具体实施例中,处理模块604,用于若所述比较结果指示所述当前理论帧信息小于实际帧信息,则所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达。
在一个具体实施例中,处理模块604,用于在所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达之后,减少所述第一时间提前量或增加所述等待时间。
在一个具体实施例中,处理模块604,用于计算所述当前理论帧信息与所述实际帧信息之间的差值;根据所述差值减少所述第一时间提前量或增加所述等待时间。
在一个具体实施例中,处理模块604,用于若所述当前理论帧信息加上所述预设的等待阈值之后,大于或等于所述实际帧信息,则保留所述实际帧信息对应的待发送的下行数据,使对应的待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达;否则,清除所述下行数据。
在一个具体实施例中,所述等待阈值为2个时隙。
基于同一构思,本公开实施例中还提供了一种电子设备,如图11所示,该电子设备主要包括:处理器701、存储器702和通信总线703,其中,处理器701和存储器702通过通信总线703完成相互间的通信。其中,存储器702中存储有可被处理器701执行的程序,处理器701执行存储器702中存储的程序,实现如下步骤:
获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
一一对应地比较当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
上述电子设备中提到的通信总线703可以是外设部件互连标准(PeripheralComponent Interconnect,简称PCI)总线或扩展工业标准结构(Extended IndustryStandard Architecture,简称EISA)总线等。该通信总线703可以分为地址总线、数据总线、控制总线等。为便于表示,图7中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
存储器702可以包括随机存取存储器(Random Access Memory,简称RAM),也可以包括非易失性存储器(non-volatile memory),例如至少一个磁盘存储器。可选地,存储器还可以是至少一个位于远离前述处理器701的存储装置。
上述的处理器701可以是通用处理器,包括中央处理器(Central ProcessingUnit,简称CPU)、网络处理器(Network Processor,简称NP)等,还可以是数字信号处理器(Digital Signal Processing,简称DSP)、专用集成电路(Application SpecificIntegrated Circuit,简称ASIC)、现场可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
在本公开的又一实施例中,还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,当该计算机程序在计算机上运行时,使得计算机执行上述实施例中所描述的一种下行数据的同步方法。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。该计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行该计算机指令时,全部或部分地产生根据本公开实施例所述的流程或功能。该计算机可以是通用计算机、专用计算机、计算机网络或者其他可编程装置。该计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,计算机指令从一个网站站点、计算机、服务器或者数据中心通过有线(例如同轴电缆、光纤、数字用户线(DSL))或无线(例如红外、微波等)方式向另外一个网站站点、计算机、服务器或数据中心进行传输。该计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。该可用介质可以是磁性介质(例如软盘、硬盘、磁带等)、光介质(例如DVD)或者半导体介质(例如固态硬盘)等。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。

Claims (13)

1.一种下行数据的同步方法,其特征在于,包括:
获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
一一对应地比较当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
2.根据权利要求1所述的下行数据的同步方法,其特征在于,所述生成至少一个待发送的下行数据,包括:
每个所述待发送的下行数据根据如下方式生成:
根据预设的等待时间,获取所述实际帧信息对应的加速器系数,并根据所述加速器系数,生成所述待发送的下行数据。
3.根据权利要求2所述的下行数据的同步方法,其特征在于,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息大于实际帧信息,则增加所述第一时间提前量或减少所述等待时间。
4.根据权利要求3所述的下行数据的同步方法,其特征在于,所述增加所述第一时间提前量或减少所述等待时间,包括:
计算所述当前理论帧信息与实际帧信息之间的差值;
根据所述差值增加所述第一时间提前量或减少所述等待时间。
5.根据权利要求1-4任一所述的下行数据的同步方法,其特征在于,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息大于所述实际帧信息,则清除所述实际帧信息对应的所述待发送的下行数据。
6.根据权利要求2所述的下行数据的同步方法,其特征在于,所述根据所述比较结果处理所述待发送的下行数据,包括:
若所述比较结果指示所述当前理论帧信息小于实际帧信息,则所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达。
7.根据权利要求6所述的下行数据的同步方法,其特征在于,所述待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达,或者,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达之后,还包括:
减少所述第一时间提前量或增加所述等待时间。
8.根据权利要求7所述的下行数据的同步方法,其特征在于,所述减少所述第一时间提前量或增加所述等待时间,包括:
计算所述当前理论帧信息与所述实际帧信息之间的差值;
根据所述差值减少所述第一时间提前量或增加所述等待时间。
9.根据权利要求6-8任一项所述的下行数据的同步方法,其特征在于,所述待发送的下行数据根据预设的等待阈值,等待与所述实际帧信息一致的理论帧信息的到达,包括:
若所述当前理论帧信息加上所述预设的等待阈值之后,大于或等于所述实际帧信息,则保留所述实际帧信息对应的待发送的下行数据,使对应的待发送的下行数据等待与所述实际帧信息一致的理论帧信息的到达;否则,清除所述下行数据。
10.根据权利要求9所述的下行数据的同步方法,其特征在于,所述等待阈值为2个时隙。
11.一种下行数据的同步装置,其特征在于,包括:
第一获取模块,用于获取同步控制信号,所述控制信号中具有多个理论帧信息;
生成模块,用于生成至少一个待发送的下行数据,并存储到缓存单元中;其中,每个所述待发送的下行数据均具有实际帧信息,并且所述实际帧信息是以预设的第一时间提前量,与生成所述下行数据时对应的理论帧信息进行同步的;
比较模块,用于一一对应的比较所述当前理论帧信息与缓存的所述待发送的下行数据的实际帧信息,得到比较结果;
处理模块,用于根据所述比较结果处理所述待发送的下行数据,确定与当前理论帧信息一致的所述实际帧信息,读取一致的所述实际帧信息对应的所述待发送的下行数据并发送。
12.一种电子设备,其特征在于,包括:处理器、存储器和通信总线,其中,处理器和存储器通过通信总线完成相互间的通信;
所述存储器,用于存储计算机程序;
所述处理器,用于执行所述存储器中所存储的程序,实现权利要求1~10任意一项所述的下行数据的同步方法。
13.一种计算机可读存储介质,存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1~10任意一项所述的下行数据的同步方法。
CN202111547517.9A 2021-12-16 2021-12-16 下行数据的同步方法、装置、单元、设备及存储介质 Pending CN114339980A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111547517.9A CN114339980A (zh) 2021-12-16 2021-12-16 下行数据的同步方法、装置、单元、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111547517.9A CN114339980A (zh) 2021-12-16 2021-12-16 下行数据的同步方法、装置、单元、设备及存储介质

Publications (1)

Publication Number Publication Date
CN114339980A true CN114339980A (zh) 2022-04-12

Family

ID=81053094

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111547517.9A Pending CN114339980A (zh) 2021-12-16 2021-12-16 下行数据的同步方法、装置、单元、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114339980A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114828202A (zh) * 2022-07-01 2022-07-29 深圳国人无线通信有限公司 一种基站空口同步对齐的方法及系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101146257A (zh) * 2007-10-16 2008-03-19 深圳国人通信有限公司 提高数据传输的同步精度的方法和系统
CN101442798A (zh) * 2007-11-22 2009-05-27 中兴通讯股份有限公司 无线基站控制节点及其级联远端节点上下行同步通信方法
CN107241793A (zh) * 2016-03-28 2017-10-10 普天信息技术有限公司 上行数据同步方法和系统
US20200344710A1 (en) * 2016-11-28 2020-10-29 Telefonaktiebolaget Lm Ericsson (Publ) Ta dependent harq feedback/ul grant timing determination
CN113543302A (zh) * 2021-06-29 2021-10-22 广州慧睿思通科技股份有限公司 一种数据传输方法及基站

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101146257A (zh) * 2007-10-16 2008-03-19 深圳国人通信有限公司 提高数据传输的同步精度的方法和系统
CN101442798A (zh) * 2007-11-22 2009-05-27 中兴通讯股份有限公司 无线基站控制节点及其级联远端节点上下行同步通信方法
CN107241793A (zh) * 2016-03-28 2017-10-10 普天信息技术有限公司 上行数据同步方法和系统
US20200344710A1 (en) * 2016-11-28 2020-10-29 Telefonaktiebolaget Lm Ericsson (Publ) Ta dependent harq feedback/ul grant timing determination
CN113543302A (zh) * 2021-06-29 2021-10-22 广州慧睿思通科技股份有限公司 一种数据传输方法及基站

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114828202A (zh) * 2022-07-01 2022-07-29 深圳国人无线通信有限公司 一种基站空口同步对齐的方法及系统

Similar Documents

Publication Publication Date Title
Dang et al. An efficient and reliable MAC in VANETs
CN106793127B (zh) 微时隙的指示方法及装置
JP4860737B2 (ja) 通信システムの親局及びアクセス制御方法
WO2018119851A1 (zh) 用于传输信号的方法、终端设备和网络设备
KR101849212B1 (ko) Wlan에서 ofdma 리소스 관리를 위한 시스템 및 방법
CN104170491A (zh) 用于配置多个调度请求触发的方法和装置
WO2015196685A1 (zh) 时钟同步方法及装置
WO2018045516A1 (zh) 一种通信方法及基站
CN103533653A (zh) 一种解决局域网中隐藏节点的方法及装置
CN100581094C (zh) 一种短程无线通信网络的网络时钟同步方法
US20190045524A1 (en) Triggering/initiating backoff procedure(s) based on congestion indication(s) to defer scheduling request transmission
JP2018525953A (ja) データ伝送方法及び装置
CN114339980A (zh) 下行数据的同步方法、装置、单元、设备及存储介质
JP2024510771A (ja) 伝送処理方法、通信機器及び可読記憶媒体
CN110972287B (zh) 一种harq进程id的确定方法、装置、终端及介质
WO2019192294A1 (zh) 打断传输的指示方法、网络侧设备及终端
CN116260772A (zh) 网桥端到端的确定性转发方法、网桥发送端及接收端
JP2014082694A (ja) 無線通信装置、無線通信システム、無線通信方法、およびプログラム
WO2016062055A1 (zh) 上行辅载波状态控制方法、装置及基站
WO2021063034A1 (zh) 业务传输的控制方法、终端和网络设备
CN114786276A (zh) 一种业务终端的接入方法、装置、电子设备及存储介质
WO2017045229A1 (zh) 一种基站流量数据的处理方法及基站
KR102382700B1 (ko) 통신 장치 및 이의 패킷 전송 방법
CN117320168B (zh) 上行及下行数据传输调度方法、装置及cu设备
WO2017206031A1 (zh) 信息传输方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination