CN114325354A - 一种芯片测试方法及系统 - Google Patents

一种芯片测试方法及系统 Download PDF

Info

Publication number
CN114325354A
CN114325354A CN202111679118.8A CN202111679118A CN114325354A CN 114325354 A CN114325354 A CN 114325354A CN 202111679118 A CN202111679118 A CN 202111679118A CN 114325354 A CN114325354 A CN 114325354A
Authority
CN
China
Prior art keywords
hdmi
chip
test data
signal
signal test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111679118.8A
Other languages
English (en)
Inventor
薛学亮
周大锋
夏洪锋
任殿升
程子翔
吕明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lontium Semiconductor Corp
Original Assignee
Lontium Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lontium Semiconductor Corp filed Critical Lontium Semiconductor Corp
Priority to CN202111679118.8A priority Critical patent/CN114325354A/zh
Publication of CN114325354A publication Critical patent/CN114325354A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本申请提供一种芯片测试方法及系统,应用于高清多媒体接口HDMI芯片,HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,M和N中至少一个大于1,M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据,N个HDMI输出接口将接收到的HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,校验结果能够反映HDMI芯片的数据接收和数据发送是否正常工作,采用与HDMI芯片输入接口数量相同的信号源以及与HDMI芯片输出接口数量相同的接收器,分别对HDMI芯片的每一输入接口和每一输出接口进行测试,测试效率较高,并且成本低廉,测试难度较低,测试准确率较高。

Description

一种芯片测试方法及系统
技术领域
本发明涉及半导体领域,特别涉及一种芯片测试方法及系统。
背景技术
当前在芯片出厂应用前,都会对芯片进行测试,以降低向用户提供性能不佳的芯片的概率。基于高清多媒体接口(High Definition Multimedia Interface,HDMI)的芯片作为一种重要的音视频数据传输接口芯片,已经广泛应用于电子设备中。
当前是利用现场可编程逻辑门阵列(Field-Programmable Gate Array,FPGA)芯片对HDMI芯片进行测试,但是目前常用的FPGA芯片对HDMI芯片的测试效率较低,不能满足高效测试需求。
发明内容
有鉴于此,本申请的目的在于提供一种芯片测试方法及系统,能够满足HDMI芯片的高效测试需求,并且成本低廉,测试难度较低,测试准确率较高。
本申请实施例提供了一种芯片测试方法,应用于高清多媒体接口HDMI芯片,所述HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,所述M和所述N中至少一个大于1,所述方法包括:
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据;
所述HDMI芯片的N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,所述校验结果反映所述HDMI芯片的数据接收和数据发送是否正常工作。
可选地,所述接收器包括循环冗余校验模块,则所述HDMI芯片的N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果包括:
所述循环冗余校验模块对所述HDMI信号测试数据进行循环冗余校验,得到校验结果。
可选地,所述信号源包括HDMI信号发生器;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据包括:
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源中的HDMI信号发生器产生的HDMI信号测试数据。
可选地,所述接收器包括串并转换模块和解码器;所述信号源包括编码器和并串转换模块;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据之前,所述方法还包括:
所述编码器接收所述HDMI信号发生器产生的初始测试数据,并根据HDMI协议对所述初始测试数据进行编码,得到并行的HDMI信号测试数据;
所述并串转换模块接收所述并行的HDMI信号测试数据,转换为串行的HDMI信号测试数据;
所述N个接收器进行数据校验,得到校验结果之前,所述方法还包括:
所述N个接收器接收所述HDMI芯片发送的串行的HDMI信号测试数据,利用所述串并转换模块转换为并行的HDMI信号测试数据;
所述解码器接收所述并行的HDMI信号测试数据,并根据HDMI协议对所述并行的HDMI信号测试数据进行解码,得到所述初始测试数据。
可选地,所述信号源包括摆幅调控模块;所述接收器包括均衡器;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据之前,所述方法还包括:
所述摆幅调控模块对所述HDMI信号测试数据进行幅度调整;
所述N个接收器进行数据校验,得到校验结果之前,所述方法还包括:
所述均衡器对接收的所述HDMI信号测试数据进行调整,以提高所述HDMI信号测试数据的信号质量。
可选地,所述HDMI芯片至少包括HDMI矩阵芯片、HDMI分配器和HDMI切换器。
本申请实施例提供了一种芯片测试系统,所述系统包括:高清多媒体接口HDMI芯片、信号源和接收器;
所述HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,所述M和所述N中至少一个大于1,所述信号源的数量为M个,所述接收器的数量为N个;
所述信号源,用于向所述HDMI芯片发送HDMI信号测试数据;
所述HDMI芯片,用于利用M个HDMI输入接口分别接受来自M个信号源发送的所述HDMI信号测试数据以及利用N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器;
所述接收器,用于接收所述HDMI芯片发送的所述HDMI信号测试数据,对所述HDMI信号测试数据进行数据校验,得到校验结果,所述校验结果反映所述HDMI芯片的数据接收和数据发送是否正常工作。
可选地,所述接收器包括循环冗余校验模块,用于对所述HDMI信号测试数据进行循环冗余校验,得到校验结果。
可选地,所述信号源包括HDMI信号发生器,用于产生所述HDMI信号测试数据。
可选地,所述系统还包括:控制器,用于控制所述高清多媒体接口HDMI芯片、信号源和接收器,以便利用所述信号源和所述接收器对所述HDMI芯片进行测试。
本申请实施例提供的芯片测试方法,应用于高清多媒体接口HDMI芯片,HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,M和N中至少一个大于1,即HDMI芯片可能具有多个数据输入接口或数据输出接口,HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据,而后HDMI芯片的N个HDMI输出接口将接收到的HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,校验结果能够反映HDMI芯片的数据接收和数据发送是否正常工作,也就是说,本申请实施例中采用与HDMI芯片输入接口数量相同的信号源以及与HDMI芯片输出接口数量相同的接收器,分别对HDMI芯片的每一输入接口和每一输出接口进行测试,即HDMI芯片的每一路数据传输通道都具有独立的信号源进行数据输入和独立的接收器进行数据接收,以此来全方位测试具有多个输入和输出接口的HDMI芯片的性能,相较于利用价格昂贵且测试效率较低的FPGA芯片对HDMI芯片进行测试,利用多个信号源和多个接收器同时对HDMI芯片进行测试,测试效率较高,并且成本低廉,测试难度较低,测试准确率较高。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1示出了本申请实施例提供的一种芯片测试方法的流程图;
图2示出了利用本申请实施例提供的芯片测试方法进行测试的示意图;
图3示出了本申请实施例提供的HDMI信号传输示意图;
图4示出了本申请实施例提供的一种芯片测试系统的结构框图。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。
在下面的描述中阐述了很多具体细节以便于充分理解本申请,但是本申请还可以采用其它不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似推广,因此本申请不受下面公开的具体实施例的限制。
其次,本申请结合示意图进行详细描述,在详述本申请实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本申请保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
当前在芯片出厂应用前,都会对芯片进行测试(Final Test,FT),以降低向用户提供性能不佳的芯片的概率。基于高清多媒体接口(High Definition MultimediaInterface,HDMI)的芯片作为一种重要的音视频数据传输接口芯片,已经广泛应用于电子设备中。
当前是利用现场可编程逻辑门阵列(Field-Programmable Gate Array,FPGA)芯片对HDMI芯片进行测试,FPGA芯片接收来自HDMI芯片的音视频信号,而后根据HDMI协议解析音视频信号,并根据预先定义的时序参数和数据判断HDMI芯片发送的音视频信号是否正确,得到测试结果。
但是这种测试方法要求HDMI芯片自身具有产生信号的能力,若要在HDMI芯片中额外增加HDMI信号产生模块会增大芯片面积,增加芯片的设计和制造成本,且只能测试HDMI芯片的输出性能,对于HDMI芯片的输入性能无法进行测试,只能对预设的一种数据进行检测,检测数据的方式灵活度差,不能应对复杂多样的数据检测。
此外,通常FPGA芯片的速度最大为3.2千兆比特每秒(Gbps),无法满足HDMI1.4芯片或HDMI2.0芯片的测试需求,HDMI1.4芯片单通道最高传输速度为3.4Gbps,HDMI2.0芯片单通道最高传输速度为6Gbps。若要检测高于3.2Gbps的HDMI芯片就需要使用速度更高的FPGA芯片,相应的成本就会成倍的增加,也就是说,基于FPGA芯片面积较大、价格昂贵,对于HDMI芯片的测试成本高、效率较低,不能满足高效测试需求。
基于此,本申请实施例提供一种芯片测试方法,应用于高清多媒体接口HDMI芯片,HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,M和N中至少一个大于1,即HDMI芯片可能具有多个数据输入接口或数据输出接口,HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据,而后HDMI芯片的N个HDMI输出接口将接收到的HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,校验结果能够反映HDMI芯片的数据接收和数据发送是否正常工作,也就是说,本申请实施例中采用与HDMI芯片输入接口数量相同的信号源以及与HDMI芯片输出接口数量相同的接收器,分别对HDMI芯片的每一输入接口和每一输出接口进行测试,即HDMI芯片的每一路数据传输通道都具有独立的信号源进行数据输入和独立的接收器进行数据接收,以此来全方位测试具有多个输入和输出接口的HDMI芯片的性能,相较于利用价格昂贵且测试效率较低的FPGA芯片对HDMI芯片进行测试,利用多个信号源和多个接收器同时对HDMI芯片进行测试,测试效率较高,并且成本低廉,测试难度较低,测试准确率较高。
为了更好地理解本申请的技术方案和技术效果,以下将结合附图对具体的实施例进行详细的描述。
参见图1,该图为本申请实施例提供的一种芯片测试方法的流程图。
本实施例提供的芯片测试方法可以应用于高清多媒体接口HDMI芯片,HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,M和N中至少一个大于1,也就是说,HDMI芯片可能具有多个数据输入接口或数据输出接口。
HDMI芯片可以包括HDMI矩阵芯片、HDMI分配器和HDMI切换器,其中,HDMI矩阵芯片具有多个HDMI输入接口和多个HDMI输出接口,HDMI分配器具有一个HDMI输入接口和多个HDMI输出接口,HDMI切换器具有多个HDMI输入接口和一个HDMI输出接口。
HDMI分配器可以将同样一个音视频数据在多个显示设备上显示,HDMI切换器可以使得多个HDMI信号共用同一个显示设备,根据实际需求确定显示设备当前显示哪一个HDMI信号。
本实施例提供的芯片测试方法包括如下步骤:
S101,HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据。
在本申请的实施例中,HDMI芯片的HDMI输入接口的数量对应同样数量的信号源,以实现每一个HDMI输入接口均对应一个信号源的HDMI信号测试数据的输入,也就是说,HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据。
参考图2所示,为本申请实施例提供的芯片测试方法进行测试的示意图,HDMI芯片100具有M个HDMI输入接口101和N个HDMI输出接口102,则对应M个信号源200和N个接收器300,每个信号源200均可向对应的HDMI输入接口输入HDMI信号测试数据。
在本申请的实施例中,无需HDMI芯片自身具有产生HDMI信号的能力,只需要额外配置信号源输出HDMI信号测试数据,就可以测试HDMI芯片的HDMI信号的输入性能。
本申请实施例提供的芯片测试方法中的HDMI芯片100、信号源200和接收器300,可以利用控制器400进行控制,例如信号源200可以接收控制器400的指令,发送HDMI信号测试数据。
参考图3所示,本申请实施例提供的HDMI信号传输示意图。信号源200包括HDMI信号发生器210、编码器220、并串转换模块230和摆幅调控模块240。其中,HDMI信号发生器210可以根据测试需求产生测试需要的数据,例如产生初始测试数据。
在HDMI信号发生器210产生初始测试数据之后,传输给编码器220,编码器220接收HDMI信号发生器20产生的初始测试数据,并根据HDMI协议对初始测试数据进行编码,根据HDMI协议完成8比特(bit)到10bit数据的转换,得到并行的HDMI信号测试数据,而后并行的HDMI信号测试数据被传输至并串转换模块230,并串转换模块230接收并行的HDMI信号测试数据,将该并行的HDMI信号测试数据转换为串行的HDMI信号测试数据。并行的HDMI信号测试数据传输速率较低,串行的HDMI信号测试数据传输速率较高。
在实际应用中,串行的HDMI信号测试数据传输速率可以进行调整,具体根据实际测试需求进行调整。
在利用并串转换模块230将并行的HDMI信号测试数据转换为串行的HDMI信号测试数据之后,还可以利用摆幅调控模块240对HDMI信号测试数据进行调整,具体的,摆幅调控模块240可以对HDMI信号测试数据的摆幅进行调节,即调整HDMI信号的幅度,通过调整HDMI信号的幅度模拟出HDMI信号在恶劣传输环境下的衰减情况,能够通过摆幅调控模块240实现对HDMI芯片容忍度的测试,在完成HDMI输入测试的同时也可以完成HDMI传输性能的测试。
调整完毕HDMI信号测试数据之后,摆幅调控模块240将HDMI信号测试数据发送给HDMI芯片100。
S102,HDMI芯片的N个HDMI输出接口将HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果。
在本申请的实施例中,在HDMI芯片利用HDMI输入接口接收到HDMI信号测试数据之后,对数据进行处理,之后可以利用HDMI输出接口将该HDMI信号测试数据发送给接收器。
HDMI芯片的HDMI输出接口的数量对应同样数量的接收器,以实现每一个HDMI输出接口输出的HDMI信号测试数据均对应一个接收器,也就是说,HDMI芯片的N个HDMI输出接口分别向N个接收器发送HDMI信号测试数据。
接收器能够对HDMI信号测试数据进行校验,得到校验结果,校验结果能够反映HDMI芯片的数据接收和数据发送是否正常工作。具体的,接收器可以对HDMI芯片发送的HDMI信号测试数据利用循环冗余算法进行校验,得到HDMI芯片的性能测试结果。
由此可见,采用与HDMI芯片输入接口数量相同的信号源以及与HDMI芯片输出接口数量相同的接收器,分别对HDMI芯片的每一输入接口和每一输出接口进行测试,即HDMI芯片的每一路数据传输通道都具有独立的信号源进行数据输入和独立的接收器进行数据接收,以此来全方位测试具有多个输入和输出接口的HDMI芯片的性能,
信号源可以提供多样的HDMI信号测试数据,例如不同速度、不同形式的HDMI信号测试数据,接收器对这些HDMI信号测试数据进行接收、校验,这样可以保证音视频数据中每一帧全部的像素点都能最终得到校验,从而得到针对每一帧全部的像素点的校验结果,校验较为全面。
可以利用多个信号源和多个接收器完成HDMI芯片多路传输通道的同时测试,极大的提高了测试的效率,并且接收器对HDMI信号数据进行循环冗余校验,进一步增加了测试结果的可靠性。
参考图3所示,本申请实施例提供的HDMI信号传输示意图。接收器300包括均衡器310、串并转换模块320、解码器330、循环冗余校验模块340。
均衡器310接收高速传输的串行的HDMI信号测试数据之后,对接收的HDMI信号测试数据进行调整,以提高HDMI信号测试数据的信号质量,HDMI信号在传输过程中会因为符号间干扰(Inter Symbol Interference,ISI)效应变差,均衡器对高频信号均衡,使得HDMI信号更容易被识别。
具体的,均衡器档位可调,可根据不同幅度的信号进行调整,扩大了接收器对不同质量信号的容限,也可固定均衡器档位,用于识别某个幅值区间范围内的信号,从而间接的完成了对HDMI芯片输出性能的测试。
而后均衡器ED310将调整完毕后高速传输的串行的HDMI信号测试数据传输至串并转换模块320,串并转换模块320将串行的HDMI信号测试数据传输转换至并行的HDMI信号测试数据,而后将并行的HDMI信号测试数据传输至解码器330。
解码器330接收到并行的HDMI信号测试数据之后,根据HDMI协议对并行的HDMI信号测试数据进行解码,得到初始测试数据,将该初始测试数据传输至循环冗余校验模块340。
循环冗余校验模块340在接收到初始测试数据之后,对初始测试数据进行循环冗余校验,实现对于每一帧每个像素点的校验。
作为一种示例,信号源的芯片型号可以是LT9611UXC,接收器的芯片型号可以是LT6911UXC。
由此可见,本申请实施例通过利用独立的信号源和接收器,能够对HDMI芯片同时进行输入和输出的系统性测试,并且信号源和接收器可以实现高传输速率的HDMI信号检测,例如可以支持6Gbps传输速率HDMI信号检测。信号源和接收器受控于处理器,由处理器完成自动化切换提高了测试的效率。利用循环冗余算法能够具体到每个像素点的检测,提高了测试结果的可靠性,此外,相较于FPGA芯片,信号源和接收器面积更小、成本更低,测试速率更高,测试结果更准确。
本申请实施例提供的芯片测试方法,应用于高清多媒体接口HDMI芯片,HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,M和N中至少一个大于1,即HDMI芯片可能具有多个数据输入接口或数据输出接口,HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据,而后HDMI芯片的N个HDMI输出接口将接收到的HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,校验结果能够反映HDMI芯片的数据接收和数据发送是否正常工作,也就是说,本申请实施例中采用与HDMI芯片输入接口数量相同的信号源以及与HDMI芯片输出接口数量相同的接收器,分别对HDMI芯片的每一输入接口和每一输出接口进行测试,即HDMI芯片的每一路数据传输通道都具有独立的信号源进行数据输入和独立的接收器进行数据接收,以此来全方位测试具有多个输入和输出接口的HDMI芯片的性能,相较于利用价格昂贵且测试效率较低的FPGA芯片对HDMI芯片进行测试,利用多个信号源和多个接收器同时对HDMI芯片进行测试,测试效率较高,并且成本低廉,测试难度较低,测试准确率较高。
基于以上实施例提供的一种芯片测试方法,本申请实施例还提供了一种芯片测试系统,下面结合附图来详细说明其工作原理。
参见图4,该图为本申请实施例提供的一种芯片测试系统的结构框图。
本实施例提供的芯片测试系统4000包括:高清多媒体接口HDMI芯片4100、信号源4200和接收器4300;
所述HDMI芯片410至少包括M个HDMI输入接口和N个HDMI输出接口,所述M和所述N中至少一个大于1,所述信号源的数量为M个,所述接收器的数量为N个;
所述信号源420,用于向所述HDMI芯片发送HDMI信号测试数据;
所述HDMI芯片410,用于利用M个HDMI输入接口分别接受来自M个信号源发送的所述HDMI信号测试数据以及利用N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器;
所述接收器430,用于接收所述HDMI芯片发送的所述HDMI信号测试数据,对所述HDMI信号测试数据进行数据校验,得到校验结果,所述校验结果反映所述HDMI芯片的数据接收和数据发送是否正常工作。
可选地,所述接收器包括循环冗余校验模块,用于对所述HDMI信号测试数据进行循环冗余校验,得到校验结果。
可选地,所述信号源包括HDMI信号发生器,用于产生所述HDMI信号测试数据。
可选地,所述系统还包括:控制器,用于控制所述高清多媒体接口HDMI芯片、信号源和接收器,以便利用所述信号源和所述接收器对所述HDMI芯片进行测试。
可选地,所述接收器包括串并转换模块和解码器;所述信号源包括编码器和并串转换模块;
所述编码器,用于接收所述HDMI信号发生器产生的初始测试数据,并根据HDMI协议对所述初始测试数据进行编码,得到并行的HDMI信号测试数据;
所述并串转换模块,用于接收所述并行的HDMI信号测试数据,转换为串行的HDMI信号测试数据;
所述串并转换模块,用于将所述串行的HDMI信号测试数据转换为并行的HDMI信号测试数据;
所述解码器,用于接收所述并行的HDMI信号测试数据,并根据HDMI协议对所述并行的HDMI信号测试数据进行解码,得到所述初始测试数据。
可选地,所述信号源包括摆幅调控模块;所述接收器包括均衡器;
所述摆幅调控模块,用于对所述HDMI信号测试数据进行幅度调整;
所述均衡器,用于对接收的所述HDMI信号测试数据进行调整,以提高所述HDMI信号测试数据的信号质量。
可选地,所述HDMI芯片至少包括HDMI矩阵芯片、HDMI分配器和HDMI切换器。
当介绍本申请的各种实施例的元件时,冠词“一”、“一个”、“这个”和“所述”都意图表示有一个或多个元件。词语“包括”、“包含”和“具有”都是包括性的并意味着除了列出的元件之外,还可以有其它元件。
需要说明的是,本领域普通技术人员可以理解实现上述方法实施例中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法实施例的流程。其中,所述存储介质可为磁碟、光盘、只读存储记忆体(Read-Only Memory,ROM)或随机存储记忆体(RandomAccess Memory,RAM)等。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于系统实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。以上所描述的系统实施例仅仅是示意性的,其中所述作为分离部件说明的单元及模块可以是或者也可以不是物理上分开的。另外,还可以根据实际的需要选择其中的部分或者全部单元和模块来实现本实施例方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述仅是本申请的优选实施方式,虽然本申请已以较佳实施例披露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何的简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。

Claims (10)

1.一种芯片测试方法,其特征在于,应用于高清多媒体接口HDMI芯片,所述HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,所述M和所述N中至少一个大于1,所述方法包括:
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据;
所述HDMI芯片的N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果,所述校验结果反映所述HDMI芯片的数据接收和数据发送是否正常工作。
2.根据权利要求1所述的方法,其特征在于,所述接收器包括循环冗余校验模块,则所述HDMI芯片的N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器进行数据校验,得到校验结果包括:
所述循环冗余校验模块对所述HDMI信号测试数据进行循环冗余校验,得到校验结果。
3.根据权利要求1所述的方法,其特征在于,所述信号源包括HDMI信号发生器;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据包括:
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源中的HDMI信号发生器产生的HDMI信号测试数据。
4.根据权利要求3所述的方法,其特征在于,所述接收器包括串并转换模块和解码器;所述信号源包括编码器和并串转换模块;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据之前,所述方法还包括:
所述编码器接收所述HDMI信号发生器产生的初始测试数据,并根据HDMI协议对所述初始测试数据进行编码,得到并行的HDMI信号测试数据;
所述并串转换模块接收所述并行的HDMI信号测试数据,转换为串行的HDMI信号测试数据;
所述N个接收器进行数据校验,得到校验结果之前,所述方法还包括:
所述N个接收器接收所述HDMI芯片发送的串行的HDMI信号测试数据,利用所述串并转换模块转换为并行的HDMI信号测试数据;
所述解码器接收所述并行的HDMI信号测试数据,并根据HDMI协议对所述并行的HDMI信号测试数据进行解码,得到所述初始测试数据。
5.根据权利要求1-4任意一项所述的方法,其特征在于,所述信号源包括摆幅调控模块;所述接收器包括均衡器;
所述HDMI芯片的M个HDMI输入接口分别接受来自M个信号源发送的HDMI信号测试数据之前,所述方法还包括:
所述摆幅调控模块对所述HDMI信号测试数据进行幅度调整;
所述N个接收器进行数据校验,得到校验结果之前,所述方法还包括:
所述均衡器对接收的所述HDMI信号测试数据进行调整,以提高所述HDMI信号测试数据的信号质量。
6.根据权利要求1-4任意一项所述的方法,其特征在于,所述HDMI芯片至少包括HDMI矩阵芯片、HDMI分配器和HDMI切换器。
7.一种芯片测试系统,其特征在于,所述系统包括:高清多媒体接口HDMI芯片、信号源和接收器;
所述HDMI芯片至少包括M个HDMI输入接口和N个HDMI输出接口,所述M和所述N中至少一个大于1,所述信号源的数量为M个,所述接收器的数量为N个;
所述信号源,用于向所述HDMI芯片发送HDMI信号测试数据;
所述HDMI芯片,用于利用M个HDMI输入接口分别接受来自M个信号源发送的所述HDMI信号测试数据以及利用N个HDMI输出接口将所述HDMI信号测试数据分别发送至N个接收器;
所述接收器,用于接收所述HDMI芯片发送的所述HDMI信号测试数据,对所述HDMI信号测试数据进行数据校验,得到校验结果,所述校验结果反映所述HDMI芯片的数据接收和数据发送是否正常工作。
8.根据权利要求7所述的系统,其特征在于,所述接收器包括循环冗余校验模块,用于对所述HDMI信号测试数据进行循环冗余校验,得到校验结果。
9.根据权利要求7所述的系统,其特征在于,所述信号源包括HDMI信号发生器,用于产生所述HDMI信号测试数据。
10.根据权利要求7-9任意一项所述的系统,其特征在于,所述系统还包括:控制器,用于控制所述高清多媒体接口HDMI芯片、信号源和接收器,以便利用所述信号源和所述接收器对所述HDMI芯片进行测试。
CN202111679118.8A 2021-12-31 2021-12-31 一种芯片测试方法及系统 Pending CN114325354A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111679118.8A CN114325354A (zh) 2021-12-31 2021-12-31 一种芯片测试方法及系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111679118.8A CN114325354A (zh) 2021-12-31 2021-12-31 一种芯片测试方法及系统

Publications (1)

Publication Number Publication Date
CN114325354A true CN114325354A (zh) 2022-04-12

Family

ID=81023693

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111679118.8A Pending CN114325354A (zh) 2021-12-31 2021-12-31 一种芯片测试方法及系统

Country Status (1)

Country Link
CN (1) CN114325354A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116132329A (zh) * 2023-04-10 2023-05-16 龙迅半导体(合肥)股份有限公司 一种均衡器参数测试方法及装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090290026A1 (en) * 2007-07-25 2009-11-26 Redmere Technology Ltd. Self calibrating cable for high definition digital video interface
US20110037857A1 (en) * 2009-08-11 2011-02-17 Wistron Corp. Method, system and test platform for testing output of electrical device
US20120136612A1 (en) * 2010-11-30 2012-05-31 Verizon Patent And Licensing, Inc. Hdmi device and interoperability testing systems and methods
CN106657986A (zh) * 2016-12-28 2017-05-10 北京自动测试技术研究所 一种用于hdmi接口的测试装置及测试方法
CN111220899A (zh) * 2020-02-25 2020-06-02 深圳市金锐显数码科技有限公司 一种hdmi接口的cec电路测试方法、装置和终端
CN112399098A (zh) * 2020-12-02 2021-02-23 龙迅半导体(合肥)股份有限公司 Hdmi发送器输出信号强度自动配置方法及系统
CN113009318A (zh) * 2021-02-25 2021-06-22 合肥宏晶微电子科技股份有限公司 视频处理芯片的测试设备及测试方法

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090290026A1 (en) * 2007-07-25 2009-11-26 Redmere Technology Ltd. Self calibrating cable for high definition digital video interface
US20110037857A1 (en) * 2009-08-11 2011-02-17 Wistron Corp. Method, system and test platform for testing output of electrical device
US20120136612A1 (en) * 2010-11-30 2012-05-31 Verizon Patent And Licensing, Inc. Hdmi device and interoperability testing systems and methods
CN106657986A (zh) * 2016-12-28 2017-05-10 北京自动测试技术研究所 一种用于hdmi接口的测试装置及测试方法
CN111220899A (zh) * 2020-02-25 2020-06-02 深圳市金锐显数码科技有限公司 一种hdmi接口的cec电路测试方法、装置和终端
CN112399098A (zh) * 2020-12-02 2021-02-23 龙迅半导体(合肥)股份有限公司 Hdmi发送器输出信号强度自动配置方法及系统
CN113009318A (zh) * 2021-02-25 2021-06-22 合肥宏晶微电子科技股份有限公司 视频处理芯片的测试设备及测试方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
高剑: ""一种HDMI测试系统的设计与实现"", 《电子测量技术》, vol. 40, no. 5, 15 May 2017 (2017-05-15), pages 99 - 103 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116132329A (zh) * 2023-04-10 2023-05-16 龙迅半导体(合肥)股份有限公司 一种均衡器参数测试方法及装置
CN116132329B (zh) * 2023-04-10 2023-06-20 龙迅半导体(合肥)股份有限公司 一种均衡器参数测试方法及装置

Similar Documents

Publication Publication Date Title
US10289600B2 (en) Reducing transmitter encoding jitter in a C-PHY interface using multiple clock phases to launch symbols
CN101909190B (zh) 无线传送系统
CN107153629B (zh) 用于重定时器的显示数据信道窥探方案
KR20100020952A (ko) 정보 스큐 및 리던던트 콘트롤 정보를 구비한 데이터 송신 장치 및 방법
RU2004110228A (ru) Генерация и реализация коммуникационного протокола и интерфейса для передачи высокоскоростных сигналов данных
US10747695B2 (en) Methods of performing multiple data bus inversion (DBI) and memory devices performing the methods
US8539305B2 (en) Semiconductor apparatus and data processing method
CN102301364A (zh) Cpu互联装置
KR101671018B1 (ko) 스큐 자동 보정 방법 및 장치
CN114325354A (zh) 一种芯片测试方法及系统
CN105491318A (zh) 一种dp视频信号单路转多路的装置及方法
CN105491373A (zh) 一种lvds视频信号单路转多路的装置及方法
US20170045564A1 (en) Test apparatus
JP5595526B2 (ja) 通信インターフェイス装置、空気調和機、通信制御方法、及びプログラム
CN105405375A (zh) 一种mipi视频信号单路转多路的装置及方法
TW202125277A (zh) C-phy半速率線狀態編碼器和解碼器
CN111954070A (zh) 一种基于fpga的视频分辨率转换方法及终端
KR20060011129A (ko) 직렬 에이티에이 인터페이스의 데이터 전송속도 조절장치및 그 방법
CN105472287A (zh) 一种单路hdmi视频信号单路转多路的装置及方法
US7555695B2 (en) Data transmitting apparatus, data receiving apparatus, data transmitting method, and data receiving method
US20240089532A1 (en) Scrambling device and scrambling method
CN114595172A (zh) 具有差分环回测试的内存控制器物理接口
US11704266B2 (en) Control method and device for bidirectional communication
US11336501B2 (en) Signal generation apparatus and signal generation method
KR102522006B1 (ko) 입/출력단 특성 조정 회로 및 이를 포함하는 반도체 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination