CN114257073A - 一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 - Google Patents
一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 Download PDFInfo
- Publication number
- CN114257073A CN114257073A CN202111528070.0A CN202111528070A CN114257073A CN 114257073 A CN114257073 A CN 114257073A CN 202111528070 A CN202111528070 A CN 202111528070A CN 114257073 A CN114257073 A CN 114257073A
- Authority
- CN
- China
- Prior art keywords
- pfc circuit
- pole pfc
- totem
- zero
- staggered parallel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/42—Circuits or arrangements for compensating for or adjusting power factor in converters or inverters
- H02M1/4208—Arrangements for improving power factor of AC input
- H02M1/4233—Arrangements for improving power factor of AC input using a bridge converter comprising active switches
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/44—Circuits or arrangements for compensating for electromagnetic interference in converters or inverters
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Inverter Devices (AREA)
- Ac-Ac Conversion (AREA)
Abstract
本发明公开了一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法及装置,该方法包括:采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号,将输入电压信号经锁相环处理得到正弦信号值;根据上一时刻及当前时刻的正弦信号值判断交错并联图腾柱PFC电路的输入电压是否达到过零状态;若交错并联图腾柱PFC电路的输入电压处于过零状态,则调整交错并联图腾柱PFC电路中高频开关管(S3‑S6)的死区时间及工频开关管(S1‑S2)的电平信号;若交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入输出电压信号和输入电流信号分别进行电压外环控制、电流内环控制得到高频开关管的输出驱动信号以控制交错并联图腾柱PFC电路的高频开关管。
Description
技术领域
本发明涉及电路控制技术领域,特别地涉及一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法及装置。
背景技术
近年来,由于世界范围内的能源枯竭、温室效应等问题,世界各国对环境和能源问题越来越关注。其中燃油汽车的二氧化碳的排放量占比居高不下,为了节能减排,世界各国对电动汽车的发展越来越重视。但目前来说,制约电动汽车发展的是其电池的续航能力和充电技术。因此,电动汽车的车载充电机成为电力电子行业研究的热点和重点。
对于车载充电机拓扑来说,一般采用两级结构。前级AC-DC变换器采用功率因数校正电路(Power Factor Correction,PFC)来调节电流谐波,并且为后级提供稳定的输出电压;后级DC-DC变换器采用LLC谐振变换器用于电气隔离保护汽车电池,以及提供一个宽范围的零电压开关(Zero Voltage Switching,ZVS)来提高系统效率。对于前级AC-DC变换来说,传统的PFC电路存在较大的二极管导通损耗极大降低系统的损耗,不利于高功率密度的应用。为了减小二极管的损耗问题,无桥PFC变换器受到关注,但由于其会产生严重的共模干扰问题,限制了其使用。
为了解决传统的PFC电路存在的问题,在车载充电机中使用图腾柱PFC拓扑被广泛的研究,但它仍存在一些问题。当图腾柱PFC电路工作在连续电流模式时,Si MOSFETs的体二极管会产生一个较大的反向恢复电流。随着新型宽禁带半导体器件的发展,二极管反向恢复电流问题得到了解决。虽然解决了二极管反向恢复的问题,但是图腾柱PFC电流中的一个固有问题仍亟需被解决。图腾柱PFC电路在输入电压过零点时会产生一个较大的过零点电流尖峰从而引起更高的谐波和电磁干扰(ElectromagneticInterference,EMI)问题。
发明内容
针对现有技术所存在的上述技术问题,本发明提出了一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法及装置,可改善图腾柱PFC电路过零点处的电流尖峰问题,有效的降低了输入电流谐波和电磁干扰等问题。
本发明第一方面提供一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,该方法包括:采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号,将所述输入电压信号经锁相环处理得到与所述输入电压信号的相位一致的正弦信号值;根据上一时刻及当前时刻的所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态;若所述交错并联图腾柱PFC电路的输入电压处于过零状态,则将所述交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满;基于所述交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整所述交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号;若所述交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入输出电压信号和输入电流信号分别进行电压外环控制,电流内环控制得到高频开关管的输出驱动信号以控制所述交错并联图腾柱PFC电路的高频开关管。
进一步的,根据上一时刻及当前时刻所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态的步骤,包括:设置负向阈值电压及正向阈值电压;判断当前时刻的所述正弦信号值是否小于所述负向阈值电压以及上一时刻的所述正弦信号值是否大于0;判断当前时刻的所述正弦信号值是否大于所述正向阈值电压以及上一时刻的所述正弦信号值信号是否小于0。
进一步的,如果当前时刻的所述正弦信号值小于所述负向阈值电压,并且,上一时刻的所述正弦信号值大于0,则判定所述交错并联图腾柱PFC电路的输入电压处于负向过零状态。
进一步的,如果当前时刻的所述正弦信号值大于所述正向阈值电压,并且,上一时刻的所述正弦信号值小于0,则判定所述交错并联图腾柱PFC电路的输入电压处于正向过零状态。
进一步的,所述交错并联图腾柱PFC电路包括开关管S1~S6,当判定所述交错并联图腾柱PFC电路的输入电压处于负向过零状态或正向过零状态时,将交错并联图腾柱PFC电路中所有开关管S1~S6的驱动信号用死区填满。
进一步的,所述交错并联图腾柱PFC电路包括开关管S1~S6,其中,开关管S3~S6为高频开关管,开关管S1~S2为工频开关管;如果所述交错并联图腾柱PFC电路的输入电压处于负向过零状态,则调整所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S1的电平信号的步骤,包括:按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号;给定所述交错并联图腾柱PFC电路中工频开关管S1高电平信号。
进一步的,所述交错并联图腾柱PFC电路包括开关管S1~S6,其中,开关管S3~S6为高频开关管,开关管S1~S2为工频开关管;如果所述交错并联图腾柱PFC电路的输入电压处于正向过零状态,则调整所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S2的电平信号的步骤,包括:按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号;给定所述交错并联图腾柱PFC电路中工频开关管S2高电平信号。
进一步的,还包括:设定高频开关管的最小死区时间,判断所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间是否为最小死区时间,若不是,则继续按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,直至达到最小死区时间。
本发明第二方面提供一种交错并联图腾柱PFC电路的过零点电流尖峰抑制装置,该装置包括:采样模块,用于采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号;锁相环模块,用于将所述输入电压信号经锁相环处理得到与所述输入电压信号的相位一致的正弦信号值;判断模块,用于根据上一时刻及当前时刻的所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态;第一控制模块,用于若所述交错并联图腾柱PFC电路的输入电压处于过零状态,则将所述交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满;基于所述交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整所述交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号;第二控制模块,用于若所述交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入输出电压信号和输入电流信号分别进行电压外环控制、电流内环控制得到高频开关管的输出驱动信号以控制所述交错并联图腾柱PFC电路的高频开关管。
上述的一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法及装置,通过采样交错并联图腾柱PFC电路的输入输出电压信号和输入电流信号,并经锁相环处理后得到与输入电压信号相位一致的正弦信号值,然后根据当前正弦信号值和上一时刻的正弦信号值判断交错并联图腾柱PFC电路的输入电压是否处于过零状态,当处在过零状态时,将交错并联图腾柱PFC电路的所有开关管用死区填满,然后逐渐减小高频开关管的死区时间到开关管的合适值,最后将工频开关管设置为高电平进行同步整流,高频开关管使用占空比进行控制。
通过该控制方法,可明显抑制交错并联图腾柱PFC电路的输入电压过零点的电流尖峰,降低元器件的电流应力,减小输入电流的谐波和EMI等问题,具有简单可靠,无需额外的硬件电路成本,易于实现等优势。
附图说明
为了说明而非限制的目的,现在将根据本发明的优选实施例、特别是参考附图来描述本发明,其中:
图1是交错并联图腾柱PFC电路的拓扑结构;
图2是本发明一实施方式提供的一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法的流程图;
图3是本发明另一实施方式提供的一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方装置的结构示意图;
图4是传统的交错并联图腾柱PFC电路的控制方法的输入电压和输入电流波形;
图5是本发明提供的抑制方法的交错并联图腾柱PFC电路的输入电压和输入电流波形。
具体实施方式
为了能够更清楚地理解本发明的上述目的、特征和优点,下面结合附图和具体实施例对本发明进行详细描述。需要说明的是,在不冲突的情况下,本发明的实施例及实施例中的特征可以相互组合。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。
图1是交错并联图腾柱PFC电路的拓扑结构。如图1所示,交错并联图腾柱PFC电路可包括电感L1和L2、开关管S1~S6及电容C,其中,开关管S5和S6构成一个桥臂,其中间节点通过电感L2连接到电网侧,开关管S3和S4构成另一个桥臂,其中间节点通过电感L1连接到电网侧,两桥臂的两端均连接到输出侧,输出侧接电容C。在本发明的一个实施例中,开关管S3~S6为高频开关管,例如可为:碳化硅功率半导体器件(SiC MOSFETs);开关管S1~S2为工频开关管,例如可为:碳化硅功率半导体器件(SiC MOSFETs),开关管S1~S6分别受数字处理器(如DSP,Digital SignalProcess,数字信号处理))输出的驱动信号,如PWM信号的控制以实现导通和关断。
图2是本发明一实施方式提供的一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法的流程图。
请参阅图2,该交错并联图腾柱PFC电路的过零点电流尖峰抑制方法包括以下步骤:
S1,采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号,将输入电压信号经锁相环处理,得到与输入电压信号的相位一致的相位角度及正弦信号值。
首先,采样交错并联图腾柱PFC电路的输入电压信号Vin、输出电压信号及输入电流信号。该输入电压信号Vin经过数字处理器中锁相环模块处理后,能够分别得到上一时刻及当前时刻的与输入电压信号Vin的相位一致的相位角度θ及正弦信号值sinθ。
S2,根据上一时刻的正弦信号值和当前时刻的正弦信号值判断交错并联图腾柱PFC电路的输入电压是否达到过零状态。
在一些实施例中,判断交错并联图腾柱PFC电路的输入电压是否达到过零状态的步骤包括:
(1)设置负向阈值电压Vthreshold_n及正向阈值电压Vthreshold_p的大小。
(2)判断当前时刻的正弦信号值sinθ是否小于负向阈值电压Vthreshold_n,同时,判断上一时刻的正弦信号值sinθL是否大于0。
(3)判断当前时刻的正弦信号值sinθ是否大于正向阈值电压Vthreshold_p,同时,判断上一时刻的正弦信号值sinθL是否小于0。
在本实施例中,可根据公式(1)判断交错并联图腾柱PFC电路的输入电压是否达到过零状态,如下:
其中,sinθ为当前时刻的正弦信号值,与输入电压信号同相位,sinθL为上一时刻正弦信号值,Vthreshold_n为负向阈值电压,本实施例中设定为-0.01,Vthreshold_p为正向阈值电压,本实施例中设定为0.01。
S3,若交错并联图腾柱PFC电路的输入电压处于过零状态,则将交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满。
如果当前时刻的正弦信号值sinθ小于负向阈值电压Vthreshold_n,并且,上一时刻的正弦信号值sinθL大于0,则判定交错并联图腾柱PFC电路的输入电压处于负向过零状态。
如果当前时刻的正弦信号值sinθ大于正向阈值电压Vthreshold_p,并且,上一时刻的正弦信号值sinθL小于0,则判定交错并联图腾柱PFC电路的输入电压处于正向过零状态。
当判定交错并联图腾柱PFC电路的输入电压处于负向过零状态或正向过零状态时,将交错并联图腾柱PFC电路中开关管S1~S6的驱动信号用死区填满。
S4,基于交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S1~S2的电平信号。
在一些实施例中,如果交错并联图腾柱PFC电路的输入电压处于负向过零状态,则调整交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S1~S2的电平信号的步骤,包括:
S411,判断交错并联图腾柱PFC电路的输入电压为负向过零状态。
S412,按照一次函数减小交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号,以控制高频开关管S3~S6。同时给定交错并联图腾柱PFC电路中工频开关管S1高电平信号。
如果交错并联图腾柱PFC电路的输入电压处在负向过零状态或者负半轴,则给定交错并联图腾柱PFC电路中工频开关管S1高电平信号,使工频开关管S1一直导通保持同步整流的功能。
在本实施例中,可根据公式(2)调整交错并联图腾柱PFC电路中高频器件的死区时间,如下:
其中,k的初始值为0,每执行一次高频开关管的开关周期,k值就进行累加一次。tdead是高频开关管的死区时间,tdead_max是高频开关管在数字信号处理器中的开关计数周期(tdead_max=数字信号处理器的系统时钟频率/高频开关管的开关频率),tdead_min是高频开关管进行双脉冲测试得到的最小死区时间,常数50可根据调试相对应的调整其大小。
S413,判断交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间是否为最小死区时间,若不是,则返回步骤S412;若是,则表明交错并联图腾柱PFC电路的输入电压结束负向过零状态,进入步骤S5。
在一些实施例中,如果交错并联图腾柱PFC电路的输入电压处在正向过零状态,则调整交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号的步骤,包括:
S421,判断交错并联图腾柱PFC电路的输入电压为正向过零状态。
S422,按照一次函数逐渐减小交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号,以控制高频开关管S3~S6。同时给定交错并联图腾柱PFC电路中工频开关管S2高电平信号。
如果交错并联图腾柱PFC电路的输入电压处在正向过零状态或者正半轴,则给定交错并联图腾柱PFC电路中工频开关管S2高电平信号,使工频开关管一直导通保持同步整流的功能。在本实施例中,可根据公式(2)调整交错并联图腾柱PFC电路中高频器件的死区时间。
S423,判断交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间是否为最小死区时间,若不是,则返回步骤S422;若是,则表明交错并联图腾柱PFC电路的输入电压结束正向过零状态,进入步骤S5。
S5,若交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入输出电压信号和输入电流信号分别进行电压外环控制、电流内环控制得到高频开关管的输出PWM驱动信号,使PWM驱动信号驱动交错并联图腾柱PFC电路中高频开关管S3~S6导通或关断。
上述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,通过采样交错并联图腾柱PFC电路的输入输出电压信号和输入电流信号,并经锁相环处理后得到与输入电压信号相位一致的正弦信号值,然后根据当前时刻的正弦信号值和上一时刻的正弦信号值判断交错并联图腾柱PFC电路的输入电压是否处于过零状态,当处在过零状态时,将交错并联图腾柱PFC电路的所有开关管用死区填满,然后逐渐减小高频开关管S3~S6的死区时间到开关管的合适值,最后将工频开关管S1或S2设置为高电平进行同步整流,高频开关管S3~S6使用占空比进行控制。通过该方法,可改善交错并联图腾柱PFC电路的过零点处的电流尖峰问题,有效的降低了输入电流谐波和电磁干扰等问题。该方法无需额外的硬件电路,具有简单可靠、实用性高等优势。
对应上述实施例的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,本发明还提出一种交错并联图腾柱PFC电路的过零点电流尖峰抑制装置。
图3是本发明另一实施例提供的交错并联图腾柱PFC电路的过零点电流尖峰抑制装置的结构示意图。如图3所示,该交错并联图腾柱PFC电路的过零点电流尖峰抑制装置100包括采样模块101、锁相环模块102、判断模块103、第一控制模块104及第二控制模块105,采样模块101,用于采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号;锁相环模块102,用于将所述输入电压信号经锁相环处理得到与所述输入电压信号的相位一致的正弦信号值;判断模块103,用于根据所述、当前时刻的正弦信号值和上一时刻的正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态;第一控制模块104,用于若所述交错并联图腾柱PFC电路的输入电压处于过零状态,则将所述交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满;基于所述交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整所述交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号;第二控制模块105,用于若所述交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入输出电压信号和输入电流信号分别进行电压外环控制、电流内环控制,输出驱动信号以控制所述交错并联图腾柱PFC电路的开关管。
更进一步的实施方式可参照上述交错并联图腾柱PFC电路的过零点电流尖峰抑制方法的实施例,在此不再赘述。
根据本发明实施例的交错并联图腾柱PFC电路的过零点电流尖峰抑制装置,通过采样模块101采样交错并联图腾柱PFC电路的输入、输出电压信号和输入电流信号,输入电压信号经锁相环模块102的锁相环处理后得到与输入电压信号相位一致的正弦信号值,判断模块103根据当前时刻的正弦信号值和上一时刻的正弦信号值判断交错并联图腾柱PFC电路的输入电压是否处于过零状态,当处在过零状态时,第一控制模块104将交错并联图腾柱PFC电路的所有开关管用死区填满,然后逐渐减小高频开关管S3~S6的死区时间到开关管的合适值,最后将工频开关管S1或S2设置为高电平进行同步整流,高频开关管S3~S6使用占空比进行控制。通过该装置,可改善交错并联图腾柱PFC电路的过零点处的电流尖峰问题,有效的降低了输入电流谐波和电磁干扰等问题。该装置无需额外的硬件电路,具有简单可靠、实用性高等优势。
为了验证本发明提出的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法的性能,在1.2kW的输出功率条件下对比了传统控制方法和本发明提供的抑制方法的交错并联图腾柱PFC电路的输入电压和电流波形。图中Vac表示输入电压波形,Iac表示输入电流波形。其中图4是传统控制的交错并联图腾柱PFC电路的输入电流和电压波形,可以发现在输入电压过零点处有较大的过零点电流尖峰。图5是采用本发明提供的抑制方法的交错并联图腾柱PFC电路的输入电压和电流波形。通过对比可以发现,采用本发明提供的抑制方法可以将输入电压过零点处的电流尖峰进行有效的抑制,从而降低输入电流和减小电磁干扰等问题,具有实用性高,简单可靠等优势。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,取决于设计要求和其他因素,可以发生各种各样的修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
Claims (10)
1.一种交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,包括:
采样交错并联图腾柱PFC电路的输入、输出电压信号及输入电流信号,将所述输入电压信号经锁相环处理得到与所述输入电压信号的相位一致的正弦信号值;
根据上一时刻及当前时刻的所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态;
若所述交错并联图腾柱PFC电路的输入电压处于过零状态,则将所述交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满;基于所述交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整所述交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号;
若所述交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入、输出电压信号和输入电流信号分别进行电压外环控制和电流内环控制得到高频开关管的输出驱动信号以控制所述交错并联图腾柱PFC电路的高频开关管。
2.根据权利要求1所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,根据上一时刻及当前时刻所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态的步骤,包括:
设置负向阈值电压及正向阈值电压;
判断当前时刻的所述正弦信号值是否小于所述负向阈值电压以及上一时刻的所述正弦信号值是否大于0;
判断当前时刻的所述正弦信号值是否大于所述正向阈值电压以及上一时刻的所述正弦信号值信号是否小于0。
3.根据权利要求2所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,如果当前时刻的所述正弦信号值小于所述负向阈值电压,并且,上一时刻的所述正弦信号值大于0,则判定所述交错并联图腾柱PFC电路的输入电压处于负向过零状态。
4.根据权利要求3所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,如果当前时刻的所述正弦信号值大于所述正向阈值电压,并且,上一时刻的所述正弦信号值小于0,则判定所述交错并联图腾柱PFC电路的输入电压处于正向过零状态。
5.根据权利要求4所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,所述交错并联图腾柱PFC电路包括开关管S1~S6,当判定所述交错并联图腾柱PFC电路的输入电压处于负向过零状态或正向过零状态时,将交错并联图腾柱PFC电路中所有开关管S1~S6的驱动信号用死区填满。
6.根据权利要求1所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,所述交错并联图腾柱PFC电路包括开关管S1~S6,其中,开关管S3~S6为高频开关管,开关管S1~S2为工频开关管;如果所述交错并联图腾柱PFC电路的输入电压处于负向过零状态,则调整所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S1的电平信号的步骤,包括:
按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号;
给定所述交错并联图腾柱PFC电路中工频开关管S1高电平信号。
7.根据权利要求1所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,所述交错并联图腾柱PFC电路包括开关管S1~S6,其中,开关管S3~S6为高频开关管,开关管S1~S2为工频开关管;如果所述交错并联图腾柱PFC电路的输入电压处于正向过零状态,则调整所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间及工频开关管S2的电平信号的步骤,包括:
按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,输出高频开关管S3~S6的驱动信号;
给定所述交错并联图腾柱PFC电路中工频开关管S2高电平信号。
8.根据权利要求6或7所述的交错并联图腾柱PFC电路的过零点电流尖峰抑制方法,其特征在于,还包括:设定高频开关管的最小死区时间,判断所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间是否为最小死区时间,若不是,则继续按照一次函数逐渐减小所述交错并联图腾柱PFC电路中高频开关管S3~S6的死区时间,直至达到最小死区时间。
10.一种交错并联图腾柱PFC电路的过零点电流尖峰抑制装置,其特征在于,包括:
采样模块,用于采样交错并联图腾柱PFC电路的输入输出电压信号及输入电流信号;
锁相环模块,用于将所述输入、输出电压信号经锁相环处理得到与所述输入电压信号的相位一致的正弦信号值;
判断模块,用于根据上一时刻及当前时刻的所述正弦信号值判断所述交错并联图腾柱PFC电路的输入电压是否达到过零状态;
第一控制模块,用于若所述交错并联图腾柱PFC电路的输入电压处于过零状态,则将所述交错并联图腾柱PFC电路中所有开关管的驱动信号用死区填满;基于所述交错并联图腾柱PFC电路的输入电压处于过零状态的类型,调整所述交错并联图腾柱PFC电路中高频开关管的死区时间及工频开关管的电平信号;
第二控制模块,用于若所述交错并联图腾柱PFC电路的输入电压不处于过零状态,则将采样得到的输入、输出电压信号和输入电流信号分别进行电压外环控制、电流内环控制得到高频开关管的输出驱动信号以控制所述交错并联图腾柱PFC电路的高频开关管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111528070.0A CN114257073B (zh) | 2021-12-14 | 2021-12-14 | 一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111528070.0A CN114257073B (zh) | 2021-12-14 | 2021-12-14 | 一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114257073A true CN114257073A (zh) | 2022-03-29 |
CN114257073B CN114257073B (zh) | 2023-07-21 |
Family
ID=80795152
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111528070.0A Active CN114257073B (zh) | 2021-12-14 | 2021-12-14 | 一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114257073B (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114785106A (zh) * | 2022-04-07 | 2022-07-22 | 南京航空航天大学 | Crm图腾柱pfc变换器母线电压尖峰抑制电路和方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105471251A (zh) * | 2014-09-12 | 2016-04-06 | 艾默生网络能源系统北美公司 | 交错图腾无桥功率因数校正电路开关管的控制方法及装置 |
CN109617387A (zh) * | 2018-12-10 | 2019-04-12 | 福州大学 | 图腾柱pfc的电压过零点电流畸变控制方法及控制装置 |
CN109713676A (zh) * | 2019-01-23 | 2019-05-03 | 深圳市高斯宝电气技术有限公司 | 一种交错并联无桥功率因数校正电路的控制方法 |
CN111740592A (zh) * | 2019-03-25 | 2020-10-02 | 半导体元件工业有限责任公司 | 电源系统及使用能量转换效率控制功率级的控制参数的方法 |
CN112821748A (zh) * | 2021-01-29 | 2021-05-18 | 上海瞻芯电子科技有限公司 | 图腾柱无桥功率因数校正装置及电源 |
CN113394965A (zh) * | 2021-07-23 | 2021-09-14 | 杭州电子科技大学 | 基于数字控制图腾柱pfc电压过零点畸变控制装置及方法 |
-
2021
- 2021-12-14 CN CN202111528070.0A patent/CN114257073B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105471251A (zh) * | 2014-09-12 | 2016-04-06 | 艾默生网络能源系统北美公司 | 交错图腾无桥功率因数校正电路开关管的控制方法及装置 |
CN109617387A (zh) * | 2018-12-10 | 2019-04-12 | 福州大学 | 图腾柱pfc的电压过零点电流畸变控制方法及控制装置 |
CN109713676A (zh) * | 2019-01-23 | 2019-05-03 | 深圳市高斯宝电气技术有限公司 | 一种交错并联无桥功率因数校正电路的控制方法 |
CN111740592A (zh) * | 2019-03-25 | 2020-10-02 | 半导体元件工业有限责任公司 | 电源系统及使用能量转换效率控制功率级的控制参数的方法 |
CN112821748A (zh) * | 2021-01-29 | 2021-05-18 | 上海瞻芯电子科技有限公司 | 图腾柱无桥功率因数校正装置及电源 |
CN113394965A (zh) * | 2021-07-23 | 2021-09-14 | 杭州电子科技大学 | 基于数字控制图腾柱pfc电压过零点畸变控制装置及方法 |
Non-Patent Citations (1)
Title |
---|
李祥生: "一种交错图腾PFC过零点控制策略", 《电子技术》, pages 94 * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114785106A (zh) * | 2022-04-07 | 2022-07-22 | 南京航空航天大学 | Crm图腾柱pfc变换器母线电压尖峰抑制电路和方法 |
Also Published As
Publication number | Publication date |
---|---|
CN114257073B (zh) | 2023-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3043460B1 (en) | Control device and method of totem-pole bridgeless pfc soft switch | |
Gu et al. | High reliability and efficiency single-phase transformerless inverter for grid-connected photovoltaic systems | |
CN110768549B (zh) | 一种单相零电压软开关充电器拓扑及其调制方法 | |
CN110138250B (zh) | 一种开关电容n电平逆变器及其调制方法 | |
CN109450268A (zh) | 一种单相零电压开关背靠背变流器电路及其调制方法 | |
CN103312165A (zh) | 一种高频多相交错式变换装置及控制方法 | |
CN101944843A (zh) | 多脉波整流系统的直流侧回收式谐波抑制系统及方法 | |
CN108809137B (zh) | 一种结构简单的辅助谐振极逆变电路 | |
CN112600434B (zh) | 复用全软开关交直流输入固态变压器电路及其调制方法 | |
CN103701325B (zh) | 一种针对半桥三电平直流变换器的电容电压控制电路 | |
CN109951098A (zh) | 一种快速隔离断路器及其控制算法 | |
CN211959064U (zh) | 一种新型非隔离Buck PFC变换器系统 | |
CN201198066Y (zh) | 一种逆变埋弧焊电源主电路拓扑结构 | |
CN114257073B (zh) | 一种交错并联图腾柱pfc电路的过零点电流尖峰抑制方法及装置 | |
CN102769394A (zh) | 单相可控整流电路 | |
Pahlevaninezhad et al. | A ZVS phase-shift full-bridge DC/DC converter with optimized reactive current used for electric vehicles | |
Zhang et al. | Multiloop interleaved control for three-level buck converter in solar charging applications | |
Chen et al. | A novel soft-switching grid-connected PV inverter and its implementation | |
CN106655753B (zh) | 一种单相无桥隔离式功因调整电路 | |
CN207968326U (zh) | 一种焊接电源电路 | |
Liu et al. | A modified single-phase transformerless Z-source photovoltaic grid-connected inverter | |
CN105978356A (zh) | 一种有源钳位串并联全桥dc/dc变换器 | |
Watanabe et al. | High power density design of single-phase AC/DC converter with active power decoupling capability utilizing triangular current mode for LED driver applications | |
Xiao et al. | An LLC resonant ac-dc converter with PFC function based on a double inductor structure | |
CN216216567U (zh) | 一种基于级联无桥的单相多电平整流器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |