CN114205052B - 基于RS编码盲同步的bit位移处理方法和装置 - Google Patents
基于RS编码盲同步的bit位移处理方法和装置 Download PDFInfo
- Publication number
- CN114205052B CN114205052B CN202111322832.1A CN202111322832A CN114205052B CN 114205052 B CN114205052 B CN 114205052B CN 202111322832 A CN202111322832 A CN 202111322832A CN 114205052 B CN114205052 B CN 114205052B
- Authority
- CN
- China
- Prior art keywords
- bit
- output
- data block
- parallel data
- code word
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0036—Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver
- H04L1/0038—Blind format detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0057—Block codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Error Detection And Correction (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
本发明公开了基于RS编码盲同步的bit位移处理方法,包括:以66bit并行数据块接收RS码字;并以66bit并行数据块输出,并获取RS码字伴随式;根据伴随式结果,判断当前输出的bit位置是否存在RS码字正确的起始位置;若不存在,则移位66bit并行数据块的输出位置;若存在,则获取下一个RS码字开头;接收RS码字,进行解码。所述方法提高了在接收到的bit流中找到正确码字开头的速率,提升了计算速度,缩短了计算周期,使解扰与解码效率大大提升。本发明还公开了基于RS编码盲同步的bit位移处理装置,结构简单,在不同位宽有限域乘法器中方便实现,便于电路集成化。
Description
技术领域
本发明涉及通用公共无线接口(CPRI,Common public radio interface)技术领域,特别是基于RS编码盲同步的bit位移处理方法和装置。
背景技术
在CPRI标准中,从接收到的bit流中找到正确码字开头才能完成解扰(descrambler)和解码(decoder)。不同于IEEE标准和OTN标准,CPRI标准不提供同步头(aligement marker/comma word marker),即没有在特定位置加入已知信息,使CPRI标准中,在解扰和解码前无法利用已知信息完成帧同步,需要依靠Reed-Solomon解码中的信息来确认当前码字是否完成了同步。
CPRI标准采用(528,514)的Reed-Solomon编码结构,即输入5140bit信息,经过编码得到5280bit码字信息(5280bit为一个RS码字或rs帧)。帧同步是在连续bit流中找到RS码字正确起始位置,然后解码出正确的结果。
一个RS码字有5280bit,如起始位置正确,计算伴随式的方法为:
其中,rj为RS码字的第j个码元,其中0≤j≤527;ai为(528,514)RS码字空间内第i阶的根,其中0≤i≤13;N为RS码字长度;
则(528,514)RS码字伴随式展开为:
S0=r0+r1·(a0)1+r2·(a0)2+r3·(a0)3+...+r527·(a0)527
S1=r0+r1·(a1)1+r2·(a1)2+r3·(a1)3+...+r527·(a1)527
…
S13=r0+r1·(a13)1+r2·(a13)2+r3·(a13)3+...+r527·(a13)527
当全部伴随式为零时,说明当前RS码字起始位置正确;但在正确起始位置未知时,需要对所有可能的正确起始位置的5280个bit进行伴随式(Si[0],Si[1],Si[2],…,Si[5279])计算,找到其中某个bit位置n的Si[n]都为零,进而找到正确的码字起始位置,但整个过程计算周期长,效率低。
发明内容
基于此,本发明提供了基于RS编码盲同步的bit位移处理方法,解决了码字帧同步计算时移位过程长、处理时间长、同步过程慢、计算效率低的问题。本发明还提供了基于RS编码盲同步的bit位移处理装置。
本发明实施例提供了基于RS编码盲同步的bit位移处理方法,所述方法包括:
以66bit并行数据块接收(528,514)RS码字;
将接收的(528,514)RS码字,以66bit并行数据块输出,并获取(528,514)RS码字的多项伴随式;
根据所述(528,514)RS码字多项伴随式结果,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置;
若当前输出的bit位置不存在(528,514)RS码字正确的起始位置,则移位66bit并行数据块的输出位置;
若当前输出的bit位置存在(528,514)RS码字正确的起始位置,则获取下一个(528,514)RS码字开头;
接收(528,514)RS码字,进行解码。
进一步地,所述若当前输出的bit位置不存在(528,514)RS码字正确的起始位置,则移位66bit并行数据块的输出位置,包括:
前n-1个时钟周期时,输出的66bit并行数据块的起始位置不变;
第n个时钟周期时,在输出的66bit并行数据块上位移bit,确定输出66bit并行数据块新的起始位置;
从所述新的起始位置开始,截取数据位宽66bit的并行数据块输出。
进一步地,所述第n个时钟周期时,在输出的66bit并行数据块上位移bit,确定输出66bit并行数据块新的起始位置,具体为:
在上次位移bit的基础上,由接收时由后到先的次序位移sbit,为输出的66bit并行数据块新的起始位置;
其中,首次位移bit为:第n个时钟周期时,在输出的66bit并行数据块上,由接收时由后到先的次序位移sbit。
进一步地,所述时钟,其数量由接收与输出码字延迟、伴随式计算延迟、判断码字同步延迟及移位延迟共同确定。
进一步地,所述前n-1个时钟周期输出66bit并行数据块的总bit数,与第n个时钟周期输出66-sbit之和为z bit,gcd(z,80)==1,其中,gcd为最大公约数。
进一步地,所述位移s的取值范围为[1,79]bit。
进一步地,所述获取下一个(528,514)RS码字开头具体为:
确定下一个(528,514)RS码字对齐时,需要等待的bit数;
确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块新的起始位置。
进一步地,所述确定下一个(528,514)RS码字对齐时,需要等待的bit数,具体为:
若码字同步在输出的一个(528,514)RS码字内,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=5280+a-b
若码字同步是超出一个(528,514)RS码字,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=a-b
其中,a为(528,514)RS码字伴随式为零时,第p个数据位宽80bit的bit数;
b为将接收的(528,514)RS码字,以66bit的并行数据块输出的bit数。
进一步地,所述确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块新的起始位置,具体为:
m为首次找到正确的(528,514)RS码字起始位置时,在最后一个时钟周期上,每次位移s bit的总bit。
本发明实施例还提供了基于RS编码盲同步的bit位移处理装置,所述装置包括:
前端模块,用于接收(528,514)RS码字,输出并行数据块;并对并行数据块的输出位置进行移位;
解扰信号模块,用于产生解扰信号;
加法器,用于对所述前端模块输出的并行数据块,与所述解扰信号模块产生的解扰信号做异或运算,并将结果送入数据位宽转换模块;
数据位宽转换模块,用于对数据的位宽转换,并将数据以转换后的数据位宽传输至伴随式计算模块;
伴随式计算模块,用于获取(528,514)RS码字多项伴随式;
迭代控制模块,用于根据所述伴随式计算模块的结果,判断当前输出的bit位置是否存在正确的(528,514)RS码字起始位置;根据判断结果生成控制信号,控制所述前端模块、所述解扰信号模块、所述加法器、及所述伴随式计算模块重新复位;或者通知所述前端模块,获取下一个(528,514)RS码字开头。
本发明实施例提供的基于RS编码盲同步的bit位移处理方法,提高了在接收到的bit流中找到正确码字开头的速率,提升了计算速度,缩短了计算周期,使解扰与解码效率大大提升。本发明实施例提供的基于RS编码盲同步的bit位移处理装置,结构简单,在不同的位宽有限域乘法器中方便实现,便于电路集成化。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为基于RS编码盲同步的bit位移处理方法流程示意图;
图2为基于RS编码盲同步的bit位移处理方法示意图;
图3为当前输出的bit位置不是(528,514)RS码字正确的起始位置时,数据块移位示意图;
图4为当前输出的bit位置不是(528,514)RS码字正确的起始位置时,调整相位的时序示意图;
图5为s=1时,不同延迟时钟数目移位示意图;
图6为以z为2*66-1进行移位的示意图;
图7为当z取值不同时,相位的顺序示意图;
图8为不同z值时相位值分布示意图;
图9为z取2*66-1与每次位移一个bit时迭代次数与实际起始位置延迟比较示意图;
图10为获取下一个(528,514)RS码字开头示意图;
图11为确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块的起始位置参考时序示意图;
图12为确定下一个(528,514)RS码字对齐时,需要等待的bit数示意图;
图13为确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块的起始位置示意图;
图14为本发明实施例提供的基于RS编码盲同步的bit位移处理装置示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本申请中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
需要说明的是,本申请中对于没有同步头(aligement marker/comma wordmarker)信息RS码字帧同步的方法,称为盲同步(blind sync)。
前移和后移都可搜索帧头,前移是因果,容易实现;但处理需要时间,所以实际还是后移处理。
80个初始相位是连续的,无所谓哪个初始相位先处理哪个初始相位后处理,都能得到总共5280组初始位置的伴随式。
如图1所示为基于RS编码盲同步的bit位移处理方法流程示意图,如图2所示为基于RS编码盲同步的bit位移处理方法示意图,其中,图2中cycle为时钟,Max shift can beimplementd为可以移位的最大bit数,GearBox delay为数据位宽转换处理;所述方法包括:
步骤S1:以66bit并行数据块接收(528,514)RS码字;
首先5280bit流以数据位宽为66bit数据块的形式输入,进行(528,514)RS码字伴随式S[t+k×80]i计算时,其中k为数据块组数,k∈[0,65];t为每个数据块中的bit位置,t∈[0,79],i∈[0,13],一旦在某处码元得到了全部伴随式为零,即在某个t和k时S[t+k×80]i=0,则为码字同步。但在正确码字起始位置未知时,为了覆盖(528,514)RS码字所有可能的正确起始位置,每个数据块需遍历所有可能的初始相位,共80个初始相位;整个过程,计算时间长,周期长,效率低。
步骤S2:将接收的(528,514)RS码字,以66bit并行数据块输出,并获取(528,514)RS码字多项伴随式;
在进行伴随式计算时,本领域技术人员可以根据已经掌握的计算方法进行计算,如应用本申请背景技术中的计算方式,对于具体计算方式,本申请不做具体限定。
步骤S3:根据所述(528,514)RS码字多项伴随式结果,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置;
若当前输出的bit位置不存在(528,514)RS码字正确的起始位置,则进入步骤S4;
若当前输出的bit位置存在正确的(528,514)RS码字起始位置,则进入步骤S5;
步骤S4:移位66bit并行数据块的输出位置;
如图3所示为数据块移位示意图,图4为调整相位时序示意图;图3中Initialphase为没有移位时的bit位置示意,Sft 2bit、Sft 3bit分别第二次和第三次移位后的bit起始位置示意,Sdm[0:13]为伴随式为零时的bit位置示意,Start symbol of frame为下一个码字起始位置示意,mod为取余数,其实现过程主要包括:
步骤S41:前n-1个时钟周期时,输出的66bit并行数据块的起始位置不变;
即当输出的bit位置计算出的伴随式不全部为零时,对输出的66bit并行数据块的位置进行延迟处理。即输出的66bit并行数据块的位置保持不变;延迟时,每个时钟的数据位宽为66bit。延迟的时钟数量由接收与输出码字的延迟、伴随式计算延迟、判断码字同步延迟及移位延迟共同确定;同时,接收(528,514)RS码字以66bit并行数据块先进行存储,如存储在移位寄存器中,当以66bit并行数据块输出后,按接收最早到最晚的次序移动,在所述输出的存储66bit并行数据块的存储位置上补充bit流,使bit流保持连续;即在整个过程中,bit流从输入到输出为移位存储。
步骤S42:第n个时钟周期时,在输出的66bit并行数据块上位移bit,确定输出66bit并行数据块新的起始位置,具体为:
在上次位移bit的基础上,由接收时由后到先的次序位移sbit,为输出的66bit并行数据块新的起始位置;
其中,首次位移bit为:在第n个时钟周期时,在输出的66bit并行数据块上,由接收时由后到先的次序位移sbit。
所述前n-1个时钟周期输出的66bit并行数据块的总bit数,与第n个时钟周期输出的66-sbit之和为z bit,gcd(z,80)==1,其中,gcd为最大公约数。
所述位移s的取值范围为[1,79]bit
在选择Z时要尽量小,以节省存储和计算资源。在本申请实施例中选择s=1时,不同延迟时钟数目移位示意图如图5所示,当Z的取值为-1,即对输出的66bit并行数据块不进行延迟,然后以当前输出的66bit并行数据块输出的起始位置,下一个bit为输出数据块新的起始位置,然后从此位置开始以66bit并行数据块输出,并进行伴随式计算,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置。当Z的取值为66-1,即由接收最早到最晚,相对于最初的66bit并行数据块输出的起始位置的第65bit,为下一次输出的66bit并行数据块输出的起始位置,输出66bit并行数据块,并进行伴随式计算,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置。当Z的取值为2*66-1,即对输出的66bit并行数据块,在第一个时钟周期内,输出66bit并行数据块的起始位置仍然为最初输出66bit并行数据块起始位置,在第二时钟周期时,即由接收最早到最晚,移位1bit为输出66bit并行数据块新的起始位置,即相对于最初的66bit并行数据块输出的起始位置的第131bit,为下一次输出的66bit并行数据块输出的起始位置,进行66bit并行数据块输出,并进行伴随式计算,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置;如图6所示为以z为2*66-1进行移位的示意图;依次,当Z的取值为3*66-1,即相对于最初的66bit并行数据块输出的起始位置的第197bit,为下一次输出的66bit并行数据块输出的起始位置;当Z的取值为4*66-1,即相对于最初的66bit并行数据块输出的起始位置的第263bit,为下一次输出的66bit并行数据块输出的起始位置。当z取值不同时,相位的顺序不同,如图7所示为Z为-1(向前移1bit),66-1(向后移65bit),2*66-1,3*66-1,4*66-1时遍历80个相位的顺序示意图。如图8所示为不同z值时相位值分布示意图,其中(a)为Z为-1(向前移1bit)时相位值分布示意图;(b)为Z为66-1(向后移65bit)时相位值分布示意图;(c)为Z为2*66-1时相位值分布示意图;(d)为Z为3*66-1时相位值分布示意图;(e)为Z为4*66-1时相位值分布示意图;(f)为Z为5*66-1时相位值分布示意图。图9所示为z取2*66-1与每次位移一个bit时迭代次数与实际起始位置延迟比较示意图。
步骤S43:从所述起始位置开始,截取数据位宽66bit的并行数据块输出。
即从所述起始位置开始,按bit流接收顺序,截取数据位宽为66bit数据块输出。移位后的输出的数据位宽66bit的并行数据的起始位置相对于最开始的初始相位(假设为0bit)的为:zt+5280×2×t,其中,t为移位次数。
接着进入步骤S2继续执行。
步骤S5:并获取下一个(528,514)RS码字开头。
如图10所示为获取下一个(528,514)RS码字开头示意图;参考的时序图如图11所示,其具体步骤包括:
步骤S51:确定下一个(528,514)RS码字对齐时,需要等待的bit数如图12所示,具体为:
如图12(a)所示,若码字同步在输出的一个(528,514)RS码字内,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=5280+a-b
如图12(b)所示,若码字同步是超出一个(528,514)RS码字,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=a-b
其中,a为(528,514)RS码字伴随式为零时,第p个数据位宽80bit的bit数;
b为将接收的(528,514)RS码字,以66bit的并行数据块输出的bit数。
步骤S52:确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块新的起始位置,如图13所示,具体为:
m为首次找到正确的(528,514)RS码字起始位置时,在最后一个时钟周期上,每次位移s bit的总bit。
若m+k≤66,下一个(528,514)RS码字66bit并行数据块输出的起始位置如图13(a)所示;若m+k>66,下一个(528,514)RS码字66bit并行数据块输出的起始位置如图13(b)所示;
步骤S6:接收(528,514)RS码字,进行解码。
如图14所示为本发明实施例提供的基于RS编码盲同步的bit位移处理装置示意图,装置包括:
前端模块21,用于接收(528,514)RS码字,输出并行数据块;并对并行数据块的输出位置进行移位;
解扰信号模块22,用于产生解扰信号;
加法器23,用于对所述前端模块输出的并行数据块,与所述解扰信号模块产生的解扰信号做异或运算,并将结果送入数据位宽转换模块;
数据位宽转换模块24,用于对数据的位宽转换,并将数据以转换后的数据位宽传输至伴随式计算模块;
伴随式计算模块25,用于获取(528,514)RS码字多项伴随式;
迭代控制模块26,用于根据所述伴随式计算模块的结果,判断当前输出的bit位置是否存在正确的(528,514)RS码字起始位置;根据判断结果生成控制信号,控制所述前端模块、所述解扰信号模块、所述加法器、及所述伴随式计算模块重新复位;或者通知所述前端模块,获取下一个(528,514)RS码字开头。
参考设计接口如表1所示。
表1
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。
Claims (10)
1.基于RS编码盲同步的bit位移处理方法,其特征在于,所述方法包括:
以66bit并行数据块接收(528,514)RS码字;
将接收的(528,514)RS码字,以66bit并行数据块输出,并获取(528,514)RS码字的多项伴随式;
根据所述(528,514)RS码字多项伴随式结果,判断当前输出的bit位置是否存在(528,514)RS码字正确的起始位置;
若当前输出的bit位置不存在(528,514)RS码字正确的起始位置,则移位66bit并行数据块的输出位置;
若当前输出的bit位置存在(528,514)RS码字正确的起始位置,则获取下一个(528,514)RS码字开头;
接收(528,514)RS码字,进行解码。
2.根据权利要求1所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述若当前输出的bit位置不存在(528,514)RS码字正确的起始位置,则移位66bit并行数据块的输出位置,包括:
前n-1个时钟周期时,输出的66bit并行数据块的起始位置不变;
第n个时钟周期时,在输出的66bit并行数据块上位移bit,确定输出66bit并行数据块新的起始位置;
从所述新的起始位置开始,截取数据位宽66bit的并行数据块输出。
3.根据权利要求2所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述第n个时钟周期时,在输出的66bit并行数据块上位移bit,确定输出66bit并行数据块新的起始位置,具体为:
在上次位移bit的基础上,由接收时由后到先的次序位移s bit,为输出的66bit并行数据块新的起始位置;
其中,首次位移bit为:第n个时钟周期时,在输出的66bit并行数据块上,由接收时由后到先的次序位移sbit。
4.根据权利要求2所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述时钟,其数量由接收与输出码字延迟、伴随式计算延迟、判断码字同步延迟及移位延迟共同确定。
5.根据权利要求2所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述前n-1个时钟周期输出66bit并行数据块的总bit数,与第n个时钟周期输出66-sbit之和为zbit,gcd(z,80)==1,其中,gcd为最大公约数。
6.根据权利要求3所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述位移s的取值范围为[1,79]bit。
7.根据权利要求1所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述获取下一个(528,514)RS码字开头具体为:
确定下一个(528,514)RS码字对齐时,需要等待的bit数;
确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块新的起始位置。
8.根据权利要求7所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述确定下一个(528,514)RS码字对齐时,需要等待的bit数,具体为:
若码字同步在输出的一个(528,514)RS码字内,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=5280+a-b
若码字同步是超出一个(528,514)RS码字,则下一个(528,514)RS码字开头对齐需要等待的bit数:
c=a-b
其中,a为(528,514)RS码字伴随式为零时,第p个数据位宽80bit的bit数;
b为将接收的(528,514)RS码字,以66bit的并行数据块输出的bit数。
9.根据权利要求7所述的基于RS编码盲同步的bit位移处理方法,其特征在于,所述确定下一个(528,514)RS码字正确起始位置时,输出66bit的并行数据块新的起始位置,具体为:
m为首次找到正确的(528,514)RS码字起始位置时,在最后一个时钟周期上,每次位移sbit的总bit。
10.基于RS编码盲同步的bit位移处理装置,其特征在于,所述装置包括:
前端模块,用于接收(528,514)RS码字,输出并行数据块;并对并行数据块的输出位置进行移位;
解扰信号模块,用于产生解扰信号;
加法器,用于对所述前端模块输出的并行数据块,与所述解扰信号模块产生的解扰信号做异或运算,并将结果送入数据位宽转换模块;
数据位宽转换模块,用于对数据的位宽转换,并将数据以转换后的数据位宽传输至伴随式计算模块;
伴随式计算模块,用于获取(528,514)RS码字多项伴随式;
迭代控制模块,用于根据所述伴随式计算模块的结果,判断当前输出的bit位置是否存在正确的(528,514)RS码字起始位置;根据判断结果生成控制信号,控制所述前端模块、所述解扰信号模块、所述加法器、及所述伴随式计算模块重新复位;或者通知所述前端模块,获取下一个(528,514)RS码字开头。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111322832.1A CN114205052B (zh) | 2021-11-09 | 2021-11-09 | 基于RS编码盲同步的bit位移处理方法和装置 |
PCT/CN2022/117197 WO2023082804A1 (zh) | 2021-11-09 | 2022-09-06 | 基于RS编码盲同步的bit位移处理方法、装置、电子设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111322832.1A CN114205052B (zh) | 2021-11-09 | 2021-11-09 | 基于RS编码盲同步的bit位移处理方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114205052A CN114205052A (zh) | 2022-03-18 |
CN114205052B true CN114205052B (zh) | 2023-03-24 |
Family
ID=80647087
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111322832.1A Active CN114205052B (zh) | 2021-11-09 | 2021-11-09 | 基于RS编码盲同步的bit位移处理方法和装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114205052B (zh) |
WO (1) | WO2023082804A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114205052B (zh) * | 2021-11-09 | 2023-03-24 | 深圳市紫光同创电子有限公司 | 基于RS编码盲同步的bit位移处理方法和装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101534168A (zh) * | 2009-04-16 | 2009-09-16 | 中国电子科技集团公司第五十四研究所 | 一种容误码的rs码编码参数盲识别方法 |
WO2012174933A1 (zh) * | 2011-06-20 | 2012-12-27 | 中兴通讯股份有限公司 | Rs编码器的编码方法及rs编码器 |
WO2018177152A1 (zh) * | 2017-03-29 | 2018-10-04 | 华为技术有限公司 | 编码方法、解码方法、装置和系统 |
US10355818B1 (en) * | 2016-10-10 | 2019-07-16 | Cadence Design Systems, Inc. | Method and apparatus for codeword boundary detection for a scrambled reed solomon code bitstream |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012049815A1 (ja) * | 2010-10-12 | 2012-04-19 | パナソニック株式会社 | 送信回路、受信回路、送信方法、受信方法、通信システム及びその通信方法 |
US10707993B2 (en) * | 2018-08-23 | 2020-07-07 | Sr Technologies, Inc. | Blind detection and synchronization of data packets |
CN113330696A (zh) * | 2019-01-29 | 2021-08-31 | 瑞典爱立信有限公司 | Cpri数据块传输方法和设备 |
CN109962754B (zh) * | 2019-02-15 | 2022-01-18 | 深圳市紫光同创电子有限公司 | 适配64b/66b编码的pcs发送装置、接收装置 |
CN110474718B (zh) * | 2019-08-30 | 2021-10-19 | 烽火通信科技股份有限公司 | 一种数据编码方法、同步方法、系统及通信系统 |
US20210011874A1 (en) * | 2020-09-25 | 2021-01-14 | Intel Corporation | Systems and Methods for Aligning Received Data |
CN114205052B (zh) * | 2021-11-09 | 2023-03-24 | 深圳市紫光同创电子有限公司 | 基于RS编码盲同步的bit位移处理方法和装置 |
-
2021
- 2021-11-09 CN CN202111322832.1A patent/CN114205052B/zh active Active
-
2022
- 2022-09-06 WO PCT/CN2022/117197 patent/WO2023082804A1/zh unknown
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101534168A (zh) * | 2009-04-16 | 2009-09-16 | 中国电子科技集团公司第五十四研究所 | 一种容误码的rs码编码参数盲识别方法 |
WO2012174933A1 (zh) * | 2011-06-20 | 2012-12-27 | 中兴通讯股份有限公司 | Rs编码器的编码方法及rs编码器 |
US10355818B1 (en) * | 2016-10-10 | 2019-07-16 | Cadence Design Systems, Inc. | Method and apparatus for codeword boundary detection for a scrambled reed solomon code bitstream |
WO2018177152A1 (zh) * | 2017-03-29 | 2018-10-04 | 华为技术有限公司 | 编码方法、解码方法、装置和系统 |
Non-Patent Citations (2)
Title |
---|
RS码的自同步扰码盲识别方法;尹瑾等;《计算机工程与应用》(第22期);全文 * |
万兆以太网CPRI分组传输硬件设计与实现;李亚斌;《中国优秀硕士学位论文全文数据库 信息科技辑》;第2-4章 * |
Also Published As
Publication number | Publication date |
---|---|
CN114205052A (zh) | 2022-03-18 |
WO2023082804A1 (zh) | 2023-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4764973B2 (ja) | Crc値の算出装置 | |
US8892983B2 (en) | Method and apparatus for error detection in a communication system | |
EP0631396A2 (en) | Real-time convolutional decoder with block synchronising function | |
WO2018210244A1 (zh) | 一种Polar码传输方法及装置 | |
CN114205052B (zh) | 基于RS编码盲同步的bit位移处理方法和装置 | |
CN113110954B (zh) | 一种crc码并行计算方法、装置及其应用 | |
EP2426822A1 (en) | Method and device for fast cyclic redundancy check coding | |
KR20040075952A (ko) | 인트라-디코더 컴포넌트 블록 메시징 | |
US8433974B2 (en) | Cyclic redundancy check code generating circuit and cyclic redundancy check code generating method | |
CN114095039A (zh) | 一种支持码字同步的伴随式计算方法及计算电路 | |
US8539326B1 (en) | Method and implementation of cyclic redundancy check for wide databus | |
KR20040075953A (ko) | 에러 정정 디코더용 치엔 탐색 셀 | |
CN102123009A (zh) | 一种动态维特比解码方法及装置 | |
JP3262251B2 (ja) | 減少長トレースバック | |
US7191388B1 (en) | Fast diagonal interleaved parity (DIP) calculator | |
US8219872B2 (en) | Extended deinterleaver for an iterative decoder | |
EP2605410B1 (en) | Channel decoding method and tail biting convolutional decoder | |
CN113821370B (zh) | 一种用于数据传输错误校验的高速crc产生方法和装置 | |
CN110784283B (zh) | 确定前向纠错帧边界的方法、装置和解码系统 | |
CN101908894A (zh) | 一种多编码模式的编码实现系统及方法 | |
JP2005006188A (ja) | Crc演算方法およびcrc演算装置 | |
CN110741562B (zh) | 向量信令码信道的流水线式前向纠错 | |
CN101873143A (zh) | 一种rs纠错码解码器中的伴随式计算电路及其计算方法 | |
CN111211792B (zh) | Turbo译码方法、装置及系统 | |
CN114499543B (zh) | 一种基于fpga的ldpc编码方法及编码器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |