CN114039628A - 一种支持高速信号链路训练的dp有源线缆 - Google Patents
一种支持高速信号链路训练的dp有源线缆 Download PDFInfo
- Publication number
- CN114039628A CN114039628A CN202210010717.9A CN202210010717A CN114039628A CN 114039628 A CN114039628 A CN 114039628A CN 202210010717 A CN202210010717 A CN 202210010717A CN 114039628 A CN114039628 A CN 114039628A
- Authority
- CN
- China
- Prior art keywords
- link training
- speed signal
- speed
- signal
- adjusting module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/02—Details
- H04B3/04—Control of transmission; Equalising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0002—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission rate
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1438—Negotiation of transmission parameters prior to communication
- H04L5/1446—Negotiation of transmission parameters prior to communication of transmission speed
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Quality & Reliability (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
一种支持高速信号链路训练的DP有源线缆,在第一端和第二端设置AUX信号监听模块和高速信号调整模块,利用AUX信号监听模块对低速边带信号进行监听,并发送至高速信号调整模块,高速信号调整模块对接收到的低速边带信号进行分析,判断高速媒体信号的链路训练的要求和进程,对高速信号电路进行动态配置,高速信号调整模块能够更改高速信号输出配置,从而支持高速媒体信号的链路训练。本发明提高了DP有源线缆的兼容性,监听链路训练失败事件,使有源线缆自动调整为工作在最佳状态,提高了有源线缆的稳定性;第一端和第二端可进行信息沟通,确保两端工作在同步及最优组合状态。
Description
技术领域
本发明涉及一种DP有源线缆,具体的,涉及一种支持高速信号链路训练的DP有源线缆,能够解决现有有源线缆无法参加链路训练的问题。
背景技术
DisplayPort是一种可以同时传输影像和声音的数字接口技术,广泛应用在电视、机顶盒等消费电子产品上。为兼容不同质量的传输线线并找到最优化的传输链路,提升信道带宽使用率,DisplayPort协议加入了对高速信号进行链路训练的特性。链路训练让源端(Source)与显示端(Sink)间可根据自身支持的性能和传输链路的信号质量,协商源端(Source)发出的信号幅度、是否预加重等参数,以及协商高速信号通道个数及通信速率。
目前有些DisplayPort有源线缆如有源光缆,其信号输出幅度不会随着源端(Source)信号输入幅度的变化而变化或线性变化,其光信号接收端参数设置也不能进行动态调整。甚至有些支持CDR(Clock and Data Recovery,时钟数据恢复)的有源线缆,无法根据源端(Source)与显示端(Sink)间的协商动态调整。当源端根据显示端发出的调整输出电压幅度的需求,对其自身电压输出幅度调整时,上述这些特性的有源线缆,其输出端给显示端的信号并没有变化,因此源端(Source)与显示端(Sink)间的链路训练实际上是无效的,这导致因传输链路无法达到一个最佳状态而链路训练时间变长,甚至链路训练失败。
例如,对信号接收端参数固定的有源线缆,当源端与有源线缆间的传输链路信号质量不佳时,如接入了一个比较长的铜线延长线,这会造成这些有源线缆无法适应此种情况,从而链路训练失败。此外,由于源端或显示端本身能力不支持最高的速率,或基于链路训练的结果,或基于用户需求调整分辨率与刷新率,需将通信速率下降时,这对于不支持通信速率动态调整的CDR,会造成CDR不支持的通信速率上链路训练失败,而无法正常通信。
因此,如何适应高速信号链路训练的变化,提出一种支持高速信号链路训练DP线缆成为现有技术亟需解决的技术问题。
发明内容
本发明的目的在于提出一种支持高速信号链路训练的DP有源线缆,通过监听DP中的AUX通道链路训练数据,解决现有有源线缆无法参与链路训练问题。
为达此目的,本发明采用以下技术方案:
一种支持高速信号链路训练的DP有源线缆,其特征在于:
包括:第一端,第二端以及在第一端和第二端之间高速媒体信号线和低速控制信号线,
所述第一端用于连接源端,所述第二端用于连接显示端,所述低速控制信号线用于传输低速边带信号,所述高速媒体信号线用于传输高速媒体信号;
其中,在第二端具有、或者第一端和第二端中分别具有:
AUX信号监听模块,与低速控制信号线中的AUX信号线连接,用于监听链路训练数据,并将所述链路训练数据或根据所述链路训练数据识别出的判断结果发送至其所在的第一端或第二端的高速信号调整模块;
高速信号调整模块,用于接收所述链路训练数据或者根据所述链路训练数据识别出的判断结果,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,从而支持高速媒体信号的链路训练;
高速信号电路,用于接收、处理及转换高速媒体信号,并根据所述高速信号调整模块所调整的参数,进行高速媒体信号传输。
可选的,所述高速信号调整模块,与低速控制信号线中的HPD信号线连接,当DP有源线缆接通电源后,所述高速信号调整模块打开高速信号电路并配置其为默认工作状态,当所述高速信号调整模块检测到HPD电平拉高,开启AUX信号监听模块。
可选的,AUX信号监听模块,用于监听链路训练数据,并将所述链路训练数据或根据所述链路训练数据识别出的判断结果发送至其所在的第一端或第二端的高速信号调整模块;
所述高速信号调整模块,用于接收所述链路训练数据或者根据所述链路训练数据识别出的判断结果,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,从而支持高速媒体信号的链路训练,具体包括:
当源端和显示端开始进行高速数据信号链路训练时,AUX信号监听模块监听到链路训练的数据,包括源端读取显示端的DPCD数据,并将所述DPCD数据或者根据DPCD数据识别出的判断结果发送给高速信号调整模块;
所述高速信号调整模块根据所述DPCD数据或者根据DPCD数据识别出的判断结果:
判断显示端是否支持链路训练,所支持的最高通信速率、通道数和最大接收电压幅度;
读取链路训练的通道数、高速信号速率,并控制所述高速信号电路调节CDR频段值,打开相应的高速信号通道,并关闭空闲高速信号通道;
读取链路训练的输出端请求的信号输出幅度、信号的预加重值,并使得第二端的高速信号调整模块设置第二端的高速信号电路的信号输出幅度、信号的预加重值,进行链路训练,直至全部信号通道训练完成。
可选的,链路训练能够多次进行,所述AUX信号监听模块监听链路训练数据,所述高速信号调整模块不断根据链路训练的需求,实时调整高速信号电路的参数,使有源线缆工作在最佳状态。
可选的,在第一端和第二端分别具有AUX信号监听模块和高速信号调整模块,第一端的AUX信号监听模块和第二端的AUX信号监听模块分别监听链路训练数据,并与其所在的第一端或第二端的高速信号调整模块共同支持高速媒体信号的链路训练。
可选的,第一端和/或第二端的AUX信号监听模块响应于监听到源端读取显示端的DPCD,由AUX信号监听模块分析所述DPCD数据,或者发送给其所在的第一端或第二端的高速信号调整模块,并由所述高速信号调整模块分析所述DPCD数据,判断显示端支持的最高通信速率、通道数和最大接受电压幅度的参数;
接下来,第一端和/或第二端的AUX信号监听模块响应于监听到源端向显示端写字段LANE_COUNT_SET、LINK_BW_SET,其所在的第一端或第二端的高速信号调整模块根据LANE_COUNT_SET开启或者关闭高速信号电路相应通道,根据LINK_BW_SET开启或关闭高速信号电路的CDR模块;
接下来,第二端的AUX信号监听模块响应于监听到源端向显示端写字段VOLTAGE_SWING_SET和PRE-EMPHASIS_SET,第二端的高速信号调整模块根据VOLTAGE_SWING_SET设置显示端高速信号电路的信号输出幅度,第二端的高速信号调整模块根据PRE-EMPHASIS_SET设置显示端高速信号电路的信号预加重值
可选的,在链路训练中,第二端的AUX信号监听模块响应于监听到源端读取显示端字段VOLTAGE_SWING_LANEx和PRE_EMPHASIS_LANEx,第二端的高速信号调整模块将上述字段与VOLTAGE_SWING_SET和PRE-EMPHASIS_SET设置的值进行比较:
a)若相同则表明显示端无输出幅度及预加重值更新请求,第二端的高速信号调整模将保持当前高速信号电路参数配置
b)若不同则表明显示端请求更新输出幅度及预加重值,第二端的高速信号调整模将根据显示端请求值,修改相应的高速信号电路参数。
可选的,在链路训练中,第一端和/或第二端的AUX信号监听模块响应于监听到源端读取显示端的字段LANEx_CR_DONE、LANEx_CHANNEL_EQ_DONE、LANEx_SYMBOL_LOCKED,若以上字段全为1,则表明链路训练成功,其所在的第一端或第二端的高速信号调整模块保持当前高速信号电路配置,此时AUX信号监听模块仍在处于工作状态,以应对源端和显示端间新的链路训练需求;若监听以上字段有值为0的,表明该配置下某些或全部通道的链路训练失败,此时源端将通过减少高速信号通道数量或降低高速信号速率重新发起链路训练。
可选的,当链路训练结束后,第一端和/或第二端的高速信号调整模块将判断满足下述条件之一时,链路训练失败:
(1)链路训练结果最终设定的通道数或信号速率与显示端支持的最多通道数或最高通信速率的差距超过指定阈值;或者
(2)链路训练设定的通道数为最低的单通道或链路训练的通信率降为最低的1.62Gbps。
可选的,当链路训练失败时,第一端和第二端其中之一的高速信号调整模块拉低HPD超过热拔插时间检测门限,并且第一端和第二端的高速信号电路各自复位,之后拉低HPD的第一端和第二端其中之一的所述高速信号调整模块再释放HPD,促使源端和显示端重新进行链路训练。
本发明具有如下的优点:
1、通过监听边带信号的链路训练过程,动态调整其信号输出端的参数与触发信号输入端自适应过程或调整信号输入端的参数,以及CDR模块的参数,有效解决了有源线缆无法参与链路训练并利用链路训练进行高速信号自动适配的问题,提高了有源线缆的兼容性;
2、所述有源线缆可根据高速链路工作状态,通过拉HPD的方式执行相应的链路复位操作,并包含本身的复位与重新配置高速信号模块的参数,监听链路训练失败事件,使有源线缆自动调整为工作在最佳状态,提高了有源线缆的稳定性;
3、第一端和第二端可进行信息沟通,确保两端工作在同步及最优组合状态。
附图说明
图1 是根据本发明具体实施例的支持高速信号链路训练的DP有源线缆的示意图;
图2是根据本发明具体实施例的DP有源线缆支持高速信号链路训练的流程图。
图中的附图标记所分别指代的技术特征为:
1、第一端;2、第二端;3、高速媒体信号线4、低速控制信号线;5、高速信号电路;6、AUX信号监听模块;7、高速信号调整模块。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明主要在于:在DP的第一端和第二端设置AUX信号监听模块和高速信号调整模块,利用AUX信号监听模块对低速控制信号线中的低速边带信号进行监听,例如AUX,HPD(Hot Plug Detect)信号等,将链路训练数据或根据链路训练数据识别出的判断结果并发送至高速信号调整模块,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,对高速信号电路进行动态配置,如预加重、信号输出幅度等,满足源端和显示端链路训练的需求,从而支持高速媒体信号的链路训练。
这样,DP有源线缆的第一端和第二端能够根据当前链路训练进程,触发进行本身信号第一端和/或第二端的信号自适应过程,兼容Source与有源线缆间的不同链路信号质量。
具体的,参见图1,示出了根据本发明具体实施例的支持高速信号链路训练的DP有源线缆的示意图。
本发明中的DP有源线缆用于影音信号传输,包括四路高速差分信号及若干低速边带信号(AUX,HPD(Hot Plug Detect)等)。DP有源线缆对源端高速信号进行了信号处理,如利用光电转换芯片将高速信号通过光纤传输,低速边带信号则使用铜线传输或如高速信号类似进行信号处理后再传输,用于源端与显示端间的信息沟通及控制。
包括:第一端1,第二端2以及在第一端1和第二端2之间高速媒体信号线3和低速控制信号线4,
所述第一端1用于连接源端,所述第二端2用于连接显示端,所述低速控制信号线4用于传输低速边带信号,所述高速媒体信号线3用于传输高速媒体信号;
其中,在第二端具有、或者第一端和第二端中分别具有:
AUX信号监听模块6,与低速控制信号线4中的AUX信号线连接,用于监听链路训练数据,并将所述链路训练数据或根据所述链路训练数据识别出的判断结果发送至其所在的第一端或第二端的高速信号调整模块;
例如,AUX信号监听模块可以直接与低速控制信号线4中的AUX信号线连接,或者直接与第一端1中的AUX引脚连接,从而实现与低速边带信号中AUX通道连接。
所述AUX信号监听模块6能够监听链路训练数据,并将所述链路训练数据直接发送给高速信号调整模块7。
或者,所述AUX信号监听模块能够监听链路训练数据,根据所述链路训练数据识别出的判断结果例如,DPCD(DisplayPort Configuration Data,DP配置数据)中的LANE_COUNT_SET,LINK_BW_SET等等,发送至其所在的第一端或第二端的高速信号调整模块。
所述高速信号调整模块7,用于接收所述链路训练数据或者根据所述链路训练数据识别出的判断结果,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,从而支持高速媒体信号的链路训练。
在本发明中,高速信号调整模块7可以为MCU(Microcontroller Unit,微控制器单元)。
高速信号电路5,用于接收、处理及转换涉及音视频的高速媒体信号。示例性的,其中第一端能够接收源端发出的电信号并转换为光信号输出到光纤,第二端(靠近显示端)能够接收经光纤输出的光信号并转换为电信号发送给显示端。
高速信号电路5,能够根据所述高速信号调整模块7所调整的参数,进行高速媒体信号传输。
具体的,参见图2,示出了DP有源线缆支持高速信号链路训练的流程图,所述高速信号调整模块7,与低速控制信号线4中的HPD信号线连接,当DP有源线缆接通电源后,所述高速信号调整模块7打开高速信号电路5并配置其为默认工作状态,当所述高速信号调整模块7检测到HPD电平拉高,开启AUX信号监听模块。
当源端和显示端开始进行高速数据信号链路训练时,AUX信号监听模块6监听链路训练数据,包括源端读取显示端的DPCD数据,
当源端和显示端开始进行高速数据信号链路训练时,AUX信号监听模块监听到链路训练的数据,包括源端读取显示端的DPCD(DisplayPort Configuration Data)数据,并将所述DPCD数据或者根据DPCD数据识别出的判断结果发送给高速信号调整模块;
所述高速信号调整模块7根据所述DPCD数据或者根据DPCD数据识别出的判断结果:
判断显示端是否支持链路训练,所支持的最高通信速率、通道数和最大接收电压幅度;
读取链路训练的通道数、高速信号速率,并控制所述高速信号电路调节CDR频段值,打开相应的高速信号通道,并关闭空闲高速信号通道;
读取链路训练的输出端请求的信号输出幅度、信号的预加重值,并使得第二端的高速信号调整模块设置第二端的高速信号电路的信号输出幅度、信号的预加重值,进行链路训练,直至全部信号通道训练完成。
链路训练能够多次进行,所述AUX信号监听模块6监听链路训练数据,所述高速信号调整模块7不断根据链路训练的需求,实时调整高速信号电路的参数,使有源线缆工作在最佳状态。
在本发明中,参见图2,在第一端和第二端分别具有AUX信号监听模块6和高速信号调整模块7,第一端的AUX信号监听模块6和第二端的AUX信号监听模块6分别监听链路训练数据,并与其所在的第一端或第二端的高速信号调整模块7共同支持高速媒体信号的链路训练。两端的高速信号调整模块都能够对高速信号电路的工作参数进行调制,从而更好的支持高速信号的链路训练。
以DisplayPort协议规范分析,高速信号调整模块参与链路训练流程具体如下:
1)首先,第一端和/或第二端的AUX信号监听模块6监听到源端(Source)读取显示端(Sink)的DPCD,并将数据传送给其所在的第一端或第二端的高速信号调整模块7,高速信号调整模块7依据DisplayPort协议规范分析DPCD数据,判断显示端支持的最高通信速率、通道数和最大接受电压幅度等参数。
在该步骤中,所读取的显示端所支持的高通信速率、通道数和最大接受电压幅度等参数可以在链路训练结束后,用于与链路训练结果对比,如果差距较大则进行重新训练,例如通过拉低HPD的方式促使链路训练重新进行。
2)接着,第一端和/或第二端的AUX信号监听模块6监听到源端(Source)向显示端(Sink)写字段LANE_COUNT_SET、LINK_BW_SET,
其所在的第一端或第二端的高速信号调整模块7根据LANE_COUNT_SET开启或者关闭高速信号电路相应通道。如02h,则打开第0和1高速信号通道,关闭2和3高速信号通道,通过该参数,高速信号调整模块设置了参与链路训练的通道数。
高速信号调整模块7根据LINK_BW_SET开启或关闭高速信号电路的CDR模块,如1Eh,设置高速信号速率,通过该参数,高速信号调整模块设置了参与链路训练的高速信号速率。
3)接着,第二端的AUX信号监听模块6监听到源端(Source)向显示端(Sink)写字段VOLTAGE_SWING_SET和PRE-EMPHASIS_SET,
第二端的高速信号调整模块7根据VOLTAGE_SWING_SET设置显示端高速信号电路的信号输出幅度,通过该参数,第二端的高速信号调整模块设置了链路训练输出端的信号输出幅度;
第二端的高速信号调整模块7根据PRE-EMPHASIS_SET设置显示端高速信号电路的信号预加重值,通过该参数,第二端的高速信号调整模块设置了链路训练输出端信号的预加重值。
4)链路训练参数写入完成后,源端向显示端发送特定的高速信号训练序列开始执行链路训练。
进一步的,在训练过程中,源端会查询显示端是否请求改变某些或全部高速信号通道的输出幅度及预加重值,具体的:第二端的AUX信号监听模块将监听到源端读取显示端字段VOLTAGE_SWING_LANEx和PRE_EMPHASIS_LANEx,如DPCD地址00206h~000207h的值,高速信号调整模块7将上述字段与VOLTAGE_SWING_SET和PRE-EMPHASIS_SET设置的值进行比较:
a)若相同则表明显示端无输出幅度及预加重值更新请求,第二端的高速信号调整模将保持当前高速信号电路参数配置,
b)若不同则表明显示端请求更新输出幅度及预加重值,第二端的高速信号调整模将根据显示端请求值,修改相应的高速信号电路参数。
进一步的,在训练过程中,源端会查询每个高速信号通道的链路训练结果,具体的:第一端和/或第二端的AUX信号监听模块将监听到源端读取显示端的DPCD地址00202h~00203h的值,即字段LANEx_CR_DONE、LANEx_CHANNEL_EQ_DONE、LANEx_SYMBOL_LOCKED,若以上字段全为1,则表明链路训练成功,其所在的第一端或第二端的高速信号调整模块保持当前高速信号电路配置。此时AUX信号监听模块仍在处于工作状态,以应对源端和显示端间新的链路训练需求,若监听以上字段有值为0的,表明该配置下某些或全部通道的链路训练失败,此时源端将通过减少高速信号通道数量或降低高速信号速率重新发起链路训练,此时AUX信号监听模块将又监听到的源端向显示端链路训练参数的写字段操作。
进一步的,链路训练能够多次进行,所述AUX信号监听模块6监听链路训练数据,所述高速信号调整模块7不断根据链路训练的需求,实时调整高速信号电路的参数,使有源线缆工作在最佳状态。
进一步的,当链路训练结束后,其所在的第一端或第二端的高速信号调整模块7将判断满足下述条件之一时,链路训练失败:
(1)链路训练结果最终设定的通道数或信号速率与显示端支持的最多通道数或最高通信速率的差距超过指定阈值;或者
(2)链路训练设定的通道数为最低的单通道(1-Lane)或链路训练的通信率降为最低的1.62Gbps。
此时,第一端和第二端其中之一的高速信号调整模块拉低HPD一段时间,超过热拔插时间检测门限,并且第一端和第二端的高速信号电路各自复位,之后拉低HPD的第一端和第二端其中之一的所述高速信号调整模块再释放HPD,即由拉低HPD的高速信号调整模块再释放HPD,促使源端(Source)和显示端(Sink)重新进行链路训练。在新一轮链路训练过程中,高速信号调整模块7尝试新的参数来配置高速信号电路5,并监测链路训练结果。
当然,在链路训练中,也可以由显示端主动拉低HPD,由高速信号调整模块识别显示端是否作出拉低HPD的动作,如果显示端未作出该动作,再由高速信号调整模块主动拉低HPD,重新进行链路训练。
进一步的,在所述第一端和所述第二端的高速信号调整模块7能够进行实时状态沟通,同步两端工作状态,例如通过UART等相关的通信方式进行实时状态沟通。
本发明具有如下的优点:
1、通过监听边带信号的链路训练过程,动态调整其信号输出端的参数与触发信号输入端自适应过程或调整信号输入端的参数,以及CDR模块的参数,有效解决了有源线缆无法参与链路训练并利用链路训练进行高速信号自动适配的问题,提高了有源线缆的兼容性;
2、所述有源线缆可根据高速链路工作状态,通过拉HPD的方式执行相应的链路复位操作,并包含本身的复位与重新配置高速信号模块的参数,监听链路训练失败事件,使有源线缆自动调整为工作在最佳状态,提高了有源线缆的稳定性;
3、第一端和第二端可进行信息沟通,确保两端工作在同步及最优组合状态。
以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施方式仅限于此,对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单的推演或替换,都应当视为属于本发明由所提交的权利要求书确定保护范围。
Claims (10)
1.一种支持高速信号链路训练的DP有源线缆,其特征在于:
包括:第一端,第二端以及在第一端和第二端之间高速媒体信号线和低速控制信号线,
所述第一端用于连接源端,所述第二端用于连接显示端,所述低速控制信号线用于传输低速边带信号,所述高速媒体信号线用于传输高速媒体信号;
其中,在第二端具有、或者第一端和第二端中分别具有:
AUX信号监听模块,与低速控制信号线中的AUX信号线连接,用于监听链路训练数据,并将所述链路训练数据或根据所述链路训练数据识别出的判断结果发送至其所在的第一端或第二端的高速信号调整模块;
高速信号调整模块,用于接收所述链路训练数据或者根据所述链路训练数据识别出的判断结果,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,从而支持高速媒体信号的链路训练;
高速信号电路,用于接收、处理及转换高速媒体信号,并根据所述高速信号调整模块所调整的参数,进行高速媒体信号传输。
2.根据权利要求1所述的DP有源线缆,其特征在于:
所述高速信号调整模块,与低速控制信号线中的HPD信号线连接,当DP有源线缆接通电源后,所述高速信号调整模块打开高速信号电路并配置其为默认工作状态,当所述高速信号调整模块检测到HPD电平拉高,开启AUX信号监听模块。
3.根据权利要求2所述的DP有源线缆,其特征在于:
AUX信号监听模块,用于监听链路训练数据,并将所述链路训练数据或根据所述链路训练数据识别出的判断结果发送至其所在的第一端或第二端的高速信号调整模块;
所述高速信号调整模块,用于接收所述链路训练数据或者根据所述链路训练数据识别出的判断结果,根据所述链路训练数据判断链路训练的状态和高速信号参数要求或者根据接收到的所述链路训练数据识别出的判断结果,动态调整高速信号电路中的工作参数,从而支持高速媒体信号的链路训练,具体包括:
当源端和显示端开始进行高速数据信号链路训练时,AUX信号监听模块监听到链路训练的数据,包括源端读取显示端的DPCD数据,并将所述DPCD数据或者根据DPCD数据识别出的判断结果发送给高速信号调整模块;
所述高速信号调整模块根据所述DPCD数据或者根据DPCD数据识别出的判断结果:
判断显示端是否支持链路训练,所支持的最高通信速率、通道数和最大接收电压幅度;
读取链路训练的通道数、高速信号速率,并控制所述高速信号电路调节CDR频段值,打开相应的高速信号通道,并关闭空闲高速信号通道;
读取链路训练的输出端请求的信号输出幅度、信号的预加重值,并使得第二端的高速信号调整模块设置第二端的高速信号电路的信号输出幅度、信号的预加重值,进行链路训练,直至全部信号通道训练完成。
4.根据权利要求3所述的DP有源线缆,其特征在于:
链路训练能够多次进行,所述AUX信号监听模块监听链路训练数据,所述高速信号调整模块不断根据链路训练的需求,实时调整高速信号电路的参数,使有源线缆工作在最佳状态。
5.根据权利要2-4中任意一项所述的DP有源线缆,其特征在于:
在第一端和第二端分别具有AUX信号监听模块和高速信号调整模块,第一端的AUX信号监听模块和第二端的AUX信号监听模块分别监听链路训练数据,并与其所在的第一端或第二端的高速信号调整模块共同支持高速媒体信号的链路训练。
6.根据权利要求5所述的DP有源线缆,其特征在于:
第一端和/或第二端的AUX信号监听模块响应于监听到源端读取显示端的DPCD,由AUX信号监听模块分析所述DPCD数据,或者发送给其所在的第一端或第二端的高速信号调整模块,并由所述高速信号调整模块分析所述DPCD数据,判断显示端支持的最高通信速率、通道数和最大接受电压幅度的参数;
接下来,第一端和/或第二端的AUX信号监听模块响应于监听到源端向显示端写字段LANE_COUNT_SET、LINK_BW_SET,其所在的第一端或第二端的高速信号调整模块根据LANE_COUNT_SET开启或者关闭高速信号电路相应通道,根据LINK_BW_SET开启或关闭高速信号电路的CDR模块;
接下来,第二端的AUX信号监听模块响应于监听到源端向显示端写字段VOLTAGE_SWING_SET和PRE-EMPHASIS_SET,第二端的高速信号调整模块根据VOLTAGE_SWING_SET设置显示端高速信号电路的信号输出幅度,第二端的高速信号调整模块根据PRE-EMPHASIS_SET设置显示端高速信号电路的信号预加重值。
7.根据权利要求6所述的DP有源线缆,其特征在于:
在链路训练中,第二端的AUX信号监听模块响应于监听到源端读取显示端字段VOLTAGE_SWING_LANEx和PRE_EMPHASIS_LANEx,第二端的高速信号调整模块将上述字段与VOLTAGE_SWING_SET和PRE-EMPHASIS_SET设置的值进行比较:
a)若相同则表明显示端无输出幅度及预加重值更新请求,第二端的高速信号调整模将保持当前高速信号电路参数配置
b)若不同则表明显示端请求更新输出幅度及预加重值,第二端的高速信号调整模将根据显示端请求值,修改相应的高速信号电路参数。
8.根据权利要求7所述的DP有源线缆,其特征在于:
在链路训练中,第一端和/或第二端的AUX信号监听模块响应于监听到源端读取显示端的字段LANEx_CR_DONE、LANEx_CHANNEL_EQ_DONE、LANEx_SYMBOL_LOCKED,若以上字段全为1,则表明链路训练成功,其所在的第一端或第二端的高速信号调整模块保持当前高速信号电路配置,此时AUX信号监听模块仍在处于工作状态,以应对源端和显示端间新的链路训练需求;若监听以上字段有值为0的,表明该配置下某些或全部通道的链路训练失败,此时源端将通过减少高速信号通道数量或降低高速信号速率重新发起链路训练。
9.根据权利要求7或8所述的DP有源线缆,其特征在于:
当链路训练结束后,第一端和/或第二端的高速信号调整模块将判断满足下述条件之一时,链路训练失败:
(1)链路训练结果最终设定的通道数或信号速率与显示端支持的最多通道数或最高通信速率的差距超过指定阈值;或者
(2)链路训练设定的通道数为最低的单通道或链路训练的通信率降为最低的1.62Gbps。
10.根据权利要求9所述的DP有源线缆,其特征在于:
当链路训练失败时,第一端和第二端其中之一的高速信号调整模块拉低HPD超过热拔插时间检测门限,并且第一端和第二端的高速信号电路各自复位,之后拉低HPD的第一端和第二端其中之一的所述高速信号调整模块再释放HPD,促使源端和显示端重新进行链路训练。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210010717.9A CN114039628B (zh) | 2022-01-06 | 2022-01-06 | 一种支持高速信号链路训练的dp有源线缆 |
US18/049,866 US11995025B2 (en) | 2021-12-22 | 2022-10-26 | Active cable supporting high-speed signal link training |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210010717.9A CN114039628B (zh) | 2022-01-06 | 2022-01-06 | 一种支持高速信号链路训练的dp有源线缆 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114039628A true CN114039628A (zh) | 2022-02-11 |
CN114039628B CN114039628B (zh) | 2022-04-12 |
Family
ID=80147279
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210010717.9A Active CN114039628B (zh) | 2021-12-22 | 2022-01-06 | 一种支持高速信号链路训练的dp有源线缆 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114039628B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114244477A (zh) * | 2022-02-24 | 2022-03-25 | 长芯盛(武汉)科技有限公司 | 一种支持高速信号链路训练的dp有源光缆及插头 |
CN114245084A (zh) * | 2022-02-24 | 2022-03-25 | 长芯盛(武汉)科技有限公司 | 一种支持高速信号链路训练的dp有源光缆及插头 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102436799A (zh) * | 2010-09-24 | 2012-05-02 | Nxp股份有限公司 | 用于处理显示端口配置数据的透明转发器设备 |
US20140254640A1 (en) * | 2013-03-11 | 2014-09-11 | Kent C. Lusted | De-correlating training pattern sequences between lanes in high-speed multi-lane links and interconnects |
CN104620562A (zh) * | 2012-09-25 | 2015-05-13 | Ati科技无限责任公司 | 用于链路的过度训练的方法和设备 |
CN105975419A (zh) * | 2016-04-27 | 2016-09-28 | 北京小鸟看看科技有限公司 | 一种Displayport接口及其时钟恢复的方法 |
US20180139428A1 (en) * | 2016-11-11 | 2018-05-17 | Canon Kabushiki Kaisha | Display apparatus for receiving data stream from external device, and method for controlling the same |
CN108702466A (zh) * | 2016-03-02 | 2018-10-23 | 美国莱迪思半导体公司 | 多媒体接口中的链路训练 |
-
2022
- 2022-01-06 CN CN202210010717.9A patent/CN114039628B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102436799A (zh) * | 2010-09-24 | 2012-05-02 | Nxp股份有限公司 | 用于处理显示端口配置数据的透明转发器设备 |
CN104620562A (zh) * | 2012-09-25 | 2015-05-13 | Ati科技无限责任公司 | 用于链路的过度训练的方法和设备 |
US20140254640A1 (en) * | 2013-03-11 | 2014-09-11 | Kent C. Lusted | De-correlating training pattern sequences between lanes in high-speed multi-lane links and interconnects |
CN108702466A (zh) * | 2016-03-02 | 2018-10-23 | 美国莱迪思半导体公司 | 多媒体接口中的链路训练 |
CN105975419A (zh) * | 2016-04-27 | 2016-09-28 | 北京小鸟看看科技有限公司 | 一种Displayport接口及其时钟恢复的方法 |
US20180139428A1 (en) * | 2016-11-11 | 2018-05-17 | Canon Kabushiki Kaisha | Display apparatus for receiving data stream from external device, and method for controlling the same |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114244477A (zh) * | 2022-02-24 | 2022-03-25 | 长芯盛(武汉)科技有限公司 | 一种支持高速信号链路训练的dp有源光缆及插头 |
CN114245084A (zh) * | 2022-02-24 | 2022-03-25 | 长芯盛(武汉)科技有限公司 | 一种支持高速信号链路训练的dp有源光缆及插头 |
Also Published As
Publication number | Publication date |
---|---|
CN114039628B (zh) | 2022-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114039628B (zh) | 一种支持高速信号链路训练的dp有源线缆 | |
CN110719423B (zh) | 一种自适应的hdmi线缆 | |
JP4091073B2 (ja) | 家電制御(cec)プロトコル対応装置,cec命令管理方法,cec対応システム,及び音響/映像のエンターテイメントシステム | |
US8094684B2 (en) | Link training scheme for displayport source repeaters | |
JP2011515999A (ja) | 映像音声用双方向デジタル・インタフェース(DiiVA) | |
CN102648459B (zh) | 用于连接自动化设备与计算机的通信转换器以及用于控制该通信转换器的方法 | |
CN109309820B (zh) | 一种带有监测和配置功能的hdmi有源光缆连接线 | |
CN106231230B (zh) | 一种dp信号远距离传输装置 | |
US11375270B2 (en) | Cable, method of controlling cable, connection device, electronic device, and method of controlling electronic device | |
CN113965713B (zh) | 一种支持高速信号链路训练的hdmi有源线缆 | |
CN113193914A (zh) | 一种适用于usb信号的发送单元、接收单元、有源传输装置及有源传输系统 | |
CN113283464B (zh) | 一种支持usb信号链路训练的usb插头及传输系统 | |
CN114222178B (zh) | Hdmi有源光缆及其端接状态信息同步的方法、介质 | |
US11995025B2 (en) | Active cable supporting high-speed signal link training | |
CN114244477B (zh) | 一种支持高速信号链路训练的dp有源光缆及插头 | |
CN114245084B (zh) | 一种支持高速信号链路训练的dp有源光缆及插头 | |
CN112019705B (zh) | 摄像机和视频监控系统 | |
CN214281376U (zh) | 多媒体中继装置 | |
JP3997106B2 (ja) | データ伝送速度調停方法および光通信装置 | |
JPH1013340A (ja) | ディジタル信号伝送装置 | |
CN107357547B (zh) | 一种音频控制方法、音频控制装置及音频设备 | |
TWI816071B (zh) | 音訊轉換裝置及音訊處理方法 | |
CN216700161U (zh) | 电视机和音视频处理系统 | |
CN113852448B (zh) | 兼容有源线缆的多种传输速率的装置及其方法 | |
CN210518603U (zh) | 一种检测高清视频图像传输状态系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |