CN114038406B - 像素电路及其驱动方法、显示面板 - Google Patents

像素电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN114038406B
CN114038406B CN202111398072.2A CN202111398072A CN114038406B CN 114038406 B CN114038406 B CN 114038406B CN 202111398072 A CN202111398072 A CN 202111398072A CN 114038406 B CN114038406 B CN 114038406B
Authority
CN
China
Prior art keywords
module
transistor
control
terminal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111398072.2A
Other languages
English (en)
Other versions
CN114038406A (zh
Inventor
李瑶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202111398072.2A priority Critical patent/CN114038406B/zh
Publication of CN114038406A publication Critical patent/CN114038406A/zh
Application granted granted Critical
Publication of CN114038406B publication Critical patent/CN114038406B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Abstract

本发明实施例公开了一种像素电路及其驱动方法、显示面板。像素电路包括:驱动模块、数据写入模块、补偿模块和电压调整模块,驱动模块包括控制端、第一端和第二端;数据写入模块用于响应其控制端的电压将数据信号写入所述驱动模块的第一端;补偿模块用于响应其控制端的电压导通所述驱动模块的控制端和第二端之间的连接;电压调整模块用于根据所述数据写入模块的控制端的电压,对所述驱动模块的第一端的电压进行调整。与现有技术相比,本发明实施例改善了低频闪烁问题,提升了显示品质。

Description

像素电路及其驱动方法、显示面板
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板。
背景技术
随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示面板的显示品质、功耗等方面的要求也越来越高。在现有技术中,为了兼顾低功耗和高显示品质,显示面板可通过对视频、游戏画面采用高刷新频率实现更流畅的显示效果,通过对静态图片采用低刷新频率实现降低功耗的效果。然而,在低刷新频率下,尤其是低灰阶显示时,显示面板存在闪烁的问题,影响了显示面板的显示品质。
发明内容
本发明实施例提供一种像素电路及其驱动方法、显示面板,以改善低频闪烁问题,提升显示品质。
为实现上述技术目的,本发明实施例提供了如下技术方案:
一种像素电路,包括:
驱动模块,包括控制端、第一端和第二端;
数据写入模块,用于响应其控制端的电压将数据信号写入所述驱动模块的第一端;
补偿模块,用于响应其控制端的电压导通所述驱动模块的控制端和第二端之间的连接;
电压调整模块,用于根据所述数据写入模块的控制端的电压,对所述驱动模块的第一端的电压进行调整。
可选地,所述电压调整模块连接于所述数据写入模块的控制端和所述驱动模块的第一端之间;
优选地,所述电压调整模块包括:第一电容,所述第一电容的第一极与所述数据写入模块的控制端电连接,所述第一电容的第二极与所述驱动模块的第一端电连接。
可选地,所述驱动模块包括第一晶体管,所述第一晶体管的栅极作为所述驱动模块的控制端,所述第一晶体管的第一极作为所述驱动模块的第一端,所述驱动模块的第二极作为所述驱动模块的第二端;
优选地,所述第一晶体管为低温多晶硅晶体管。
可选地,所述数据写入模块的第一端接入数据信号,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
所述数据写入模块包括第二晶体管,所述第二晶体管的栅极作为所述数据写入模块的控制端,所述第二晶体管的第一极作为所述数据写入模块的第一端,所述第二晶体管的第二极作为所述数据写入模块的第二端;
优选地,所述第二晶体管均为低温多晶硅晶体管。
可选地,所述补偿模块的第一端与所述驱动模块的第二端电连接,所述补偿模块的第二端与所述驱动模块的控制端电连接;
所述补偿模块包括第三晶体管,所述第三晶体管的栅极作为所述补偿模块的控制端,所述第三晶体管的第一极作为所述补偿模块的第一端,所述第三晶体管的第二极作为所述补偿模块的第二端;
优选地,所述第三晶体管为金属氧化物晶体管。
可选地,像素电路还包括:
第一初始化模块,用于响应其控制端的电压对所述驱动模块的控制端进行初始化;
优选地,所述第一初始化模块包括第四晶体管,所述第四晶体管的栅极作为所述第一初始化模块的控制端,所述第四晶体管的第一极作为所述第一初始化模块的第一端,所述第四晶体管的第二极作为所述第一初始化模块的第二端。
可选地,像素电路还包括:
第一发光控制模块,用于响应其控制端的电压将第一电源信号写入所述驱动模块的第一端;
第二发光控制模块,用于响应其控制端的电压导通所述驱动模块的第二端与发光器件之间的连接;
优选地,所述第一发光控制模块包括第五晶体管,所述第五晶体管的栅极作为所述第一发光控制模块的控制端,所述第五晶体管的第一极作为所述第一发光控制模块的第一端,所述第五晶体管的第二端作为所述第一发光控制模块的第二端;
所述第二发光控制模块包括第六晶体管,所述第六晶体管的栅极作为所述第二发光控制模块的控制端,所述第六晶体管的第一极作为所述第二发光控制模块的第一端,所述第六晶体管的第二极作为所述第二发光控制模块的第二端。
可选地,像素电路还包括:
第二初始化模块,用于响应其控制端的电压对发光器件的阳极进行初始化;
优选地,所述第二初始化模块包括第七晶体管,所述第七晶体管的栅极作为所述第二初始化模块的控制端,所述第七晶体管的第一极作为所述第二初始化模块的第一端,所述第七晶体管的第二极作为所述第二初始化模块的第二端。
相应地,本发明实施例还提供了一种显示面板,包括:如本发明任意实施例所述的像素电路。
相应地,本发明实施例还提供了一种如本发明任意实施例所述的像素电路的驱动方法,包括:
数据写入阶段,控制所述数据写入模块和所述补偿模块的控制端的电压,以使所述数据写入模块和所述补偿模块导通,将所述数据信号写入所述驱动模块的控制端;
保持阶段,控制所述数据写入模块和所述补偿模块的控制端的电压,以使所述数据写入模块和所述补偿模块断开;其中,所述数据写入模块的控制端的电压发生跳变,控制所述电压调整模块对所述驱动模块的第一端的电压进行调整。
本发明实施例设置电压调整模块根据数据写入模块的控制端的电压对驱动模块的第一端的电压进行调整,可以在数据写入阶段和保持阶段切换时,利用数据写入模块的控制端的电压变化,对驱动模块的第一端的电压进行调整。且由于保持阶段的补偿模块已经断开,因此对驱动模块的第一端的电压调整不会影响驱动模块的控制端电压,即不会影响数据写入的准确性。由此可见,本发明实施例在数据准确写入的基础上,实现了对驱动模块的偏置改善效果,从而有利于改善显示面板的低频闪烁问题,提升显示品质。
附图说明
图1为本发明实施例提供电路一种像素电路的示意图;
图2为本发明实施例提供的一种像素电路的驱动时序示意图;
图3为本发明实施例提供的另一种像素电路的示意图;
图4为本发明实施例提供的又一种像素电路的示意图;
图5为本发明实施例提供的又一种像素电路的示意图;
图6为本发明实施例提供的一种高频驱动时像素电路的控制信号的时序示意图;
图7为本发明实施例提供的一种低频驱动时像素电路的控制信号的时序示意图;
图8为本发明实施例提供的又一种像素电路的示意图;
图9为本发明实施例提供的另一种像素电路的驱动时序示意图;
图10为本发明实施例提供的一种像素电路的驱动方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例提供了一种像素电路。图1为本发明实施例提供电路一种像素电路的示意图。参见图1,该像素电路包括驱动模块100、数据写入模块200、补偿模块300和电压调整模块400。其中,驱动模块100包括控制端N0、第一端N1和第二端N2;数据写入模块200用于响应其控制端的电压将数据信号Vdata写入驱动模块100的第一端N1;补偿模块300用于响应其控制端的电压导通驱动模块100的控制端N0和第二端N2之间的连接;电压调整模块400用于根据数据写入模块200的控制端的电压,对驱动模块100的第一端N1的电压进行调整。
其中,数据写入模块200的控制端接入第二甲扫描信号S2,即数据写入模块200的控制端的电压为第二甲扫描信号S2的电压,电压调整模块400根据第二甲扫描信号S2的电压对驱动模块100的第一端N1进行电压调整。电压调整模块400对驱动模块100的第一端N1的电压调整根据驱动模块100的类型确定。若驱动模块100为低电平驱动导通,则电压调整模块400对驱动模块100的第一端N1有升压作用;若驱动模块100为高电平驱动导通,则电压调整模块400对驱动模块100的第一端N1有降压作用。
与高频驱动相比,驱动模块100在低频驱动时发光阶段需要保持更长的时间、偏置时间更长。以跳帧的方式实现低频驱动为例,若高频为120Hz,像素电路在每一帧均进行初始化、数据写入和发光的阶段;若低频为20Hz,像素电路每隔六帧进行初始化和数据写入的阶段,每一帧均进行发光的阶段。由于在跳帧时不再进行初始化和数据写入,驱动模块100无法进行重置;又考虑到相同数据信号Vdata下发光阶段的成倍增加,因此,在低频驱动时驱动模块100更容易出现特性偏移的问题,导致闪烁的现象。
且闪烁的问题在低灰阶时尤其严重,以驱动模块100为低电平驱动导通为例,在低灰阶时,写入驱动模块100的控制端N0的电压较高,控制端N0和第二端N2之间的压差较大,驱动模块100更容易出现偏置问题。且由于人眼对低灰阶的亮度更加敏感,因此低频低灰阶的问题尤其明显。
下面结合像素电路的时序图对本发明实施例改善驱动模块100的偏置问题、从而改善闪烁现象的原理进行说明。图2为本发明实施例提供的一种像素电路的驱动时序示意图。结合图1和图2,第二甲扫描信号S2写入数据写入模块200的控制端,从而控制数据写入模块200的通断,第二乙扫描信号S2’写入补偿模块300的控制端,从而控制补偿模块300的通断。示例性地,低电平控制数据写入模块200和驱动模块100导通,高电平控制补偿模块300导通。像素电路的驱动过程包括初始化阶段T11、数据写入阶段T12、保持阶段T13和发光阶段T14。
由于电压调整模块400仅在数据写入阶段T12和保持阶段T13起作用,因此,先进行数据写入阶段T12和保持阶段T13的情况进行说明。在数据写入阶段T12,第二甲扫描信号S2为低电平,第二乙扫描信号S2’为高电平,数据写入模块200和补偿模块300导通,将数据信号Vdata写入驱动模块100的控制端N0。在保持阶段T13,第二甲扫描信号S2为高电平,第二乙扫描信号S2’为低电平,数据写入模块200和补偿模块300断开,于此同时,电压调整模块400响应第二甲扫描信号S2,抬升驱动模块100的第一端N1的电压。其中,驱动模块100的第二端N2和控制端N0之间的偏压实际是在发光阶段时,其内部垂直电场作用导致了控制端N0的负电荷聚集。本发明实施例通过在保持阶段T3抬升驱动模块100的第一端N1的电压,使得驱动模块100第一端N1的电压高于控制端N0的电压,进而使得控制端N0呈现正电荷聚集,平衡发光阶段负电荷聚集的偏置影响,实现了驱动模块100的复位。
本发明实施例设置电压调整模块400根据数据写入模块200的控制端的电压对驱动模块100的第一端N1的电压进行调整,可以在数据写入阶段T12和保持阶段T14切换时,利用数据写入模块200的控制端的电压变化,对驱动模块100的第一端N1的电压进行调整。且由于保持阶段T13的补偿模块300已经断开,因此对驱动模块100的第一端N1的电压调整不会影响驱动模块100的控制端N0电压,即不会影响数据写入的准确性。由此可见,本发明实施例在数据准确写入的基础上,实现了对驱动模块100的偏置改善效果,从而有利于改善显示面板的低频闪烁问题,提升显示品质。
在上述各实施例的基础上,以下对数据写入模块200和补偿模块300的在像素电路中的连接方式进行说明。继续参见图1,在本发明的一种实施方式中,可选地,数据写入模块200包括控制端、第一端和第二端,数据写入模块200的控制端接入第二甲扫描信号S2,数据写入模块200的第一端接入数据信号Vdata,数据写入模块200的第二端与驱动模块100的第一端N1电连接。
继续参见图1,在本发明的一种实施方式中,可选地,补偿模块300包括控制端、第一端和第二端,补偿模块300的控制端接入第二乙扫描信号S2’,补偿模块300的第一端与驱动模块100的第二端N2电连接,补偿模块300的第二端与驱动模块100的控制端N0电连接。
图3为本发明实施例提供的另一种像素电路的示意图。在上述各实施例的基础上,本实施例对电压调整模块400的具体设置方式进行说明。参见图3,在本发明的一种实施方式中,可选地,电压调整模块400连接于数据写入模块200的控制端和驱动模块100的第一端N1之间。其中,电压调整模块400具有电压耦合作用,用于跟随第二甲扫描信号S2进行变化。具体地,电压调整模块400一端的电压为第二甲扫描信号S2,另一端的电压为驱动模块100的第一端N1的电压。示例性地,在数据写入阶段T12,第二甲扫描信号S2为低电平,在保持阶段T13,第二甲扫描信号S2为高电平。那么,在数据写入阶段T12,电压调整模块400的一端的电压为低电平,另一端的电压为数据信号Vdata;在由数据写入阶段T12切换为保持阶段T13时,电压调整模块400的一端的电压由低电平跳变为高电平,由于电压调整模块400的耦合作用,其另一端的电压也随之升高,从而对驱动模块100的第一端N1的电压有抬升作用。
继续参见图3,在本发明的一种实施方式中,可选地,电压调整模块400包括第一电容C1,第一电容C1的第一极与数据写入模块200的控制端电连接,第一电容C1的第二极与驱动模块100的第一端N1电连接。其中,电容具有电压耦合作用,且在显示面板的制作过程中电容的制备工艺容易实现。因此,本发明实施例以较小的改进成本实现了改善低频闪烁的意料不到的技术效果。
图4为本发明实施例提供的又一种像素电路的示意图。在上述各实施例的基础上,本实施例对驱动模块100、数据写入模块200和补偿模块300进行说明。参见图4,在本发明的一种实施方式中,可选地,驱动模块100包括第一晶体管T1。第一晶体管T1的栅极作为驱动模块100的控制端N0,第一晶体管T1的第一极作为驱动模块100的第一端N1,第一晶体管T1的第二极作为驱动模块100的第二端N2。本发明实施例设置驱动模块100仅包括一个晶体管,电路结构简单,易于实现。
继续参见图4,在本发明的一种实施方式中,可选地,数据写入模块200包括第二晶体管T2。第二晶体管T2的栅极作为数据写入模块200的控制端,接入第二甲扫描信号S2;第二晶体管T2的第一极作为数据写入模块200的第一端,接入数据信号Vdata;第二晶体管T2的第二极作为数据写入模块200的第二端,与驱动模块100的第一端N1电连接。本发明实施例设置数据写入模块200仅包括一个晶体管,电路结构简单,易于实现。
继续参见图4,在本发明的一种实施方式中,可选地,补偿模块300包括第三晶体管T3。第三晶体管T3的栅极作为补偿模块300的控制端,接入第二乙扫描信号S2’;第三晶体管T3的第一极作为补偿模块300的第一端,与驱动模块100的第二端N2电连接;第三晶体管T3的第二极作为补偿模块300的第二端,与驱动模块100的控制端N0电连接。本发明实施例设置补偿模块300仅包括一个晶体管,电路结构简单,易于实现。
继续参见图4,在本发明的一种实施方式中,可选地,第一晶体管T1为低温多晶硅晶体管,第二晶体管T2为低温多晶硅晶体管。采用低温多晶硅工艺(LTPS)制作出的低温多晶硅晶体管为P型晶体管,因此第一晶体管T1和第二晶体管T2均为P型晶体管,在其栅极为低电平时导通。第三晶体管T3为金属氧化物晶体管。采用金属氧化物工艺(IGZO)制作的金属氧化物晶体管为N型晶体管,因此第三晶体管T3为N型晶体管,在其栅极为高电平时导通。其中,低温多晶硅晶体管在断开状态下的漏电流较大,难以在低频驱动时长时间保持。第三晶体管T3连接第一晶体管T1的栅极,若第三晶体管T3也采用低温多晶硅晶体管,会导致第一晶体管T1的栅极电压出现不稳定的现象。本发明实施例采用低温多晶氧化物工艺(LTPO),将像素电路中的部分晶体管(例如第一晶体管T1和第二晶体管T2)制作为低温多晶硅晶体管,另外部分晶体管(例如第三晶体管T3)制作为金属氧化物晶体管。其中,与低温多晶硅晶体管相比,金属氧化物晶体管具有漏电流小的特性。因此,本发明实施例将第三晶体管T3采用金属氧化物晶体管,有利于降低漏电,保持第一晶体管T1的栅极稳定。
其中,由于第二晶体管T2和第三晶体管T3同时在数据写入阶段T12导通,因此第二甲扫描信号S2和第二乙扫描信号S2’的电平相反,从而能够驱动第二晶体管T2和第三晶体管T3同时导通。
在上述各实施例的基础上,以下对像素电路中的其他功能模块进行说明。结合图1、图3和图4,在本发明的一种实施方式中,可选地,像素电路还包括第一初始化模块500。第一初始化模块500用于响应其控制端的电压对驱动模块100的控制端N0进行初始化。示例性地,第一初始化模块500在初始化阶段T11对驱动模块100的控制端N0进行初始化,以确保驱动模块100在数据写入阶段T12保持导通状态,从而有利于数据信号Vdata稳定可靠地写入驱动模块100的控制端N0。
具体地,第一初始化模块500包括控制端、第一端和第二端,第一初始化模块500的控制端接入第一扫描信号S1,第一初始化模块500的第一端接入第一初始化信号Vref1,第一初始化模块500的第二端与驱动模块100的控制端N0电连接。
继续参见图1、图3和图4,在本发明的一种实施方式中,可选地,像素电路还包括第一发光控制模块600和第二发光控制模块700。第一发光控制模块600用于响应其控制端的电压将第一电源信号Vdd写入驱动模块100的第一端N1。第二发光控制模块700用于响应其控制端的电压导通驱动模块100的第二端N2与发光器件LED之间的连接。第一发光控制模块600、第二发光控制模块700与驱动模块100串联连接,构成了驱动电流的流通通路,当其中任意一个模块处于断开状态下,均不会产生驱动电流。第一发光控制模块600和第二发光控制模块700的设置,能够在初始化阶段T11和数据写入阶段T12,使得驱动模块100不受第一电源信号Vdd和第二电源信号Vss的影响,独立地进行初始化和数据信号Vdata的写入,从而有利于数据信号Vdata稳定可靠地写入驱动模块100的控制端N0。并在数据写入完成之后,第一发光控制模块600和第二发光控制模块700导通,驱动模块100的第一极接入第一电源信号Vdd,产生稳定的驱动电流,驱动发光器件LED发光。
具体地,第一发光控制模块600包括控制端、第一端和第二端,第一发光控制模块600的控制端接入发光控制信号EM,第一发光控制模块600的第一端接入第一电源信号Vdd,第一发光控制模块600的第二端与驱动模块100的第一端N1电连接。
第二发光控制模块700包括控制端、第一端和第二端,第二发光控制模块700的控制端接入发光控制信号EM,第二发光控制模块700的第一端与驱动模块100的第二端N2电连接,第二发光控制模块700的第二端与发光器件LED电连接。
继续参见图1、图3和图4,在本发明的一种实施方式中,可选地,像素电路还包括第二初始化模块800。第二初始化模块800用于响应其控制端的电压对发光器件LED的阳极进行初始化,使发光器件LED从偏压状态下恢复,改善色偏和残影。对发光器件LED的初始化可以在初始化阶段T11进行,也可以在数据写入阶段T12进行,还可以在保持阶段T13进行,在实际应用中可以根据需要进行设定。
具体地,第二初始化模块800包括控制端、第一端和第二端。第二初始化模块800的控制端接入第三扫描信号S3,第二初始化模块800的第一端接入第二初始化信号Vref2,第二初始化模块800的第二端与发光器件LED的阳极电连接。可选地,第一初始化模块500和第二初始化模块800均为低电平导通或均为高电平导通,第一扫描信号S1还可以复用为第三扫描信号S3。
可选地,第一初始化信号Vref1和第二初始化信号Vref2均为低电平,第一初始化信号Vref1复用为第二初始化信号Vref2,这样设置可以减少信号线的设置,有利于显示面板的布线设计。
继续参见图1、图3和图4,在本发明的一种实施方式中,可选地,像素电路还包括存储模块900。存储模块900用于存储驱动模块100的控制端N0的电压,以确保在发光阶段T14,驱动模块100的控制端N0的电位保持稳定。
具体地,存储模块900包括第一端和第二端,存储模块900的第一端与驱动模块100的控制端N0电连接,存储模块900的第二端接入固定电压,例如第一电源信号Vdd。
图5为本发明实施例提供的又一种像素电路的示意图。在上述各实施例的基础上,以下对第一初始化模块500、第一发光控制模块600、第二发光控制模块700、第二初始化模块800和存储模块900的具体设置方式进行说明。参见图5,在本发明的一种实施方式中,可选地,第一初始化模块500包括第四晶体管T4,第四晶体管T4的栅极作为第一初始化模块500的控制端,接入第一扫描信号S1;第四晶体管T4的第一极作为第一初始化模块500的第一端,接入第一初始化信号Vref1;第四晶体管T4的第二极作为第一初始化模块500的第二端,与驱动模块100的控制端N0电连接。本发明实施例设置第一初始化模块500仅包括一个晶体管,电路结构简单,易于实现。
可选地,第四晶体管T4为金属氧化物晶体管,即第四晶体管T4为N型晶体管。与第三晶体管T3类似,第四晶体管T4与驱动模块100的控制端N0电连接,构成驱动模块100的控制端N0的漏电路径。因此,设置第四晶体管T4为金属氧化物晶体管有利于改善驱动模块100的控制端N0的漏电问题。
继续参见图5,在本发明的一种实施方式中,可选地,第一发光控制模块600包括第五晶体管T5。第五晶体管T5的栅极作为第一发光控制模块600的控制端,接入发光控制信号EM;第五晶体管T5的第一极作为第一发光控制模块600的第一端,接入第一电源信号Vdd;第五晶体管T5的第二端作为第一发光控制模块600的第二端,与驱动模块100的第一端N1电连接。
第二发光控制模块700包括第六晶体管T6,第六晶体管T6的栅极作为第二发光控制模块700的控制端,接入发光控制信号EM;第六晶体管T6的第一极作为第二发光控制模块700的第一端,与驱动模块100的第二端N2电连接;第六晶体管T6的第二极作为第二发光控制模块700的第二端,与发光器件LED电连接。
本发明实施例设置第一发光控制模块600和第二发光控制模块700均包括一个晶体管,电路结构简单,易于实现。
可选地,第五晶体管T5和第六晶体管T6均为低温多晶硅晶体管,即第五晶体管T5和第六晶体管T6均为P型晶体管。第五晶体管T5和第六晶体管T6同时导通、断开,因此,第五晶体管T5和第六晶体管T6共用发光控制信号EM。
继续参见图5,在本发明的一种实施方式中,可选地,第二初始化模块800包括第七晶体管T7。第七晶体管T7的栅极作为第二初始化模块800的控制端,接入第三扫描信号S3;第七晶体管T7的第一极作为第二初始化模块800的第一端,接入第二初始化信号Vref2;第七晶体管T7的第二极作为第二初始化模块800的第二端,与发光器件LED的阳极电连接。本发明实施例设置第二初始化模块800仅包括一个晶体管,电路结构简单,易于实现。
可选地,第七晶体管T7为低温多晶硅晶体管,即第七晶体管T7为P型晶体管。如图5所示,示例性地,第四晶体管T4和第七晶体管T7的沟道类型不同,第四晶体管T4为N型晶体管,第七晶体管T7为P型晶体管,此时第一扫描信号S1不能复用为第三扫描信号S3。
继续参见图5,在本发明的一种实施方式中,可选地,存储模块900包括第二电容C2。第二电容C2的第一极作为存储模块900的第一端,与驱动模块100的控制端N0电连接;第二电容C2的第二极作为存储模块900的第二端,接入固定电压,例如第一电源信号Vdd。其中,电容具有电压存储作用,且在显示面板的制作过程中电容的制备工艺容易实现。
继续参见图5,第二甲扫描信号S2和第三扫描信号S3均为低电平有效,因此第二甲扫描信号S2和第三扫描信号S3可以由第一栅极驱动电路(GIP)提供。第二乙扫描信号S2’和第一扫描信号S1均为高电平有效,第二乙扫描信号S2’和第一扫描信号S1可以由第二栅极驱动电路(GIP)提供。
图6为本发明实施例提供的一种高频驱动时像素电路的控制信号的时序示意图。图6中示出了第一帧T1、第二帧T2、…、第八帧T8,每一帧均包括初始化阶段、数据写入阶段、保持阶段和发光阶段。Scan-STV1为第一栅极驱动电路的起始信号,Scan-STV2为第二栅极驱动电路的起始信号,EM-STV为产生发光控制信号EM的第三栅极驱动电路的起始信号。其中,栅极驱动电路只有在接收到起始信号时才会逐级输出扫描信号(包括第一扫描信号、第二甲扫描信号、第二乙扫描信号和第三扫描信号)或发光控制信号EM,从而实现初始化阶段、数据写入阶段、保持阶段和发光阶段。
由图6可以看出,在进行高频驱动时,在每一帧的开始第一栅极驱动电路、第二栅极驱动电路和第三栅极驱动电路均接收到起始信号,因此,第一扫描信号、第二甲扫描信号、第二乙扫描信号、第三扫描信号和发光控制信号逐级输出,控制像素电路逐行发光。
结合图2和图5,像素电路的驱动包括初始化阶段T11、数据写入阶段T12、保持阶段T13和发光阶段T14。
在初始化阶段T11,第一扫描信号S1为高电平、第二甲扫描信号S2为高电平、第二乙扫描信号S2’为低电平、第三扫描信号S3为高电平、发光控制信号EM为高电平。第一扫描信号S1控制第四晶体管T4导通,其他晶体管在相应的信号控制下断开,第一初始化信号Vref1通过第四晶体管T4写入第一晶体管T1的栅极,从而对第一晶体管T1进行初始化,确保第一晶体管T1在进入数据写入阶段T12时处于导通状态。
在数据写入阶段T12,第一扫描信号S1为低电平、第二甲扫描信号S2为低电平、第二乙扫描信号S2’为高电平、第三扫描信号S3为低电平、发光控制信号EM为高电平。第一扫描信号S1控制第四晶体管T4断开,发光控制信号EM控制第五晶体管T5和第六晶体管T6断开。第二甲扫描信号S2控制第二晶体管T2导通、第二乙扫描信号S2’控制第三晶体管T3导通。数据信号Vdata通过第二晶体管T2、第一晶体管T1和第三晶体管T3写入第一晶体管T1的栅极,完成数据写入。其中,写入到第一晶体管T1的栅极的电压为Vdata+|Vth|,Vth为第一晶体管T1的阈值电压。这样,在数据写入阶段T12完成了数据写入和阈值电压补偿。其中,在低灰阶下,数据信号Vdata的电压接近黑态电压(7.7V),例如,数据信号Vdata的电压为7V。
在数据写入阶段T12,第二甲扫描信号S2为低电平,因此第一电容C1的第一端存储低电平,第二端存储数据信号Vdata。
同时,第三扫描信号S3控制第七晶体管T7导通,第二初始化信号Vref2写入发光器件LED的阳极,完成对发光器件LED的阳极初始化。
在保持阶段T13,第一扫描信号S1为低电平、第二甲扫描信号S2为高电平、第二乙扫描信号S2’为低电平、第三扫描信号S3为高电平、发光控制信号EM为高电平。其中,第二甲信号由低电平跳变为高电平,第一电容C1的第一端的电压向上跳变,由于电压耦合作用,第一电容C1的第二端的电压向上跳变,从而使得第一晶体管T1的第一极的电压向上跳变。示例性地,扫描信号的低电平为-7V,扫描信号的高电平为7V,第二甲扫描信号S2由低电平跳变为高电平电压抬升了14V。第一晶体管T1的第一极的电压抬升Vdata+14×C1/(C1+CT2),其中,CT2为第二晶体管T2的寄生电容。将第一晶体管T1的第一极的电压抬升,有利于对第一晶体管T1的偏置状态进行复位。
在发光阶段T14,第一扫描信号S1为低电平、第二甲扫描信号S2为高电平、第二乙扫描信号S2’为低电平、第三扫描信号S3为高电平、发光控制信号EM为低电平。发光控制信号EM控制第五晶体管T5和第六晶体管T6导通,其他晶体管在相应的信号控制下断开。第一电源信号Vdd通过第五晶体管T5写入第一晶体管T1的第一极,第一晶体管T1的第二极和发光器件LED的阳极导通,发光器件LED的阴极接入第二电源信号Vss,形成驱动电流的通路,第一晶体管T1在其栅极电压的作用下产生对应大小的驱动电流Id。
Figure BDA0003364367810000181
式中,W为沟道宽度,L为沟道长度,μeff为电子迁移率,Cox为单位面积沟道电容。驱动电流Id与第一驱动晶体管的阈值电压不相关,从而实现了阈值电压补偿,有利于提升显示面板显示的均一性。
进一步对第一晶体管T1的偏置问题进行说明,在低灰阶下,数据信号Vdata的电压较高(例如7V),第一晶体管T1的第二极(N2)的电压与第二电源信号Vss的电压大小近似相等,因此,第一晶体管T1的第二极(N2)的电压较低,第一晶体管T1的栅极(N0)和第二极(N2)之间的垂直电场强度较大,使得第一晶体管T1的栅极(N0)不断吸引电子,沟道内的空穴增多。若第一晶体管T1处于长期偏置的情况,第一晶体管T1产生的驱动电流会逐渐增大,导致画面偏亮和闪烁的问题。这样的问题在低频驱动时尤为明显,具体分析如下。
图7为本发明实施例提供的一种低频驱动时像素电路的控制信号的时序示意图。参见图7,以跳帧的方式实现低频驱动,在第一帧T1的开始第一栅极驱动电路、第二栅极驱动电路和第三栅极驱动电路均接收到起始信号,因此,第一扫描信号S1、第二甲扫描信号S2、第二乙扫描信号S2’、第三扫描信号S3和发光控制信号EM逐级输出,控制像素电路逐行发光。在第二帧T2至第六帧T6,第一栅极驱动电路和第二栅极驱动电路均没有起始信号,只有第三栅极驱动电路接收到起始信号,因此,各行像素电路不再进行初始化阶段T11、数据写入阶段T12和保持阶段T13,即各行像素电路不再进行数据刷新,仅进行发光阶段T14。但是,在多个发光阶段T14的持续作用下,第一晶体管T1长期处于偏置状态,偏置时间越长,栅极(N0)聚集的电子越多,偏置问题越严重。
因此,在低频驱动时,需要较强的复位力度对第一晶体管T1进行复位。然而,在初始化阶段对第一晶体管T1进行的初始化仅能确保第一晶体管T1在数据写入阶段导通,而不能实现改善偏置的效果。这是因为,在初始化阶段第一晶体管T1的栅极虽然接入了低电平,但是第一晶体管T1的第一极和第二极处于浮置状态,不能提供第一晶体管T1复位的电压。以及,受到驱动芯片输出电压的限制(最高为7.7V),仅依靠输出电压无法对第一晶体管T1进行强制复位。因此,本发明实施例设置电压调整模块400,借助第二甲扫描信号S2的电压跳变将第一晶体管T1的第一极的电压抬升,很好地实现了对第一晶体管T1的偏置状态的复位。本发明实施例的构思巧妙,又易于实现,达到了意料不到的技术效果。
图8为本发明实施例提供的又一种像素电路的示意图。参见图8,与上述各实施例不同的是,第三晶体管T3和第四晶体管T4为低温多晶硅晶体管,即第三晶体管T3和第四晶体管T4为P型晶体管。这样,像素电路中的全部晶体管均为P型晶体管,从而有利于降低工艺难度。图8所示的像素电路对应的驱动时序如图9所示,相应地,第二乙扫描信号S2’和第二甲扫描信号S2的时序相同,第二甲扫描信号S2复用为第二乙扫描信号S2’。可选地,第三扫描信号S3复用为第一扫描信号S1。因此,各扫描信号仅需一套栅极驱动电路,其驱动过程与前述各实施例类似,不再赘述。
需要说明的是,在上述各实施例中,示例性地示出了像素电路包括驱动模块100、数据写入模块200、补偿模块300、电压调整模块400、第一初始化模块500、第一发光控制模块600、第二发光控制模块700和存储模块900等模块的连接关系及其中晶体管的沟道类型,并非对本发明的限定。在实际应用中可以根据需要调整部分模块的连接关系及晶体管的沟道类型,均在本发明的保护范围之内。
本发明实施例还提供了一种显示面板,该显示面板包括如本发明任意实施例所提供的像素电路,其技术原理和产生的效果类似,不再赘述。
本发明实施例还提供了一种像素电路的驱动方法,该驱动方法适用于本发明任意实施例所提供的像素电路,具备相应的有益效果。图10为本发明实施例提供的一种像素电路的驱动方法的流程示意图。参见图10,该像素电路的驱动方法包括:
S110、数据写入阶段,控制数据写入模块和补偿模块的控制端的电压,以使数据写入模块和补偿模块导通,将数据信号写入驱动模块的控制端。
S120、保持阶段,控制数据写入模块和补偿模块的控制端的电压,以使数据写入模块和补偿模块断开;其中,数据写入模块的控制端的电压发生跳变,控制电压调整模块对驱动模块的第一端的电压进行调整。
需要说明的是,在像素电路的各实施例中,针对不同的像素电路进行了驱动方法的具体说明,这些驱动方法均可以认为是本发明实施例提供的像素电路的驱动方法,重复内容此处不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (15)

1.一种像素电路,其特征在于,包括:
驱动模块,包括控制端、第一端和第二端;
数据写入模块,用于响应其控制端的电压将数据信号写入所述驱动模块的第一端;
补偿模块,用于响应其控制端的电压导通所述驱动模块的控制端和第二端之间的连接;
电压调整模块,用于根据所述数据写入模块的控制端的电压,对所述驱动模块的第一端的电压进行调整;所述电压调整模块连接于所述数据写入模块的控制端和所述驱动模块的第一端之间;所述电压调整模块包括:第一电容,所述第一电容的第一极与所述数据写入模块的控制端电连接,所述第一电容的第二极与所述驱动模块的第一端电连接。
2.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管的栅极作为所述驱动模块的控制端,所述第一晶体管的第一极作为所述驱动模块的第一端,所述驱动模块的第二极作为所述驱动模块的第二端。
3.根据权利要求2所述的像素电路,其特征在于,所述第一晶体管为低温多晶硅晶体管。
4.根据权利要求1所述的像素电路,其特征在于,所述数据写入模块的第一端接入数据信号,所述数据写入模块的第二端与所述驱动模块的第一端电连接;
所述数据写入模块包括第二晶体管,所述第二晶体管的栅极作为所述数据写入模块的控制端,所述第二晶体管的第一极作为所述数据写入模块的第一端,所述第二晶体管的第二极作为所述数据写入模块的第二端。
5.根据权利要求4所述的像素电路,其特征在于,所述第二晶体管均为低温多晶硅晶体管。
6.根据权利要求1所述的像素电路,其特征在于,所述补偿模块的第一端与所述驱动模块的第二端电连接,所述补偿模块的第二端与所述驱动模块的控制端电连接;
所述补偿模块包括第三晶体管,所述第三晶体管的栅极作为所述补偿模块的控制端,所述第三晶体管的第一极作为所述补偿模块的第一端,所述第三晶体管的第二极作为所述补偿模块的第二端。
7.根据权利要求6所述的像素电路,其特征在于,所述第三晶体管为金属氧化物晶体管。
8.根据权利要求1所述的像素电路,其特征在于,还包括:
第一初始化模块,用于响应其控制端的电压对所述驱动模块的控制端进行初始化。
9.根据权利要求8所述的像素电路,其特征在于,所述第一初始化模块包括第四晶体管,所述第四晶体管的栅极作为所述第一初始化模块的控制端,所述第四晶体管的第一极作为所述第一初始化模块的第一端,所述第四晶体管的第二极作为所述第一初始化模块的第二端。
10.根据权利要求1所述的像素电路,其特征在于,还包括:
第一发光控制模块,用于响应其控制端的电压将第一电源信号写入所述驱动模块的第一端;
第二发光控制模块,用于响应其控制端的电压导通所述驱动模块的第二端与发光器件之间的连接。
11.根据权利要求10所述的像素电路,其特征在于,所述第一发光控制模块包括第五晶体管,所述第五晶体管的栅极作为所述第一发光控制模块的控制端,所述第五晶体管的第一极作为所述第一发光控制模块的第一端,所述第五晶体管的第二端作为所述第一发光控制模块的第二端;
所述第二发光控制模块包括第六晶体管,所述第六晶体管的栅极作为所述第二发光控制模块的控制端,所述第六晶体管的第一极作为所述第二发光控制模块的第一端,所述第六晶体管的第二极作为所述第二发光控制模块的第二端。
12.根据权利要求1所述的像素电路,其特征在于,还包括:
第二初始化模块,用于响应其控制端的电压对发光器件的阳极进行初始化。
13.根据权利要求12所述的像素电路,其特征在于,所述第二初始化模块包括第七晶体管,所述第七晶体管的栅极作为所述第二初始化模块的控制端,所述第七晶体管的第一极作为所述第二初始化模块的第一端,所述第七晶体管的第二极作为所述第二初始化模块的第二端。
14.一种显示面板,其特征在于,包括:如权利要求1-13任一项所述的像素电路。
15.一种如权利要求1-13任一项所述的像素电路的驱动方法,其特征在于,包括:
数据写入阶段,控制所述数据写入模块和所述补偿模块的控制端的电压,以使所述数据写入模块和所述补偿模块导通,将所述数据信号写入所述驱动模块的控制端;
保持阶段,控制所述数据写入模块和所述补偿模块的控制端的电压,以使所述数据写入模块和所述补偿模块断开;其中,所述数据写入模块的控制端的电压发生跳变,控制所述电压调整模块对所述驱动模块的第一端的电压进行调整。
CN202111398072.2A 2021-11-19 2021-11-19 像素电路及其驱动方法、显示面板 Active CN114038406B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111398072.2A CN114038406B (zh) 2021-11-19 2021-11-19 像素电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111398072.2A CN114038406B (zh) 2021-11-19 2021-11-19 像素电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN114038406A CN114038406A (zh) 2022-02-11
CN114038406B true CN114038406B (zh) 2022-11-11

Family

ID=80138526

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111398072.2A Active CN114038406B (zh) 2021-11-19 2021-11-19 像素电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN114038406B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114743507B (zh) * 2022-04-28 2024-02-09 云谷(固安)科技有限公司 显示面板及其驱动方法、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150045333A (ko) * 2013-10-18 2015-04-28 삼성디스플레이 주식회사 박막트랜지스터 기판 및 기판의 신호선 리페어 방법
CN112150967A (zh) * 2020-10-20 2020-12-29 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112382235A (zh) * 2020-12-01 2021-02-19 合肥维信诺科技有限公司 一种像素电路及其控制方法、显示面板
KR20210062773A (ko) * 2019-11-21 2021-06-01 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
CN113362765A (zh) * 2021-06-24 2021-09-07 合肥维信诺科技有限公司 像素电路及其驱动方法和显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103474025B (zh) * 2013-09-06 2015-07-01 京东方科技集团股份有限公司 一种像素电路及显示器
CN109427290A (zh) * 2017-08-23 2019-03-05 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN109410838A (zh) * 2018-12-29 2019-03-01 云谷(固安)科技有限公司 一种像素电路和显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150045333A (ko) * 2013-10-18 2015-04-28 삼성디스플레이 주식회사 박막트랜지스터 기판 및 기판의 신호선 리페어 방법
KR20210062773A (ko) * 2019-11-21 2021-06-01 삼성디스플레이 주식회사 주사 구동부 및 이를 포함하는 표시 장치
CN112150967A (zh) * 2020-10-20 2020-12-29 厦门天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN112382235A (zh) * 2020-12-01 2021-02-19 合肥维信诺科技有限公司 一种像素电路及其控制方法、显示面板
CN113362765A (zh) * 2021-06-24 2021-09-07 合肥维信诺科技有限公司 像素电路及其驱动方法和显示装置

Also Published As

Publication number Publication date
CN114038406A (zh) 2022-02-11

Similar Documents

Publication Publication Date Title
CN112102785B (zh) 像素电路、显示面板及其驱动方法和显示装置
US11961477B2 (en) Pixel driving circuit, and display panel and driving method thereof
US20240144870A1 (en) Pixel circuit, driving method, and display device
CN113781964B (zh) 像素电路及其驱动方法、显示面板
CN111696473B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN112885304B (zh) 像素电路、显示面板和像素电路的驱动方法
CN111710296B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN112102784B (zh) 一种像素驱动电路及其制作方法、显示装置
CN114005400A (zh) 像素电路和显示面板
CN213277408U (zh) 像素电路、显示面板和显示装置
CN113892132B (zh) 像素电路、驱动方法和显示装置
US20220189401A1 (en) Pixel circuit, display substrate, display device and pixel driving method
CN113870786B (zh) 像素电路、驱动发光和显示装置
CN114038406B (zh) 像素电路及其驱动方法、显示面板
CN113748454B (zh) 像素电路及其驱动方法以及显示面板
CN112669775A (zh) 一种显示面板、驱动方法及显示装置
WO2021042271A1 (zh) 像素驱动电路、像素驱动方法、显示面板及显示装置
CN116363998A (zh) 一种显示面板及显示装置
CN114241998B (zh) 像素电路、显示装置和显示装置的驱动方法
CN112435624B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN114120907A (zh) 像素电路、显示装置及其驱动方法
CN117423315B (zh) 一种像素电路及显示面板
CN115565493B (zh) 一种像素驱动电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant