CN114005873A - 具有共享导电字线的紧凑存储器单元及其制造方法 - Google Patents

具有共享导电字线的紧凑存储器单元及其制造方法 Download PDF

Info

Publication number
CN114005873A
CN114005873A CN202110849707.XA CN202110849707A CN114005873A CN 114005873 A CN114005873 A CN 114005873A CN 202110849707 A CN202110849707 A CN 202110849707A CN 114005873 A CN114005873 A CN 114005873A
Authority
CN
China
Prior art keywords
gate
memory
memory cell
conductive
semiconductor substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110849707.XA
Other languages
English (en)
Inventor
孙永顺
卓荣发
陈学深
郭克文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Gemini Singapore Pte Ltd
Original Assignee
Gemini Singapore Pte Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gemini Singapore Pte Ltd filed Critical Gemini Singapore Pte Ltd
Publication of CN114005873A publication Critical patent/CN114005873A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • H01L29/42344Gate electrodes for transistors with charge trapping gate insulator with at least one additional gate, e.g. program gate, erase gate or select gate
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/535Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including internal interconnections, e.g. cross-under constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40114Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/4234Gate electrodes for transistors with charge trapping gate insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66825Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66833Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a charge trapping gate insulator, e.g. MNOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • H01L29/7883Programmable transistors with only two possible levels of programmation charging by tunnelling of carriers, e.g. Fowler-Nordheim tunnelling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Abstract

本发明涉及具有共享导电字线的紧凑存储器单元及其制造方法。本文公开的示例性器件包括:第一存储器单元,其包括位于半导体衬底的上表面上方的第一存储器栅极;以及第二存储器单元,其包括位于半导体衬底的上表面上方的第二存储器栅极。在该示例中,该器件还包括导电字线结构,其位于半导体衬底的上表面上方且在第一存储器栅极和第二存储器栅极之间,其中该导电字线结构由第一存储器单元和第二存储器单元共享。

Description

具有共享导电字线的紧凑存储器单元及其制造方法
技术领域
本公开一般地涉及集成电路的制造,更具体地涉及具有共享导电字线的新颖紧凑存储器单元的各种实施例以及制造这种存储器单元的各种新颖方法。
背景技术
非易失性存储器单元广泛用于许多现代集成电路器件和许多消费产品中。通常,存储器单元是存储电学信息的装置。存在多种不同形式的存储器单元,例如浮栅型存储器单元、电荷俘获型存储器单元等。电荷俘获型存储器单元的一种典型配置包括位于半导体衬底上的栅极绝缘层、位于栅极绝缘层上的电荷存储层、位于电荷存储层上的阻挡绝缘层以及位于阻挡绝缘层上方的栅电极。即使是最基本的电子消费产品,通常也包含数百万个这样的存储器单元。
存储器单元的各种结构可由多种不同的材料制成。在较常见的一种材料组合中,栅极绝缘层和阻挡绝缘层由二氧化硅制成,电荷存储层由氮化硅(或富硅氮化物)制成。由于在存储器单元中采用的材料(氧化物-氮化物-氧化物),这种存储器单元有时被称为“ONO”型存储器单元。栅电极可由多种不同的导电材料组成,例如多晶硅、金属、金属化合物等。在栅极绝缘层和阻挡绝缘层由二氧化硅制成,电荷存储层由氮化硅制成,栅电极由多晶硅制成的情况下,这种存储器单元通常被称为SONOS(硅-氧化物-氮化物-氧化物-硅)型存储器单元。这种电荷俘获型存储器单元的另一变型被称为MONOS(金属-氧化物-氮化物-氧化物-硅)单元,其中栅电极包括金属,栅极绝缘层和阻挡绝缘层由二氧化硅制成,电荷存储层由氮化硅制成。在又一变型中,阻挡绝缘层可由高绝缘材料(k值大于10)制成并且栅电极由多晶硅制成。此类存储器单元有时被称为SHINOS(硅-HI-k-氮化物-氧化物-硅)存储器单元。还有更多可能的材料配置。
无论此类存储器单元的确切结构和材料如何,业界一直在不断推动提高此类存储器单元的性能和耐用性,并减小此类存储器单元的物理尺寸以及增加其在集成电路器件上的封装密度。本公开涉及具有共享导电字线的新颖紧凑存储器单元的各种实施例以及制造此类存储器单元的各种新颖方法。
发明内容
以下给出了本发明的简化发明内容以提供对本发明某些方面的基本理解。此发明内容不是对本发明的详尽概述。它不旨在识别本发明的关键或重要元素或描绘本发明的范围。其唯一目的是以简化的形式呈现一些概念,作为稍后讨论的更详细描述的前序。
一般而言,本公开涉及具有共享导电字线的新颖紧凑存储器单元的各种实施例以及制造此类存储器单元的各种新颖方法。本文公开的一个示例性器件包括:第一存储器单元,其包括位于半导体衬底的上表面上方的第一存储器栅极,以及第二存储器单元,其包括位于所述半导体衬底的所述上表面上方的第二存储器栅极。在该示例中,该器件还包括导电字线结构,其位于所述半导体衬底的所述上表面上方且在所述第一存储器栅极和所述第二存储器栅极之间,其中所述导电字线结构由所述第一存储器单元和所述第二存储器单元共享。
附图说明
可以通过参考结合附图进行的以下描述来理解本公开,在附图中,相同的参考标号表示相同的元素,并且在附图中:
图1至图14示出了具有共享导电字线的新颖紧凑存储器单元的各种实施例以及制造这种存储器单元的各种新颖方法。附图并非按比例绘制。
虽然本文公开的主题易于具有各种修改和替代形式,但是其具体实施例已经通过示例在附图中示出并且在本文中进行了详细描述。然而,应理解,本文对具体实施例的描述并非旨在将本发明限制为所公开的特定形式,而是相反地,其意图是涵盖落在由所附权利要求书限定的本发明的精神和范围内的所有修改、等同物和替代物。
具体实施方式
下面描述本发明的各种示例性实施例。为了清楚起见,在本说明书中没有描述实际实施方式的所有特征。当然,应当理解,在任何这样的实际实施例的开发中,必须做出许多特定于实施方式的决定来实现开发者的特定目标,例如遵守与系统有关和与行业有关的约束,这些约束从一种实施方式到另一实施方式都会有所不同。此外,将意识到,这些开发工作可能复杂且耗时,但是对受益于本公开的本领域普通技术人员而言仍将是例行的工作。
现在将参考附图描述本主题。在附图中示意性地描绘的各种结构、系统和装置仅出于解释的目的,以使本公开的内容不会被本领域技术人员公知的细节模糊。然而,包括附图是为了描述和解释本公开的说明性示例。本领域技术人员在完全阅读本申请之后将理解,附图中未示出各种掺杂区域,例如源极/漏极区、晕圈注入区、阱区等。在此使用的单词和短语应该被理解和解释为具有与相关领域的技术人员对这些单词和短语的理解一致的含义。并不旨在通过此处对术语或短语的一致使用来暗示术语或短语的特殊定义,即与本领域技术人员所理解的普通和惯常含义不同的定义。在术语或短语旨在具有特殊含义,即不同于本领域技术人员所理解的含义的情况下,这样的特殊定义将在说明书中以直接、明确地提供术语或短语的特殊定义的明确方式明确地阐述。
在完全阅读本申请之后,对于本领域技术人员而言将显而易见的是,本文公开的IC产品100的各种实施例可以并入到任何类型的集成电路产品中,例如,它可以是独立的存储器产品,其中存储器电路嵌有逻辑电路的产品等等。可以使用多种不同的材料并通过执行多种已知的工艺操作(例如化学气相沉积(CVD)、原子层沉积(ALD)、热生长工艺、旋涂技术等)来形成本文所述的各种组件、结构和材料层。这些各种材料层的厚度也可以根据特定应用而变化。参考附图,现在将更详细地描述本文公开的方法和器件的各种示例性实施例。
图1至图14示出了IC产品100的各种实施例,IC产品100包括具有共享导电字线的存储器单元101A、101B(集合地使用参考标号101表示)的新颖紧凑布置以及制造此类存储器单元101的各种新颖方法。存储器单元101可以是N型器件或P型器件。在本文描述的说明性示例中,存储器单元101将是N型器件。
存储器单元101将形成在半导体衬底102之上和上方。半导体衬底102可以具有各种构造,例如体硅构造。衬底102还可以具有绝缘体上半导体(SOI)构造,其包括基底半导体层、掩埋绝缘层和位于掩埋绝缘层上方的有源半导体层,其中形成在衬底102上的晶体管器件(未示出)形成在有源半导体层中和上方。衬底102可以由硅制成,或者可以由硅以外的半导体材料制成。因此,术语“衬底”或“半导体衬底”应被理解为涵盖所有半导体材料以及这些半导体材料的所有形式。
图1示出了在执行若干处理操作之后处于早期制造阶段的IC产品100。首先,通过执行已知的制造技术在衬底102中形成隔离结构104。隔离结构104可由多种材料组成,例如二氧化硅。此后,在衬底102中形成P阱区106。P阱区106可借助通过图案化注入掩模(未示出,例如光致抗蚀剂的图案化层)执行已知的离子注入工艺来形成。P阱区106可以使用诸如硼或二氟化硼的P型掺杂剂形成。为了形成P阱区106而执行的离子注入工艺的参数以及P阱区106中的掺杂剂原子浓度可根据应用而变化。在附图中的示例中,各种掺杂区将被简单地描绘为在其刚注入位置(即,紧接在注入工艺结束后的所注入的掺杂剂原子的大致位置)中具有大致矩形形状的横截面构造。本领域技术人员在完全阅读本申请之后将理解,由于在形成P阱区106之后为了完成IC产品100的制造而执行的各种处理操作,P阱区106中的掺杂剂原子将趋向于从其刚注入位置迁移。
图2示出了在执行若干工艺操作之后的IC产品100。首先,在衬底102上方依次形成用于存储器单元101的各种材料层。更具体地,在衬底102上方形成栅极绝缘层108、电荷存储层110、阻挡绝缘层112、栅电极材料层114和帽盖材料层116。图2还示出了形成在帽盖材料层116上方的图案化蚀刻掩模117。在一个说明性示例中,图案化蚀刻掩模117可以是图案化的光致抗蚀剂层或OPL层。在其他应用中,图案化蚀刻掩模117可以是图案化的硬掩模。可通过执行已知的制造技术来形成图案化蚀刻掩模117。
图2中所示的材料层可由多种不同材料制成,并且可根据特定应用形成为多种不同厚度。例如,栅极绝缘层108可由诸如二氧化硅、Al2O3、氧化铪、高k绝缘材料(k值为10或更大)等材料构成。电荷存储层110可由诸如氮化硅、HfO2、HfOx、HfAlO等材料构成。阻挡绝缘层112可由诸如二氧化硅、高k绝缘材料(k值为10或更大)、HfOx等材料构成。栅电极材料层114可由诸如多晶硅、非晶多晶硅等任何导电材料构成。帽盖材料116可由诸如氮化硅、氧化物材料等材料构成。在一个特定示例中,栅极绝缘层108可由二氧化硅制成,电荷存储层110可由氮化硅制成,阻挡绝缘层112可由二氧化硅制成,栅电极材料114可以是多晶硅,帽盖材料116可以是氮化硅。在一些应用中,栅极绝缘层108可以比阻挡绝缘层112薄,但并非在所有应用中都是如此,例如,栅极绝缘层108可具有约2nm的厚度,而阻挡绝缘层112可具有约5nm的厚度。
图3示出了在执行若干工艺操作之后的IC产品100。首先,通过图案化蚀刻掩模117执行一个或多个蚀刻工艺以图案化图3所示的各个材料层。该工艺操作导致形成分别用于存储器单元101A、101B的多个栅极结构121A、121B(集合地使用参考标号121表示)。此后,去除图案化蚀刻掩模117。在该示例中,由于帽盖层116位于栅极结构上方,因此可将其称为栅帽盖。
图4示出了在分别邻近栅极结构121A、121B的侧壁形成简单描绘的第一和第二侧壁间隔物(spacer)118A、118B(集合地使用参考标号118表示)之后的IC产品100。侧壁间隔物118可通过沉积保形(conformal)间隔物材料层,然后执行各向异性蚀刻工艺来形成。侧壁间隔物118可具有任何期望的厚度(在其基底部)并且可由任何期望的材料制成,例如氮化硅、低k材料(k值小于3.5)等。在所示的示例中,侧壁间隔物118位于栅极结构121的侧壁上并与其物理接触。在一些情况下,可以存在邻近栅极结构121的侧壁形成的多个侧壁间隔物。
图5示出了在执行若干工艺操作之后的IC产品100。首先,在一个说明性工艺流程中,在栅极结构121之间的空间中沉积绝缘材料层120。此时,执行定时的凹陷(recess)蚀刻工艺以去除绝缘材料层120的垂直厚度的一部分,使得绝缘材料层上的上表面120R位于衬底102的上表面上方的期望高度水平面处。绝缘材料层120的最终厚度可根据特定应用而变化。绝缘材料层120可由例如二氧化硅、HARP氧化物、HDP氧化物、可流动氧化物等或这些材料的组合构成。
图6示出了在执行保形沉积工艺以在衬底102上方形成保形导电材料层122之后的IC产品100。保形导电材料层122可由多种不同导电材料构成,例如掺杂的多晶硅、非晶多晶硅等,并且可以形成为任何期望的厚度。应注意,保形导电材料层122以这样的方式形成:即,它会“夹断”并基本上过填充分别位于相邻栅极结构121A、121B上的第一侧壁间隔物118A和第二侧壁间隔物118B之间的空间123。
图7示出了在对保形导电材料层122执行各向异性蚀刻工艺之后的IC产品100。该工艺操作导致形成第一导电结构122A、组合或合并的第二导电结构122B,以及第三导电结构122C,其中第一导电结构122A位于栅极结构121A的邻近间隔物118A的一侧上,组合或合并的第二导电结构122B位于两个栅极结构121之间的空间123中,第三导电结构122C位于栅极结构121B的邻近间隔物118B的一侧上。组合的导电结构122B位于第一和第二侧壁间隔物118A和118B之间。在一个特定示例中,第一导电结构122A位于第一侧壁间隔物118A上并与其物理接触,组合或合并的第二导电结构122B位于第一侧壁间隔物118A和第二侧壁间隔物118B两者上并与其物理接触,第三导电结构122C位于第二侧壁间隔物118B上并与其物理接触。导电结构122A、122B和122C可具有任何期望的(沿着双箭头线125指示的方向在其基底部测量的)横向厚度。在形成导电结构122A、122B和122C之后,执行蚀刻工艺以去除绝缘材料120的凹陷层的暴露部分。应注意,绝缘材料120仍然保留位于导电结构122A、122B和122C的底表面和衬底102的上表面之间。还应注意,在该特定实施例中,导电结构122A、122B和122C的上表面位于与栅帽盖116的上表面116S基本共面的水平面处,或者稍微低于栅帽盖116的上表面116S。
图8示出了在执行离子注入工艺以在衬底102中形成N型注入区124A、124B(集合地使用参考标号124表示)之后的IC产品100。注入区124中的掺杂剂原子浓度可根据特定应用而变化。应注意,在该实施例中,注入区124A的一部分在第一导电结构122A下方延伸,而注入区124B的一部分在第三导电结构122C下方延伸。
图8示出了两个存储器单元101A、101B(例如双位存储器单元)。存储器单元101A包括存储器栅极(MG0),并且导电结构122A用作存储器单元101A的选择栅极(SG0)。存储器单元101B包括存储器栅极(MG1),并且导电结构122C用作存储器单元101B的选择栅极(SG1)。组合、合并的导电结构122B用作存储器单元101A、101B的共享字线(WL)。掺杂区124A、124B分别用作两个存储器单元101的源极线(SL)和位线(BL)。双位存储器单元可通过Fowler-Nordheim(F-N)隧穿或热空穴注入而被擦除,各个存储器单元101A、101B中的每一个可通过F-N隧穿而被单独编程。
本领域技术人员在完全阅读本申请之后将理解,与其他存储器单元相比,本文公开的新颖双位存储器单元紧凑得多,这是因为形成了用作两个存储器单元101A、101B二者的单个字线的组合导电结构122B。例如,对于标准的现有技术55nm SONOS存储器单元,单元尺寸约为0.128μm2或约42.2F2。相比之下,本文公开的紧凑存储器单元101的新颖布置具有约0.093μm 2或约30.8F2的单元尺寸,比现有技术的SONOS单元小约27%。在图8所示的处理点处,可执行传统制造操作以完成IC产品100的制造。
图9示出了图8所示的双位存储器单元的偏置表。本领域技术人员在完全阅读本申请之后将理解,可以在具有各种不同配置的阵列中布置本文公开的新颖的双位存储器单元。例如,图10示出了存储器阵列的一种可能配置,其中所有的双位存储器单元共享公共的或局域源极线。图11示出了存储器阵列的又一可能配置,其中源极线和位线在交替的双位存储器单元之间局部共享。
本领域技术人员在完全阅读本申请之后将理解,本文公开的新颖双位存储器单元可采用多种配置,其中导电结构122B是由两个存储器单元101A和101B二者共享的字线。例如,图12示出了一个实施例,其中用于导电结构122的导电材料以使得导电结构122的上表面位于在栅帽盖116的上表面的水平面上方的水平面处的方式沉积和图案化。还应注意,第一导电结构122A的一部分位于存储器单元101A的栅极结构121A的一部分的垂直上方,并且第三导电结构122C的一部分位于存储器单元101B的栅极结构121B的一部分的垂直上方。在该示例中,第二导电结构122B的第一部分位于存储器单元101A的栅极结构121A的一部分的垂直上方,而第二导电结构122B的第二部分位于存储器单元101B的栅极结构121B的一部分的垂直上方。
在图13所示的实施例中,帽盖层116位于导电结构122上方。可通过在产品上依次沉积用于绝缘层120、导电结构122和帽盖层116的材料,然后通过执行已知的掩蔽和蚀刻技术对这些材料进行图案化来实现此结构。随后,在第一导电结构122A和第二导电结构122B之间形成存储器单元101A的栅极结构121A,并在第二导电结构122B和第三导电结构122C之间形成存储器单元101B的栅极结构121B。在一个说明性工艺流程中,用于栅极绝缘层108、电荷存储层110和阻挡绝缘层112的材料通过执行保形沉积工艺而形成。此后,沉积栅电极材料114以过填充导电结构122之间的剩余空间。此时,通过执行已知的掩蔽和蚀刻技术来图案化用于栅极结构的材料。应注意,栅极结构121的最上表面位于在导电结构122的上表面的水平面上方的水平面处。在该示例中,存储器单元101A的栅极结构121A的第一部分位于第一导电结构122A的一部分的垂直上方,而存储器单元101A的栅极结构121A的第二部分位于第二导电结构122B的一部分的垂直上方。类似地,存储器单元101B的栅极结构121B的第一部分位于第二导电结构122B的一部分的垂直上方,而存储器单元101B的栅极结构121B的第二部分位于第三导电结构122C的一部分的垂直上方。还应注意,在该实施例中,存储器单元101A的栅极结构121A,具体地,栅极绝缘层108,位于导电结构122A和122B上并与其物理接触,而存储器单元101B的栅极结构121B,具体地,栅极绝缘层108,位于导电结构122B和122C上并与其物理接触。
图14示出了与图13所示的实施例相似的实施例,其中帽盖材料116位于导电结构122上方,并且用于栅极绝缘层108、电荷存储层110和阻挡绝缘层112的材料通过执行保形沉积工艺而形成。在该实施例中,在沉积栅电极材料114之后,执行CMP工艺操作以去除帽盖层116上表面上方的所有材料。因此,栅极结构121的上表面与帽盖层116的上表面基本共面。还应注意,在该实施例中,存储器单元101A的栅极结构121A,具体地,栅极绝缘层108,位于导电结构122A和122B上并与其物理接触,而存储器单元101B的栅极结构121B,具体地,栅极绝缘层108,位于导电结构122B和122C上并与其物理接触。
上面公开的特定实施例仅是示例性的,因为可以以受益于本文的教导的本领域技术人员所显而易见的不同但等效的方式来修改和实践本发明。例如,可以以不同的顺序执行上面阐述的方法步骤。此外,除了在下面的权利要求书中所述的以外,不旨在对本文所示的构造或设计的细节做出任何限制。因此,显然,可以改变或修改上面公开的特定实施例,并且所有这样的变化都被认为在本发明的范围和精神内。应注意,用于描述本说明书和所附权利要求书中的各种方法或结构的诸如“第一”、“第二”、“第三”或“第四”之类的术语的使用仅用作这样的步骤/结构的简写参考,并且不一定暗示按照这样的有序序列执行/形成这样的步骤/结构。当然,根据确切的权利要求语言,可能需要或可能不需要这样的处理的有序序列。因此,本文所寻求的保护在以下权利要求书中阐述。

Claims (20)

1.一种器件,包括:
具有上表面的半导体衬底;
第一存储器单元,其包括位于所述半导体衬底的所述上表面上方的第一存储器栅极;
第二存储器单元,其包括位于所述半导体衬底的所述上表面上方的第二存储器栅极;以及
导电字线结构,其位于所述半导体衬底的所述上表面上方且在所述第一存储器栅极和所述第二存储器栅极之间,其中所述导电字线结构由所述第一存储器单元和所述第二存储器单元共享。
2.根据权利要求1所述的器件,还包括:
第一侧壁间隔物,其邻近所述第一存储器栅极定位;以及
第二侧壁间隔物,其邻近所述第二存储器栅极定位,其中所述导电字线结构物理地接触所述第一侧壁间隔物和所述第二侧壁间隔物二者。
3.根据权利要求1所述的器件,还包括:
用于所述第一存储器单元的第一导电选择栅极结构,所述第一导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第一存储器栅极;以及
用于所述第二存储器单元的第二导电选择栅极结构,所述第二导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第二存储器栅极。
4.根据权利要求2所述的器件,还包括:
用于所述第一存储器单元的第一导电选择栅极结构,所述第一导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第一存储器栅极,其中所述第一导电选择栅极结构物理地接触所述第一侧壁间隔物;以及
用于所述第二存储器单元的第二导电选择栅极结构,所述第二导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第二存储器栅极,其中所述第二导电选择栅极结构物理地接触所述第二侧壁间隔物。
5.根据权利要求1所述的器件,还包括:
位于所述半导体衬底中的第一掺杂区,其中所述第一掺杂区用作所述第一存储器单元和所述第二存储器单元的源极线;以及
位于所述半导体衬底中的第二掺杂区,其中所述第二掺杂区用作所述第一存储器单元和所述第二存储器单元的位线。
6.根据权利要求1所述的器件,还包括:
绝缘材料层,其位于所述导电字线结构的底表面和所述半导体衬底的所述上表面之间;
第一栅帽盖,其位于所述第一存储器栅极上方,所述第一栅帽盖具有上表面;以及
第二栅帽盖,其位于所述第二存储器栅极上方,所述第二栅帽盖具有上表面,其中所述导电字线结构的上表面位于所述第一栅帽盖和所述第二栅帽盖的所述上表面下方或与其基本共面。
7.根据权利要求1所述的器件,其中所述第一存储器栅极和所述第二存储器栅极中的每一者包括:
栅极绝缘层,其位于所述半导体衬底上方;
电荷存储层,其位于所述栅极绝缘层上方;
阻挡绝缘层,其位于所述电荷存储层上方;以及
导电栅电极,其位于所述阻挡绝缘层上方。
8.根据权利要求1所述的器件,还包括:
第一侧壁间隔物,其邻近所述第一存储器栅极定位,其中所述第一侧壁间隔物物理地接触所述第一存储器栅极;以及
第二侧壁间隔物,其邻近所述第二存储器栅极定位,其中所述第二侧壁间隔物物理地接触所述第二存储器栅极。
9.根据权利要求1所述的器件,其中所述导电字线结构物理地接触所述第一存储器栅极且物理地接触所述第二存储器栅极。
10.根据权利要求9所述的器件,还包括:
用于所述第一存储器单元的第一导电选择栅极结构,所述第一导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第一存储器栅极,其中所述第一导电选择栅极结构物理地接触所述第一存储器栅极;以及
用于所述第二存储器单元的第二导电选择栅极结构,所述第二导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第二存储器栅极,其中所述第二导电选择栅极结构物理地接触所述第二存储器栅极。
11.一种器件,包括:
具有上表面的半导体衬底;
第一存储器单元,其包括位于所述半导体衬底的所述上表面上方的第一存储器栅极;
第一侧壁间隔物,其邻近所述第一存储器栅极定位;
第二存储器单元,其包括位于所述半导体衬底的所述上表面上方的第二存储器栅极;
第二侧壁间隔物,其邻近所述第二存储器栅极定位;
导电字线结构,其位于所述半导体衬底的所述上表面上方且在所述第一侧壁间隔物和所述第二侧壁间隔物之间,其中所述导电字线结构由所述第一存储器单元和所述第二存储器单元共享;
用于所述第一存储器单元的第一导电选择栅极结构,所述第一导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第一侧壁间隔物;以及
用于所述第二存储器单元的第二导电选择栅极结构,所述第二导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第二侧壁间隔物。
12.根据权利要求11所述的器件,其中所述导电字线结构物理地接触所述第一侧壁间隔物和所述第二侧壁间隔物二者,其中所述第一导电选择栅极结构物理地接触所述第一侧壁间隔物,并且其中所述第二导电选择栅极结构物理地接触所述第二侧壁间隔物。
13.根据权利要求11所述的器件,还包括:
位于所述半导体衬底中的第一掺杂区,其中所述第一掺杂区用作所述第一存储器单元和所述第二存储器单元的源极线;以及
位于所述半导体衬底中的第二掺杂区,其中所述第二掺杂区用作所述第一存储器单元和所述第二存储器单元的位线。
14.根据权利要求11所述的器件,还包括:
绝缘材料层,其位于所述导电字线结构的底表面和所述半导体衬底的所述上表面之间;
第一栅帽盖,其位于所述第一存储器栅极上方,所述第一栅帽盖具有上表面;以及
第二栅帽盖,其位于所述第二存储器栅极上方,所述第二栅帽盖具有上表面,其中所述导电字线结构的上表面位于所述第一栅帽盖和所述第二栅帽盖的所述上表面下方或与其基本共面。
15.根据权利要求11所述的器件,其中所述第一侧壁间隔物物理地接触所述第一存储器栅极,并且其中所述第二侧壁间隔物物理地接触所述第二存储器栅极。
16.一种器件,包括:
具有上表面的半导体衬底;
第一存储器单元,其包括位于所述半导体衬底的所述上表面上方的第一存储器栅极;
第二存储器单元,其包括位于所述半导体衬底的所述上表面上方的第二存储器栅极;
导电字线结构,其位于所述半导体衬底的所述上表面上方,其中所述导电字线结构由所述第一存储器单元和所述第二存储器单元共享,并且其中所述导电字线结构物理地接触所述第一存储器栅极且物理地接触所述第二存储器栅极;
用于所述第一存储器单元的第一导电选择栅极结构,所述第一导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第一存储器栅极;以及
用于所述第二存储器单元的第二导电选择栅极结构,所述第二导电选择栅极结构位于所述半导体衬底的所述上表面上方且邻近所述第二存储器栅极。
17.根据权利要求16所述的器件,其中所述第一导电选择栅极结构物理地接触所述第一存储器栅极,并且其中所述第二导电选择栅极结构物理地接触所述第二存储器栅极。
18.根据权利要求16所述的器件,还包括:
位于所述半导体衬底中的第一掺杂区,其中所述第一掺杂区用作所述第一存储器单元和所述第二存储器单元的源极线;以及
位于所述半导体衬底中的第二掺杂区,其中所述第二掺杂区用作所述第一存储器单元和所述第二存储器单元的位线。
19.根据权利要求16所述的器件,还包括:
绝缘材料层,其位于所述导电字线结构的底表面和所述半导体衬底的所述上表面之间;以及
第一帽盖层,其位于所述导电字线结构上方,所述第一帽盖层具有上表面,其中所述第一存储器栅极的上表面和所述第二存储器栅极的上表面位于在所述帽盖层的所述上表面的水平面上方的水平面处。
20.根据权利要求16所述的器件,其中所述第一存储器栅极包括第一栅极绝缘层,所述第二存储器栅极包括第二栅极绝缘层,并且其中所述导电字线结构物理地接触所述第一栅极绝缘层且物理地接触所述第二栅极绝缘层。
CN202110849707.XA 2020-07-28 2021-07-27 具有共享导电字线的紧凑存储器单元及其制造方法 Pending CN114005873A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/940522 2020-07-28
US16/940,522 US11309324B2 (en) 2020-07-28 2020-07-28 Compact memory cell with a shared conductive word line and methods of making such a memory cell

Publications (1)

Publication Number Publication Date
CN114005873A true CN114005873A (zh) 2022-02-01

Family

ID=79921021

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110849707.XA Pending CN114005873A (zh) 2020-07-28 2021-07-27 具有共享导电字线的紧凑存储器单元及其制造方法

Country Status (2)

Country Link
US (1) US11309324B2 (zh)
CN (1) CN114005873A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11437392B2 (en) 2020-07-28 2022-09-06 Globalfoundries Singapore Pte. Ltd. Compact memory cell with a shared conductive select gate and methods of making such a memory cell

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001028428A (ja) * 1999-07-14 2001-01-30 Hitachi Ltd 半導体集積回路装置およびその製造方法ならびにその動作方法
US20030178668A1 (en) * 2002-03-20 2003-09-25 Sohrab Kianian Self aligned method of forming a semiconductor memory array of floating gate memory cells with buried bit-line and raised source line, and a memory array made thereby
US20040065917A1 (en) * 2002-10-07 2004-04-08 Der-Tsyr Fan Flash memory cells with separated self-aligned select and erase gates, and process of fabrication
CN1551352A (zh) * 2003-05-13 2004-12-01 ������������ʽ���� 半导体器件及其制造方法,便携式电子设备和集成电路卡
US20060001081A1 (en) * 2004-07-02 2006-01-05 Renesas Technology Corp. Nonvolatile semiconductor memory device and manufacturing method thereof
CN101068020A (zh) * 2006-05-05 2007-11-07 西利康存储技术股份有限公司 存储单元阵列及其制造方法
US7432156B1 (en) * 2006-04-20 2008-10-07 Spansion Llc Memory device and methods for its fabrication
CN101647122A (zh) * 2007-03-13 2010-02-10 飞思卡尔半导体公司 包括位于不同高度的沟道区域的电子器件及其形成工艺
US20170062446A1 (en) * 2015-08-24 2017-03-02 Renesas Electronics Corporation Semiconductor device and method of manufacturing the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6630383B1 (en) 2002-09-23 2003-10-07 Advanced Micro Devices, Inc. Bi-layer floating gate for improved work function between floating gate and a high-K dielectric layer
US20080237696A1 (en) 2004-07-01 2008-10-02 Chih-Hsin Wang Alignment protection in non-volatile memory and array
JP4575320B2 (ja) 2006-03-15 2010-11-04 株式会社東芝 不揮発性半導体記憶装置
US7723774B2 (en) * 2007-07-10 2010-05-25 Silicon Storage Technology, Inc. Non-diffusion junction split-gate nonvolatile memory cells and arrays, methods of programming, erasing, and reading thereof, and methods of manufacture
EP2068351A1 (en) 2007-12-03 2009-06-10 INTERUNIVERSITAIR MICROELEKTRONICA CENTRUM vzw (IMEC) Floating gate non-volatile memory device and method for manufacturing same
KR20100081833A (ko) 2009-01-07 2010-07-15 삼성전자주식회사 비휘발성 메모리 소자의 제조 방법
US9171858B2 (en) 2013-12-30 2015-10-27 Globalfoundries Singapore Pte. Ltd. Multi-level memory cells and methods for forming multi-level memory cells
CN110061009B (zh) * 2019-04-30 2021-05-25 上海华力微电子有限公司 一种分离栅闪存单元的半导体结构及其制造方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001028428A (ja) * 1999-07-14 2001-01-30 Hitachi Ltd 半導体集積回路装置およびその製造方法ならびにその動作方法
US20030178668A1 (en) * 2002-03-20 2003-09-25 Sohrab Kianian Self aligned method of forming a semiconductor memory array of floating gate memory cells with buried bit-line and raised source line, and a memory array made thereby
US20040065917A1 (en) * 2002-10-07 2004-04-08 Der-Tsyr Fan Flash memory cells with separated self-aligned select and erase gates, and process of fabrication
CN1551352A (zh) * 2003-05-13 2004-12-01 ������������ʽ���� 半导体器件及其制造方法,便携式电子设备和集成电路卡
JP2004342682A (ja) * 2003-05-13 2004-12-02 Sharp Corp 半導体装置及びその製造方法、携帯電子機器、並びにicカード
US20060001081A1 (en) * 2004-07-02 2006-01-05 Renesas Technology Corp. Nonvolatile semiconductor memory device and manufacturing method thereof
US7432156B1 (en) * 2006-04-20 2008-10-07 Spansion Llc Memory device and methods for its fabrication
CN101068020A (zh) * 2006-05-05 2007-11-07 西利康存储技术股份有限公司 存储单元阵列及其制造方法
CN101647122A (zh) * 2007-03-13 2010-02-10 飞思卡尔半导体公司 包括位于不同高度的沟道区域的电子器件及其形成工艺
US20170062446A1 (en) * 2015-08-24 2017-03-02 Renesas Electronics Corporation Semiconductor device and method of manufacturing the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11437392B2 (en) 2020-07-28 2022-09-06 Globalfoundries Singapore Pte. Ltd. Compact memory cell with a shared conductive select gate and methods of making such a memory cell

Also Published As

Publication number Publication date
US11309324B2 (en) 2022-04-19
US20220037348A1 (en) 2022-02-03

Similar Documents

Publication Publication Date Title
KR101809512B1 (ko) 비휘발성 메모리 소자 및 그 제조 방법
US9379120B2 (en) Metal control gate structures and air gap isolation in non-volatile memory
KR101834930B1 (ko) 수직 구조의 비휘발성 메모리 소자
US8071449B2 (en) Semiconductor storage device and method for manufacturing the same
US8987108B2 (en) Methods of forming semiconductor structures including bodies of semiconductor material
US20200006358A1 (en) Three-dimensional memory device containing multilevel drain select gate isolation and methods of making the same
US9899408B2 (en) Non-volatile memory device having vertical structure and method of manufacturing the same
KR102422689B1 (ko) 다중레벨 드레인 선택 게이트 격리를 포함하는 3차원 메모리 디바이스 및 그 제조 방법
US10892279B1 (en) NAND string containing separate hole and electron tunneling dielectric layers and methods for forming the same
KR102342550B1 (ko) 반도체 장치
US9673210B1 (en) Semiconductor structure including a nonvolatile memory cell having a charge trapping layer and method for the formation thereof
US9230971B2 (en) NAND string containing self-aligned control gate sidewall cladding
US20180277564A1 (en) Semiconductor memory device and method for manufacturing the same
US9224873B2 (en) Method of fabricating a charge trap NAND flash memory device
CN1979866B (zh) 存储装置
US8193059B2 (en) Bit line structure and method for the production thereof
CN114005873A (zh) 具有共享导电字线的紧凑存储器单元及其制造方法
US11437392B2 (en) Compact memory cell with a shared conductive select gate and methods of making such a memory cell
US11450678B2 (en) Split gate (SG) memory device and novel methods of making the SG-memory device
US20100327341A1 (en) Nonvolatile semiconductor memory device having charge storage layers and manufacturing method thereof
US11600628B2 (en) Floating gate memory cell and memory array structure
US20090218615A1 (en) Semiconductor device and method of manufacturing the same
US20150255554A1 (en) Semiconductor device and method of manufacturing the same
JP2005294392A (ja) 不揮発性半導体記憶装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination