CN113986788A - 数据处理方法和装置、芯片、电子设备及介质 - Google Patents

数据处理方法和装置、芯片、电子设备及介质 Download PDF

Info

Publication number
CN113986788A
CN113986788A CN202111265143.1A CN202111265143A CN113986788A CN 113986788 A CN113986788 A CN 113986788A CN 202111265143 A CN202111265143 A CN 202111265143A CN 113986788 A CN113986788 A CN 113986788A
Authority
CN
China
Prior art keywords
data
access controller
access
processor
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111265143.1A
Other languages
English (en)
Inventor
阮元
邱正泽
李浩洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunlun Core Beijing Technology Co ltd
Original Assignee
Kunlun Core Beijing Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunlun Core Beijing Technology Co ltd filed Critical Kunlun Core Beijing Technology Co ltd
Priority to CN202111265143.1A priority Critical patent/CN113986788A/zh
Publication of CN113986788A publication Critical patent/CN113986788A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller

Abstract

本公开提供了一种数据处理方法和装置、芯片、电子设备及介质,涉及计算机技术领域,尤其涉及芯片领域。实现方案为:通过处理器核向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,数据读取指令包括第一总地址;以及利用多个访问控制器中的每一个访问控制器执行以下读取操作:响应于接收到数据读取指令,基于数据读取指令中的第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及获取该访问控制器所对应的存储空间内的第一分地址处的数据。

Description

数据处理方法和装置、芯片、电子设备及介质
技术领域
本公开涉及计算机技术领域,尤其涉及芯片领域,具体涉及一种数据处理的方法、装置、芯片、电子设备、计算机可读存储介质和计算机程序产品。
背景技术
处理器中的核心单元是处理器核。处理器核在处理器中可以承担数据读取、计算或写入等多种类型的数据处理。处理器核的处理效率也决定了整个处理器的工作效率。
在此部分中描述的方法不一定是之前已经设想到或采用的方法。除非另有指明,否则不应假定此部分中描述的任何方法仅因其包括在此部分中就被认为是现有技术。类似地,除非另有指明,否则此部分中提及的问题不应认为在任何现有技术中已被公认。
发明内容
本公开提供了一种数据处理的方法、装置、芯片、电子设备、计算机可读存储介质和计算机程序产品。
根据本公开的一方面,提供了一种数据处理方法,用于包括处理器核和多个访问控制器的处理器中,其中多个访问控制器中的每一个访问控制器具有对应的存储空间,方法包括:通过处理器核向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,数据读取指令包括第一总地址;以及利用多个访问控制器中的每一个访问控制器执行以下读取操作:响应于接收到数据读取指令,基于数据读取指令中的第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及获取该访问控制器所对应的存储空间内的第一分地址处的数据。
根据本公开的一方面,提供了一种数据处理装置,包括:处理器核,被配置用于向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,数据读取指令包括第一总地址;以及多个访问控制器,其中,多个访问控制器中的每一个访问控制器具有对应的存储空间,多个访问控制器中的每一个访问控制器包括:第一确定子模块,被配置用于响应于接收到数据读取指令,基于数据读取指令中的第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及获取子模块,被配置用于获取该访问控制器所对应的存储空间内的第一分地址处的数据。
根据本公开的一方面,提供了一种芯片,包括处理器核和多个访问控制器,其中,芯片能够基于处理器核和多个访问控制器来执行上述的数据处理方法。
根据本公开的一方面,提供了一种电子设备,包括:至少一个处理器;以及与至少一个处理器通信连接的存储器;其中存储器存储有可被至少一个处理器执行的指令,指令被至少一个处理器执行,以使至少一个处理器能够执行上述的方法。
根据本公开的一方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,其中,计算机指令用于使计算机执行上述的方法。
根据本公开的一方面,提供了一种计算机程序产品,包括计算机程序,其中,计算机程序在被处理器执行时实现上述的方法。
根据本公开的一个或多个实施例,可以提升处理器的数据处理效率。
应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特征,也不用于限制本公开的范围。本公开的其它特征将通过以下的说明书而变得容易理解。
附图说明
附图示例性地示出了实施例并且构成说明书的一部分,与说明书的文字描述一起用于讲解实施例的示例性实施方式。所示出的实施例仅出于例示的目的,并不限制权利要求的范围。在所有附图中,相同的附图标记指代类似但不一定相同的要素。
图1示出了根据本公开的实施例的可以在其中实施本文描述的各种方法的示例性系统的示意图;
图2A和图2B示出了根据本公开的实施例的数据处理方法的流程图;
图3示出了根据本公开的实施例的数据处理方法的示意图;
图4示出了根据本公开的实施例的数据处理装置的结构框图;
图5示出了根据本公开的实施例的数据处理装置的结构示意图;
图6示出了能够用于实现本公开的实施例的示例性电子设备的结构框图。
具体实施方式
以下结合附图对本公开的示范性实施例做出说明,其中包括本公开实施例的各种细节以助于理解,应当将它们认为仅仅是示范性的。因此,本领域普通技术人员应当认识到,可以对这里描述的实施例做出各种改变和修改,而不会背离本公开的范围。同样,为了清楚和简明,以下的描述中省略了对公知功能和结构的描述。
在本公开中,除非另有说明,否则使用术语“第一”、“第二”等来描述各种要素不意图限定这些要素的位置关系、时序关系或重要性关系,这种术语只是用于将一个元件与另一元件区分开。在一些示例中,第一要素和第二要素可以指向该要素的同一实例,而在某些情况下,基于上下文的描述,它们也可以指代不同实例。
在本公开中对各种示例的描述中所使用的术语只是为了描述特定示例的目的,而并非旨在进行限制。除非上下文另外明确地表明,如果不特意限定要素的数量,则该要素可以是一个也可以是多个。此外,本公开中所使用的术语“和/或”涵盖所列出的项目中的任何一个以及全部可能的组合方式。
处理器在执行任务处理时所依赖的数据可以离散地存储于多个存储空间中,相关技术中,处理器中的处理器核为了执行数据处理操作的需要,向多个存储空间中的各个存储空间发送不同的读请求,其中,各个请求中分别包括用于对应的存储空间的存储地址,用以确定需要从该存储空间所读取的数据的存储位置。这种方式导致处理器核需要分别构造针对各个存储空间的读请求,造成了处理器核的处理负担,影响处理器的整体数据处理效率。
基于此,本公开提出一种数据处理方法,在处理器中为每一个离散的存储空间设置对应的访问控制器,通过处理器核向多个访问控制器中的每一个访问控制器下发统一的数据读取指令,其中,数据读取指令包括第一总地址。随后再利用多个访问控制器中的每一个访问控制器基于第一总地址确定用于该访问控制器所对应的存储空间的第一分地址,并由此获取该访问控制器所对应的存储空间内的第一分地址处的数据。
由此,本公开基于为每一个离散的存储空间所设置的对应的访问控制器,使得处理器得以在处理器核所发出的数据读取指令的基础上,通过每一个访问控制器来进一步确定针对该访问控制器所对应的存储空间的存储地址(即第一分地址),使得处理器核的处理负担被降低,进而能够提升处理器整体的数据处理效率。
下面将结合附图详细描述本公开的实施例。
图1示出了根据本公开的实施例可以将本文描述的各种方法和装置在其中实施的示例性系统100的示意图。参考图1,该系统100包括一个或多个客户端设备101、102、103、104、105和106、服务器120以及将一个或多个客户端设备耦接到服务器120的一个或多个通信网络110。客户端设备101、102、103、104、105和106可以被配置为执行一个或多个应用程序。
在本公开的实施例中,服务器120可以运行使得能够执行数据处理方法的一个或多个服务或软件应用。
在某些实施例中,服务器120还可以提供可以包括非虚拟环境和虚拟环境的其他服务或软件应用。在某些实施例中,这些服务可以作为基于web的服务或云服务提供,例如在软件即服务(SaaS)模型下提供给客户端设备101、102、103、104、105和/或106的用户。
在图1所示的配置中,服务器120可以包括实现由服务器120执行的功能的一个或多个组件。这些组件可以包括可由一个或多个处理器执行的软件组件、硬件组件或其组合。操作客户端设备101、102、103、104、105和/或106的用户可以依次利用一个或多个客户端应用程序来与服务器120进行交互以利用这些组件提供的服务。应当理解,各种不同的系统配置是可能的,其可以与系统100不同。因此,图1是用于实施本文所描述的各种方法的系统的一个示例,并且不旨在进行限制。
用户可以使用客户端设备101、102、103、104、105和/或106来输入处理任务,以使处理器中的处理器核能够根据该处理任务生成相应的数据读取指令。客户端设备可以提供使客户端设备的用户能够与客户端设备进行交互的接口。客户端设备还可以经由该接口向用户输出信息。尽管图1仅描绘了六种客户端设备,但是本领域技术人员将能够理解,本公开可以支持任何数量的客户端设备。
客户端设备101、102、103、104、105和/或106可以包括各种类型的计算机设备,例如便携式手持设备、通用计算机(诸如个人计算机和膝上型计算机)、工作站计算机、可穿戴设备、智能屏设备、自助服务终端设备、服务机器人、游戏系统、瘦客户端、各种消息收发设备、传感器或其他感测设备等。这些计算机设备可以运行各种类型和版本的软件应用程序和操作系统,例如MICROSOFT Windows、APPLE iOS、类UNIX操作系统、Linux或类Linux操作系统(例如GOOGLE Chrome OS);或包括各种移动操作系统,例如MICROSOFT WindowsMobile OS、iOS、Windows Phone、Android。便携式手持设备可以包括蜂窝电话、智能电话、平板电脑、个人数字助理(PDA)等。可穿戴设备可以包括头戴式显示器(诸如智能眼镜)和其他设备。游戏系统可以包括各种手持式游戏设备、支持互联网的游戏设备等。客户端设备能够执行各种不同的应用程序,例如各种与Internet相关的应用程序、通信应用程序(例如电子邮件应用程序)、短消息服务(SMS)应用程序,并且可以使用各种通信协议。
网络110可以是本领域技术人员熟知的任何类型的网络,其可以使用多种可用协议中的任何一种(包括但不限于TCP/IP、SNA、IPX等)来支持数据通信。仅作为示例,一个或多个网络110可以是局域网(LAN)、基于以太网的网络、令牌环、广域网(WAN)、因特网、虚拟网络、虚拟专用网络(VPN)、内部网、外部网、公共交换电话网(PSTN)、红外网络、无线网络(例如蓝牙、WIFI)和/或这些和/或其他网络的任意组合。
服务器120可以包括一个或多个通用计算机、专用服务器计算机(例如PC(个人计算机)服务器、UNIX服务器、中端服务器)、刀片式服务器、大型计算机、服务器群集或任何其他适当的布置和/或组合。服务器120可以包括运行虚拟操作系统的一个或多个虚拟机,或者涉及虚拟化的其他计算架构(例如可以被虚拟化以维护服务器的虚拟存储设备的逻辑存储设备的一个或多个灵活池)。在各种实施例中,服务器120可以运行提供下文所描述的功能的一个或多个服务或软件应用。
服务器120中的计算单元可以运行包括上述任何操作系统以及任何商业上可用的服务器操作系统的一个或多个操作系统。服务器120还可以运行各种附加服务器应用程序和/或中间层应用程序中的任何一个,包括HTTP服务器、FTP服务器、CGI服务器、JAVA服务器、数据库服务器等。
在一些实施方式中,服务器120可以包括一个或多个应用程序,以分析和合并从客户端设备101、102、103、104、105和106的用户接收的数据馈送和/或事件更新。服务器120还可以包括一个或多个应用程序,以经由客户端设备101、102、103、104、105和106的一个或多个显示设备来显示数据馈送和/或实时事件。
在一些实施方式中,服务器120可以为分布式系统的服务器,或者是结合了区块链的服务器。服务器120也可以是云服务器,或者是带人工智能技术的智能云计算服务器或智能云主机。云服务器是云计算服务体系中的一项主机产品,以解决传统物理主机与虚拟专用服务器(VPS,Virtual Private Server)服务中存在的管理难度大、业务扩展性弱的缺陷。
系统100还可以包括一个或多个数据库130。在某些实施例中,这些数据库可以用于存储数据和其他信息。例如,数据库130中的一个或多个可用于存储诸如音频文件和视频文件的信息。数据库130可以驻留在各种位置。例如,由服务器120使用的数据库可以在服务器120本地,或者可以远离服务器120且可以经由基于网络或专用的连接与服务器120通信。数据库130可以是不同的类型。在某些实施例中,由服务器120使用的数据库例如可以是关系数据库。这些数据库中的一个或多个可以响应于命令而存储、更新和检索到数据库以及来自数据库的数据。
在某些实施例中,数据库130中的一个或多个还可以由应用程序使用来存储应用程序数据。由应用程序使用的数据库可以是不同类型的数据库,例如键值存储库,对象存储库或由文件系统支持的常规存储库。
图1的系统100可以以各种方式配置和操作,以使得能够应用根据本公开所描述的各种方法和装置。
本公开的技术方案中,所涉及的用户个人信息的收集、存储、使用、加工、传输、提供和公开等处理,均符合相关法律法规的规定,且不违背公序良俗。
图2A和2B示出了根据本公开的示例性实施例的一种数据处理方法的流程图,用于包括处理器核和多个访问控制器的处理器中,其中多个访问控制器中的每一个访问控制器具有对应的存储空间,包括:步骤S201、通过处理器核向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,数据读取指令包括第一总地址;以及步骤S202、利用多个访问控制器中的每一个访问控制器执行以下读取操作:步骤S202-1、响应于接收到数据读取指令,基于数据读取指令中的第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及步骤S202-2、获取该访问控制器所对应的存储空间内的第一分地址处的数据。
由此可以为每一个离散的存储空间设置对应的访问控制器,使得处理器得以在处理器核所发出的统一的数据读取指令的基础上,通过每一个访问控制器来进一步确定针对该访问控制器所对应的存储空间的存储地址(即第一分地址),使得处理器核的处理负担被降低,进而能够提升整体的数据处理效率。
可以理解,上述处理器可以同时包括多个处理器核而构成多核处理器,其中的每一个处理器核可以独立地通过与多个访问控制器的交互而执行上述的数据处理方法。在多核处理器中采用上述的数据处理方法能够大为简化多个处理器核与多个访问控制器之间的数据通信,避免实际工作中的链路竞争,拥塞和反压,以及处理器核发出读请求后,数据返回的延迟很大且有不确定性的情况,有效提升多核处理器的数据处理效率。
其中,多个访问控制器中的每一个访问控制器所具有得对应的存储空间可以为位于处理器中的缓存空间,也可以是位于处理器之外的片外存储空间。
针对步骤S201,根据一些实施例,可以通过处理器核向多个访问控制器中的每一个访问控制器广播数据读取指令。
根据一些实施例,多个访问控制器中的每一个访问控制器具有的对应存储空间可以按照预设存储长度交织构成处理器的总存储空间。例如,假设访问控制器为4个,可以基于每一个访问控制器所对应一个存储空间(即4个离散的存储空间)构成处理器的总存储空间,该4个离散的存储空间按照128B交织构成该处理器的总存储空间。数据读取指令所包括第一总地址例如为0x1000(即4096),即从4096开始读取长度为1KB的数据,由此则需要从第一存储空间的第一分地址4096和4608分别获取128B的数据,从第二存储空间的第一分地址4224和4736分别获取128B的数据,从第三存储空间的第一分地址4352和4864分别获取128B的数据,从第四存储空间的第一分地址4480和4992分别获取128B的数据,以此来返回所需的1KB的数据。
根据一些实施例,处理器核与多个访问控制器之间通过处理器中的片上网络进行通信,方法还包括:片上网络响应于确定处理器核所发送的指令为数据读取指令,在数据读取指令中添加标识信息,以使接收到数据读取指令的多个访问控制器中的每一个访问控制器能够根据标识信息启动读取操作。
由此能够便于访问控制器高效地区分来自处理器核的不同指令,进而对接收到的数据读取指令执行有针对性地处理,进一步提升处理效率。
针对步骤S202中的步骤S202-1,利用多个访问控制器中的每一个访问控制器,从数据读取指令中的第一总地址中解析出用于该访问控制器所对应的存储空间的第一分地址。
仍然以上述数据读取指令所包括第一总地址为0x1000(即4096),即从4096开始读取长度为1KB的数据为例,4个离散的存储空间按照128B交织构成该处理器的总存储空间。第一存储空间所对应的访问控制器可以从第一总地址中解析出第一分地址4096和4608,第二存储空间所对应的访问控制器可以从第一总地址中解析出第一分地址4224和4736,第三存储空间所对应的访问控制器可以从第一总地址中解析出第一分地址4352和4864,第四存储空间所对应的访问控制器可以从第一总地址中解析出第一分地址4480和4992。
在此基础上可以进一步执行步骤S202-2,获取每个访问控制器所对应的存储空间内的第一分地址处的数据。
根据一些实施例,访问控制器可以根据解析出的第一分地址构建读指令,以从其所对应的存储区域中读取相应的数据。
根据一些实施例,在处理器中的每个访问控制器还具有对应的存储控制器,访问控制器可以将其所构建的读指令发送至对应的存储控制器,由该存储控制器从对应的存储空间内读取相应的数据。
根据一些实施例,处理器核包括核内存储空间,数据读取指令还包括用于核内存储空间的第二总地址,并且其中,方法还包括:利用多个访问控制器中的每一个访问控制器执行以下写入操作:响应于接收到数据读取指令,基于数据读取指令中的第二总地址确定该访问控制器所对应的核内存储空间内的第二分地址;以及将根据该访问控制器所获取的数据而确定的反馈信息写入核内存储空间内的第二分地址处。由此能够通过访问控制器方便地确定来自各个存储区域的数据在核内存储空间内的第二分地址,进而独立地执行对来自各个存储区域的数据的反馈信息的写入。
需要注意的是,由于多个访问控制器能够分别为来自各个存储区域的数据确定在核内存储空间中对应的第二分地址,进而即使各个存储区域的数据由于读取速度的差异而无法按序返回,也能够将来自各个存储区域的数据的反馈信息有序地写入核内存储空间之中。
根据一些实施例,根据该访问控制器所获取的数据而确定的反馈信息包括以下至少一种:该访问控制器所获取的数据;该访问控制器所获取的数据中的最大值;该访问控制器所获取的数据中的最小值;或该访问控制器所获取的数据中的均值。
根据一些实施例,处理器核响应于确定核内存储空间内已写入数据读取指令所对应的全部反馈信息,执行针对数据读取指令所对应的全部反馈信息的计算。由此能够进一步基于所读取的数据进行目标任务的处理。
根据一些实施例,处理器核中包括运算单元,该运算单元可以用于执行对所读取的数据的运算。
根据一些实施例,多个访问控制器中的每一个访问控制器在处理器中具有对应的缓存空间,并且其中,方法还包括:利用多个访问控制器中的每一个访问控制器执行以下缓存操作:将该访问控制器所获取的数据写入该访问控制器所对应的缓存空间内;以及响应于将该访问控制器所获取的数据的均写入该访问控制器所对应的缓存空间,向处理器核反馈通知消息。由此,即使在访问控制器无需向处理器核发送根据所获取的数据而确定的反馈信息的情况下,处理器核也能够及时获知访问控制器是否已经完成相应任务,进而能够使处理器核有效地监控各个访问控制器的处理状态。
图3示出了根据本公开的示例性实施例的一种数据处理方法的示意图,如图3所示,数据处理方法可以包括以下步骤:
步骤S301、处理器核向多个访问控制器中的每一个访问控制器下发数据读取指令,数据读取指令包括第一总地址;
步骤S302、访问控制器利用数据读取指令中的第一总地址,解析出用于该访问控制器所对应的存储空间的第一分地址,并可以进一步构造基于第一分地址的读指令,发送至对应存储区域;
步骤S303、基于读指令从对应的存储空间内的第一分地址处读取相应的数据,发送至访问控制器;
步骤S304、访问控制器根据所获取的数据确定反馈信息,并根据数据读取指令中的第二总地址解析第二分地址,基于反馈信息和第二分地址构建写指令,发送至处理器核;
步骤S305、处理器核根据写指令将反馈信息写入核内存储空间的相应位置处,并在核内存储空间内已写入数据读取指令所对应的全部反馈信息之后,执行针对写入的反馈信息的计算。
图4示出了根据本公开的示例性实施例的一种数据处理装置的结构框架图,如图4所示,数据处理装置400,包括:处理器核410,被配置用于向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,数据读取指令包括第一总地址;以及多个访问控制器420,其中,多个访问控制器中的每一个访问控制器具有对应的存储空间,多个访问控制器中的每一个访问控制器包括:第一确定子模块421,被配置用于响应于接收到数据读取指令,基于数据读取指令中的第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及获取子模块422,被配置用于获取该访问控制器所对应的存储空间内的第一分地址处的数据。
图4以三个访问控制器420仅仅为了描述的简洁,本公开对上述数据处理装置400中的访问控制器420的数量不作限定。
根据一些实施例,装置还包括片上网络,处理器核与多个访问控制器之间通过片上网络进行通信,片上网络被配置用于:响应于确定处理器核所发送的指令为数据读取指令,在数据读取指令中添加标识信息,以使接收到数据读取指令的多个访问控制器中的每一个访问控制器能够根据标识信息启动读取操作。
根据一些实施例,处理器核包括核内存储空间,数据读取指令还包括用于核内存储空间的第二总地址,并且其中,多个访问控制器中的每一个访问控制器还包括:第二获取子模块,被配置用于响应于接收到数据读取指令,基于数据读取指令中的第二总地址确定该访问控制器所对应的核内存储空间内的第二分地址;以及第一写入子模块,被配置用于将根据该访问控制器所获取的数据而确定的反馈信息写入核内存储空间内的第二分地址处。
根据一些实施例,根据该访问控制器所获取的数据而确定的反馈信息包括以下至少一种:该访问控制器所获取的数据;该访问控制器所获取的数据中的最大值;该访问控制器所获取的数据中的最小值;或该访问控制器所获取的数据中的均值。
根据一些实施例,处理器核还包括:用于响应于确定核内存储空间内已写入数据读取指令所对应的全部反馈信息,执行针对数据读取指令所对应的全部反馈信息的计算的模块。
根据一些实施例,多个访问控制器中的每一个访问控制器在处理器中具有对应的缓存空间,并且其中,多个访问控制器中的每一个访问控制器还包括:第二写入子模块,被配置用于将该访问控制器所获取的数据写入该访问控制器所对应的缓存空间内;以及反馈子模块,被配置用于响应于将该访问控制器所获取的数据的均写入该访问控制器所对应的缓存空间,向处理器核反馈通知消息。
本公开还提出了一种芯片,包括处理器核和多个访问控制器,其中,芯片能够基于处理器核和多个访问控制器来执行上述任意一种的数据处理方法。
本公开还提出了一种电子设备,包括:至少一个处理器;以及与至少一个处理器通信连接的存储器;其中存储器存储有可被至少一个处理器执行的指令,指令被至少一个处理器执行,以使至少一个处理器能够执行上述任意一种方法。
本公开还提出了一种存储有计算机指令的非瞬时计算机可读存储介质,其中,计算机指令用于使计算机执行上述任意一种方法。
本公开还提出了一种计算机程序产品,包括计算机程序,其中,计算机程序在被处理器执行时实现上述任意一种方法。
图5示出了根据本公开的示例性实施例的一种数据处理装置的示意图,如图5所示,该数据处理装置包括多个处理器核,其中,每一个处理器核包括运算单元和核内存储空间。数据处理装置通过一个统一的控制单元执行对多个处理器核的集中控制。多个处理器核通过片上网络和多个访问控制器交互。每个访问控制器具有对应的位于数据处理装置内的缓存空间和位于数据处理装置外的片外存储空间,其中,每个访问控制器具有的该缓存空间和片外存储空间共同构成该访问控制器所对应的存储空间。其中,数据处理装置中的上述各个单元之间的交互过程与上文所描述的数据处理方法相同,在此不再赘述。
需要注意的是,图5中的访问控制器为2个仅仅是为了便于表述,本公开并不限制数据处理装置中的访问控制器的数量。
参考图6,现将描述可以作为本公开的服务器或客户端的电子设备600的结构框图,其是可以应用于本公开的各方面的硬件设备的示例。电子设备旨在表示各种形式的数字电子的计算机设备,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本公开的实现。
如图6所示,设备600包括计算单元601,其可以根据存储在只读存储器(ROM)602中的计算机程序或者从存储单元608加载到随机访问存储器(RAM)603中的计算机程序,来执行各种适当的动作和处理。在RAM 603中,还可存储设备600操作所需的各种程序和数据。计算单元601、ROM 602以及RAM 603通过总线604彼此相连。输入/输出(I/O)接口605也连接至总线604。
设备600中的多个部件连接至I/O接口605,包括:输入单元606、输出单元607、存储单元608以及通信单元609。输入单元606可以是能向设备600输入信息的任何类型的设备,输入单元606可以接收输入的数字或字符信息,以及产生与电子设备的用户设置和/或功能控制有关的键信号输入,并且可以包括但不限于鼠标、键盘、触摸屏、轨迹板、轨迹球、操作杆、麦克风和/或遥控器。输出单元607可以是能呈现信息的任何类型的设备,并且可以包括但不限于显示器、扬声器、视频/音频输出终端、振动器和/或打印机。存储单元608可以包括但不限于磁盘、光盘。通信单元609允许设备600通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据,并且可以包括但不限于调制解调器、网卡、红外通信设备、无线通信收发机和/或芯片组,例如蓝牙TM设备、802.11设备、WiFi设备、WiMax设备、蜂窝通信设备和/或类似物。
计算单元601可以是各种具有处理和计算能力的通用和/或专用处理组件。计算单元601的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的计算单元、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。计算单元601执行上文所描述的各个方法和处理,例如数据处理方法。例如,在一些实施例中,数据处理方法可被实现为计算机软件程序,其被有形地包含于机器可读介质,例如存储单元608。在一些实施例中,计算机程序的部分或者全部可以经由ROM 602和/或通信单元609而被载入和/或安装到设备600上。当计算机程序加载到RAM 603并由计算单元601执行时,可以执行上文描述的数据处理方法的一个或多个步骤。备选地,在其他实施例中,计算单元601可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行数据处理方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、复杂可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本公开的方法的程序代码可以采用一个或多个编程语言的任何组合来编写。这些程序代码可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器或控制器,使得程序代码当由处理器或控制器执行时使流程图和/或框图中所规定的功能/操作被实施。程序代码可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本公开的上下文中,机器可读介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的程序。机器可读介质可以是机器可读信号介质或机器可读储存介质。机器可读介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在计算机上实施此处描述的系统和技术,该计算机具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给计算机。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)和互联网。
计算机系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,也可以为分布式系统的服务器,或者是结合了区块链的服务器。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本公开中记载的各步骤可以并行地执行、也可以顺序地或以不同的次序执行,只要能够实现本公开公开的技术方案所期望的结果,本文在此不进行限制。
虽然已经参照附图描述了本公开的实施例或示例,但应理解,上述的方法、系统和设备仅仅是示例性的实施例或示例,本发明的范围并不由这些实施例或示例限制,而是仅由授权后的权利要求书及其等同范围来限定。实施例或示例中的各种要素可以被省略或者可由其等同要素替代。此外,可以通过不同于本公开中描述的次序来执行各步骤。进一步地,可以以各种方式组合实施例或示例中的各种要素。重要的是随着技术的演进,在此描述的很多要素可以由本公开之后出现的等同要素进行替换。

Claims (16)

1.一种数据处理方法,用于包括处理器核和多个访问控制器的处理器中,其中所述多个访问控制器中的每一个访问控制器具有对应的存储空间,所述方法包括:
通过所述处理器核向所述多个访问控制器中的每一个访问控制器下发数据读取指令,其中,所述数据读取指令包括第一总地址;以及
利用所述多个访问控制器中的每一个访问控制器执行以下读取操作:
响应于接收到所述数据读取指令,基于所述数据读取指令中的所述第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及
获取该访问控制器所对应的存储空间内的所述第一分地址处的数据。
2.根据权利要求1所述的方法,其中,所述处理器核与所述多个访问控制器之间通过所述处理器中的片上网络进行通信,所述方法还包括:
所述片上网络响应于确定所述处理器核所发送的指令为数据读取指令,在所述数据读取指令中添加标识信息,以使接收到所述数据读取指令的所述多个访问控制器中的每一个访问控制器能够根据所述标识信息启动所述读取操作。
3.根据权利要求1或2所述的方法,其中,所述处理器核包括核内存储空间,所述数据读取指令还包括用于所述核内存储空间的第二总地址,并且其中,所述方法还包括:
利用所述多个访问控制器中的每一个访问控制器执行以下写入操作:
响应于接收到所述数据读取指令,基于所述数据读取指令中的第二总地址确定该访问控制器所对应的所述核内存储空间内的第二分地址;以及
将根据该访问控制器所获取的数据而确定的反馈信息写入所述核内存储空间内的所述第二分地址处。
4.根据权利要求3所述的方法,其中,所述根据该访问控制器所获取的数据而确定的反馈信息包括以下至少一种:
该访问控制器所获取的数据;
该访问控制器所获取的数据中的最大值;
该访问控制器所获取的数据中的最小值;和
该访问控制器所获取的数据中的均值。
5.根据权利要求3或4所述的方法,还包括:
所述处理器核响应于确定所述核内存储空间内已写入所述数据读取指令所对应的全部反馈信息,执行针对所述数据读取指令所对应的全部反馈信息的计算。
6.根据权利要求1或2所述的方法,其中,所述多个访问控制器中的每一个访问控制器在所述处理器中具有对应的缓存空间,并且其中,所述方法还包括:
利用所述多个访问控制器中的每一个访问控制器执行以下缓存操作:
将该访问控制器所获取的数据写入该访问控制器所对应的缓存空间内;以及
响应于将该访问控制器所获取的数据的均写入该访问控制器所对应的缓存空间,向所述处理器核反馈通知消息。
7.一种数据处理装置,包括:
处理器核,被配置用于向多个访问控制器中的每一个访问控制器下发数据读取指令,其中,所述数据读取指令包括第一总地址;以及
多个访问控制器,其中,所述多个访问控制器中的每一个访问控制器具有对应的存储空间,所述多个访问控制器中的每一个访问控制器进一步包括:
第一确定子模块,被配置用于响应于接收到所述数据读取指令,基于所述数据读取指令中的所述第一总地址确定用于该访问控制器所对应的存储空间的第一分地址;以及
获取子模块,被配置用于获取该访问控制器所对应的存储空间内的所述第一分地址处的数据。
8.根据权利要求7所述的装置,其中,所述装置还包括片上网络,所述处理器核与所述多个访问控制器之间通过所述片上网络进行通信,所述片上网络被配置用于:
响应于确定所述处理器核所发送的指令为数据读取指令,在所述数据读取指令中添加标识信息,以使接收到所述数据读取指令的所述多个访问控制器中的每一个访问控制器能够根据所述标识信息启动读取操作。
9.根据权利要求7或8所述的装置,其中,所述处理器核包括核内存储空间,所述数据读取指令还包括用于所述核内存储空间的第二总地址,并且其中,所述多个访问控制器中的每一个访问控制器还包括:
第二获取子模块,被配置用于响应于接收到所述数据读取指令,基于所述数据读取指令中的第二总地址确定该访问控制器所对应的所述核内存储空间内的第二分地址;以及
第一写入子模块,被配置用于将根据该访问控制器所获取的数据而确定的反馈信息写入所述核内存储空间内的所述第二分地址处。
10.根据权利要求9所述的装置,其中,所述根据该访问控制器所获取的数据而确定的反馈信息包括以下至少一种:
该访问控制器所获取的数据;
该访问控制器所获取的数据中的最大值;
该访问控制器所获取的数据中的最小值;和
该访问控制器所获取的数据中的均值。
11.根据权利要求9或10所述的装置,其中,所述处理器核还包括:
用于响应于确定所述核内存储空间内已写入所述数据读取指令所对应的全部反馈信息,执行针对所述数据读取指令所对应的全部反馈信息的计算的模块。
12.根据权利要求7或8所述的装置,其中,所述多个访问控制器中的每一个访问控制器在所述处理器中具有对应的缓存空间,并且其中,所述多个访问控制器中的每一个访问控制器还包括:
第二写入子模块,被配置用于将该访问控制器所获取的数据写入该访问控制器所对应的缓存空间内;以及
反馈子模块,被配置用于响应于将该访问控制器所获取的数据的均写入该访问控制器所对应的缓存空间,向所述处理器核反馈通知消息。
13.一种芯片,包括处理器核和多个访问控制器,其中,所述芯片能够通过所述处理器核和所述多个访问控制器来执行如权利要求1至6中任意一项所述的数据处理方法。
14.一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行权利要求1-6中任一项所述的方法。
15.一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使所述计算机执行根据权利要求1-6中任一项所述的方法。
16.一种计算机程序产品,包括计算机程序,其中,所述计算机程序在被处理器执行时实现权利要求1-6中任一项所述的方法。
CN202111265143.1A 2021-10-28 2021-10-28 数据处理方法和装置、芯片、电子设备及介质 Pending CN113986788A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111265143.1A CN113986788A (zh) 2021-10-28 2021-10-28 数据处理方法和装置、芯片、电子设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111265143.1A CN113986788A (zh) 2021-10-28 2021-10-28 数据处理方法和装置、芯片、电子设备及介质

Publications (1)

Publication Number Publication Date
CN113986788A true CN113986788A (zh) 2022-01-28

Family

ID=79743704

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111265143.1A Pending CN113986788A (zh) 2021-10-28 2021-10-28 数据处理方法和装置、芯片、电子设备及介质

Country Status (1)

Country Link
CN (1) CN113986788A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115098165A (zh) * 2022-06-13 2022-09-23 昆仑芯(北京)科技有限公司 数据处理方法、装置、芯片、设备及介质
CN115237831A (zh) * 2022-09-22 2022-10-25 瀚博半导体(上海)有限公司 数据传输方法、装置、芯片、电子设备和介质
CN116483737A (zh) * 2023-04-18 2023-07-25 深圳市金玺智控技术有限公司 一种数据处理方法、装置、电子设备及存储介质
CN117236236A (zh) * 2023-11-10 2023-12-15 杭州行芯科技有限公司 一种芯片设计数据管理方法、装置、电子设备及存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1524206A (zh) * 2001-05-10 2004-08-25 �Ƚ�΢װ�ù�˾ 用于个人计算机存储器区域的外部锁固机构
CN109491587A (zh) * 2017-09-11 2019-03-19 华为技术有限公司 数据访问的方法及装置
CN111522703A (zh) * 2019-02-01 2020-08-11 伊姆西Ip控股有限责任公司 监控访问请求的方法、设备和计算机程序产品
US20200410794A1 (en) * 2019-06-25 2020-12-31 Microchip Technology Incorporated Configurable access controller, and related systems, methods, and devices
CN112199040A (zh) * 2020-09-18 2021-01-08 厦门星宸科技有限公司 存储访问方法及智能处理装置
CN112948840A (zh) * 2019-12-10 2021-06-11 杭州中天微系统有限公司 一种访问控制设备和包含该设备的处理器

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1524206A (zh) * 2001-05-10 2004-08-25 �Ƚ�΢װ�ù�˾ 用于个人计算机存储器区域的外部锁固机构
CN109491587A (zh) * 2017-09-11 2019-03-19 华为技术有限公司 数据访问的方法及装置
CN111522703A (zh) * 2019-02-01 2020-08-11 伊姆西Ip控股有限责任公司 监控访问请求的方法、设备和计算机程序产品
US20200410794A1 (en) * 2019-06-25 2020-12-31 Microchip Technology Incorporated Configurable access controller, and related systems, methods, and devices
CN112948840A (zh) * 2019-12-10 2021-06-11 杭州中天微系统有限公司 一种访问控制设备和包含该设备的处理器
CN112199040A (zh) * 2020-09-18 2021-01-08 厦门星宸科技有限公司 存储访问方法及智能处理装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115098165A (zh) * 2022-06-13 2022-09-23 昆仑芯(北京)科技有限公司 数据处理方法、装置、芯片、设备及介质
CN115098165B (zh) * 2022-06-13 2023-09-08 昆仑芯(北京)科技有限公司 数据处理方法、装置、芯片、设备及介质
CN115237831A (zh) * 2022-09-22 2022-10-25 瀚博半导体(上海)有限公司 数据传输方法、装置、芯片、电子设备和介质
CN115237831B (zh) * 2022-09-22 2023-02-07 瀚博半导体(上海)有限公司 数据传输方法、装置、芯片、电子设备和介质
CN116483737A (zh) * 2023-04-18 2023-07-25 深圳市金玺智控技术有限公司 一种数据处理方法、装置、电子设备及存储介质
CN116483737B (zh) * 2023-04-18 2024-03-15 深圳市金玺智控技术有限公司 一种数据处理方法、装置、电子设备及存储介质
CN117236236A (zh) * 2023-11-10 2023-12-15 杭州行芯科技有限公司 一种芯片设计数据管理方法、装置、电子设备及存储介质
CN117236236B (zh) * 2023-11-10 2024-04-16 杭州行芯科技有限公司 一种芯片设计数据管理方法、装置、电子设备及存储介质

Similar Documents

Publication Publication Date Title
CN113986788A (zh) 数据处理方法和装置、芯片、电子设备及介质
CN113411645B (zh) 信息推荐方法及装置、电子设备和介质
CN112532748B (zh) 消息推送方法、装置、设备、介质和计算机程序产品
CN113377809A (zh) 数据处理方法及装置,计算设备和介质
CN114091672B (zh) 分布式模型推理方法及装置、电子设备和介质
CN114510308B (zh) 移动终端存储应用页面的方法、装置、设备和介质
CN115544042A (zh) 缓存的信息更新方法及装置、设备和介质
CN113641929B (zh) 页面渲染的方法、装置、电子设备和计算机可读存储介质
CN114095564A (zh) 数据处理方法及装置、设备和介质
CN114359017A (zh) 多媒体资源的处理方法、装置及电子设备
CN114329159A (zh) 搜索方法、装置、电子设备及介质
CN115098165B (zh) 数据处理方法、装置、芯片、设备及介质
CN115756611A (zh) 分支指令处理方法及装置、设备和介质
CN113961633A (zh) 数据处理方法、系统、电子设备和计算机存储介质
CN115796254A (zh) 数据处理方法、装置、芯片、设备及介质
CN113836021A (zh) 测试方法、装置、电子设备及介质
CN115981839A (zh) 内存分配方法及装置、设备和介质
CN115033286A (zh) 数据处理方法、装置、芯片、设备及介质
CN116016373A (zh) 数据处理请求的发送方法及装置、设备和介质
CN115454647A (zh) 数据处理方法及装置、设备和介质
CN115905257A (zh) 数据库的更新方法及装置、设备和介质
CN116383534A (zh) 页面预加载的方法、装置、电子设备和介质
CN115373853A (zh) 共享内存清理方法及装置、电子设备和介质
CN113902313A (zh) 对象信息的处理方法和装置
CN114281970A (zh) 文本编辑方法、装置、电子设备和介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: CW District, 4th floor, building 1, No. 10, Shangdi 10th Street, Haidian District, Beijing 100101

Applicant after: Kunlun core (Beijing) Technology Co.,Ltd.

Address before: Baidu building, No. 10, Shangdi 10th Street, Haidian District, Beijing 100086

Applicant before: Kunlun core (Beijing) Technology Co.,Ltd.

CB02 Change of applicant information