CN113972304A - 一种led外延片制作方法 - Google Patents
一种led外延片制作方法 Download PDFInfo
- Publication number
- CN113972304A CN113972304A CN202111228795.8A CN202111228795A CN113972304A CN 113972304 A CN113972304 A CN 113972304A CN 202111228795 A CN202111228795 A CN 202111228795A CN 113972304 A CN113972304 A CN 113972304A
- Authority
- CN
- China
- Prior art keywords
- growing
- layer
- temperature
- gan
- reaction cavity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
- H01L33/0062—Processes for devices with an active region comprising only III-V compounds
- H01L33/0075—Processes for devices with an active region comprising only III-V compounds comprising nitride compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/04—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
- H01L33/06—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/14—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
- H01L33/145—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
- H01L33/26—Materials of the light emitting region
- H01L33/30—Materials of the light emitting region containing only elements of group III and group V of the periodic system
- H01L33/32—Materials of the light emitting region containing only elements of group III and group V of the periodic system containing nitrogen
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Abstract
本申请公开了一种LED外延片制作方法,依次包括:处理衬底、生长低温GaN缓冲层、生长非掺杂GaN层、生长掺杂Si的n型GaN层、生长多量子阱层、生长AlGaN电子阻挡层、生长掺杂Mg的P型GaN层,降温冷却,其中生长多量子阱层依次包括进行预铺Al处理、生长AlN层、生长InGaN阱层、生长GaN垒层以及H2处理的步骤。本发明通过采用新的LED外延片制作方法来提升外延材料质量,从而提高LED的光电性能。
Description
技术领域
本发明属于LED技术领域,具体涉及一种LED外延片制作方法。
背景技术
发光二极管(Light-Emitting Diode,LED)是一种将电能转化为光能的半导体电子器件。当LED有电流流过时,LED中的电子与空穴在其多量子阱内复合而发出单色光。LED作为一种高效、环保、绿色新型固态照明光源,具有低电压、低能耗、体积小、重量轻、寿命长、高可靠性和色彩丰富等优点。
目前现有的LED外延片制作方法制备的LED外延材料质量不高,严重阻碍了LED性能的提高,影响LED的节能效果。
综上所述,急需研发一种新的LED外延片制作方法,解决现有LED外延材料质量不高的问题,从而提高LED的光电性能。
发明内容
本发明通过采用新的LED外延片制作方法来提升外延材料质量,从而提高LED的光电性能。
本发明的LED外延片制作方法,依次包括:处理衬底、生长低温GaN缓冲层、生长非掺杂GaN层、生长掺杂Si的n型GaN层、生长多量子阱层、生长AlGaN电子阻挡层、生长掺杂Mg的P型GaN层和降温冷却;其中生长多量子阱层依次包括:预铺Al处理、生长AlN层、生长InGaN阱层、生长GaN垒层、H2处理,具体步骤为:
A、将反应腔压力控制在200-280mbar,反应腔温度控制在920-970℃,通入H2作为载气,同时通入TMAl源进行40-45s的预铺Al处理,预铺Al处理过程中控制TMAl的流量从41.5sccm渐变增加至77.5sccm;
B、反应腔压力保持不变,降低反应腔温度至800-850℃,通入NH3、TMAl以及N2,生长厚度为8-10nm的AlN层;
C、反应腔压力保持不变,升高反应腔温度至920-950℃,通入NH3、TMGa以及TMIn,周期性中断In源生长厚度为3-5nm的InGaN阱层,在InGaN阱层生长过程中,TMIn中断和通入反应腔的时间分别是8s和4s;
D、降低反应腔温度至700℃-750℃,升高反应腔压力至320-360mbar,通入NH3、TMGa及N2,周期性中断Ga源生长10nm的GaN垒层,在GaN垒层生长过程中,TMGa中断和通入反应腔的时间分别是6s和3s;
E、提高反应腔温度至960℃-980℃,提高反应腔压力至450-480mbar,通入200-250L/min的H2对上述进行GaN垒层处理,处理时间为50-60s;
重复上述步骤A-E,周期性依次进行预铺Al处理、生长AlN层、生长InGaN阱层、生长GaN垒层以及H2处理的步骤,周期数为3-8个。
优选地,所述处理衬底的具体过程为:
在1000℃-1100℃的温度下,通入100-130L/min的H2,保持反应腔压力100-300mbar,处理蓝宝石衬底5-10min。
优选地,所述生长低温GaN缓冲层的具体过程为:
降温至500-600℃,保持反应腔压力300-600mbar,通入流量为10000-20000sccm的NH3、50-100sccm的TMGa及100-130L/min的H2,在蓝宝石衬底上生长厚度为20-40nm的低温GaN缓冲层;
升高温度到1000-1100℃,保持反应腔压力300-600mbar,通入流量为30000-40000sccm的NH3和100-130L/min的H2,保温300-500s,将低温GaN缓冲层腐蚀成不规则岛形。
优选地,所述生长非掺杂GaN层的具体过程为:
升高温度到1000-1200℃,保持反应腔压力300-600mbar,通入流量为30000-40000sccm的NH3、200-400sccm的TMGa及100-130L/min的H2,持续生长2-4μm的非掺杂GaN层。
优选地,所述生长掺杂Si的n型GaN层的具体过程为:
保持反应腔压力300-600mbar,保持温度1000-1200℃,通入流量为30000-60000sccm的NH3、200-400sccm的TMGa、100-130L/min的H2及20-50sccm的SiH4,持续生长3m-4μm掺杂Si的n型GaN层,其中,Si掺杂浓度5E18-5E19atoms/cm3。
优选地,所述生长AlGaN电子阻挡层的具体过程为:
在温度为900-950℃,反应腔压力为200-400mbar,通入50000-70000sccm的NH3、30-60sccm的TMGa、100-130L/min的H2、100-130sccm的TMAl、1000-1300sccm的Cp2Mg的条件下,生长所述AlGaN电子阻挡层,所述AlGaN层的厚度为40-60nm,其中,Mg掺杂的浓度为1E19-1E20atoms/cm3。
优选地,所述生长掺杂Mg的P型GaN层的具体过程为:
保持反应腔压力400-900mbar、温度950-1000℃,通入流量为50000-70000sccm的NH3、20-100sccm的TMGa、100-130L/min的H2及1000-3000sccm的Cp2Mg,持续生长50-200nm的掺杂Mg的P型GaN层,其中,Mg掺杂浓度1E19-1E20atoms/cm3。
优选地,所述降温冷却的具体过程为:
降温至650-680℃,保温20-30min,关闭加热系统、关闭给气系统,随炉冷却。
相比于传统的生长方法,本发明中的LED外延片制作方法达到了如下效果:
1、在本发明的多量子阱层生长过程中,首先进行预铺Al处理可以加强n型GaN与AlN之间的浸润性,并且增强Al原子和N原子在其表面的迁移率,使得AlN岛的横向生长速率加快,有助于AlN的愈合。预铺Al处理过程中通过控制TMAl的流量渐变增加,可以使得n型GaN表面完全覆盖Al原子并且形成排列规整的Al原子层,促进吸附Al原子的迁移,使得Al原子快速迁移至空位,预防缺陷的形成,进而使得后期外延AlN薄膜的晶体质量得到提高。
2、本发明的多量子阱层中通过引入生长AlN层,可以促使n层附近的量子阱中空穴的浓度高于p层附近的几个量子阱中的空穴浓度,这大大改善了量子阱间电子和空穴分布的不均匀性,大幅度提高了LED的发光效率。
3、本发明采用周期性中断In源生长InGaN阱层,使得LED发光强度得到显著提高,这可以解释为在通过传统方法生长InGaN量子阱的过程中,由于N源不足容易在生长界面形成In团簇、In滴等,在关闭In源中断生长过程中,热分解以及N源的继续供给,有助于消除表面的In团簇、In滴等缺陷,从而提高量子阱质量,提升LED的光电性能。
4、在本发明的量子阱GaN垒层生长过程中,由于周期性中断Ga源外延生长有效促进了InGaN量子阱中的In并入,使In原子更多的去参与原子键和反应,这也能很有效的提升外延材料生长质量。
5、本发明通过在生长完GaN垒层后再进行通入H2处理,可以有效消除GaN垒层/AlGaN电子阻挡层界面缺陷(富In团簇等),提高了GaN垒层/AlGaN电子阻挡层界面处的晶体质量。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本发明的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1为实施例1制备的LED外延的结构示意图;
图2为对比例1制备的LED外延的结构示意图;
其中,1、蓝宝石衬底,2、低温GaN缓冲层,3、非掺杂GaN层,4、n型GaN层,5、多量子阱层,6、AlGaN电子阻挡层,7、P型GaN层,51、AlN层,52、InGaN阱层,53、GaN垒层。
具体实施方式
如在说明书及权利要求当中使用了某些词汇来指称特定组件。本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。“大致”是指在可接收的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。
另外,本说明书并没有将权利要求书公开的构件和方法步骤限定于实施方式的构件和方法步骤。特别是,在实施方式中记载的结构部件的尺寸、材质、形状、其结构顺序和邻接顺序以及制造方法等只要没有具体的限定,就仅作为说明例,而不是将本发明的范围限定于此。附图中所示的结构部件的大小和位置关系是为了清楚地进行说明而放大示出。
以下结合附图对本申请作进一步详细说明,但不作为对本申请的限定。
实施例1
本实施例采用本发明提供的LED外延片制作方法,采用MOCVD来生长GaN基LED外延片,采用高纯H2或高纯N2或高纯H2和高纯N2的混合气体作为载气,高纯NH3作为N源,金属有机源三甲基镓(TMGa)作为镓源,三甲基铟(TMIn)作为铟源,n型掺杂剂为硅烷(SiH4),三甲基铝(TMAl)作为铝源,P型掺杂剂为二茂镁(CP2Mg),反应压力在70mbar到600mbar之间。具体生长方式如下(外延结构请参考图1):
一种LED外延片制作方法,依次包括:处理蓝宝石衬底1、生长低温GaN缓冲层2、生长非掺杂GaN层3、生长掺杂Si的n型GaN层4、生长多量子阱层5、生长AlGaN电子阻挡层6、生长掺杂Mg的P型GaN层7,降温冷却;其中,
步骤1:处理蓝宝石衬底1。
具体地,所述步骤1,进一步为:
在温度为1000-1100℃,反应腔压力为100-300mbar,通入100-130L/min的H2的条件下,处理蓝宝石衬底5-10分钟。
步骤2:生长低温GaN缓冲层2,并在所述低温GaN缓冲层2形成不规则小岛。
具体地,所述步骤2,进一步为:
在温度为500-600℃,反应腔压力为300-600mbar,通入10000-20000sccm的NH3、50-100sccm的TMGa、100-130L/min的H2的条件下,在所述蓝宝石衬底1上生长所述低温GaN缓冲层2,所述低温GaN缓冲层2的厚度为20-40nm;
在温度为1000-1100℃、反应腔压力为300-600mbar,通入30000-40000sccm的NH3和100-130L/min的H2的条件下,保温300-500s,在所述低温GaN缓冲层2上形成所述不规则小岛。
步骤3:生长非掺杂GaN层3。
具体地,所述步骤3,进一步为:
在温度为1000-1200℃,反应腔压力为300-600mbar,通入30000-40000sccm的NH3、200-400sccm的TMGa及100-130L/min的H2的条件下,生长的所述非掺杂GaN层3;所述非掺杂GaN层3的厚度为2-4μm。
步骤4:生长Si掺杂的n型GaN层4。
具体地,所述步骤4,进一步为:
保持反应腔压力300-600mbar,保持温度1000-1200℃,通入流量为30000-60000sccm的NH3、200-400sccm的TMGa、100-130L/min的H2及20-50sccm的SiH4,持续生长3-4μm掺杂Si的n型GaN层4,其中,Si掺杂浓度5E18-1E19atoms/cm3。
步骤5:生长多量子阱层5。
所述生长多量子阱层5,进一步为:
A、将反应腔压力控制在200-280mbar,反应腔温度控制在920-970℃,通入H2作为载气,同时通入TMAl源进行40-45s的预铺Al处理,预铺Al处理过程中控制TMAl的流量从41.5sccm渐变增加至77.5sccm;
B、反应腔压力保持不变,降低反应腔温度至800-850℃,通入NH3、TMAl以及N2,生长厚度为8-10nm的AlN层51;
C、反应腔压力保持不变,升高反应腔温度至920-950℃,通入NH3、TMGa以及TMIn,周期性中断In源生长厚度为3-5nm的InGaN阱层52,在InGaN阱层52生长过程中,TMIn中断和通入反应腔的时间分别是8s和4s;
D、降低反应腔温度至700℃-750℃,升高反应腔压力至320-360mbar,通入NH3、TMGa及N2,周期性中断Ga源生长10nm的GaN垒层,在GaN垒层生长过程中,TMGa中断和通入反应腔的时间分别是6s和3s;
E、提高反应腔温度至960℃-980℃,提高反应腔压力至450-480mbar,通入200-250L/min的H2对上述进行GaN垒层53处理,处理时间为50-60s;
重复上述步骤A-E,周期性依次进行预铺Al处理、生长AlN层51、生长InGaN阱层52、生长GaN垒层53以及H2处理的步骤,周期数为3-8个。
步骤6:生长AlGaN电子阻挡层6。
具体地,所述步骤6,进一步为:
在温度为900-950℃,反应腔压力为200-400mbar,通入50000-70000sccm的NH3、30-60sccm的TMGa、100-130L/min的H2、100-130sccm的TMAl和1000-1300sccm的Cp2Mg的条件下,生长所述AlGaN电子阻挡层6,所述AlGaN层6的厚度为40-60nm,其中,Mg掺杂的浓度为1E19-1E20atoms/cm3。
步骤7:生长掺杂Mg的P型GaN层7。
具体地,所述步骤7,进一步为:
在温度为950-1000℃,反应腔压力为400-900mbar,通入50000-70000sccm的NH3、20-100sccm的TMGa、100-130L/min的H2、1000-3000sccm的Cp2Mg的条件下,生长厚度为50-200nm的掺杂Mg的P型GaN层7,Mg掺杂浓度1E19-1E20atoms/cm3。
步骤8:在温度为650-680℃的条件下保温20-30min,接着关闭加热系统、关闭给气系统,随炉冷却。
对比例1
以下提供对比实施例,即传统LED外延结构的生长方法(外延结构请参考图2)。
步骤1:在温度为1000-1100℃,反应腔压力为100-300mbar,通入100-130L/min的H2的条件下,处理蓝宝石衬底5-10分钟。
步骤2:生长低温GaN缓冲层2,并在所述低温GaN缓冲层2形成不规则小岛。
具体地,所述步骤2,进一步为:
在温度为500-600℃,反应腔压力为300-600mbar,通入10000-20000sccm的NH3、50-100sccm的TMGa、100-130L/min的H2的条件下,在所述蓝宝石衬底1上生长所述低温GaN缓冲层2,所述低温GaN缓冲层2的厚度为20-40nm;
在温度为1000-1100℃、反应腔压力为300-600mbar,通入30000-40000sccm的NH3、100-130L/min的H2的条件下,保温300-500s,在所述低温GaN缓冲层2上形成所述不规则小岛。
步骤3:生长非掺杂GaN层3。
具体地,所述步骤3,进一步为:
在温度为1000-1200℃,反应腔压力为300-600mbar,通入30000-40000sccm的NH3、200-400sccm的TMGa及100-130L/min的H2的条件下,生长的所述非掺杂GaN层;所述非掺杂GaN层3的厚度为2-4μm。
步骤4:生长Si掺杂的n型GaN层4。
具体地,所述步骤4,进一步为:
在温度为1000-1200℃,反应腔压力为300-600mbar,通入30000-60000sccm的NH3、200-400sccm的TMGa、100-130L/min的H2、20-50sccm的SiH4的条件下,生长Si掺杂的n型GaN层4,所述n型GaN层4的厚度为3-4μm,Si掺杂的浓度为5E18-1E19atoms/cm3。
步骤5:生长InGaN/GaN多量子阱层5。
具体地,所述生长多量子阱层5,进一步为:
保持反应腔压力300-400mbar、保持温度720℃,通入流量为50000-70000sccm的NH3、20-40sccm的TMGa、10000-15000sccm的TMIn及100-130L/min的N2,生长掺杂In的厚度为3nm的InGaN阱层52;
升高温度至800℃,保持反应腔压力300-400mbar,通入流量为50000-70000sccm的NH3、20-100sccm的TMGa及100-130L/min的N2,生长10nm的GaN垒层53;
重复交替生长InGaN阱层52和GaN垒层53,得到InGaN/GaN多量子阱发光层,其中,InGaN阱层52和GaN垒层53的交替生长周期数为7-13个。
步骤6:生长AlGaN电子阻挡层6。
具体地,所述步骤6,进一步为:
在温度为900-950℃,反应腔压力为200-400mbar,通入50000-70000sccm的NH3、30-60sccm的TMGa、100-130L/min的H2、100-130sccm的TMAl、1000-1300sccm的Cp2Mg的条件下,生长所述AlGaN电子阻挡层6,所述AlGaN层6的厚度为40-60nm,其中,Mg掺杂的浓度为1E19-1E20atoms/cm3。
步骤7:生长掺杂Mg的P型GaN层7。
具体地,所述步骤7,进一步为:
在温度为950-1000℃,反应腔压力为400-900mbar,通入50000-70000sccm的NH3、20-100sccm的TMGa、100-130L/min的H2、1000-3000sccm的Cp2Mg的条件下,生长厚度为50-200nm的掺杂Mg的P型GaN层7,Mg掺杂浓度1E19-1E20atoms/cm3。
步骤8:在温度为650-680℃的条件下保温20-30min,接着关闭加热系统、关闭给气系统,随炉冷却。
根据上述实施例1和对比例1分别制得样品1和样品2,样品1和样品2在相同的前工艺条件下镀ITO层约150nm,相同的条件下镀Cr/Pt/Au电极约1500nm,相同的条件下镀保护层SiO2约100nm,然后在相同的条件下将样品研磨切割成635μm*635μm(25mil*25mil)的芯片颗粒,之后将样品1和样品2在相同位置各自挑选1000颗晶粒,在相同的封装工艺下,封装成白光LED。采用积分球在驱动电流350mA条件下测试样品1和样品2的光电性能。
表1样品1和样品2的电性参数比较结果
将积分球获得的数据进行分析对比,从表1中可以看出,本发明提供的LED外延量子阱生长方法制备的LED(样品1)发光效率得到明显提升,并且电压、漏电、抗静电能力等其它各项LED电性参数变好,是因为本专利技术方案提升了外延片材料质量,从而提高LED的发光效率,并改善其它LED光电性能。
本发明中的LED外延片制作方法达到了如下效果:
1、在本发明的多量子阱层生长过程中,首先进行预铺Al处理可以加强n型GaN与AlN之间的浸润性,并且增强Al原子和N原子在其表面的迁移率,使得AlN岛的横向生长速率加快,有助于AlN的愈合。预铺Al处理过程中通过控制TMAl的流量渐变增加,可以使得n型GaN表面完全覆盖Al原子并且形成排列规整的Al原子层,促进吸附Al原子的迁移,使得Al原子快速迁移至空位,预防缺陷的形成,进而使得后期外延AlN薄膜的晶体质量得到提高。
2、本发明的多量子阱层中通过引入生长AlN层,可以促使n层附近的量子阱中空穴的浓度高于p层附近的几个量子阱中的空穴浓度,这大大改善了量子阱间电子和空穴分布的不均匀性,大幅度提高了LED的发光效率。
3、本发明采用周期性中断In源生长InGaN阱层,使得LED发光强度得到显著提高,这可以解释为在通过传统方法生长InGaN量子阱的过程中,由于N源不足容易在生长界面形成In团簇、In滴等,在关闭In源中断生长过程中,热分解以及N源的继续供给,有助于消除表面的In团簇、In滴等缺陷,从而提高量子阱质量,提升LED的光电性能。
4、在本发明的量子阱GaN垒层生长过程中,由于周期性中断Ga源外延生长有效促进了InGaN量子阱中的In并入,使In原子更多的去参与原子键和反应,这也能很有效的提升外延材料生长质量。
5、本发明通过在生长完GaN垒层后再进行通入H2处理,可以有效消除GaN垒层/AlGaN电子阻挡层界面缺陷(富In团簇等),提高了GaN垒层/AlGaN电子阻挡层界面处的晶体质量。
由于方法部分已经对本申请实施例进行了详细描述,这里对实施例中涉及的结构与方法对应部分的展开描述省略,不再赘述。对于结构中具体内容的描述可参考方法实施例的内容,这里不再具体限定。
上述说明示出并描述了本申请的若干优选实施例,但如前所述,应当理解本申请并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述申请构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本申请的精神和范围,则都应在本申请所附权利要求的保护范围内。
Claims (8)
1.一种LED外延片制作方法,依次包括:处理衬底、生长低温GaN缓冲层、生长非掺杂GaN层、生长掺杂Si的n型GaN层、生长多量子阱层、生长AlGaN电子阻挡层、生长掺杂Mg的P型GaN层和降温冷却;其特征在于,其中生长多量子阱层依次包括:预铺Al处理、生长AlN层、生长InGaN阱层、生长GaN垒层、H2处理,具体步骤为:
A、将反应腔压力控制在200-280mbar,反应腔温度控制在920-970℃,通入H2作为载气,同时通入TMAl源进行40-45s的预铺Al处理,预铺Al处理过程中控制TMAl的流量从41.5sccm渐变增加至77.5sccm;
B、反应腔压力保持不变,降低反应腔温度至800-850℃,通入NH3、TMAl以及N2,生长厚度为8-10nm的AlN层;
C、反应腔压力保持不变,升高反应腔温度至920-950℃,通入NH3、TMGa以及TMIn,周期性中断In源生长厚度为3-5nm的InGaN阱层,在InGaN阱层生长过程中,TMIn中断和通入反应腔的时间分别是8s和4s;
D、降低反应腔温度至700℃-750℃,升高反应腔压力至320-360mbar,通入NH3、TMGa及N2,周期性中断Ga源生长10nm的GaN垒层,在GaN垒层生长过程中,TMGa中断和通入反应腔的时间分别是6s和3s;
E、提高反应腔温度至960℃-980℃,提高反应腔压力至450-480mbar,通入200-250L/min的H2对上述进行GaN垒层处理,处理时间为50-60s;
重复上述步骤A-E,周期性依次进行预铺Al处理、生长AlN层、生长InGaN阱层、生长GaN垒层以及H2处理的步骤,周期数为3-8个。
2.根据权利要求1所述的LED外延片制作方法,其特征在于,在1000-1100℃的温度下,通入100-130L/min的H2,保持反应腔压力100-300mbar,处理蓝宝石衬底5-10min。
3.根据权利要求2所述的LED外延片制作方法,其特征在于,所述生长低温GaN缓冲层的具体过程为:
降温至500-600℃,保持反应腔压力300-600mbar,通入流量为10000-20000sccm的NH3、50-100sccm的TMGa及100-130L/min的H2,在蓝宝石衬底上生长厚度为20-40nm的低温GaN缓冲层;
升高温度到1000-1100℃,保持反应腔压力300-600mbar,通入流量为30000-40000sccm的NH3和100-130L/min的H2,保温300-500s,将低温GaN缓冲层腐蚀成不规则岛形。
4.根据权利要求1所述的LED外延片制作方法,其特征在于,所述生长非掺杂GaN层的具体过程为:
升高温度到1000-1200℃,保持反应腔压力300-600mbar,通入流量为30000-40000sccm的NH3、200-400sccm的TMGa及100-130L/min的H2,持续生长2-4μm的非掺杂GaN层。
5.根据权利要求1所述的LED外延片制作方法,其特征在于,所述生长掺杂Si的n型GaN层的具体过程为:
保持反应腔压力300-600mbar,保持温度1000-1200℃,通入流量为30000-60000sccm的NH3、200-400sccm的TMGa、100-130L/min的H2及20-50sccm的SiH4,持续生长3-4μm掺杂Si的n型GaN层,其中,Si掺杂浓度5E18-1E19atoms/cm3。
6.根据权利要求1所述的LED外延片制作方法,其特征在于,所述生长AlGaN电子阻挡层的具体过程为:
在温度为900-950℃,反应腔压力为200-400mbar,通入50000-70000sccm的NH3、30-60sccm的TMGa、100-130L/min的H2、100-130sccm的TMAl和1000-1300sccm的Cp2Mg的条件下,生长所述AlGaN电子阻挡层,所述AlGaN层的厚度为40-60nm,其中,Mg掺杂浓度为1E19-1E20atoms/cm3。
7.根据权利要求1所述的LED外延片制作方法,其特征在于,所述生长掺杂Mg的P型GaN层的具体过程为:
保持反应腔压力400-900mbar、温度950-1000℃,通入流量为50000-70000sccm的NH3、20-100sccm的TMGa、100-130L/min的H2及1000-3000sccm的Cp2Mg,持续生长50-200nm的掺杂Mg的P型GaN层,其中,Mg掺杂浓度1E19-1E20atoms/cm3。
8.根据权利要求1所述的LED外延片制作方法,其特征在于,所述降温冷却的具体过程为:
降温至650-680℃,保温20-30min,关闭加热系统、关闭给气系统,随炉冷却。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111228795.8A CN113972304B (zh) | 2021-10-21 | 2021-10-21 | 一种led外延片制作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111228795.8A CN113972304B (zh) | 2021-10-21 | 2021-10-21 | 一种led外延片制作方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113972304A true CN113972304A (zh) | 2022-01-25 |
CN113972304B CN113972304B (zh) | 2023-08-01 |
Family
ID=79587754
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111228795.8A Active CN113972304B (zh) | 2021-10-21 | 2021-10-21 | 一种led外延片制作方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113972304B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105514232A (zh) * | 2016-01-08 | 2016-04-20 | 华灿光电股份有限公司 | 一种发光二极管外延片、发光二极管及外延片的制作方法 |
CN106784224A (zh) * | 2016-12-27 | 2017-05-31 | 华南理工大学 | 生长在玻璃衬底上的led外延片及其制备方法 |
-
2021
- 2021-10-21 CN CN202111228795.8A patent/CN113972304B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105514232A (zh) * | 2016-01-08 | 2016-04-20 | 华灿光电股份有限公司 | 一种发光二极管外延片、发光二极管及外延片的制作方法 |
CN106784224A (zh) * | 2016-12-27 | 2017-05-31 | 华南理工大学 | 生长在玻璃衬底上的led外延片及其制备方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113972304B (zh) | 2023-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111223764B (zh) | 一种提高辐射复合效率的led外延生长方法 | |
CN114284406B (zh) | 一种氮化物发光二极管的制备方法 | |
CN110629197B (zh) | 一种led外延结构生长方法 | |
CN109411573B (zh) | 一种led外延结构生长方法 | |
CN111370540B (zh) | 一种提高发光效率的led外延生长方法 | |
CN110957403B (zh) | 一种led外延结构生长方法 | |
CN110620168B (zh) | 一种led外延生长方法 | |
CN112048710A (zh) | 一种减少led发光波长蓝移量的led外延生长方法 | |
CN113328015B (zh) | 提高亮度的发光二极管芯片制作方法 | |
CN111769181B (zh) | 一种适用于小间距显示屏的led外延生长方法 | |
CN111952418A (zh) | 一种提升发光效率的led多量子阱层生长方法 | |
CN112420884B (zh) | 一种led外延多量子阱层生长方法 | |
CN112941490B (zh) | Led外延量子阱生长方法 | |
CN112599647B (zh) | Led外延多量子阱层生长方法 | |
CN114823995A (zh) | Led外延片制作方法 | |
CN111769180B (zh) | 适用于小间距显示屏的led外延生长方法 | |
CN111276579B (zh) | 一种led外延生长方法 | |
CN111952420A (zh) | 一种适用于制作小间距显示屏的led外延生长方法 | |
CN113972304B (zh) | 一种led外延片制作方法 | |
CN114122206B (zh) | 发光二极管制作方法 | |
CN112687770B (zh) | Led外延生长方法 | |
CN113540296B (zh) | 适用于小间距显示屏的led外延片制作方法 | |
CN111628056B (zh) | 一种提升晶体质量的led多量子阱层生长方法 | |
CN113421951B (zh) | 发光二极管芯片制作方法 | |
CN112420883B (zh) | 一种提高发光效率的led外延生长方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |