CN113948026A - 缩放控制器、显示装置与数据处理方法 - Google Patents

缩放控制器、显示装置与数据处理方法 Download PDF

Info

Publication number
CN113948026A
CN113948026A CN202010684906.5A CN202010684906A CN113948026A CN 113948026 A CN113948026 A CN 113948026A CN 202010684906 A CN202010684906 A CN 202010684906A CN 113948026 A CN113948026 A CN 113948026A
Authority
CN
China
Prior art keywords
output
vertical synchronization
input
frame
synchronization pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010684906.5A
Other languages
English (en)
Other versions
CN113948026B (zh
Inventor
林映忻
龔文侠
詹钧杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Realtek Semiconductor Corp
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to CN202010684906.5A priority Critical patent/CN113948026B/zh
Publication of CN113948026A publication Critical patent/CN113948026A/zh
Application granted granted Critical
Publication of CN113948026B publication Critical patent/CN113948026B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/045Zooming at least part of an image, i.e. enlarging it or shrinking it

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Television Systems (AREA)

Abstract

本公开涉及缩放控制器、显示装置与数据处理方法。一种缩放控制器包括输入接口、输出垂直同步脉冲产生电路与数据缓存电路。输入接口用以接收一输入垂直同步脉冲与输入影像数据。输出垂直同步脉冲产生电路耦接输入接口,用以响应于输入垂直同步脉冲对应地产生第一输出垂直同步脉冲与第一输出请求。数据缓存电路用以缓存输入影像数据,并且响应于第一输出请求对应地根据输入影像数据输出第一输出帧。输出垂直同步脉冲产生电路更根据第一输出垂直同步脉冲与第一既定周期产生第二输出垂直同步脉冲与第二输出请求,并且数据缓存电路更响应于第二输出请求对应地根据输入影像数据输出第二输出帧。

Description

缩放控制器、显示装置与数据处理方法
技术领域
本发明系关于一种数据处理方法,尤指一种动态地执行帧率转换的数据处理方法,以根据取得于显示面板无法支持之帧率(frame rate)的输入影像信号时,产生具有显示面板可支持之帧率的输出影像信号。
背景技术
一般而言,为了确保输出影像信号的低延迟性与同步性,缩放控制器(Scalar)的输入接口与输出接口可运作于帧同步模式(Frame sync mode)。于帧同步模式中,由输出接口所发出并提供后端显示面板的垂直同步信号Vsync(Vertical Synchronization)系同步地根据输入接口自影像来源所接收到的垂直同步信号产生。
然而,当输入影像信号取得于显示面板无法支持之帧率时,若以帧同步模式运作,则输出影像信号的帧率也会是显示面板无法支持之帧率,如此将发生显示异常的问题。
为解决上述问题,需要一种新颖的数据处理方法,可动态地于需要时执行帧率转换,用以根据取得于显示面板无法支持之帧率的输入影像信号时,产生具有显示面板可支持之帧率的输出影像信号,且输出影像信号之延迟亦可符合规范要求之低延迟。
发明内容
本发明之一目的在于根据取得于显示面板无法支持之帧率的输入影像信号时,产生具有显示面板可支持之帧率的输出影像信号,且输出影像信号之延迟符合规范要求之低延迟。
根据本发明之一实施例,一种缩放控制器包括输入接口、输出垂直同步脉冲产生电路与数据缓存电路。输入接口用以接收一输入垂直同步脉冲与输入影像数据。输出垂直同步脉冲产生电路耦接输入接口,用以响应于输入垂直同步脉冲对应地产生第一输出垂直同步脉冲与第一输出请求。数据缓存电路用以缓存输入影像数据,并且响应于第一输出请求对应地根据输入影像数据输出一第一输出帧。输出垂直同步脉冲产生电路更根据第一输出垂直同步脉冲与第一既定周期产生第二输出垂直同步脉冲与第二输出请求,并且数据缓存电路更响应于第二输出请求对应地根据输入影像数据输出第二输出帧。
根据本发明之另一实施例,一种显示装置包括缩放控制器与显示面板。缩放控制器自一影像源接收一输入垂直同步脉冲与输入影像数据,根据输入垂直同步脉冲产生复数输出垂直同步脉冲,以及根据输入影像数据产生复数输出帧。显示面板耦接至缩放控制器,用以根据输出垂直同步脉冲显示输出帧。输出垂直同步脉冲包括至少第一输出垂直同步脉冲与第二输出垂直同步脉冲,输出帧包括至少第一输出帧与第二输出帧,缩放控制器响应于输入垂直同步脉冲对应地产生第一输出垂直同步脉冲,以及响应于第一输出垂直同步脉冲对应地输出第一输出帧。缩放控制器更根据第一输出垂直同步脉冲与一第一既定周期产生第二输出垂直同步脉冲,以及响应于第二输出垂直同步脉冲对应地输出第二输出帧。
根据本发明之另一实施例,一种数据处理方法包括:自一影像源接收一输入垂直同步脉冲与输入影像数据;根据输入垂直同步脉冲产生复数输出垂直同步脉冲;以及根据输入影像数据产生复数输出帧。输出垂直同步脉冲包括至少第一输出垂直同步脉冲与第二输出垂直同步脉冲,输入影像数据包括输入帧,输出帧包括至少第一输出帧与第二输出帧,根据输入垂直同步脉冲产生输出垂直同步脉冲之步骤更包括:响应于输入垂直同步脉冲对应地产生第一输出垂直同步脉冲;以及根据第一输出垂直同步脉冲与第一既定周期产生第二输出垂直同步脉冲,并且根据输入影像数据产生输出帧之步骤更包括:响应于第一输出垂直同步脉冲对应地将输入帧输出作为第一输出帧;以及响应于第二输出垂直同步脉冲对应地将输入帧输出作为第二输出帧。
附图说明
图1系显示根据本发明之一实施例所述之显示装置方块图。
图2系显示根据本发明之一实施例所述之数据处理方法流程图。
图3系显示根据本发明之一实施例所述之输入影像信号与输出影像信号范例。
图4系显示根据本发明之另一实施例所述之输入影像信号与输出影像信号范例。
具体实施方式
图1系显示根据本发明之一实施例所述之显示装置方块图。显示装置100可包括缩放控制器(Scalar)110与显示面板120。缩放控制器110自一影像源200接收一输入垂直同步信号Vsync_in与输入影像数据Data。影像源200为可提供影像数据之电子装置,例如,电脑主机、行动通讯装置、机顶盒等。输入垂直同步信号Vsync_in可包括复数输入垂直同步脉冲(以下称为Vsync脉冲),输入影像数据Data可包括复数输入帧。
一般而言,影像源200依序将一Vsync脉冲与其对应之影像数据(例如,一帧)输出至显示装置100,使显示面板120可响应于Vsync脉冲于一既定延迟后显示出对应的帧。此外,缩放控制器110可对接收到的帧数据执行画面缩放、帧率转换等数据处理操作,再将处理过数据(包括Vsync脉冲与影像数据)提供给显示面板120。
根据本发明之一实施例,缩放控制器110可包括至少输入接口110-1、输出接口110-2、测量电路110-3、输出垂直同步脉冲产生电路110-4以及数据缓存电路110-5。值得注意的是,图1为一简化的显示装置方块图,其中仅显示出与本发明相关之元件。孰悉此技艺者均可理解,显示装置当可包括许多未示于图1之元件,以实施显示及相关之数据处理之功能。
输入接口110-1用以自影像源200接收输入垂直同步信号Vsync_in、输入影像数据Data以及帧率控制信号FPS_Ctrl。帧率控制信号FPS_Ctrl为一切换信号,用于通知显示装置100是否影像源200所提供之影像数据将为一低帧率的影像数据。例如,帧率控制信号FPS_Ctrl之信号位准可切换于一第一状态(例如,逻辑0)与一第二状态(例如,逻辑1)之间。第一状态代表后续到来的影像数据为非低帧率的影像数据,第二状态代表后续到来的影像数据为低帧率的影像数据。影像源200可至少提前于前一帧通知显示装置100。举例而言,假设当前帧为依循高画质多媒体接口(High Definition Multimedia Interface,缩写HDMI)可变更新率规格(Variable Refresh Rate,缩写VRR)传输之影像数据,次一帧为依循HDMI2.1 Cinema VRR传输之影像数据,由于HDMI 2.1 Cinema VRR所制定之帧率(Frame Rateper Second,缩写FPS)(例如,24fps、25fps、30fps)相较于现今一般使用的帧率为极低帧率,则影像源200可于当前帧的控制信号传输区间将帧率控制信号FPS_Ctrl之信号位准由第一状态切换为第二状态,用以通知显示装置100次一帧为依循HDMI 2.1 Cinema VRR传输之低帧率影像数据。
测量电路110-3可自输入接口110-1取得输入垂直同步信号Vsync_in与输入影像数据Data,并根据输入垂直同步信号Vsync_in与输入影像数据Data测量各帧所对应之帧率。一般而言,一帧所对应之帧率系由此帧所对应之Vsync脉冲与次一帧所对应之Vsync脉冲所定义,测量电路110-3可根据相邻的两个Vsync脉冲所间隔的时间的倒数取得一帧所对应之帧率。
输出垂直同步脉冲产生电路110-4用以根据输入垂直同步信号Vsync_in与帧率控制信号FPS_Ctrl产生输出垂直同步信号Vsync_out以及输出请求Out_Req,输出垂直同步信号Vsync_out可包括复数输出Vsync脉冲。
数据缓存电路110-5用以缓存输入影像数据Data,并且根据输出请求Out_Req将缓存之影像数据输出作为输出影像数据Data_Out,输出影像数据Data_Out可包括复数输出帧。
输出接口110-2耦接至显示面板120,用以将输出垂直同步信号Vsync_out与输出影像数据Data_Out提供给显示面板120。显示面板120可根据输出垂直同步信号Vsync_out之输出Vsync脉冲对应地显示输出帧。
为了避免发生前述显示异常的问题,根据本发明之一实施例,于处理低帧率的影像数据时(例如,低于显示面板120所能支持的最低帧率),缩放控制器110可根据一个输入Vsync脉冲产生复数输出Vsync脉冲,以及根据输入影像数据Data产生复数输出帧,藉此将输出帧所对应之帧率提高至显示面板120可支持的帧率范围,同时确保输出影像信号的低延迟性与同步性。其中,显示面板120可支持的帧率范围通常被记录于延伸显示能力识别数据(Extended display identification data,缩写EDID)内,EDID可被储存于缩放控制器110之一内部记忆体(图未示)或被定义于其系统程序代码中。
图2系显示根据本发明之一实施例所述之数据处理方法流程图。数据处理方法可包括由缩放控制器110所执行之以下步骤:
步骤S202:自影像源接收输入Vsync脉冲与输入影像数据。
步骤S204:根据输入Vsync脉冲产生复数输出Vsync脉冲。
步骤S206:根据输入影像数据产生复数输出帧。
更具体的说,响应于输入Vsync脉冲,输出垂直同步脉冲产生电路110-4可先对应地产生第一输出Vsync脉冲。于本发明之实施例中,如同帧同步模式的操作,第一输出Vsync脉冲系同步地根据输入Vsync脉冲被产生,例如,输出垂直同步脉冲产生电路110-4可直接将接收到的输入Vsync脉冲提供给显示面板120。于此,同步地根据输入Vsync脉冲产生输出Vsync脉冲系指接收到输入Vsync脉冲的时间点与产生输出Vsync脉冲的时间点之间仅包括合理的电路传输延迟,例如,经由缩放控制器110内部的数个线缓冲电路所需的延迟时间。
此外,输出垂直同步脉冲产生电路110-4亦根据第一输出Vsync脉冲对应地产生第一输出请求。响应于第一输出请求,数据缓存电路110-5对应地根据缓存之输入影像数据产生第一输出帧。例如,数据缓存电路110-5响应于第一输出请求将接收到的输入帧输出作为第一输出帧,使得缩放控制器110可响应于第一输出Vsync脉冲透过输出接口110-2对应地将输入帧输出作为第一输出帧。
接着,输出垂直同步脉冲产生电路110-4更根据第一输出Vsync脉冲与一既定周期产生第二输出Vsync脉冲。于本发明之实施例中,第一输出Vsync脉冲与第二输出Vsync脉冲所间隔的时间可根据此既定周期被设计。例如,第一输出Vsync脉冲与第二输出Vsync脉冲所间隔的时间可相等于此既定周期。输出垂直同步脉冲产生电路110-4亦根据第二输出Vsync脉冲对应地产生第二输出请求。
响应于第二输出请求,数据缓存电路110-5对应地根据缓存之输入影像数据产生第二输出帧。例如,数据缓存电路110-5响应于第二输出请求再次将接收到的输入帧输出作为第二输出帧,使得缩放控制器110可响应于第二输出Vsync脉冲透过输出接口110-2对应地将输入帧输出作为第二输出帧。
于本发明之实施例中,对应于一个输入Vsync脉冲(与一个输入帧),由缩放控制器110所产生之输出Vsync脉冲(与输出帧)的数量可根据显示面板120可支持的帧率与输入帧率的差异或倍数关系决定。例如,当输入帧率的N倍频在显示面板120可支持的帧率范围中,则缩放控制器110可根据一个输入Vsync脉冲(与一个输入帧)产生N个输出Vsync脉冲(与N个输出帧),使得各输出帧所对应之输出帧率高于输入帧率,且各输出帧所对应之输出帧率均为显示面板120所能支持的帧率。
图3系显示根据本发明之一实施例所述之输入影像信号与输出影像信号范例,其中横轴为时间轴,所述之输入/输出影像信号包括输入/输出Vsync脉冲(于图3中以向上的箭头表示)以及输入/输出影像数据(于图3中一方形代表一帧)。
于此范例中,N=2,即,一张输入帧画面时间相等于两张输出帧画面时间。缩放控制器110根据输入Vsync脉冲301对应地产生两个输出Vsync脉冲311与312,以及根据输入Vsync脉冲302对应地产生两个输出Vsync脉冲321与322。此外,缩放控制器110亦根据输入帧F1对应地产生两个输出帧F11与F12,以及根据输入帧F2对应地产生两个输出帧F21与F22。
假设输入Vsync脉冲301与302所间隔的时间为40毫秒(ms),则输入帧F1所对应的输入帧率为25Hz,低于显示面板120所能支持的最低帧40Hz。于本发明之实施例中,所述既定时间可被设定为20毫秒,其对应于显示面板120所支持之一帧率50Hz。缩放控制器110(或,输出垂直同步脉冲产生电路110-4)可先同步地根据输入Vsync脉冲301产生输出Vsync脉冲311,以及数据缓存电路110-5对应地将所缓存的帧输出作为输出帧F11。接着缩放控制器110于计数20毫秒后,自行产生另一输出Vsync脉冲312,及数据缓存电路110-5再次将所缓存的帧输出作为输出帧F12,其中输出帧F11、输出帧F12可与输入帧F1内容相同。藉此操作,输出帧F11与输出帧F12所对应的输出帧率被提高为50Hz,其高于输入帧率25Hz,并且为显示面板120所能支持之一帧率。
于本发明之实施例中,缩放控制器110并不限于藉由均分两输入Vsync脉冲所间隔的时间提高输出帧率。两个输入Vsync脉冲所间隔的时间亦可被不均等的切分,同样可达到提高输出帧率的结果。
假设输入帧F2所对应的输入帧率为25Hz,显示面板120所能支持的最低帧30Hz。缩放控制器110(或,输出垂直同步脉冲产生电路110-4)亦可将所述既定时间设定为10毫秒,其对应于显示面板120所支持之一帧率100Hz。同样地,缩放控制器110(或,输出垂直同步脉冲产生电路110-4)可先同步地根据输入Vsync脉冲302产生输出Vsync脉冲321,以及数据缓存电路110-5对应地将所缓存的帧输出作为输出帧F21。接着缩放控制器110于计数10毫秒后,自行产生另一输出Vsync脉冲322,及数据缓存电路110-5再次将所缓存的帧输出作为输出帧F22,其中输出帧F21、输出帧F22可与输入帧F2内容相同。藉此操作,输出帧F21与输出帧F22所对应的输出帧率分别被提高为100Hz与33Hz,其高于输入帧率25Hz,并且为显示面板120所能支持之一帧率。
于本发明之实施例中,N也可以是大于2的正整数。
图4系显示根据本发明之另一实施例所述之输入影像信号与输出影像信号范例。于此范例中,N=3,即,一张输入帧画面时间相等于三张输出帧画面时间。缩放控制器110根据输入Vsync脉冲401对应地产生三个输出Vsync脉冲411、412与413,以及根据输入帧F1对应地产生三个输出帧F11、F12与F13。假设输入帧F1所对应的输入帧率为24Hz,低于显示面板120所能支持的最低帧40Hz,所述既定时间可被设定为1/72秒,其对应于显示面板120所支持之一帧率72Hz。
缩放控制器110(或,输出垂直同步脉冲产生电路110-4)可先同步地根据输入Vsync脉冲401产生输出Vsync脉冲411,及数据缓存电路110-5对应地将所缓存的帧输出作为输出帧F11。接着缩放控制器110于计数1/72秒后,自行产生另一输出Vsync脉冲412,及数据缓存电路110-5再次将所缓存的帧输出作为输出帧F12。接着缩放控制器110再于计数1/72秒后,自行产生又一输出Vsync脉冲413,及数据缓存电路110-5再次将所缓存的帧输出作为输出帧F13,其中输出帧F11、F12与F13可与输入帧F1内容相同。
藉此操作,输出帧F11、F12与F13所对应的输出帧率被提高为72Hz,其高于输入帧率24Hz,并且为显示面板120所能支持之一帧率。
需注意的是,于本发明的实施例中,前述既定时间需对应于显示面板120所支持之帧率范围被选择与设计,才能使得输出帧率落入显示面板120所支持之帧率范围。
以N=2为例,假设输入帧率为f1,输出帧率为fa与fb1,则对应于输出帧率fa的既定时间的设计须使得以下式(1)条件可满足,且须使fa与fb1为显示面板所支持之帧率:
Figure BDA0002587184130000081
于本发明之实施例中,由于缩放控制器110需透过测量电路110-3测量与当前帧(输入帧)相邻的两个Vsync脉冲所间隔的时间才能得知输入帧所对应的输入帧率,因此,当可能的输入帧率为已知的时,可根据可能的输入帧率与N的数值设计欲达到的输出帧率,并产生对应的一或多组设定值,使得缩放控制器110在采用设定值后,无论输入的低帧率为何,均可使输出帧率提高并且落入显示面板120所支持之帧率范围。
表格1系显示根据本发明之一实施例所述之第一组设定所达成的输出帧率。
24Hz 25H 30Hz
第一输出帧率 48Hz 48Hz 48Hz
第二输出帧率 48Hz 52Hz 80Hz
表格1:第一组设定所达成的输出帧率
于此范例中,N=2,并且可能的输入帧率为24Hz、25Hz与30Hz。于第一组设定中,将产生第一输出Vsync脉冲与第二输出Vsync脉冲的时间间隔(即,前述之既定周期)固定为1/48秒,则第一输出帧率可被固定为48Hz,第二输出帧率即为输入帧画面时间减去既定周期后所得之剩余画面时间的倒数,其依输入帧率而异,第二输出帧率可以是如表格1所示之48Hz、52Hz或80Hz。
换言之,当缩放控制器110决定采用第一组设定处理低帧率影像数据后,于侦测到影像源200将帧率控制信号FPS_Ctrl之信号位准由第一状态切换为第二状态时,缩放控制器110先同步地根据尔后接收到的输入Vsync脉冲产生第一输出Vsync脉冲,接着再于计数1/48秒后,自行产生第二输出Vsync脉冲。藉此操作,第一输出帧所对应的输出帧率被提高为48Hz,第二输出帧所对应的输出帧率则依输入帧率可以是如表格1所示之48Hz、52Hz或80Hz。另一方面,于侦测到影像源200将帧率控制信号FPS_Ctrl之信号位准由第二状态切换回第一状态时,缩放控制器110无需再执行帧率转换。
表格2系显示根据本发明之另一实施例所述之第二组设定所达成的输出帧率。
24Hz 25H 30Hz
第一输出帧率 60Hz 60Hz 60Hz
第二输出帧率 40Hz 42Hz 60Hz
表格2:第二组设定所达成的输出帧率
于此范例中,N=2,并且可能的输入帧率为24Hz、25Hz与30Hz。于第二组设定中,将既定周期固定为1/60秒,则第一输出帧率可被固定为60Hz,第二输出帧率依输入帧率而异,可以是如表格1所示之40Hz、42Hz或60Hz。
于决定用于处理低帧率影像数据的设定值时,若N=3,可基于相似概念将产生第一输出Vsync脉冲与第二输出Vsync脉冲的时间间隔(例如,第一既定周期)固定为一第一定值,以及将产生第二输出Vsync脉冲与第三输出Vsync脉冲的时间间隔(例如,第二既定周期)固定。藉由设定第一输出帧率与第二输出帧率,第三输出帧率可自然形成。N>3的情况则以此类推。
于本发明之实施例中,于一设定中的第一输出帧率可被选择为可能的输入帧率之其中一者的整数倍。此外,当可用于处理低帧率影像数据的设定值多于一组时,可根据显示面板120所支持之帧率范围与各组设定所达成的输出帧率选择使用哪组设定值。例如,若第一组设定所达成的输出帧率均落入显示面板120所支持之帧率范围,则可选择第一组设定。反之,若第一组设定所达成的输出帧率无法均落入显示面板120所支持之帧率范围,但第二组设定所达成的输出帧率均落入显示面板120所支持之帧率范围,则可选择第二组设定。
藉由本发明所提出之数据处理方法,动态地根据帧率控制信号FPS_Ctrl之信号位准以及前述低帧率影像数据的设定值执行帧率转换,以产生具有显示面板可支持之帧率的输出影像信号,且输出影像信号之延迟亦可符合规范要求之低延迟。此外,本发明并不限于应用于处理HDMI 2.1 Cinema VRR低帧率影像,亦可被应用于处理任何需要执行帧率转换的数据处理场景。
以上所述仅为本发明之较佳实施例,凡依本发明申请专利范围所做之均等变化与修饰,皆应属本发明之涵盖范围。
【符号说明】
100:显示装置
110:缩放控制器
110-1:输入接口
110-2:输出接口
110-3:测量电路
110-4:输出垂直同步脉冲产生电路
110-5:数据缓存电路
120:显示面板
200:影像源
Data:输入影像数据
Data_Out:输出影像数据
FPS_Ctrl:帧率控制信号
Out_Req:输出请求
Vsync_in:输入垂直同步信号
Vsync_out:输出垂直同步信号
301,302,401,402:输入Vsync脉冲
311,312,321,322,411,412,413:输出Vsync脉冲
F1,F2,F11,F12,F13,F21,F22:帧

Claims (10)

1.一种缩放控制器,包括:
一输入接口,用以接收一输入垂直同步脉冲与输入影像数据;
一输出垂直同步脉冲产生电路,耦接该输入接口,用以响应于该输入垂直同步脉冲对应地产生一第一输出垂直同步脉冲与一第一输出请求;以及
一数据缓存电路,用以缓存该输入影像数据,并且响应于该第一输出请求对应地根据该输入影像数据输出一第一输出帧,
其中该输出垂直同步脉冲产生电路更根据该第一输出垂直同步脉冲与一第一既定周期产生一第二输出垂直同步脉冲与一第二输出请求,并且该数据缓存电路更响应于该第二输出请求对应地根据该输入影像数据输出一第二输出帧。
2.根据权利要求1所述之缩放控制器,其中该输入影像数据包括一输入帧,该数据缓存电路响应于该第一输出请求将该输入帧输出作为该第一输出帧,以及响应于该第二输出请求将该输入帧输出作为该第二输出帧。
3.根据权利要求2所述之缩放控制器,其中该输入帧对应于一输入帧率,该第一输出帧对应于一第一输出帧率,该第二输出帧对应于一第二输出帧率,该第一输出帧率与该第二输出帧率高于该输入帧率。
4.根据权利要求3所述之缩放控制器,其中该输出垂直同步脉冲产生电路更根据该第二输出垂直同步脉冲与一第二既定周期产生一第三输出垂直同步脉冲与一第三输出请求,并且该数据缓存电路更响应于该第三输出请求将该输入帧输出作为一第三输出帧,其中该第三输出帧对应于一第三输出帧率,并且该第三输出帧率高于该输入帧率。
5.一种显示装置,包括:
一缩放控制器,自一影像源接收一输入垂直同步脉冲与输入影像数据,根据该输入垂直同步脉冲产生复数输出垂直同步脉冲,以及根据该输入影像数据产生复数输出帧;以及
一显示面板,耦接至该缩放控制器,用以根据该等输出垂直同步脉冲显示该等输出帧,
其中该等输出垂直同步脉冲包括至少一第一输出垂直同步脉冲与一第二输出垂直同步脉冲,该等输出帧包括至少一第一输出帧与一第二输出帧,该缩放控制器响应于该输入垂直同步脉冲对应地产生该第一输出垂直同步脉冲,以及响应于该第一输出垂直同步脉冲对应地输出该第一输出帧,并且
该缩放控制器更根据该第一输出垂直同步脉冲与一第一既定周期产生该第二输出垂直同步脉冲,以及响应于该第二输出垂直同步脉冲对应地输出该第二输出帧。
6.根据权利要求5所述之显示装置,其中该第一输出帧与该第二输出帧相同。
7.根据权利要求5所述之显示装置,其中该输入影像数据包括一输入帧,该输入帧对应于一输入帧率,该第一输出帧对应于一第一输出帧率,该第二输出帧对应于一第二输出帧率,该第一输出帧率与该第二输出帧率高于该输入帧率。
8.根据权利要求7所述之显示装置,其中该等输出垂直同步脉冲更包括一第三输出垂直同步脉冲,该等输出帧更包括一第三输出帧,该缩放控制器更根据该第二输出垂直同步脉冲与一第二既定周期产生该第三输出垂直同步脉冲,以及响应于该第三输出垂直同步脉冲对应地输出该第三输出帧。
9.根据权利要求5所述之显示装置,其中该第一既定周期系对应于该显示面板所支持之一帧率。
10.一种数据处理方法,包括:
自一影像源接收一输入垂直同步脉冲与输入影像数据;
根据该输入垂直同步脉冲产生复数输出垂直同步脉冲;以及
根据该输入影像数据产生复数输出帧,
其中该等输出垂直同步脉冲包括至少一第一输出垂直同步脉冲与一第二输出垂直同步脉冲,该输入影像数据包括一输入帧,该等输出帧包括至少一第一输出帧与一第二输出帧,根据该输入垂直同步脉冲产生该等输出垂直同步脉冲之步骤更包括:
响应于该输入垂直同步脉冲对应地产生该第一输出垂直同步脉冲;以及
根据该第一输出垂直同步脉冲与一第一既定周期产生该第二输出垂直同步脉冲,并且根据该输入影像数据产生该等输出帧之步骤更包括:
响应于该第一输出垂直同步脉冲对应地将该输入帧输出作为该第一输出帧;以及
响应于该第二输出垂直同步脉冲对应地将该输入帧输出作为该第二输出帧。
CN202010684906.5A 2020-07-16 2020-07-16 缩放控制器、显示装置与数据处理方法 Active CN113948026B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010684906.5A CN113948026B (zh) 2020-07-16 2020-07-16 缩放控制器、显示装置与数据处理方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010684906.5A CN113948026B (zh) 2020-07-16 2020-07-16 缩放控制器、显示装置与数据处理方法

Publications (2)

Publication Number Publication Date
CN113948026A true CN113948026A (zh) 2022-01-18
CN113948026B CN113948026B (zh) 2024-05-14

Family

ID=79326820

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010684906.5A Active CN113948026B (zh) 2020-07-16 2020-07-16 缩放控制器、显示装置与数据处理方法

Country Status (1)

Country Link
CN (1) CN113948026B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1237307A (zh) * 1997-08-29 1999-12-01 松下电器产业株式会社 同步信号发生器
US6369787B1 (en) * 2000-01-27 2002-04-09 Myson Technology, Inc. Method and apparatus for interpolating a digital image
CN101008718A (zh) * 2006-01-27 2007-08-01 晨星半导体股份有限公司 灰阶反应时间测量装置
CN101038732A (zh) * 2006-03-16 2007-09-19 奇景光电股份有限公司 整合型图像控制芯片组
US20110096080A1 (en) * 2009-10-26 2011-04-28 Hannstar Display Corporation Ltd. Device and method for selecting image processing function
CN102300107A (zh) * 2010-06-28 2011-12-28 宏碁股份有限公司 影像转换装置以及影像信号的转换方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1237307A (zh) * 1997-08-29 1999-12-01 松下电器产业株式会社 同步信号发生器
US6369787B1 (en) * 2000-01-27 2002-04-09 Myson Technology, Inc. Method and apparatus for interpolating a digital image
CN101008718A (zh) * 2006-01-27 2007-08-01 晨星半导体股份有限公司 灰阶反应时间测量装置
CN101038732A (zh) * 2006-03-16 2007-09-19 奇景光电股份有限公司 整合型图像控制芯片组
US20110096080A1 (en) * 2009-10-26 2011-04-28 Hannstar Display Corporation Ltd. Device and method for selecting image processing function
CN102300107A (zh) * 2010-06-28 2011-12-28 宏碁股份有限公司 影像转换装置以及影像信号的转换方法

Also Published As

Publication number Publication date
CN113948026B (zh) 2024-05-14

Similar Documents

Publication Publication Date Title
TWI749628B (zh) 縮放控制器、顯示裝置與資料處理方法
CN102750932A (zh) 显示控制器、显示装置、显示系统以及显示装置的控制方法
CN111479154B (zh) 音画同步的实现设备、方法及计算机可读存储介质
KR100374646B1 (ko) 픽쳐 인 픽쳐 기능과 프레임 속도 변환을 동시에 수행하기위한 영상 처리 장치 및 방법
CN112562597B (zh) 具有动态背光调整机制的显示器控制装置及方法
KR20030046713A (ko) 영상 표시 장치 및 그 운용방법
KR20140144539A (ko) 디스플레이 장치 및 그 구동방법
US10230920B1 (en) Adjusting interpolation phase for MEMC using image analysis
CN112802432A (zh) 显示设备及其控制方法
CN116635929A (zh) 在多显示器系统上执行异步存储器时钟改变
CN113948026B (zh) 缩放控制器、显示装置与数据处理方法
CN101651813A (zh) 驱动显示装置的方法以及使用该方法的显示装置驱动电路
US20080278465A1 (en) Dot clock generating circuit, semiconductor device, and dot clock generating method
CN111459442B (zh) 一种图像降分辨率、降帧方法及装置
JP2015060021A (ja) 表示装置、制御方法及びプログラム
US20120287133A1 (en) Image processing apparatus and image processing method
US11189254B2 (en) Video processing device, display device, video processing method, and recording medium
CN113838400A (zh) 变频显示装置闪烁调节方法及变频显示装置
CN114173054A (zh) 多帧频拼接视频源显示控制方法及其系统和led显示系统
JP2017200058A (ja) 半導体装置、映像表示システムおよび映像信号出力方法
CN111405362A (zh) 视频输出方法、装置、视频设备及计算机可读存储介质
KR100385975B1 (ko) 비디오 포맷 변환장치 및 방법
TWI788123B (zh) 影像顯示裝置及其控制方法
KR101542253B1 (ko) 영상표시기기 및 영상표시 방법
JP5896642B2 (ja) 映像処理装置、映像処理方法、及びプログラム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant