CN113920946B - 栅极驱动器及其驱动方法、显示装置 - Google Patents

栅极驱动器及其驱动方法、显示装置 Download PDF

Info

Publication number
CN113920946B
CN113920946B CN202111211203.1A CN202111211203A CN113920946B CN 113920946 B CN113920946 B CN 113920946B CN 202111211203 A CN202111211203 A CN 202111211203A CN 113920946 B CN113920946 B CN 113920946B
Authority
CN
China
Prior art keywords
coupled
signal
gate driving
pixels
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111211203.1A
Other languages
English (en)
Other versions
CN113920946A (zh
Inventor
许志财
冯彬峰
李时超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202111211203.1A priority Critical patent/CN113920946B/zh
Publication of CN113920946A publication Critical patent/CN113920946A/zh
Application granted granted Critical
Publication of CN113920946B publication Critical patent/CN113920946B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种栅极驱动器及其驱动方法、显示装置,属于显示技术领域。该栅极驱动器包括信号提供电路和多个栅极驱动电路,每个栅极驱动电路与对应的一个显示分区中的多行像素耦接,即每个栅极驱动电路耦接的像素行数较少。信号提供电路向栅极驱动电路提供扫描触发信号。各个栅极驱动电路之间相互独立,并分别在各自接收到的扫描触发信号的控制下,向耦接的多行像素传输栅极驱动信号。如此,从第一行像素至最后一行像素,栅极驱动器传输至各行像素的栅极驱动信号的差异可以较小,各行像素的发光均一性较好。

Description

栅极驱动器及其驱动方法、显示装置
技术领域
本公开涉及显示技术领域,特别涉及一种栅极驱动器及其驱动方法、显示装置。
背景技术
栅极驱动器是用于驱动显示面板正常显示必不可少的电路之一,且为了实现窄边框,目前一般采用阵列基板行驱动(gate driver on array,GOA)技术将栅极驱动器集成于阵列基板上。故,栅极驱动器也可以称为GOA电路。
相关技术中,显示面板一般包括衬底基板,以及位于衬底基板上且阵列排布的多个像素。GOA电路一般包括级联的多个移位寄存器单元,每个移位寄存器单元与一行像素耦接,且第一个移位寄存器单元还与扫描触发端连接。GOA电路中的多个移位寄存器单元在扫描触发端提供的扫描触发信号的控制下,向多行像素传输栅极驱动信号,以驱动该多行像素发光,从而实现显示。
但是,受GOA电路中寄生电阻和寄生电容带来的负载(loading)影响,从第一行像素至最后一行像素,GOA电路包括的各个移位寄存器单元向各行像素传输的栅极驱动信号不断发生衰减。如此,导致各行像素的发光亮度不均一。
发明内容
本公开提供了一种栅极驱动器及其驱动方法、显示装置,可以解决相关技术中各行像素的发光亮度不均一的问题,所述技术方案如下:
一方面,提供了一种栅极驱动器,应用于显示面板中,所述显示面板包括:具有多个显示分区的衬底基板,以及位于每个所述显示分区且阵列排布的多个像素,所述多个显示分区沿列方向依次排布;所述栅极驱动器包括:
多个栅极驱动电路,所述多个栅极驱动电路与所述多个显示分区一一对应;每个所述栅极驱动电路与对应的所述显示分区中的多行像素耦接,每个所述栅极驱动电路用于接收扫描触发信号,并在所述扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号;
信号提供电路,所述信号提供电路分别与开启控制端和至少一个所述栅极驱动电路耦接,所述信号提供电路用于在所述开启控制端提供的开启信号的控制下,向所耦接的每个所述栅极驱动电路传输所述扫描触发信号。
可选的,所述信号提供电路与每个所述栅极驱动电路耦接。
可选的,所述信号提供电路与所述多个栅极驱动电路中的部分栅极驱动电路耦接;
除所述部分栅极驱动电路外的其余栅极驱动电路中,各个栅极驱动电路还与扫描触发端耦接,所述扫描触发端用于向所耦接的每个栅极驱动电路传输所述扫描触发信号。
可选的,所述多个栅极驱动电路中,第一个栅极驱动电路与所述扫描触发端耦接;
其中,所述第一个栅极驱动电路对应的显示分区为包括第一行像素的显示分区。
可选的,每个所述栅极驱动电路包括:多个级联的第一移位寄存器单元;
每一级所述第一移位寄存器单元的输出端分别与级联的下一级所述第一移位寄存器单元的输入端和一行像素耦接,且第一级所述第一移位寄存器单元的输入端用于接收所述扫描触发信号;
第一级所述第一移位寄存器单元用于响应于所述扫描触发信号,向所耦接的一行像素传输栅极驱动信号,以及控制其他各级所述第一移位寄存器单元中的每级所述第一移位寄存器单元向所耦接的一行像素传输栅极驱动信号。
可选的,所述信号提供电路包括:多个互不级联的第二移位寄存器单元;
每个所述第二移位寄存器单元的输入端均与所述开启控制端耦接,每个所述第二移位寄存器单元的输出端均与一个所述栅极驱动电路耦接;
每个所述第二移位寄存器单元用于响应于所耦接的所述开启控制端提供的开启信号,向所耦接的一个所述栅极驱动电路传输所述扫描触发信号。
可选的,所述信号提供电路包括:多个级联的第二移位寄存器单元;
每一级所述第二移位寄存器单元的输出端分别与级联的下一级所述第二移位寄存器单元的输入端和一个所述栅极驱动电路耦接,且第一级所述第二移位寄存器单元的输入端与所述开启控制端耦接;
第一级所述第二移位寄存器单元用于响应于所耦接的所述开启控制端提供的开启信号,向所耦接的一个所述栅极驱动电路传输扫描触发信号,以及控制其他各级所述第二移位寄存器单元中的每级所述第二移位寄存器单元向所耦接的一个所述栅极驱动电路传输扫描触发信号。
可选的,每个所述栅极驱动电路还分别与第一时钟端和第二时钟端耦接,每个所述栅极驱动电路用于在所述扫描触发信号的控制下,响应于所述第一时钟端提供的第一时钟信号和所述第二时钟端提供的第二时钟信号,向所耦接的多行像素传输栅极驱动信号。
可选的,所述信号提供电路还分别与第三时钟端和第四时钟端耦接,所述信号提供电路用于在所述开启信号的控制下,响应于所述第三时钟端提供的第三时钟信号和所述第四时钟端提供的第四时钟信号,向所耦接的每个所述栅极驱动电路传输所述扫描触发信号。
另一方面,提供了一种栅极驱动器的驱动方法,用于驱动如上述方面所述的栅极驱动器,所述方法包括:
向开启控制端提供开启信号,信号提供电路在所述开启信号的控制下,向所耦接的各个所述栅极驱动电路依次传输扫描触发信号;
每个所述栅极驱动电路接收扫描触发信号,并在接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号;
其中,任意两个所述栅极驱动电路接收到的扫描触发信号不重叠。
又一方面,提供了一种显示装置,所述显示装置包括:显示面板,以及如上述方面所述的栅极驱动器;
其中,所述显示面板包括:具有多个显示分区的衬底基板,以及位于每个所述显示分区且阵列排布的多个像素,所述多个显示分区沿列方向依次排布;
所述栅极驱动器与所述显示面板中的多行像素耦接,所述栅极驱动器用于向所述多个像素传输栅极驱动信号。
本公开提供的技术方案带来的有益效果至少包括:
提供了一种栅极驱动器及其驱动方法、显示装置。其中,该栅极驱动器包括信号提供电路和多个栅极驱动电路,每个栅极驱动电路与对应的一个显示分区中的多行像素耦接,即,每个栅极驱动电路所连接的像素行数较少。信号提供电路能够向栅极驱动电路提供扫描触发信号。各个栅极驱动电路之间相互独立,并能够分别在各自接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号。如此,从第一行像素至最后一行像素,栅极驱动器传输至各行像素的栅极驱动信号的差异较小,各行像素的发光均一性较好。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种信号衰减的示意图;
图2是本公开实施例提供的一种显示面板的结构示意图;
图3是本公开实施例提供的一种栅极驱动器的结构示意图;
图4是本公开实施例提供的另一种栅极驱动器的结构示意图;
图5是本公开实施例提供的又一种栅极驱动器的结构示意图;
图6是本公开实施例提供的再一种栅极驱动器的结构示意图;
图7是本公开实施例提供的一种栅极驱动电路的结构示意图;
图8是本公开实施例提供的再一种栅极驱动器的结构示意图;
图9是本公开实施例提供的再一种栅极驱动器的结构示意图;
图10是本公开实施例提供的再一种栅极驱动器的结构示意图;
图11是本公开实施例提供的一种栅极驱动器的驱动方法流程图;
图12是本公开实施例提供的一种扫描触发信号的时序图;
图13是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
针对较大尺寸(如,8英寸inch至9inch)的显示面板而言,采用相关技术中的栅极驱动器驱动显示时发现,抓取的最后一行像素所接收到的栅极驱动信号相对于第一行像素所接收到的栅极驱动信号存在较为明显的衰减。该信号衰减导致显示面板出现显示不均的画质问题,显示面板的信赖性不良。
经进一步测试发现,造成上述问题的原因为:栅极驱动器中的寄生电阻R和寄生电容C带来的loading影响。相关技术中,栅极驱动器包括的多个移位寄存器单元中,第一级移位寄存器单元的输入端与触发扫描端耦接(即,电连接)。除第一级移位寄存器单元外的其他各级移位寄存器单元中,每一级移位寄存器单元的输入端与上一级移位寄存器单元的输出端耦接。每一级移位寄存器单元用于响应于其输入端接收到的信号,向所耦接的一行像素传输栅极驱动信号。在loading影响下,从远离驱动集成电路(driver integratedcircuit,driver IC)的一端至靠近driver IC的一端,前一级移位寄存器单元的输出端传输至后一级移位寄存器单元的输入端的信号不断发生衰减,进而各级移位寄存器单元传输的栅极驱动信号越来越差。driver IC是指耦接触发扫描端的电路,一般位于显示面板的下方,即靠近显示面板中的最后一行像素。
示例的,参考图1,以driver IC向扫描触发端GSTV提供的扫描触发信号Gstv的高电压为7伏特(V),且低电压为-7V为例,相关技术中的栅极驱动器在该扫描触发信号Gstv的控制下,传输至第一行像素的栅极驱动信号的电压与传输至最后一行像素的栅极驱动信号的电压,相差约2V至3V,即栅极驱动信号的电压存在约2-3V的衰减。该衰减严重影响了像素中晶体管的开启时长,需要说明的是,在本公开实施例中,扫描触发信号Gstv可以用于控制栅极驱动器传输栅极驱动信号,且还可以用于控制栅极驱动器传输复位信号。
本公开实施例提供了一种栅极驱动器,采用该栅极驱动器可以实现对上述信号的衰减的补偿,即可以降低信号的衰减程度,确保显示面板的显示均一性较好。本公开实施例提供的栅极驱动器可以应用于图2所示的显示面板中。如图2所示,该显示面板包括:具有多个显示分区AA的衬底基板10,以及位于每个显示分区AA且阵列排布的多个像素20。多个像素20阵列排布还可以理解为多个像素20行列排布。其中,多个显示分区AA可以沿列方向Y1依次排布。
可选的,在本公开实施例中,位于各个显示分区AA的像素20的数量可以相同。如,假设显示面板共包括位于衬底基板10上的3840行2160列像素20,即显示面板的分辨率为3840*2160。且假设衬底基板10共具有6个显示分区AA。则,每个显示分区AA内均可以设置有640行2160列像素20。当然,在一些实施例中,位于不同显示分区AA的像素20的数量也可以不同。
图3是本公开实施例提供的一种栅极驱动器的结构示意图。如图3所示,该栅极驱动器包括:多个栅极驱动电路01和信号提供电路02。
其中,多个栅极驱动电路01与多个显示分区AA一一对应。每个栅极驱动电路01与对应的显示分区AA中的多行像素20耦接。每个栅极驱动电路01均用于接收扫描触发信号Gstv,并在扫描触发信号Gstv的控制下,向所耦接的多行像素20传输栅极驱动信号。扫描触发信号Gstv可以是指触发栅极驱动电路01工作的信号。即,各个栅极驱动电路01之间相互独立,并分别在各自接收到的扫描触发信号Gstv的控制下,向对应的显示分区AA中的多行像素20传输栅极驱动信号,以驱动该多行像素20发光。由此还可以确定,栅极驱动器包括的栅极驱动电路01的数量与衬底基板10具有的显示分区AA的数量可以相同。
示例的,参考图4,假设衬底基板10具有6个显示分区AA(1)至AA(6),则相应的,栅极驱动器可以包括6个栅极驱动电路01(1)至01(6)。其中,6个栅极驱动电路01(1)至01(6)分别与6个显示分区AA(1)至AA(6),中的多行像素20耦接,且每个栅极驱动电路可以与最靠近其的显示分区中的多行像素20耦接。即,结合图2和图4,沿第一行像素20至最后一行像素20的排布方向,第一个栅极驱动电路01(1)可以与第一个显示分区AA(1)对应,并与该第一个显示分区AA(1)中的多行像素20耦接。第二个栅极驱动电路01(2)可以与第二个显示分区AA(2)对应,并与该第二个显示分区AA(2)中的多行像素20耦接。第三个栅极驱动电路01(3)可以与第三个显示分区AA(3)对应,并与该第三个显示分区AA(3)中的多行像素20耦接。第四个栅极驱动电路01(4)可以与第四个显示分区AA(4)对应,并与该第四个显示分区AA(4)中的多行像素20耦接。第五个栅极驱动电路01(5)可以与第五个显示分区AA(5)对应,并与该第五个显示分区AA(5)中的多行像素20耦接。第六个栅极驱动电路01(6)可以与第六个显示分区AA(6)对应,并与该第六个显示分区AA(6)中的多行像素20耦接。图4未示出像素20。
当然,在一些实施例中,每个栅极驱动电路01也可以与并不是最靠近其的显示分区AA中的多行像素20耦接。如,结合图2和图4,沿第一行像素20至最后一行像素20的排布方向,第一个栅极驱动电路01(1)可以与第二个显示分区AA(2)对应,并与该第二个显示分区AA(2)中的多行像素20耦接。而第二个栅极驱动电路01(2)可以与第一个显示分区AA(1)对应,并与该第一个显示分区AA(1)中的多行像素20耦接。
由上述实施例记载可知,在本公开实施例中,每个栅极驱动电路01所耦接的像素行数较少,不同栅极驱动电路01在不同的扫描触发信号Gstv控制下,向耦接的多行像素20传输栅极驱动信号。如此,在loading影响下,从第一行像素20至最后一行像素20,本公开实施例中的各个栅极驱动电路01传输至各行像素的栅极驱动信号的差异可以较小。由此还可以确定,显示分区AA的划分数量越多,即每个显示分区AA包括的像素20的行数越少,栅极驱动器最终传输至各行像素的栅极驱动信号的差异可以越小。
继续参考图3和图4,信号提供电路02分别与开启控制端MSTV和至少一个栅极驱动电路01耦接。信号提供电路02用于在开启控制端MSTV提供的开启信号的控制下,向所耦接的每个栅极驱动电路01传输扫描触发信号Gstv。该开启信号可以指触发信号提供电路02工作的信号。即,栅极驱动电路01接收到的扫描触发信号Gstv可以由该信号提供电路02所提供。示例的,图3和图4示出的信号提供电路02与每个栅极驱动电路01均耦接。
综上所述,本公开实施例提供了一种栅极驱动器,该栅极驱动器包括信号提供电路和多个栅极驱动电路,每个栅极驱动电路与对应的一个显示分区中的多行像素耦接,即,每个栅极驱动电路所连接的像素行数较少。信号提供电路能够向栅极驱动电路提供扫描触发信号。各个栅极驱动电路之间相互独立,并能够分别在各自接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号。如此,从第一行像素至最后一行像素,栅极驱动器传输至各行像素的栅极驱动信号的差异较小,各行像素的发光均一性较好。
需要说明的是,每个栅极驱动电路01可以向所耦接的多行像素20逐行传输栅极驱动信号,从而实现针对多行像素20的逐行扫描。
此外,每列像素20还可以与一条数据线耦接。针对每个像素20而言,当栅极驱动器向其传输有效电位的栅极驱动信号时,数据线提供的数据信号可以写入至该像素20,从而该像素20发光。当栅极驱动器向其传输无效电位的栅极驱动信号时,数据线提供的数据信号无法写入至该像素20,从而该像素20不发光。若像素20包括的晶体管为N型晶体管,则有效电位相对于无效电位可以为高电位;若像素20包括的晶体管为P型晶体管,则有效电位相对于无效电位可以为低电位。
在图3结构基础上,图5示出了本公开实施例提供的另一种栅极驱动器的结构示意图。如图5所示,每个栅极驱动电路01还可以分别与第一时钟端GCK和第二时钟端GCB耦接。每个栅极驱动电路01可以用于在扫描触发信号Gstv的控制下,响应于第一时钟端GCK提供的第一时钟信号和第二时钟端GCB提供的第二时钟信号,向所耦接的多行像素20传输栅极驱动信号。
可选的,继续参考图5,信号提供电路02还可以分别与第三时钟端MCK和第四时钟端MCB耦接。信号提供电路02可以用于在开启信号的控制下,响应于第三时钟端MCK提供的第三时钟信号和第四时钟端MCB提供的第四时钟信号,向所耦接的每个栅极驱动电路01传输扫描触发信号Gstv。即,信号提供电路02分别与开启控制端MSTV,第三时钟端MCK和第四时钟端MCB共三个信号端耦接。
作为一种可选的实现方式:参考图3至图5,信号提供电路02可以与每个栅极驱动电路01耦接。相应的,每个栅极驱动电路01接收到的扫描触发信号Gstv可以均来自信号提供电路02。即,信号提供电路02可以向多个栅极驱动电路01中的每个栅极驱动电路01分别传输扫描触发信号Gstv。
作为另一种可选的实现方式:信号提供电路02可以与多个栅极驱动电路01中的部分栅极驱动电路01耦接。除部分栅极驱动电路01外的其余栅极驱动电路01中,各个栅极驱动电路01还可以与扫描触发端GSTV耦接,扫描触发端GSTV可以用于向所耦接的每个栅极驱动电路01传输扫描触发信号。相应的,与信号提供电路02耦接的每个栅极驱动电路01接收到的扫描触发信号Gstv可以来自信号提供电路02,未与信号提供电路02耦接的每个栅极驱动电路01接收到的扫描触发信号Gstv可以来自扫描触发端GSTV。即,信号提供电路02可以仅向多个栅极驱动电路01中的部分栅极驱动电路01传输扫描触发信号Gstv。
示例的,参考图6,其示出的多个栅极驱动电路01中,第一个栅极驱动电路01与扫描触发端GSTV耦接。除第一个栅极驱动电路01外的其他每个栅极驱动电路01均与信号提供电路02耦接。且,如上述实施例记载,此处第一个栅极驱动电路01对应的显示分区AA为包括第一行像素20的显示分区AA。即,图4示出的栅极驱动电路01(1)。
图7是本公开实施例提供的一种栅极驱动电路的结构示意图。如图7所示,每个栅极驱动电路01可以包括:多个级联的第一移位寄存器单元011。
其中,每一级第一移位寄存器单元011的输出端GOut可以分别与级联的下一级第一移位寄存器单元011的输入端GIn和一行像素20(图7未示出)耦接,且第一级第一移位寄存器单元011的输入端GIn可以用于接收扫描触发信号Gstv。
在此基础上,第一级第一移位寄存器单元011可以用于响应于扫描触发信号Gstv,向所耦接的一行像素20传输栅极驱动信号,以及控制其他各级第一移位寄存器单元011中的每级第一移位寄存器单元011向耦接的一行像素20传输栅极驱动信号。即,除第一级第一移位寄存器单元011外,其余各级第一移位寄存器单元011的输入端GIn接收到的信号均为级联的前一级第一移位寄存器单元011的输出端GOut传输的信号,且可以响应于级联的前一级第一移位寄存器单元011的输出端Gout传输的信号,向所耦接的像素20传输栅极驱动信号。
由上实施例记载也可以确定,在本公开实施例中,每个栅极驱动电路01包括的第一移位寄存器单元011的数量,与对应的显示分区AA中像素20的行数相同。如,假设某个显示分区AA中包括600行像素20,则相应的,其所对应的栅极驱动电路01可以包括600个级联的第一移位寄存器单元011。
此外,在大尺寸显示面板的应用场景下,因本公开实施例提供的栅极驱动器相对于相关技术中的栅极驱动器,相互级联的第一移位寄存器单元011的数量较少,故受loading影响,各个第一移位寄存器单元的输入端接收到的信号衰减可以较小。进而,确保了传输至各行像素的栅极驱动信号的衰减较小。
例如,假设衬底基板10上共设置有3840行像素,衬底基板10具有6个显示分区AA,每个显示分区AA包括640行像素。则本公开实施例中的栅极驱动器包括的3840个第一移位寄存器单元011中,每640个第一移位寄存器单元011相互级联,而相关技术中的栅极驱动器包括的3840个第一移位寄存器单元011均相互级联。因级联数量越多,信号衰减越严重,故本公开实施例提供的栅极驱动器相对于相关技术中的栅极驱动器,最后一个第一移位寄存器单元011的输入端GIn接收到的信号相对于第一个第一移位寄存器单元011的输入端Gin接收到的信号的衰减程度较小,进而该最后一个第一移位寄存器单元011传输的栅极驱动信号相对于第一个第一移位寄存器单元011传输的栅极驱动信号衰减程度较小。由此,有效确保了显示面板的显示均一性较好。
需要说明的是,图5至图7中仅示出显示区,该显示区可以被划分为图2至图4所示的多个显示分区AA。
图8是本公开实施例提供的再一种栅极驱动器的结构示意图。如图8所示,信号提供电路02可以包括:多个互不级联的第二移位寄存器单元021。
每个第二移位寄存器单元021的输入端MIn均可以与开启控制端MSTV耦接,每个第二移位寄存器单元021的输出端MOut可以均与一个栅极驱动电路01耦接。
在此基础上,每个第二移位寄存器单元021均可以用于响应于所耦接的开启控制端MSTV提供的开启信号,向所耦接的一个栅极驱动电路01传输扫描触发信号Gstv。且该设置方式下,因每个第二移位寄存器单元021相互独立,并响应于各自接收到的开启信号工作,故任意相邻两个第二移位寄存器单元021的输入端接收到的信号不存在衰减的问题,相应的,各个第二移位寄存器单元021向各个栅极驱动电路01传输的扫描触发信号的差异较小。
此外,需要说明的是,在图8所示结构基础上,各个第二移位寄存器单元021耦接的开启控制端MSTV所提供的开启信号可以不重叠。即各个开启控制端MSTV可以在不同时刻向所耦接的第二移位寄存器单元02提供开启信号。如此,可以确保各个第二移位寄存器单元021能够在不同时刻向所耦接的栅极驱动电路01传输扫描触发信号Gstv,进而,确保各个栅极驱动电路01的可靠工作,使得显示面板能够正常显示。
图9是本公开实施例提供的再一种栅极驱动器的结构示意图。如图9所示,信号提供电路02可以包括:多个级联的第二移位寄存器单元021。
每一级第二移位寄存器单元021的输出端MOut可以分别与级联的下一级第二移位寄存器单元021的输入端MIn和一个栅极驱动电路01耦接,且第一级第二移位寄存器单元021的输入端MIn可以与开启控制端MSTV耦接。
在此基础上,第一级第二移位寄存器单元021可以用于响应于所耦接的开启控制端MSTV提供的开启信号,向所耦接的一个栅极驱动电路01传输扫描触发信号,以及控制其他各级第二移位寄存器单元021中的每级第二移位寄存器单元021向所耦接的一个栅极驱动电路01传输扫描触发信号。即,除第一级第二移位寄存器单元021外,其余各级第二移位寄存器单元021的输入端MIn接收到的信号均为级联的前一级第二移位寄存器单元021的输出端MOut传输的信号,且可以响应于级联的前一级第二移位寄存器单元021的输出端MOut传输的信号,向所耦接的栅极驱动电路01传输扫描触发信号。
示例的,在图7和图9基础上,以GATE GOA标识第一移位寄存器单元011,MGOA标识第二移位寄存器单元021,且以衬底基板10具有7个显示分区AA,栅极驱动器包括7个栅极驱动电路01(1)至01(7),信号提供电路02包括6个第二移位寄存器单元MGOA(1)至MGOA(6)为例。图10示出了再一种栅极驱动器的结构示意图。参考图10可知,其示出的第2个栅极驱动电路01(2)至第7个栅极驱动电路01(7)分别与6个第二移位寄存器单元MGOA(1)至MGOA(6)耦接,并用于接收第二移位寄存器单元传输的扫描触发信号。第1个栅极驱动电路01(1)与扫描触发端GSTV耦接,并用于接收该扫描触发端GSTV提供的扫描触发信号。且,每个第一移位寄存器单元GATE GOA还分别与第一时钟端GCK和第二时钟端GCB耦接。每个第二移位寄存器单元MGOA还分别与第三时钟端MCK和第四时钟端MCB耦接。每相邻两个第二移位寄存器单元MGOA相互级联。此外,从图10中还可以看出,每个第二移位寄存器单元的输出端MOut是与栅极驱动电路01中的第一级第一移位寄存器单元GATE GOA耦接。
需要说明的是,在本公开实施例中,每个第二移位寄存器单元021可以与一个栅极驱动电路01耦接,或者,每个第二移位寄存器单元021也可以与多个栅极驱动电路01耦接。如,结合图10,可以仅包括三个第二移位寄存器单元021,每个第二移位寄存器单元021可以与两个栅极驱动电路01耦接。
还需要说明的是,上述实施例记载的是针对栅极驱动信号的传输,复位信号同理,不再赘述。复位信号对应的扫描触发信号可以标识为Rstv。
可选的,针对本公开实施例记载的栅极驱动器,可以将第二移位寄存器单元021的输出端MOut作为测试点,测试设备可以耦接至该测试点,并基于针对该测试点的测试结果,对传输至下一个显示分区AA的扫描触发信号进行时序调整。本公开实施例提供的栅极驱动器实现了对不同级第一移位寄存器单元011传输的栅极驱动信号衰减的补偿,确保了各个像素中晶体管均可以充分开启,进而提升了画质效果和产品信赖性。
综上所述,本公开实施例提供了一种栅极驱动器,该栅极驱动器包括信号提供电路和多个栅极驱动电路,每个栅极驱动电路与对应的一个显示分区中的多行像素耦接,即,每个栅极驱动电路所连接的像素行数较少。信号提供电路能够向栅极驱动电路提供扫描触发信号。各个栅极驱动电路之间相互独立,并能够分别在各自接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号。如此,从第一行像素至最后一行像素,栅极驱动器传输至各行像素的栅极驱动信号的差异较小,各行像素的发光均一性较好。
图11是本公开实施例提供的一种栅极驱动器的驱动方法流程图。该方法可以用于驱动如图3至图10任一所述的栅极驱动器。如图11所示,该方法包括:
步骤1101、向开启控制端提供开启信号,信号提供电路在开启信号的控制下,向所耦接的各个栅极驱动电路依次传输扫描触发信号。
步骤1102、每个栅极驱动电路接收扫描触发信号,并在接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号。
其中,任意两个栅极驱动电路接收到的扫描触发信号不重叠。
示例的,图12示出了一种扫描触发信号的时序图。参考图12可以看出,各个栅极驱动电路01接收到的扫描触发信号Gstv的时序均严格互斥,不存在重叠。此外,结合图4,假设扫描触发信号Gstv1为驱动第一个显示分区AA(1)的栅极驱动电路01(1)接收到的信号,扫描触发信号Gstv2为驱动第二个显示分区AA(2)的栅极驱动电路01(2)接收到的信号,且扫描触发信号Gstv1和Gstv2相邻,则该相邻的两个扫描触发信号Gstv1和Gstv2之间的间隔,可以等于针对第一个显示分区AA(1)中多行像素扫描的时长。即,可以在栅极驱动电路01(1)向第一个显示分区AA(1)中的多行像素20逐行传输栅极驱动信号接收后,再向栅极驱动电路01(2)传输扫描触发信号Gstv2。如此,即确保了针对衬底基板10上多行像素20的逐行可靠扫描。
综上所述,本公开实施例提供了一种栅极驱动器的驱动方法,该方法中,信号提供电路能够向栅极驱动电路提供扫描触发信号。各个栅极驱动电路之间相互独立,并能够分别在各自接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号。如此,从第一行像素至最后一行像素,栅极驱动器传输至各行像素的栅极驱动信号的差异较小,各行像素的发光均一性较好。
图13是本公开实施例提供的一种显示装置的结构示意图。如图13所示,该显示装置可以包括:显示面板M1,以及如上述附图任一所示的栅极驱动器00。
其中,结合图2可以看出,显示面板M1可以包括:具有多个显示分区AA的衬底基板10,以及位于每个显示分区AA且阵列排布的多个像素20。该多个显示分区AA可以沿列方向依次排布。栅极驱动器00可以与显示面板M1中的多行像素20耦接,栅极驱动器00用于向多个像素20传输栅极驱动信号。
此外,显示装置还可以包括:drive IC。drive IC可以与栅极驱动器00所耦接的开启控制端MSTV,扫描触发端GSTV、第一时钟端GCK、第二时钟端GCB、第三时钟端MCK和第四时钟端MCB耦接,并用于向各个信号端传输所需的信号。如,drive IC可以向开启控制端MSTV提供开启信号,可以向扫描触发端GSTV提供扫描触发信号。
可选的,该显示装置可以为:液晶面板、电子纸、有机发光二极管(organic light-emitting diode,OLED)显示装置板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪等任何具有显示功能的产品或部件。
本公开的实施方式部分使用的术语仅用于对本公开的实施例进行解释,而非旨在限定本公开。除非另作定义,本公开的实施方式使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。
例如,“第一”、“第二”或者“第三”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。
同样,“一个”或者“一”等类似词语也不表示数量限制,而是表示存在至少一个。
“包括”或者“包含”等类似的词语意指出现在“包括”或者“包含”前面的元件或者物件涵盖出现在“包括”或者“包含”后面列举的元件或者物件及其等同,并不排除其他元件或者物件。
“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
“上”、“下”、“左”或者“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则所述相对位置关系也可能相应地改变。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,应包含在本公开的保护范围之内。

Claims (11)

1.一种栅极驱动器,其特征在于,应用于显示面板中,所述显示面板包括:具有多个显示分区的衬底基板,以及位于每个所述显示分区且阵列排布的多个像素,所述多个显示分区沿列方向依次排布;所述栅极驱动器包括:
多个栅极驱动电路,所述多个栅极驱动电路与所述多个显示分区一一对应;每个所述栅极驱动电路与对应的所述显示分区中的多行像素耦接,每个所述栅极驱动电路用于接收扫描触发信号,并在所述扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号;
信号提供电路,所述信号提供电路分别与开启控制端和至少一个所述栅极驱动电路耦接,所述开启控制端用于与驱动集成电路耦接,所述信号提供电路用于在所述驱动集成电路向所述开启控制端提供的开启信号的控制下,向所耦接的每个所述栅极驱动电路传输所述扫描触发信号;
其中,所述信号提供电路包括多个第二移位寄存器单元,所述多个第二移位寄存器单元的输入端与所述开启控制端耦接,每个第二移位寄存器单元的输出端与至少一个所述栅极驱动电路耦接,且还作为测试点用于与测试设备耦接,以供所述测试设备对传输至下一个显示分区的扫描触发信号进行时序调整。
2.根据权利要求1所述的栅极驱动器,其特征在于,所述信号提供电路与每个所述栅极驱动电路耦接。
3.根据权利要求1所述的栅极驱动器,其特征在于,所述信号提供电路与所述多个栅极驱动电路中的部分栅极驱动电路耦接;
除所述部分栅极驱动电路外的其余栅极驱动电路中,各个栅极驱动电路还与扫描触发端耦接,所述扫描触发端用于向所耦接的每个栅极驱动电路传输所述扫描触发信号。
4.根据权利要求3所述的栅极驱动器,其特征在于,所述多个栅极驱动电路中,第一个栅极驱动电路与所述扫描触发端耦接;
其中,所述第一个栅极驱动电路对应的显示分区为包括第一行像素的显示分区。
5.根据权利要求1至4任一所述的栅极驱动器,其特征在于,每个所述栅极驱动电路包括:多个级联的第一移位寄存器单元;
每一级所述第一移位寄存器单元的输出端分别与级联的下一级所述第一移位寄存器单元的输入端和一行像素耦接,且第一级所述第一移位寄存器单元的输入端用于接收所述扫描触发信号;
第一级所述第一移位寄存器单元用于响应于所述扫描触发信号,向所耦接的一行像素传输栅极驱动信号,以及控制其他各级所述第一移位寄存器单元中的每级所述第一移位寄存器单元向所耦接的一行像素传输栅极驱动信号。
6.根据权利要求1至4任一所述的栅极驱动器,其特征在于,所述信号提供电路包括:多个互不级联的第二移位寄存器单元;
每个所述第二移位寄存器单元的输入端均与所述开启控制端耦接,每个所述第二移位寄存器单元的输出端均与一个所述栅极驱动电路耦接;
每个所述第二移位寄存器单元用于响应于所耦接的所述开启控制端提供的开启信号,向所耦接的一个所述栅极驱动电路传输所述扫描触发信号。
7.根据权利要求1至4任一所述的栅极驱动器,其特征在于,所述信号提供电路包括:多个级联的第二移位寄存器单元;
每一级所述第二移位寄存器单元的输出端分别与级联的下一级所述第二移位寄存器单元的输入端和一个所述栅极驱动电路耦接,且第一级所述第二移位寄存器单元的输入端与所述开启控制端耦接;
第一级所述第二移位寄存器单元用于响应于所耦接的所述开启控制端提供的开启信号,向所耦接的一个所述栅极驱动电路传输扫描触发信号,以及控制其他各级所述第二移位寄存器单元中的每级所述第二移位寄存器单元向所耦接的一个所述栅极驱动电路传输扫描触发信号。
8.根据权利要求1至4任一所述的栅极驱动器,其特征在于,每个所述栅极驱动电路还分别与第一时钟端和第二时钟端耦接,每个所述栅极驱动电路用于在所述扫描触发信号的控制下,响应于所述第一时钟端提供的第一时钟信号和所述第二时钟端提供的第二时钟信号,向所耦接的多行像素传输栅极驱动信号。
9.根据权利要求1至4任一所述的栅极驱动器,其特征在于,所述信号提供电路还分别与第三时钟端和第四时钟端耦接,所述信号提供电路用于在所述开启信号的控制下,响应于所述第三时钟端提供的第三时钟信号和所述第四时钟端提供的第四时钟信号,向所耦接的每个所述栅极驱动电路传输所述扫描触发信号。
10.一种栅极驱动器的驱动方法,其特征在于,用于驱动如权利要求1至9任一所述的栅极驱动器,所述方法包括:
向开启控制端提供开启信号,信号提供电路在所述开启信号的控制下,向所耦接的各个所述栅极驱动电路依次传输扫描触发信号;
每个所述栅极驱动电路接收扫描触发信号,并在接收到的扫描触发信号的控制下,向所耦接的多行像素传输栅极驱动信号;
其中,任意两个所述栅极驱动电路接收到的扫描触发信号不重叠。
11.一种显示装置,其特征在于,所述显示装置包括:显示面板,以及如权利要求1至9任一所述的栅极驱动器;
其中,所述显示面板包括:具有多个显示分区的衬底基板,以及位于每个所述显示分区且阵列排布的多个像素,所述多个显示分区沿列方向依次排布;
所述栅极驱动器与所述显示面板中的多行像素耦接,所述栅极驱动器用于向所述多个像素传输栅极驱动信号。
CN202111211203.1A 2021-10-18 2021-10-18 栅极驱动器及其驱动方法、显示装置 Active CN113920946B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111211203.1A CN113920946B (zh) 2021-10-18 2021-10-18 栅极驱动器及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111211203.1A CN113920946B (zh) 2021-10-18 2021-10-18 栅极驱动器及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN113920946A CN113920946A (zh) 2022-01-11
CN113920946B true CN113920946B (zh) 2023-02-28

Family

ID=79241301

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111211203.1A Active CN113920946B (zh) 2021-10-18 2021-10-18 栅极驱动器及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN113920946B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024020925A1 (zh) * 2022-07-28 2024-02-01 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051010A (ko) * 2001-12-20 2003-06-25 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시장치
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置
CN104505040A (zh) * 2014-12-25 2015-04-08 上海天马微电子有限公司 一种驱动方法及阵列基板、显示面板、显示装置
CN205211381U (zh) * 2015-10-08 2016-05-04 重庆京东方光电科技有限公司 像素阵列的栅极驱动装置及显示面板
CN105702189A (zh) * 2014-11-26 2016-06-22 群创光电股份有限公司 扫描驱动电路及应用其的显示面板
CN106782290A (zh) * 2016-12-28 2017-05-31 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN108288452A (zh) * 2017-01-10 2018-07-17 三星显示有限公司 显示装置及其驱动方法
CN111192545A (zh) * 2019-02-27 2020-05-22 京东方科技集团股份有限公司 栅极驱动电路、栅极驱动方法、折叠显示面板和显示装置
WO2021000234A1 (zh) * 2019-07-01 2021-01-07 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5525611B2 (ja) * 2010-07-08 2014-06-18 シャープ株式会社 液晶表示装置
CN104240631B (zh) * 2014-08-18 2016-09-28 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示装置
CN104464596A (zh) * 2014-12-22 2015-03-25 合肥鑫晟光电科技有限公司 一种栅极集成驱动电路、显示面板及显示装置
CN106910469B (zh) * 2017-04-19 2019-06-21 京东方科技集团股份有限公司 扫描方向控制电路、驱动方法、点灯测试装置和显示设备
TWI649733B (zh) * 2018-02-26 2019-02-01 友達光電股份有限公司 顯示裝置及其閘極驅動器
KR20200077197A (ko) * 2018-12-20 2020-06-30 엘지디스플레이 주식회사 게이트 구동부를 포함한 전계발광 표시장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030051010A (ko) * 2001-12-20 2003-06-25 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시장치
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置
CN105702189A (zh) * 2014-11-26 2016-06-22 群创光电股份有限公司 扫描驱动电路及应用其的显示面板
CN104505040A (zh) * 2014-12-25 2015-04-08 上海天马微电子有限公司 一种驱动方法及阵列基板、显示面板、显示装置
CN205211381U (zh) * 2015-10-08 2016-05-04 重庆京东方光电科技有限公司 像素阵列的栅极驱动装置及显示面板
CN106782290A (zh) * 2016-12-28 2017-05-31 上海天马微电子有限公司 一种阵列基板、显示面板和显示装置
CN108288452A (zh) * 2017-01-10 2018-07-17 三星显示有限公司 显示装置及其驱动方法
CN111192545A (zh) * 2019-02-27 2020-05-22 京东方科技集团股份有限公司 栅极驱动电路、栅极驱动方法、折叠显示面板和显示装置
WO2021000234A1 (zh) * 2019-07-01 2021-01-07 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法

Also Published As

Publication number Publication date
CN113920946A (zh) 2022-01-11

Similar Documents

Publication Publication Date Title
US10811114B2 (en) Shift register unit and method for driving the same, gate driving circuit, and display apparatus
US10204567B2 (en) Backlight and display device
US9747854B2 (en) Shift register, gate driving circuit, method for driving display panel and display device
US11049458B1 (en) Pixel driving circuit, driving method and organic light emitting display panel
US20210335193A1 (en) Shift register unit, driving device, display device and driving method
US10977984B2 (en) Pixel circuit and driving method thereof, display panel and video wall
WO2020215906A1 (zh) 阵列基板、其驱动方法及显示装置
US20210082339A1 (en) Display panel, driving method and display device
US11056064B2 (en) Electronic device capable of reducing peripheral circuit area
US11450270B2 (en) Pixel circuit and method of driving the same, display device
CN111599282B (zh) 一种显示面板及显示装置
US11062654B2 (en) Shift register unit, gate driving circuit, display device and driving method
CN111223449B (zh) 一种显示面板、其驱动方法及显示装置
US11094389B2 (en) Shift register unit and driving method, gate driving circuit, and display device
US11037501B2 (en) Display panel, method for driving the same, and display device
US20220383816A1 (en) Pixel circuit, driving method thereof, display substrate and display device
US20190180666A1 (en) Shift register, gate driving circuit, display device, and gate driving method
US11373576B2 (en) Shift register and method of driving the same, gate driving circuit
CN113920946B (zh) 栅极驱动器及其驱动方法、显示装置
CN112908253B (zh) 显示面板及其驱动控制方法、显示装置
CN110867162A (zh) 像素驱动电路及其驱动方法、显示面板
CN113971936B (zh) 显示面板及其驱动方法
CN111916027B (zh) 像素电路及其驱动方法、显示面板及其驱动方法
US11942035B2 (en) Display panel, method for driving display panel, and display device
CN112967679B (zh) 显示补偿装置及方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant