CN113868158B - 一种片上系统及数据比较方法、装置、设备、计算机介质 - Google Patents

一种片上系统及数据比较方法、装置、设备、计算机介质 Download PDF

Info

Publication number
CN113868158B
CN113868158B CN202110997972.2A CN202110997972A CN113868158B CN 113868158 B CN113868158 B CN 113868158B CN 202110997972 A CN202110997972 A CN 202110997972A CN 113868158 B CN113868158 B CN 113868158B
Authority
CN
China
Prior art keywords
chip
spi
data
dma
uart
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110997972.2A
Other languages
English (en)
Other versions
CN113868158A (zh
Inventor
周运炉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN202110997972.2A priority Critical patent/CN113868158B/zh
Publication of CN113868158A publication Critical patent/CN113868158A/zh
Application granted granted Critical
Publication of CN113868158B publication Critical patent/CN113868158B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Record Information Processing For Printing (AREA)
  • Bus Control (AREA)

Abstract

本申请公开了一种片上系统及数据比较方法、装置、设备、计算机存储介质,包括:连接在高速总线上的SPI控制器;与高速总线连接的DMA;连接在低速总线上的具有打印功能的uart设备;其中,DMA的源地址为SPI控制器,DMA的目的地址为uart设备,DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较。本申请中,因为DMA的源地址为SPI控制器,DMA的目的地址为uart设备,且DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较,效率高且不易出错,适用性好。

Description

一种片上系统及数据比较方法、装置、设备、计算机介质
技术领域
本申请涉及计算机技术领域,更具体地说,涉及一种片上系统及数据比较方法、装置、设备、计算机介质。
背景技术
随着芯片工艺和设计能力的快速发展,为了满足嵌入式系统市场对于成本、功能和功耗的要求,SoC(system on chip,片上系统)技术已经成为一种发展趋势。SoC技术是以IP(Intellectual Property)核复用为支撑,建立在IP(Internet Protocol,国际互联协议)核基础上的系统级芯片设计技术,使设计方法从传统的电路级设计转向系统级设计。且SPI(Serial Peripheral Interface,串行外设接口)是一种串行总线接口,由于其高速、全双工、简单易用的特点,很多芯片内部都集成了SPI总线接口;DMA(Direct Memory Access,直接存储器访问)是一种高速的数据传输操作,允许在外部设备和存储器之间直接读写数据,基本模式包括有P2M(peripheral to memeory,外设到内存)和M2M(memeory tomemeory,内存到内存)模式,即不通过CPU(central processing unit,中央处理器),也不需要CPU干预,整个数据传输操作在一个称为“DMA控制器”的控制下进行的。
目前,SPI和DMA模块的一些基本功能在IP验证阶段就可以验证,而IP之间的交互是需要在SoC验证中完成,传统上以DMA为P2M和M2M模式,进行SPI接口数据的传输验证,是将SPI接口数据和搬到memory中的数据进行比较,这个过程中还需要在SPI接口和memory中增加打印信息,具有一定风险,而且数据前后比较很麻烦,当数据量很大时,还容易丢失数据,适用性差。
综上所述,如何提高片上系统中数据比较的适用性是目前本领域技术人员亟待解决的问题。
发明内容
本申请的目的是提供一种片上系统,其能在一定程度上解决如何提高片上系统中数据比较的适用性的技术问题。本申请还提供了一种片上系统数据比较方法、装置、设备及计算机可读存储介质。
为了实现上述目的,本申请提供如下技术方案:
一种片上系统,包括:
连接在高速总线上的SPI控制器;
与所述高速总线连接的DMA;
连接在低速总线上的具有打印功能的uart设备;
其中,所述DMA的源地址为所述SPI控制器,所述DMA的目的地址为所述uart设备,所述DMA配置成M2M模式或P2M模式时,均从所述SPI控制器中获取原始数据与所述uart设备打印出的目标数据进行比较。
优选的,所述SPI控制器包括与所述高速总线连接的SPI闪存控制器及与所述SPI闪存控制器连接的闪存;
其中,所述DMA配置成M2M模式时,从所述闪存中获取第一原始数据,并将所述第一原始数据与所述uart设备打印出的第一目标数据进行比较;所述DMA配置成P2M模式时,从所述SPI闪存控制器中获取第二原始数据,并将所述第二原始数据与所述uart设备打印出的第二目标数据进行比较。
优选的,所述SPI闪存控制器包括FIFO队列;其中,从所述FIFO队列中获取所述第二原始数据。
优选的,所述SPI闪存控制器与所述闪存通过SPI协议相连接。
优选的,所述uart设备包括与所述低速总线连接的uart及与所述uart连接的具有打印功能的目标设备。
一种片上系统数据比较方法,应用于如上任一所述的片上系统,包括:
从所述片上系统的SPI控制器中读取原始数据;
获取所述片上系统的uart设备打印出的目标数据;
将所述原始数据与所述目标数据进行比较,得到比较结果。
优选的,所述将所述原始数据与所述目标数据进行比较,得到比较结果之后,还包括:
基于所述比较结果对所述片上系统的SPI及DMA的功能进行评估。
一种片上系统数据比较装置,应用于如上任一所述的片上系统,包括:
第一获取模块,用于从所述片上系统的SPI控制器中读取原始数据;
第二获取模块,用于获取所述片上系统的uart设备打印出的目标数据;
第一比较模块,用于将所述原始数据与所述目标数据进行比较,得到比较结果。
一种电子设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上任一所述片上系统数据比较方法的步骤。
一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时实现如上任一所述片上系统数据比较方法的步骤。
本申请提供的一种片上系统,包括:连接在高速总线上的SPI控制器;与高速总线连接的DMA;连接在低速总线上的具有打印功能的uart设备;其中,DMA的源地址为SPI控制器,DMA的目的地址为uart设备,DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较。本申请中,因为DMA的源地址为SPI控制器,DMA的目的地址为uart设备,且DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较,无需在SPI接口和memory中增加打印信息便可以进行数据比较,效率高且不易出错,适用性好。本申请提供的一种片上系统数据比较方法、装置、设备及计算机可读存储介质也解决了相应技术问题。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例提供的一种片上系统的结构示意图;
图2为本申请实施例提供的一种片上系统数据比较方法的流程图;
图3为本申请实施例提供的一种片上系统数据比较装置的结构示意图;
图4为本申请实施例提供的一种电子设备的结构示意图;
图5为本申请实施例提供的一种电子设备的另一结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1,图1为本申请实施例提供的一种片上系统的结构示意图。
本申请实施例提供的一种片上系统,可以包括:
连接在高速总线11上的SPI控制器12;
与高速总线11连接的DMA13;
连接在低速总线14上的具有打印功能的uart(Universal AsynchronousReceiver/Transmitter,通用异步收发传输器)设备15;
其中,DMA13的源地址为SPI控制器12,DMA的目的地址为uart设备15,DMA13配置成M2M模式或P2M模式时,均从SPI控制器12中获取原始数据与uart设备15打印出的目标数据进行比较。
需要说的是,本申请中将DMA的源地址配置为SPI控制器,将DMA的目的地址配置为uart设备,相当于用SPI控制器替代外设或内存,用uart设备替代内存,这样,无需在SPI或内存中增加打印信息便可以获取到相应数据进行比较。
具体应用场景中,高速总线可以为AXI(Advanced eXtensible Interface),低速总线可以为APB(Advanced Peripheral Bus,外围总线),且片上系统中还可以根据实际需要包括其他器件,比如可以包括与高速总线连接的微型CPU内核、DMA控制器、SRAM(StaticRandom-Access Memory,静态随机存取存储器),与低速总线连接的I2C(Inter-Integrated Circuit)、GPIO(General-purpose input/output,通用输入/输出口)等,本申请在此不做具体限定。
本申请提供的一种片上系统,包括:连接在高速总线上的SPI控制器;与高速总线连接的DMA;连接在低速总线上的具有打印功能的uart设备;其中,DMA的源地址为SPI控制器,DMA的目的地址为uart设备,DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较。本申请中,因为DMA的源地址为SPI控制器,DMA的目的地址为uart设备,且DMA配置成M2M模式或P2M模式时,均从SPI控制器中获取原始数据与uart设备打印出的目标数据进行比较,无需在SPI接口和memory中增加打印信息便可以进行数据比较,效率高且不易出错,适用性好。
本申请实施例提供的一种片上系统中,SPI控制器可以包括与高速总线连接的SPI闪存控制器及与SPI闪存控制器连接的闪存;
其中,DMA配置成M2M模式时,从闪存中获取第一原始数据,并将第一原始数据与uart设备打印出的第一目标数据进行比较;DMA配置成P2M模式时,从SPI闪存控制器中获取第二原始数据,并将第二原始数据与uart设备打印出的第二目标数据进行比较。
也即实际应用中,DMA配置成M2M模式时,DMA的源地址可以具体为SPI控制器中的闪存,目的地址为uart设备,此时,闪存中的第一原始数据经由SPI控制器、高速总线到达目标软件,再由目标软件经低速总线传输到uart设备中进行打印,相应的,需从闪存中获取第一原始数据,并将第一原始数据与uart设备打印出的第一目标数据进行比较;而DMA配置成P2M时,DMA的源地址可以具体为SPI闪存控制器,此时可以将闪存等效为外接设备,SPI控制器中的第二原始数据经由高速总线到达目标软件,再由目标软件经低速总线传输到uart设备中进行打印,相应的,需从SPI闪存控制器中获取第二原始数据,并将第二原始数据与uart设备打印出的第二目标数据进行比较。需要说的是,控制原始数据由SPI控制器到达uart设备的可以为微型CPU内核等,本申请在此不做具体限定。
实际应用中,为了便于管理数据,SPI闪存控制器还可以包括FIFO(First InputFirst Output,先进先出)队列;相应的,需从FIFO队列中获取第二原始数据。
实际应用中,SPI闪存控制器与闪存间可以通过SPI协议相连接,其过程可以参阅现有技术,本申请在此不做具体限定。
实际应用中,uart设备包括与低速总线连接的uart及与uart连接的具有打印功能的目标设备。
请参阅图2,图2为本申请实施例提供的一种片上系统数据比较方法的流程图。
本申请实施例提供的一种片上系统数据比较方法,应用于如上任一实施例的片上系统,可以包括以下步骤:
步骤S101:从片上系统的SPI控制器中读取原始数据。
步骤S102:获取片上系统的uart设备打印出的目标数据。
步骤S103:将原始数据与目标数据进行比较,得到比较结果。
本申请实施例提供的一种片上系统数据比较方法的相应描述可以参阅上述实施例,在此不再赘述。
本申请实施例提供的一种片上系统数据比较方法中,在将原始数据与目标数据进行比较,得到比较结果之后,还可以基于比较结果对片上系统的SPI及DMA的功能进行评估,以基于评估结果获知片上系统的SPI及DMA的功能信息。
请参阅图3,图3为本申请实施例提供的一种片上系统数据比较装置的结构示意图。
本申请实施例提供的一种片上系统数据比较装置,应用于如上任一的片上系统,可以包括:
第一获取模块101,用于从片上系统的SPI控制器中读取原始数据;
第二获取模块102,用于获取片上系统的uart设备打印出的目标数据;
第一比较模块103,用于将原始数据与目标数据进行比较,得到比较结果。
本申请还提供了一种电子处理设备及计算机可读存储介质,其均具有本申请实施例提供的一种片上系统数据比较方法具有的对应效果。请参阅图4,图4为本申请实施例提供的一种电子设备的结构示意图。
本申请实施例提供的一种电子设备,包括存储器201和处理器202,存储器201中存储有计算机程序,处理器202执行计算机程序时实现如下步骤:
从片上系统的SPI控制器中读取原始数据;
获取片上系统的uart设备打印出的目标数据;
将原始数据与目标数据进行比较,得到比较结果。
本申请实施例提供的一种电子设备,包括存储器201和处理器202,存储器201中存储有计算机程序,处理器202执行计算机程序时实现如下步骤:将原始数据与目标数据进行比较,得到比较结果之后,基于比较结果对片上系统的SPI及DMA的功能进行评估。
请参阅图5,本申请实施例提供的另一种电子设备中还可以包括:与处理器202连接的输入端口203,用于传输外界输入的命令至处理器202;与处理器202连接的显示单元204,用于显示处理器202的处理结果至外界;与处理器202连接的通信模块205,用于实现电子设备与外界的通信。显示单元204可以为显示面板、激光扫描使显示器等;通信模块205所采用的通信方式包括但不局限于移动高清链接技术(HML)、通用串行总线(USB)、高清多媒体接口(HDMI)、无线连接:无线保真技术(WiFi)、蓝牙通信技术、低功耗蓝牙通信技术、基于IEEE802.11s的通信技术。
本申请实施例提供的一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序,计算机程序被处理器执行时实现如下步骤:
从片上系统的SPI控制器中读取原始数据;
获取片上系统的uart设备打印出的目标数据;
将原始数据与目标数据进行比较,得到比较结果。
本申请实施例提供的一种计算机可读存储介质,计算机可读存储介质中存储有计算机程序,计算机程序被处理器执行时实现如下步骤:将原始数据与目标数据进行比较,得到比较结果之后,基于比较结果对片上系统的SPI及DMA的功能进行评估。
本申请所涉及的计算机可读存储介质包括随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质。
本申请实施例提供的片上系统数据比较方法、装置、设备及计算机可读存储介质中相关部分的说明请参见本申请实施例提供的片上系统中对应部分的详细说明,在此不再赘述。另外,本申请实施例提供的上述技术方案中与现有技术中对应技术方案实现原理一致的部分并未详细说明,以免过多赘述。
还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
对所公开的实施例的上述说明,使本领域技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (9)

1.一种片上系统,其特征在于,包括:
连接在高速总线上的SPI控制器;
与所述高速总线连接的DMA;
连接在低速总线上的具有打印功能的uart设备;
其中,所述DMA的源地址为所述SPI控制器,所述DMA的目的地址为所述uart设备,所述DMA配置成M2M模式或P2M模式时,均从所述SPI控制器中获取原始数据与所述uart设备打印出的目标数据进行比较;
其中,所述SPI控制器包括与所述高速总线连接的SPI闪存控制器及与所述SPI闪存控制器连接的闪存;
其中,所述DMA配置成M2M模式时,从所述闪存中获取第一原始数据,并将所述第一原始数据与所述uart设备打印出的第一目标数据进行比较;所述DMA配置成P2M模式时,从所述SPI闪存控制器中获取第二原始数据,并将所述第二原始数据与所述uart设备打印出的第二目标数据进行比较。
2.根据权利要求1所述的片上系统,其特征在于,所述SPI闪存控制器包括FIFO队列;其中,从所述FIFO队列中获取所述第二原始数据。
3.根据权利要求1所述的片上系统,其特征在于,所述SPI闪存控制器与所述闪存通过SPI协议相连接。
4.根据权利要求1所述的片上系统,其特征在于,所述uart设备包括与所述低速总线连接的uart及与所述uart连接的具有打印功能的目标设备。
5.一种片上系统数据比较方法,其特征在于,应用于如权利要求1至4任一项所述的片上系统,包括:
从所述片上系统的SPI控制器中读取原始数据;
获取所述片上系统的uart设备打印出的目标数据;
将所述原始数据与所述目标数据进行比较,得到比较结果。
6.根据权利要求5所述的方法,其特征在于,所述将所述原始数据与所述目标数据进行比较,得到比较结果之后,还包括:
基于所述比较结果对所述片上系统的SPI及DMA的功能进行评估。
7.一种片上系统数据比较装置,其特征在于,应用于如权利要求1至4任一项所述的片上系统,包括:
第一获取模块,用于从所述片上系统的SPI控制器中读取原始数据;
第二获取模块,用于获取所述片上系统的uart设备打印出的目标数据;
第一比较模块,用于将所述原始数据与所述目标数据进行比较,得到比较结果。
8.一种电子设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求5至6任一项所述片上系统数据比较方法的步骤。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求5至6任一项所述片上系统数据比较方法的步骤。
CN202110997972.2A 2021-08-27 2021-08-27 一种片上系统及数据比较方法、装置、设备、计算机介质 Active CN113868158B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110997972.2A CN113868158B (zh) 2021-08-27 2021-08-27 一种片上系统及数据比较方法、装置、设备、计算机介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110997972.2A CN113868158B (zh) 2021-08-27 2021-08-27 一种片上系统及数据比较方法、装置、设备、计算机介质

Publications (2)

Publication Number Publication Date
CN113868158A CN113868158A (zh) 2021-12-31
CN113868158B true CN113868158B (zh) 2024-02-23

Family

ID=78988597

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110997972.2A Active CN113868158B (zh) 2021-08-27 2021-08-27 一种片上系统及数据比较方法、装置、设备、计算机介质

Country Status (1)

Country Link
CN (1) CN113868158B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101046786A (zh) * 2007-04-27 2007-10-03 北京中星微电子有限公司 一种实现高效dma传输的dma控制器及传输方法
CN105165104A (zh) * 2014-02-13 2015-12-16 华为技术有限公司 一种传输数据的方法、系统和设备
CN107483358A (zh) * 2017-08-24 2017-12-15 深圳市盛路物联通讯技术有限公司 一种基于物联网的数据传输方法及装置
CN109144435A (zh) * 2018-08-17 2019-01-04 北京小米移动软件有限公司 数据打印方法及装置
CN111176591A (zh) * 2020-01-03 2020-05-19 深信服科技股份有限公司 基于cups系统的打印审计方法、装置、设备及介质
CN111897751A (zh) * 2017-01-26 2020-11-06 华为技术有限公司 一种数据传输的方法、装置、设备和系统

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190116100A1 (en) * 2017-10-16 2019-04-18 n-Join Research Ltd. Machine-to-machine (m2m) communication monitoring

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101046786A (zh) * 2007-04-27 2007-10-03 北京中星微电子有限公司 一种实现高效dma传输的dma控制器及传输方法
CN105165104A (zh) * 2014-02-13 2015-12-16 华为技术有限公司 一种传输数据的方法、系统和设备
CN111897751A (zh) * 2017-01-26 2020-11-06 华为技术有限公司 一种数据传输的方法、装置、设备和系统
CN107483358A (zh) * 2017-08-24 2017-12-15 深圳市盛路物联通讯技术有限公司 一种基于物联网的数据传输方法及装置
CN109144435A (zh) * 2018-08-17 2019-01-04 北京小米移动软件有限公司 数据打印方法及装置
CN111176591A (zh) * 2020-01-03 2020-05-19 深信服科技股份有限公司 基于cups系统的打印审计方法、装置、设备及介质

Also Published As

Publication number Publication date
CN113868158A (zh) 2021-12-31

Similar Documents

Publication Publication Date Title
KR101988260B1 (ko) 임베디드 멀티미디어 카드, 및 이의 동작 방법
KR101695712B1 (ko) 상이한 상호접속 프로토콜을 위한 하나의 상호접속 프로토콜의 열거 및/또는 구성 메커니즘의 레버리징
JP6069586B2 (ja) 大容量記憶装置ベースのインターフェースを通じてm−phyベースの通信を運用すること、ならびに関連するコネクタ、システム、および方法
TW200903264A (en) Data sharing and transfer systems and methods
US20230009095A1 (en) Data transmission method and apparatus, and related assembly
CN105205025A (zh) 一种芯片互连的方法、芯片及装置
CN113742269B (zh) 用于epa设备的数据传输方法、处理设备和介质
US10372379B2 (en) Command processing method and storage controller using the same
TW202143061A (zh) 促進與積體電路間(ic)反向相容性之改良式積體電路間(i3c)集線器
US10176133B2 (en) Smart device with no AP
CN113868158B (zh) 一种片上系统及数据比较方法、装置、设备、计算机介质
WO2012081085A1 (ja) 割込み要因管理装置及び割込み処理システム
CN110955435A (zh) FPGA加速卡板载flash的烧写方法及相关组件
CN112835834B (zh) 数据传输系统
CN114168503A (zh) 一种接口ip核控制方法、接口ip核、装置及介质
CN102902647B (zh) 设置在i2c从机印刷电路板的asic芯片和印刷电路板
WO2012009996A1 (zh) 一种存储器装置及智能手机系统
US7162562B2 (en) Portable electronic system and accessing method thereof
TW201101038A (en) Flash memory apparatus, method for operating flash memory apparatus and data storage system
CN213518255U (zh) 片上系统
CN111459867B (zh) 一种usb转smi方法、装置、转换器及存储介质
CN109656626B (zh) 一种基于ahb总线sd卡数据自搬运方法及装置
CN107818064B (zh) 支持主从变换的通用串行总线的集线器的运作方法
CN117648279A (zh) 用于多协议通信接口的高效引脚共享集成电路(ic)器件
CN115509971A (zh) 一种spi控制器及基于spi控制器的通信方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant