CN113824443B - 时钟数据恢复电路 - Google Patents

时钟数据恢复电路 Download PDF

Info

Publication number
CN113824443B
CN113824443B CN202110949864.8A CN202110949864A CN113824443B CN 113824443 B CN113824443 B CN 113824443B CN 202110949864 A CN202110949864 A CN 202110949864A CN 113824443 B CN113824443 B CN 113824443B
Authority
CN
China
Prior art keywords
signal input
input end
comparator
comparison module
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110949864.8A
Other languages
English (en)
Other versions
CN113824443A (zh
Inventor
陈新剑
梁远军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Pango Microsystems Co Ltd
Original Assignee
Shenzhen Pango Microsystems Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Pango Microsystems Co Ltd filed Critical Shenzhen Pango Microsystems Co Ltd
Priority to CN202110949864.8A priority Critical patent/CN113824443B/zh
Publication of CN113824443A publication Critical patent/CN113824443A/zh
Application granted granted Critical
Publication of CN113824443B publication Critical patent/CN113824443B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

本发明提出一种时钟数据恢复电路,该电路包括:连续时间线性均衡器、判决反馈均衡器、第一比较器、第二比较器、第三比较器、第四比较器、第一选择器、第二选择器、第一采样器、第二采样器和第三采样器,通过在比较器的负信号输入端的参考电压中加入调整信号cdr_ofs,来保证时钟数据恢复电路的收敛,从而降低了时钟数据恢复电路收敛时对脉冲响应波形的要求;并且通过比较现有时钟数据恢复电路与本发明提出时钟数据恢复电路在脉冲响应仿真时的眼图,本发明的眼宽大于原有眼宽,并且左右基本对称,采样点基本在眼图中间,说明本发明提出的时钟数据恢复电路的采样点基本不会偏早,也不会偏晚。

Description

时钟数据恢复电路
技术领域
本发明涉及电子电路技术领域,尤其涉及一种时钟数据恢复电路。
背景技术
Baud Rate(比特率)时钟数据恢复(clock and data recovery,简称CDR)是高速串行链路收发器的重要电路,CDR可以根据数据信息恢复出时钟信息。所谓Baud Rate CDR是相对于2X-oversampled CDR而言,Baud Rate CDR对输入信号的采样率为输入数据的波特率,而2X-oversampled CDR的采样率为输入数据波特率的两倍,其优点在于降低采样率,进而降低电路功耗。
现有技术中,Baud Rate CDR多采用Muller-Muller CDR方案,采用数据信号和误差信号构建相位误差方程,相位误差方程用来表征相位是采样过早还是采样过迟,如果过早则调整时钟相位往迟的方向移动,如果过迟则调整时钟相位往过早的方向移动,最终稳定后相位在收敛点附近抖动。
但是,该CDR对脉冲响应波形的要求很高,这就需要前向反馈均衡(feed forwardequalization,简称FFE)的前向增益十分合适,在没有合适的前向增益的情况下,容易导致采样点过早而不在眼图中间的情况,从而导致CDR无法收敛。
发明内容
本发明提供一种时钟数据恢复电路,其主要目的在于降低原有时钟恢复电路对脉冲响应波形的要求,并解决采样相位偏早甚至不收敛的问题。
本发明实施例提供一种时钟数据恢复电路,包括:连续时间线性均衡器、判决反馈均衡器、第一比较模块、第二比较模块、第一选择器、第二选择器、第一采样器、第二采样器和第三采样器,所述第一比较模块包括第一负信号输入端、第二负信号输入端、第一正信号输入端、第二正信号输入端、第一输出端和第二输出端,所述第二比较模块包括第三负信号输入端、第四负信号输入端、第三正信号输入端、第四正信号输入端、第三输出端和第四输出端;
所述连续时间线性均衡器的输入端与输入信号连接,所述连续时间线性均衡器的输出端与所述判决反馈均衡器的输入端连接,所述判决反馈均衡器的输出端分别与所述第一比较模块的第一正信号输入端、所述第一比较模块的第二正信号输入端、所述第二比较模块的第三正信号输入端、所述第二比较模块的第四正信号输入端连接,所述第一负信号输入端电压为Vref+cdr_ofs,所述第二负信号输入端电压为Verf-cdr_ofs,所述第三负信号输入端电压为-Vref+cdr_ofs,所述第四负信号输入端电压为-Verf-cdr_ofs,其中,Verf和cdr_ofs为正数;
所述第一比较模块的第一输出端、第二输出端分别与所述第一选择器的第一输入端、第二输入端连接,所述第二比较模块的第三输出端、第四输出端分别与所述第二选择器的第一输入端、第二输入端连接;
所述判决反馈均衡器的输出端还与第一采样器的采样输入端连接,所述第一采样器的第一输出端分别与所述第一选择器的使能控制端、所述第二选择器的使能控制端连接,所述第一输出端用于输出上一时刻的采样数据;
所述第一选择器的输出端与所述第二采样器的采样输入端连接,所述第二选择器的输出端与所述第三采样器的采样输入端连接;
所述第二采样器的输出端用于输出第一误差信息,所述第三采样器用于输出所述第二误差信息,所述第一采样器的第二输出端用于输出当前时刻采样数据。
优选地,对于所述第一比较模块,若所述第一正信号输入端的电压大于所述第一负信号输入端,则所述第一输出端为高电平,若所述第一正信号输入端的电压小于所述第一负信号输入端,则所述第一输出端为低电平;若所述第二正信号输入端的电压大于所述第二负信号输入端,则所述第二输出端为高电平,若所述第二正信号输入端的电压小于所述第二负信号输入端,则所述第二输出端为低电平。
优选地,所述第一比较模块包括第一比较器和第二比较器,所述第一比较器的负信号输入端为所述第一比较模块的第一负信号输入端,所述第一比较器的正信号输入端为所述第一比较模块的第一正信号输入端,所述第一比较器的输出端为所述第一比较模块的第一输出端;
所述第二比较器的负信号输入端为所述第一比较模块的第二负信号输入端,所述第二比较器的正信号输入端为所述第一比较模块的第二正信号输入端,所述第二比较器的输出端为所述第二比较模块的第二输出端。
优选地,所述第一比较器和所述第二比较器均为电压比较器。
优选地,对于所述第二比较模块,若所述第三正信号输入端的电压大于所述第三负信号输入端,则所述第三输出端为高电平,若所述第三正信号输入端的电压小于所述第三负信号输入端,则所述第三输出端为低电平;若所述第四正信号输入端的电压大于所述第四负信号输入端,则所述第四输出端为高电平,若所述第四正信号输入端的电压小于所述第四负信号输入端,则所述第四输出端为低电平。
优选地,所述第二比较模块包括第三比较器和第四比较器,所述第三比较器的负信号输入端为所述第二比较模块的第三负信号输入端,所述第三比较器的正信号输入端为所述第二比较模块的第三正信号输入端,所述第三比较器的输出端为所述第二比较模块的第三输出端;
所述第四比较器的负信号输入端为所述第二比较模块的第四负信号输入端,所述第四比较器的正信号输入端为所述第二比较模块的第四正信号输入端,所述第四比较器的输出端为所述第二比较模块的第四输出端。
优选地,所述第三比较器和所述第四比较器均为电压比较器。
优选地,所述第一采样器的时钟信号输入端、所述第二采样器的时钟信号输入端、所述第三采样器的时钟信号输入端均与同一时钟源连接。
优选地,若所述第一采样器的第一输出端为0,则所述第一选择器工作,所述第二选择器不工作,若所述第一采样器的第一输出端为1,则所述第一选择器不工作,所述第二选择器工作。
本发明提出的一种时钟数据恢复电路,通过在参考电压中加入调整信号cdr_ofs,来保证时钟数据恢复电路收敛,从而降低了时钟数据恢复电路收敛时对脉冲响应波形的要求;并且通过比较现有时钟数据恢复电路与本发明提出时钟数据恢复电路在脉冲响应仿真时的眼图,本发明的眼宽大于原有眼宽,并且左右基本对称,采样点基本在眼图中间,说明本发明提出的时钟数据恢复电路的采样点基本不会偏早,也不会偏晚。
附图说明
图1为现有技术中CDR实现方法电路图;
图2为对现有技术中在FFE前向均衡合适时CDR进行脉冲响应后的波形图;
图3为现有技术中CDR进行采样的时序图;
图4为现有技术中在FFE前向均衡不足时的脉冲响应波形图;
图5为现有技术中FFE前向均衡不足时的眼图;
图6为本发明实施例提出一种时钟数据恢复电路的电路图;
图7为本发明实施例中一种时钟数据恢复电路在前向增益均衡合适时的脉冲响应图;
图8为本发明实施例中一种时钟数据恢复电路在前向增益均衡后的眼图。
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
附图说明:
10,连续时间线性均衡器; 20,判决反馈均衡器;
30,第一比较模块; 40,第二比较模块;
50,第一选择器; 60,第二选择器;
70,第一采样器; 80,第二采样器;
90,第三采样器; 301,第一负信号输入端;
302,第二负信号输入端; 303,第一正信号输入端;
304,第二正信号输入端; 305,第一输出端;
306,第二输出端; 401,第三负信号输入端;
402,第四负信号输入端; 403,第三正信号输入端;
404,第四正信号输入端; 405,第三输出端;
406,第四输出端; 31,第一比较器;
32,第二比较器; 41,第三比较器;
42,第四比较器; 701,第一采样器的第一输出端;
702,第一采样器的第二输出端; 801,第二采样器的第二输出端;
901,第三采样器的第二输出端。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
为了更好的说明本方案,先对需要用到的名词进行解释,如下:
ISI(Inter Symbol Interference),码间干扰。
DFE(decision feedback equalization),判决反馈均衡器。
CTLE(continuous time linear equalization),连续时间线性均衡器。
FFE(feed forward equalization),前向反馈均衡。
图1为现有技术中CDR实现方法电路图,如图1所示,输入信号经过CTLE和DFE均衡之后,直接采样得到数据信息b(k),和参考电平比较后进行采样输出误差信息Ep(k)和En(k),Ep[k]∈[1,-1],En[k]∈[1,-1],b[k]∈[1,-1]。
该CDR的相位误差方程如下,定义通道脉冲响应为h:
γ(k+τ)=e[k-1]b[k]-e[k]b[k-1],
e[k]=sign(y[k]-b[k]vref),vref=h(τ),
其期望为:
E(γ(k+τ))=h(τ-1)-h(τ+1),
上述方程中,τ为采样相位,γ为相位误差,当b[k]=1时,e[k]=Ep(k),当b[k]=-1时,e[k]=En(k),CDR收敛后相位满足:
h(τ-1)=h(τ+1)。
图2为对现有技术中在FFE前向均衡合适时CDR进行脉冲响应后的波形图,图3为现有技术中CDR进行采样的时序图,结合图2和图3,以b(k-1)=1,b(k)=-1为例,时钟上升沿采样,边沿在最佳相位时,k-1时刻信号幅度接近Vref+,k时刻信号幅度接近Vref-。
从图3中可以看出,位于中间虚线左边属于过早采样的情况,位于中间虚线右边属于过晚采样的情况。
对于过早采样的情况,相当于图3中的曲线向左平移一些,此种情况下可以看出e(k-1)=1,e(k)=1,代入误差方程γ=-2,此时时钟采样偏早,主要导致k时刻采样信号幅度小。
对于过晚采样的情况,相当于图3中的曲线向右平移一些,此种情况下可以看出e(k-1)=-1,e(k)=-1,代入误差方程γ=2,此时时钟采样偏晚,主要导致k=-1时刻采样信号幅度偏小。
上述方法需要满足h(τ-1)=h(τ+1),在不满足此条件的情况下,CDR无法收敛,即相位无法锁定,通常经过DFE均衡之后h(τ+1)=0,因此,最终收敛时h(τ-1)=0,这样就对脉冲响应波形较高,并且需要合适的FFE前向增益,在没有FFE前向均衡情况下,为了达到h(τ-1)=0,导致采样点过于早不再眼图中间的情况,甚至导致CDR无法收敛。
图4为现有技术中在FFE前向均衡不足时的脉冲响应波形图,如图4所示,在FFE前向均衡不足时,采样点会过早,h(τ)偏离脉冲响应峰值点较左,并且导致很大的DFE增益。
图5为现有技术中FFE前向均衡不足时的眼图,如图5所示,以时间为0的地方向左或者向右看,眼图左边较小,时钟相位明显偏早,眼图可以评价信号质量,该眼宽较小,误码率会相对较高。
为了改进现有CDR电路,解决现有技术中对脉冲响应波形要求高,采样相位偏早甚至不收敛的问题,本发明实施例主要的技术构思为:通过可控制量cdr_ofs调整收敛相位,其原理是让收敛方程满足如下公式:
h(τ-1)-cdr_ofs=h(τ+1),
在原来收敛方程h(τ-1)=h(τ+1)上增加一个可控制量cdr_ofs,这样可以通过调整cdr_ofs来调整收敛相位。
满足此方程的相位误差方程依然设计为如下公式:
γ(k+τ)=e[k-1]b[k]-e[k]b[k-1];
只是修改e[k]的表达方式,修改后的表达方式如下:
e[k]=sign(y[k]-b[k]vref+b[k-1]cdr_ofs),
分别求期望:
E(e[k-1]b[k])=h(τ-1),
E(e[k]b(k-1))=h(τ+1)+cdr_ofs,
最终误差期望为0时:
h(τ-1)=h(τ+1)+cdr_ofs。
在新的误差方程的指导下提出本发明实施例的时钟数据恢复电路,图6为本发明实施例提出一种时钟数据恢复电路的电路图,如图6所示,该电路包括:
连续时间线性均衡器10、判决反馈均衡器20、第一比较模块30、第二比较模块40、第一选择器50、第二选择器60、第一采样器70、第二采样器80和第三采样器90,所述第一比较模块包括第一负信号输入端301、第二负信号输入端302、第一正信号输入端303、第二正信号输入端304、第一输出端305和第二输出端306,所述第二比较模块包括第三负信号输入端401、第四负信号输入端402、第三正信号输入端403、第四正信号输入端404、第三输出端405和第四输出端406;
所述连续时间线性均衡器的输入端与输入信号连接,所述连续时间线性均衡器的输出端与所述判决反馈均衡器的输入端连接,所述判决反馈均衡器的输出端分别与所述第一比较模块的第一正信号输入端、所述第一比较模块的第二正信号输入端、所述第二比较模块的第三正信号输入端、所述第二比较模块的第四正信号输入端连接,所述第一负信号输入端电压为Vref+cdr_ofs,所述第二负信号输入端电压为Verf-cdr_ofs,所述第三负信号输入端电压为-Vref+cdr_ofs,所述第四负信号输入端电压为-Verf-cdr_ofs,其中,Verf和cdr_ofs为正数;
所述第一比较模块的第一输出端、第二输出端分别与所述第一选择器的第一输入端、第二输入端连接,所述第二比较模块的第三输出端、第四输出端分别与所述第二选择器的第一输入端、第二输入端连接;
所述判决反馈均衡器的输出端还与第一采样器的采样输入端连接,所述第一采样器的第一输出端701分别与所述第一选择器的使能控制端、所述第二选择器的使能控制端连接,所述第一输出端用于输出上一时刻的采样数据;
所述第一选择器的输出端与所述第二采样器的采样输入端连接,所述第二选择器的输出端与所述第三采样器的采样输入端连接;
所述第二采样器的输出端用于输出第一误差信息,所述第三采样器用于输出所述第二误差信息,所述第一采样器的第二输出端702用于输出当前时刻采样数据。
具体地,本发明实施例中从原来参考电平的Vref,分成Vref+cdr_ofs和Vref-cdr_ofs,再经过选择输出误差信号;原参考电平-Vref分成-Vref+cdr_ofs和-Vref-cdr_ofs,再经过选择输出误差信号。
因此,本发明实施例中的时钟数据恢复电路包括如下器件:
连续时间线性均衡器、判决反馈均衡器、第一比较模块、第二比较模块、第一选择器、第二选择器、第一采样器、第二采样器、第三采样器。
输入信号经过连续时间线性均衡器和判决反馈均衡器,CTLE是接收端(RX)的模拟滤波器,CTLE可以是有源或无源电路,当高速数字信号通过有损通道传输时,接收端CTLE用于提高信号的高频分量以补偿高频通道损耗。
判决反馈均衡器是由两个横向滤波器和一个判决器构成。这两个横向滤波器是前馈滤波器(FFF,Feed Forward Filter)和反馈滤波器(FBF,FeedBack Filter)。DFE通常用于SERDES接收机(RX)中,以消除有损通道引起的符号间干扰(ISI)。
判决反馈均衡器的输出信号分别输入到第一比较模块的第一正信号输入端、第二正信号输入端、第二比较模块的第三正信号输入端、第四正信号输入端连接,第一比较模块中第一负信号输入端、第二负信号输入端连接固定电压,其大小为Vref+cdr_ofs,第二负信号输入端连接固定电压Verf-cdr_ofs;第二比较模块中第三负信号输入端、第四负信号输入端连接固定电压,第三负信号输入端连接固定电压-Vref+cdr_ofs,第四负信号输入端电压为-Verf-cdr_ofs。
对于第一比较模块,若第一正信号输入端的电压大于Vref+cdr_ofs,则第一输出端为高电平,本发明实施例中,高电平用1表示,低电平用0表示。若第一正信号输入端的电压小于Vref+cdr_ofs,则第一输出端为低电平。若第二正信号输入端的电压大于Verf-cdr_ofs,则第二输出端为高电平,若第二正信号输入端的电压小于Verf-cdr_ofs,则第二输出端为低电平。
在具体实现该方案时,第一比较模块由第一比较器31和第二比较器32两个组成,第一比较器的负信号输入端为第一比较模块的第一负信号输入端,第一比较器的正信号输入端为第一比较模块的第一正信号输入端,第一比较器的输出端为第一比较模块的第一输出端;第二比较器的负信号输入端为第一比较模块的第二负信号输入端,第二比较器的正信号输入端为第一比较模块的第二正信号输入端,第二比较器的输出端为第一比较模块的第二输出端。
第一比较器和第二比较器均为电压比较器。
同样地,对于第二比较模块,若第三正信号输入端的电压大于-Vref+cdr_ofs,则第三输出端为高电平。若第三正信号输入端的电压小于-Vref+cdr_ofs,则第三输出端为低电平。若第四正信号输入端的电压大于-Verf-cdr_ofs,则第四输出端为高电平,若第四正信号输入端的电压小于-Verf-cdr_ofs,则第四输出端为低电平。
在具体实现该方案时,第二比较模块由第三比较器41和第四比较器42两个组成,第三比较器的负信号输入端为第二比较模块的第三负信号输入端,第三比较器的正信号输入端为第二比较模块的第三正信号输入端,第三比较器的输出端为第二比较模块的第三输出端;第四比较器的负信号输入端为第二比较模块的第四负信号输入端,第四比较器的正信号输入端为第二比较模块的第四正信号输入端,第四比较器的输出端为第二比较模块的第四输出端。
第三比较器和第四比较器均为电压比较器。
判决反馈均衡器输出信号还与第一采样器的信号输入端连接,第一采样器对其进行采样,并将上一时刻的采样数据与第一选择器、第二选择器的使能控制端连接,当上一时刻的采样数据为0时,即b(k-1)=0时,第一选择器开始工作,第二选择器不工作;当上一时刻的采样数据为1时,即b(k-1)=1时,第一选择器不工作,第二选择器工作。
当第一选择器工作时,对第一选择器的两个输入信号(即第一比较模块的第一输出端和第二输出端两个信号)进行选择,然后输出信号给第二采样器,第二采样器对其采样,第二采样器的输出端802输出误差信号En(k);当第二选择器工作时,对第二选择器的两个输入信号(即第二比较模块的第三输出端和第四输出端两个信号)进行选择,第三采样器对其采样,第二采样器的输出端902输出误差信号Ep(k)。
且,第一采样器的时钟信号输入端、第二采样器的时钟信号输入端、第三采样器的时钟信号输入端均与同一时钟源连接。
在具体实施过程中,以第k次采样为例,b(k-1)表示上一时刻数据信息,输入信号和参考电平进行比较,输入相应的选择器,并选择合适的误差信号En(k)或Ep(k)。
b(k-1)为0时比较信号的路径选择+cdr_ofs的路径,b(k-1)为1时比较信号的路径选择-cdr_ofs的路径。
为了验证本发明实施例的有效性,图7为本发明实施例中一种时钟数据恢复电路在前向增益均衡合适时的脉冲响应图,如图7所示,可以看出,该方案可以通过调整cdr_ofs来保证了cdr收敛,或者采样相位不至于过早。在本发明实施例中,相较于图4中的h(t),新方案h(t)向右移动,h(t-1)保留一定的ISI。
图8为本发明实施例中一种时钟数据恢复电路在前向增益均衡后的眼图,如图8所示,从时间为0的位置为基础看,该眼图左右基本对称,并且CDR采样点基本在眼图中间。眼图可以评价信号质量,本发明实施例中眼图的眼高和眼宽都比现有技术中的大,较大的眼高和眼宽可以实现更低的误码率,意味着更优异的性能。
在具体使用该时钟数据恢复电路的过程中,根据电路中得到误差信息En、Ep和数据信息b,根据误差方程:
γ(k+τ)=e[k-1]b[k]-e[k]b[k-1];
构造真值表,代入真值表得到相位信息,真值表构建如表1所示,真值表中用0表示‘-1’,e[k]根据b[k]来选择是Ep(k)还是En(k),当b[k]=1时,e[k]=Ep(k),当b[k]=-1时e[k]=En(k)。
表1
Figure BDA0003217974730000111
通过以上真值表,可以得到采样过早和过晚的信息,以第一行为例,表示b(k-1)=0,b(k)=0,En(k-1)=1,En(k)=0时相位过早,那么根据该真值表调整b(k-1)和b(k)的值,以避免采样过早或者过晚。
本发明提出的一种时钟数据恢复电路,通过在参考电压中加入调整信号cdr_ofs,来保证时钟数据恢复电路收敛,从而降低了时钟数据恢复电路收敛时对脉冲响应波形的要求;并且通过比较现有时钟数据恢复电路与本发明提出时钟数据恢复电路在脉冲响应仿真时的眼图,本发明的眼宽大于原有眼宽,并且左右基本对称,采样点基本在眼图中间,说明本发明提出的时钟数据恢复电路的采样点基本不会偏早,也不会偏晚。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。

Claims (9)

1.一种时钟数据恢复电路,其特征在于,包括:连续时间线性均衡器、判决反馈均衡器、第一比较模块、第二比较模块、第一选择器、第二选择器、第一采样器、第二采样器和第三采样器,所述第一比较模块包括第一负信号输入端、第二负信号输入端、第一正信号输入端、第二正信号输入端、第一输出端和第二输出端,所述第二比较模块包括第三负信号输入端、第四负信号输入端、第三正信号输入端、第四正信号输入端、第三输出端和第四输出端;
所述连续时间线性均衡器的输入端与输入信号连接,所述连续时间线性均衡器的输出端与所述判决反馈均衡器的输入端连接,所述判决反馈均衡器的输出端分别与所述第一比较模块的第一正信号输入端、所述第一比较模块的第二正信号输入端、所述第二比较模块的第三正信号输入端、所述第二比较模块的第四正信号输入端连接,所述第一负信号输入端电压为Vref+cdr_ofs,所述第二负信号输入端电压为Verf-cdr_ofs,所述第三负信号输入端电压为-Vref+cdr_ofs,所述第四负信号输入端电压为-Verf-cdr_ofs,其中,Verf和cdr_ofs为正数;
所述第一比较模块的第一输出端、第二输出端分别与所述第一选择器的第一输入端、第二输入端连接,所述第二比较模块的第三输出端、第四输出端分别与所述第二选择器的第一输入端、第二输入端连接;
所述判决反馈均衡器的输出端还与第一采样器的采样输入端连接,所述第一采样器的第一输出端分别与所述第一选择器的使能控制端、所述第二选择器的使能控制端连接,所述第一输出端用于输出上一时刻的采样数据;
所述第一选择器的输出端与所述第二采样器的采样输入端连接,所述第二选择器的输出端与所述第三采样器的采样输入端连接;
所述第二采样器的输出端用于输出第一误差信息,所述第三采样器用于输出所述第二误差信息,所述第一采样器的第二输出端用于输出当前时刻采样数据。
2.根据权利要求1所述的时钟数据恢复电路,其特征在于,对于所述第一比较模块,若所述第一正信号输入端的电压大于所述第一负信号输入端,则所述第一输出端为高电平,若所述第一正信号输入端的电压小于所述第一负信号输入端,则所述第一输出端为低电平;若所述第二正信号输入端的电压大于所述第二负信号输入端,则所述第二输出端为高电平,若所述第二正信号输入端的电压小于所述第二负信号输入端,则所述第二输出端为低电平。
3.根据权利要求2所述的时钟数据恢复电路,其特征在于,所述第一比较模块包括第一比较器和第二比较器,所述第一比较器的负信号输入端为所述第一比较模块的第一负信号输入端,所述第一比较器的正信号输入端为所述第一比较模块的第一正信号输入端,所述第一比较器的输出端为所述第一比较模块的第一输出端;
所述第二比较器的负信号输入端为所述第一比较模块的第二负信号输入端,所述第二比较器的正信号输入端为所述第一比较模块的第二正信号输入端,所述第二比较器的输出端为所述第二比较模块的第二输出端。
4.根据权利要求3所述的时钟数据恢复电路,其特征在于,所述第一比较器和所述第二比较器均为电压比较器。
5.根据权利要求1所述的时钟数据恢复电路,其特征在于,对于所述第二比较模块,若所述第三正信号输入端的电压大于所述第三负信号输入端,则所述第三输出端为高电平,若所述第三正信号输入端的电压小于所述第三负信号输入端,则所述第三输出端为低电平;
若所述第四正信号输入端的电压大于所述第四负信号输入端,则所述第四输出端为高电平,若所述第四正信号输入端的电压小于所述第四负信号输入端,则所述第四输出端为低电平。
6.根据权利要求5所述的时钟数据恢复电路,其特征在于,所述第二比较模块包括第三比较器和第四比较器,所述第三比较器的负信号输入端为所述第二比较模块的第三负信号输入端,所述第三比较器的正信号输入端为所述第二比较模块的第三正信号输入端,所述第三比较器的输出端为所述第二比较模块的第三输出端;
所述第四比较器的负信号输入端为所述第二比较模块的第四负信号输入端,所述第四比较器的正信号输入端为所述第二比较模块的第四正信号输入端,所述第四比较器的输出端为所述第二比较模块的第四输出端。
7.根据权利要求6所述的时钟数据恢复电路,其特征在于,所述第三比较器和所述第四比较器均为电压比较器。
8.根据权利要求1所述的时钟数据恢复电路,其特征在于,所述第一采样器的时钟信号输入端、所述第二采样器的时钟信号输入端、所述第三采样器的时钟信号输入端均与同一时钟源连接。
9.根据权利要求1所述的时钟数据恢复电路,其特征在于,若所述第一采样器的第一输出端为0,则所述第一选择器工作,所述第二选择器不工作,若所述第一采样器的第一输出端为1,则所述第一选择器不工作,所述第二选择器工作。
CN202110949864.8A 2021-08-18 2021-08-18 时钟数据恢复电路 Active CN113824443B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110949864.8A CN113824443B (zh) 2021-08-18 2021-08-18 时钟数据恢复电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110949864.8A CN113824443B (zh) 2021-08-18 2021-08-18 时钟数据恢复电路

Publications (2)

Publication Number Publication Date
CN113824443A CN113824443A (zh) 2021-12-21
CN113824443B true CN113824443B (zh) 2023-06-30

Family

ID=78913257

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110949864.8A Active CN113824443B (zh) 2021-08-18 2021-08-18 时钟数据恢复电路

Country Status (1)

Country Link
CN (1) CN113824443B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114430514B (zh) * 2021-12-28 2023-11-07 深圳市紫光同创电子有限公司 突发码流的数据相位恢复方法、系统、设备及存储介质
CN117743231B (zh) * 2024-02-18 2024-05-03 成都电科星拓科技有限公司 时钟数据恢复电路初始采样位置调整方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013141089A (ja) * 2011-12-28 2013-07-18 Fujitsu Ltd Cdr回路、受信回路、及び、電子装置
JP2014121069A (ja) * 2012-12-19 2014-06-30 Fujitsu Ltd クロック・データリカバリィ方法および回路
JP2020120214A (ja) * 2019-01-22 2020-08-06 キヤノン株式会社 クロック再生回路
CN111510405A (zh) * 2019-01-31 2020-08-07 台湾积体电路制造股份有限公司 时钟数据恢复系统、SerDes接收器以及用于数据传输的方法
CN111541447A (zh) * 2020-05-26 2020-08-14 中国人民解放军国防科技大学 具有波形筛选功能的pam4接收机用时钟数据恢复电路及pam4接收机
US11070349B1 (en) * 2020-05-18 2021-07-20 Samsung Electronics Co., Ltd. Clock and data recovery circuit and reception device having the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8649476B2 (en) * 2011-04-07 2014-02-11 Lsi Corporation Adjusting sampling phase in a baud-rate CDR using timing skew
EP2839582A4 (en) * 2012-04-19 2015-12-16 Intel Corp RECOVERING UNAUTHORIZED CLOCK DATA FOR SERIAL I / O RECEIVER
US10193716B2 (en) * 2016-04-28 2019-01-29 Kandou Labs, S.A. Clock data recovery with decision feedback equalization
DE102020100926A1 (de) * 2019-01-31 2020-08-06 Taiwan Semiconductor Manufacturing Company, Ltd. Serdes-empfänger mit optimierter cdr-impulsformung

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013141089A (ja) * 2011-12-28 2013-07-18 Fujitsu Ltd Cdr回路、受信回路、及び、電子装置
JP2014121069A (ja) * 2012-12-19 2014-06-30 Fujitsu Ltd クロック・データリカバリィ方法および回路
JP2020120214A (ja) * 2019-01-22 2020-08-06 キヤノン株式会社 クロック再生回路
CN111510405A (zh) * 2019-01-31 2020-08-07 台湾积体电路制造股份有限公司 时钟数据恢复系统、SerDes接收器以及用于数据传输的方法
US11070349B1 (en) * 2020-05-18 2021-07-20 Samsung Electronics Co., Ltd. Clock and data recovery circuit and reception device having the same
CN111541447A (zh) * 2020-05-26 2020-08-14 中国人民解放军国防科技大学 具有波形筛选功能的pam4接收机用时钟数据恢复电路及pam4接收机

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A 3x9 Gb/s Shared, All-Digital CDR for High-Speed, High-Density I/O;Matthew Loh;《IEEE Journal of Solid-State Circuits 》;第641 - 651页 *
高速时钟与数据恢复电路技术研究;张长春;《电路与系统学报》;第60-65页 *

Also Published As

Publication number Publication date
CN113824443A (zh) 2021-12-21

Similar Documents

Publication Publication Date Title
CN113824443B (zh) 时钟数据恢复电路
KR102252008B1 (ko) 프리커서 및 포스트커서 탭들이 있는 멀티 탭 결정 피드포워드 등화기
CN106470177B (zh) 用dfe进行偏移的cdr装置、接收器和方法
US8837626B2 (en) Conditional adaptation of linear filters in a system having nonlinearity
US8831142B2 (en) Adaptive cancellation of voltage offset in a communication system
US20100284686A1 (en) Precursor isi cancellation using adaptation of negative gain linear equalizer
US20150195108A1 (en) Receiver with pipelined tap coefficients and shift control
US20120027074A1 (en) Summer Block For A Decision Feedback Equalizer
US20180375693A1 (en) Phase delay difference-based channel compensation
JP4947053B2 (ja) 判定負帰還型波形等化器
US20160285655A1 (en) Systems And Methods For Processing Errors Of A Received Signal
US8582635B2 (en) Sparse and reconfigurable floating tap feed forward equalization
US20240223413A1 (en) Multi-tap decision feed-forward equalizer with precursor and postcursor taps
US9853839B2 (en) System, method and software program for tuneable equalizer adaptation using sample interpolation
US12074737B2 (en) SerDes receiver with optimized CDR pulse shaping
CN114337732B (zh) 具有均衡电路的低功率接收器,通信单元及其方法
US10785070B1 (en) Semiconductor integrated circuit and receiving apparatus
CN118044159A (zh) 基于来自误差切片器的样本的ctle均衡器适应的方法和装置
US20200304351A1 (en) Semiconductor integrated circuit and reception device
US7580452B2 (en) Dynamic comparator system
US9215106B2 (en) Method and apparatus for pre-cursor intersymbol interference correction
US11271782B1 (en) Capacitive coupling based feedback for decision feedback equalization
US11095487B1 (en) Operating a wireline receiver with a tunable timing characteristic
US11228418B2 (en) Real-time eye diagram optimization in a high speed IO receiver
Tang et al. A 25Gb/s 185mW PAM-4 Receiver with 4-tap Adaptive DFE and Sampling Clock Optimization in 55nm CMOS

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant