CN113809061B - 拼接显示面板、拼接单元的制备方法以及拼接显示装置 - Google Patents
拼接显示面板、拼接单元的制备方法以及拼接显示装置 Download PDFInfo
- Publication number
- CN113809061B CN113809061B CN202110983763.2A CN202110983763A CN113809061B CN 113809061 B CN113809061 B CN 113809061B CN 202110983763 A CN202110983763 A CN 202110983763A CN 113809061 B CN113809061 B CN 113809061B
- Authority
- CN
- China
- Prior art keywords
- splicing
- substrate
- driving circuit
- display panel
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000002360 preparation method Methods 0.000 title abstract description 5
- 239000000758 substrate Substances 0.000 claims abstract description 101
- 230000000149 penetrating effect Effects 0.000 claims abstract description 10
- 239000011159 matrix material Substances 0.000 claims description 11
- 238000005538 encapsulation Methods 0.000 claims description 7
- 239000011521 glass Substances 0.000 claims description 7
- 238000000034 method Methods 0.000 claims description 7
- 239000004642 Polyimide Substances 0.000 claims description 6
- 230000007246 mechanism Effects 0.000 claims description 6
- 229920001721 polyimide Polymers 0.000 claims description 6
- 238000004519 manufacturing process Methods 0.000 claims description 3
- 238000004080 punching Methods 0.000 claims description 3
- 239000003086 colorant Substances 0.000 claims 1
- 230000003287 optical effect Effects 0.000 abstract description 3
- 230000000694 effects Effects 0.000 description 11
- 238000006073 displacement reaction Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- 239000004593 Epoxy Substances 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 239000004568 cement Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000000994 depressogenic effect Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/165—Containers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/483—Containers
- H01L33/486—Containers adapted for surface mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/58—Optical field-shaping elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0058—Processes relating to semiconductor body packages relating to optical field-shaping elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0033—Processes relating to semiconductor body packages
- H01L2933/0066—Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开了一种拼接显示面板、拼接单元的制备方法以及拼接显示装置,所述拼接显示面板包括至少两个拼接单元,所述拼接单元包括:一衬底基板,所述衬底基板上设置有多个贯穿所述衬底基板的走线孔;驱动线路,设置于所述衬底基板上;多个LED芯片,设置于所述衬底基板设置有所述驱动线路的一侧,并与所述驱动线路导通;覆晶薄膜,设置于所述衬底基板背向所述LED芯片的一侧,通过所述走线孔与所述驱动线路电连接;其中,相邻两个所述拼接单元拼接时所形成的拼缝为非直线型。通过在所述衬底基板上设置走线孔,将驱动线路导通至所述衬底基板的背面,以及将所述拼接单元的拼缝设置成非直线性,实现无缝拼接的同时,改善了拼缝处的光学均一性。
Description
技术领域
本申请涉及显示技术领域,特别是涉及一种拼接显示面板、所述拼接显示面板中的所述拼接单元的制备方法以及包括所述拼接显示面板的拼接显示装置。
背景技术
近年来LED(light-emitting diode,发光二极管)显示发展迅速,随着像素尺寸不断减小,应用场景也变得广泛。从原来的室内外大型远距离广告屏逐渐发展到室内外近距离高清显示屏,LED显示将是未来室内外大屏幕高清显示的主流。
目前,大屏幕LED显示主要采用模块拼接技术,即将小尺寸的LED模块拼接成任意尺寸的大屏。但由于目前拼缝处是直线型拼接,且拼缝处会有拼缝处理或者本身结构与显示中心区域有区别,这样就会在拼缝处出现显示异常;再者,如果按照常规的COF(Chip OnFilm,覆晶薄膜)邦定方法拼接时,就需要将COF夹在拼缝中间,对COF进行大角度的弯折,容易造成COF破裂而导致良率下降,并且无法实现真正的无缝拼接。
因此,针对现有技术中存在的缺陷,急需进行改进。
发明内容
本申请的目的在于提供一种拼接显示面板、拼接单元的制备方法以及拼接显示装置,以解决现有技术中在拼缝处容易产生显示异常的问题,实现无缝拼接的同时,改善了拼缝处的光学均一性。
本申请实施例提供一种拼接显示面板,所述拼接显示面板包括至少两个拼接单元,所述拼接单元包括:一衬底基板,所述衬底基板上设置有多个贯穿所述衬底基板的走线孔;驱动线路,设置于所述衬底基板上;多个LED芯片,设置于所述衬底基板设置有所述驱动线路的一侧,并与所述驱动线路导通;覆晶薄膜,设置于所述衬底基板背向所述LED芯片的一侧,通过所述走线孔与所述驱动线路电连接;其中,相邻两个所述拼接单元拼接时所形成的拼缝为非直线型。
可选地,在本申请的一些实施例中,所述拼接单元包括显示区以及与所述显示区相邻的拼接显示区;所述衬底基板上的所述走线孔对应设置于所述显示区内;所述拼接显示区背向所述显示区的一侧边上设置有拼接凸起部和/或拼接凹陷部。
可选地,在本申请的一些实施例中,所述拼接单元包括第一拼接单元与第二拼接单元;当所述第一拼接单元与所述第二拼接单元拼接时,所述第一拼接单元的所述拼接凸起部与所述第二拼接单元的所述拼接凹陷部相互拼合。
可选地,在本申请的一些实施例中,当所述拼接凸起部为三角形时,所述拼接凹陷部为与所述拼接凸起部匹配的三角形;或者,当所述拼接凸起部为矩形时,所述拼接凹陷部为与所述拼接凸起部匹配的矩形;或者,当所述拼接凸起部为梯形时,所述拼接凹陷部为与所述拼接凸起部匹配的梯形;或者,当所述拼接凸起部为弧形时,所述拼接凹陷部为与所述拼接凸起部匹配的弧形。
可选地,在本申请的一些实施例中,所述衬底基板包括印制电路板、玻璃基板或聚酰亚胺基板中的一种。
可选地,在本申请的一些实施例中,每一所述拼接单元还包括一封装层,覆盖所述LED芯片与所述衬底基板。
可选地,在本申请的一些实施例中,每一所述拼接单元还包括一遮光矩阵,设置于所述衬底基板上,覆盖所述驱动线路并暴露出所述LED芯片。
可选地,在本申请的一些实施例中,所述LED芯片为Mini LED芯片。
相应地,在本申请实施例还提供一种上述任一项所述的拼接单元的制备方法,包括如下步骤:提供一衬底基板,并在所述衬底基板的一侧边上形成有拼接凸起部和/或拼接凹陷部;在所述衬底基板上进行打孔,形成多个走线孔;在所述衬底基板的一侧制备驱动线路,并将所述驱动线路通过所述走线孔贯穿至所述衬底基板的另一侧;在所述衬底基板制备有所述驱动线路的一侧装配LED芯片,并将所述LED芯片与所述驱动线路导通;在所述衬底基板背向所述LED芯片的一侧绑定覆晶薄膜,以与所述驱动线路电连接。
相应地,在本申请实施例还提供一种拼接显示装置,包括上述任一项所述的拼接显示面板,所述拼接显示装置还包括:至少两个拼装机构,每一所述拼装机构对应于所述拼接单元设置,以将所述拼接单元固定于一框架上。
综上,本申请实施例提供一种拼接显示面板,所述拼接显示面板包括至少两个拼接单元,分别为第一拼接单元与第二拼接单元;当所述第一拼接单元与所述第二拼接单元拼接时,所述第一拼接单元的所述拼接凸起部与所述第二拼接单元的所述拼接凹陷部相互拼合,此时,相邻两个所述拼接单元拼接时所形成的拼缝为非直线型,一方面可以弱化由于直线型拼缝所造成的显示不良的问题,另一方面能够使相邻两个所述拼接单元拼接后不会发生相对位移,也不会产生摩擦,避免了所述衬底基板产生损伤。并且通过在所述衬底基板上设置有多个贯穿所述衬底基板的走线孔,能够将所述衬底基板背向所述LED芯片一侧的所述覆晶薄膜与所述驱动线路导通,进而导通所述LED芯片。这样设置能够完美地将所述覆晶薄膜隐藏于所述衬底基板下方,实现拼接单元之间的无缝拼接。
进一步地,由于所述衬底基板上的所述驱动线路会反射环境光影响环境对比度,每一所述拼接单元还包括一遮光矩阵,设置于所述衬底基板上,覆盖所述驱动线路并暴露出所述LED芯片,所述遮光矩阵能够有效地遮挡所述衬底基板上的所述驱动线路,同时露出所述LED芯片,在不影响所述拼接显示面板的出光效果的前提下,提升所述拼接显示面板的对比度,进而提升显示效果。所述封装层的设置能够为所述LED芯片提供保护,防止所述LED芯片由于外界环境的干扰,所造成的失效问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例中所述拼接显示面板的一种结构示意图;
图2是本申请实施例中所述拼接显示面板的一种平面结构示意图;
图3是本申请实施例中所述拼接显示面板的另一种平面结构示意图;
图4是本申请实施例中所述拼接显示面板的另一种平面结构示意图;
图5是本申请实施例中所述拼接单元的制备流程示意图;
图6是本申请实施例中所述拼接显示装置的一种平面结构示意图。
主要附图标记说明:
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”、“下”、“左”和“右”可以是装置实际使用或工作状态的方向,也可以是参考附图中的图面方向,还可以是指相对的两个方向;而“内”和“外”则是针对装置的轮廓而言的。
具体地,请参阅图1与图2,本申请实施例提供一种拼接显示面板10,所述拼接显示面板10包括至少两个拼接单元100,所述拼接单元100包括:一衬底基板110,所述衬底基板110上设置有多个贯穿所述衬底基板110的走线孔111;驱动线路120,设置于所述衬底基板110上;多个LED芯片130,设置于所述衬底基板110设置有所述驱动线路120的一侧,并与所述驱动线路120导通;覆晶薄膜140,设置于所述衬底基板110背向所述LED芯片130的一侧,通过所述走线孔111与所述驱动线路120电连接;其中,相邻两个所述拼接单元100拼接时所形成的拼缝为非直线型。
本申请通过在所述衬底基板110上设置有多个贯穿所述衬底基板110的走线孔111,能够将所述衬底基板110背向所述LED芯片130一侧的所述覆晶薄膜140与所述驱动线路120导通,进而导通所述LED芯片130。这样设置能够完美地将所述覆晶薄膜140隐藏于所述衬底基板110下方,实现拼接单元100之间的无缝拼接。进一步地,相邻两个所述拼接单元100拼接时所形成的拼缝为非直线型,一方面可以弱化由于直线型拼缝所造成的显示不良的问题,另一方面能够使相邻两个所述拼接单元100拼接后不会发生相对位移,也不会产生摩擦,避免了所述衬底基板110产生损伤。
在本申请一实施例中,所述衬底基板110包括印制电路板、玻璃基板或聚酰亚胺基板中的一种。当所述衬底基板110为印制电路板时,所述印制电路板为灯驱合一印制电路板,其结构更为简单;当所述衬底基板110采用玻璃基板时,由于玻璃基板具有较高的平坦性,在玻璃基板上制作驱动线路时,能够实现主动式的驱动方案,从而减小了驱动线路整体的体积,更好的降低了驱动线路的功耗;而且,采用玻璃基板能够使所述拼接显示面板10具有更好的耐水性和抗氧化性,从而更有利于提升所述拼接显示面板10的使用寿命和信赖性;当所述衬底基板110采用聚酰亚胺基板时,由于所述聚酰亚胺为柔性材料,能够为大尺寸拼接显示提供可弯折性,进一步提升显示效果。在一实施例中,由于所述拼接单元100的无缝拼接,还可以对所述衬底基板110的边缘进行相应的强化处理或软化处理,防止相邻两衬底基板110在无缝拼接时,由于干涉所造成的衬底基板110破裂现象。
在本申请一实施例中,所述LED芯片130固定于所述衬底基板110上,且所述LED芯片130为三基色LED芯片,包括:红色LED芯片131、绿色LED芯片132以及蓝色LED芯片133。所述LED芯片130优选为Mini LED(亚毫米发光二极管)芯片,Mini LED灯的尺寸规格在微米级,能够提供更高的分辨率,进而提升显示效果。
本申请中,所述拼接单元100包括显示区11以及与所述显示区11相邻的拼接显示区12;所述衬底基板110上的所述走线孔111对应设置于所述显示区11内;所述拼接显示区12背向所述显示区11的一侧边上设置有拼接凸起部112和/或拼接凹陷部113。
请参阅图2至图4,在一实施例中,所述拼接单元100包括第一拼接单元101与第二拼接单元102;当所述第一拼接单元101与所述第二拼接单元102拼接时,所述第一拼接单元101的所述拼接凸起部112与所述第二拼接单元102的所述拼接凹陷部113相互拼合。可以理解的是,所述第一拼接单元101的所述拼接凸起部112与所述第二拼接单元102的所述拼接凹陷部113是相互匹配的,能够完美配合,从而不产生缝隙。
本实施例中,如图2所示,当所述拼接凸起部112为三角形时,所述拼接凹陷部113为与所述拼接凸起部112匹配的三角形;或者,如图3所示,当所述拼接凸起部112为矩形时,所述拼接凹陷部113为与所述拼接凸起部112匹配的矩形;或者,如图4所示,当所述拼接凸起部112为梯形时,所述拼接凹陷部113为与所述拼接凸起部112匹配的梯形;或者,当所述拼接凸起部112为弧形时,所述拼接凹陷部113为与所述拼接凸起部112匹配的弧形。本申请中的所述拼接凸起部112与所述拼接凹陷部113的形状并不仅限于图2至图4所示,还可以是其他形状,本申请不再赘述。
在一实施例中,由于所述衬底基板110上的所述驱动线路120会反射环境光影响环境对比度,每一所述拼接单元100还包括一遮光矩阵150,设置于所述衬底基板110上,覆盖所述驱动线路120并暴露出所述LED芯片130。所述遮光矩阵150能够有效地遮挡所述衬底基板110上的所述驱动线路120,同时露出所述LED芯片130,在不影响所述拼接显示面板10的出光效果的前提下,提升所述拼接显示面板10的对比度,进而提升显示效果。
在一实施例中,每一所述拼接单元100还包括:一封装层160,覆盖所述LED芯片130与所述衬底基板110。所述封装层160的材料包括:环氧树脂或光学胶。所述封装层160的设置能够为所述LED芯片130提供保护,防止所述LED芯片130由于外界环境的干扰所造成的失效问题,例如:水蒸气、氧气等。
相应地,请结合参阅图1与图5,本申请实施例还提供一种上述任一实施例中所述的拼接单元100的制备方法,包括如下步骤:
步骤S1:提供一衬底基板110,并在所述衬底基板110的一侧边上形成有拼接凸起部112和/或拼接凹陷部113;
步骤S2:在所述衬底基板110上进行打孔,形成多个走线孔111;
步骤S3:在所述衬底基板110的一侧制备驱动线路120,并将所述驱动线路120通过所述走线孔111贯穿至所述衬底基板110的另一侧;
步骤S4:在所述衬底基板110制备有所述驱动线路120的一侧装配LED芯片130,并将所述LED芯片130与所述驱动线路120导通;
步骤S5:在所述衬底基板110背向所述LED芯片130的一侧绑定覆晶薄膜140,以与所述驱动线路120电连接。
在一实施例中,所述拼接单元100的制备方法,还包括如下步骤:
步骤S41,在所述衬底基板110装配有所述LED芯片130的一侧形成一遮光矩阵150;述遮光矩阵150能够有效地遮挡所述衬底基板110上的所述驱动线路120,同时露出所述LED芯片130,在不影响所述拼接显示面板10的出光效果的前提下,提升所述拼接显示面板10的对比度,进而提升显示效果。
在一实施例中,所述拼接单元100的制备方法,还包括如下步骤:
步骤S42,在所述衬底基板110装配有所述LED芯片130的一侧沉积一封装层160,以覆盖所述LED芯片130与所述衬底基板110;从而为所述LED芯片130提供保护,防止所述LED芯片130由于外界环境的干扰所造成的失效问题。
可以理解的是,所述拼接显示面板10是通过将多个上述制备的所述拼接单元100拼接而形成的。
相应地,请参阅图6,本申请实施例还提供一种拼接显示装置1包括上述任一实施例中所述的拼接显示面板10,所述拼接显示装置1还包括:至少两个拼装机构20,每一所述拼装机构20对应于所述拼接单元100设置,以将所述拼接单元100固定于一框架上,从而实现多个所述拼接显示面板10之间的稳固连接,以将多个小尺寸的所述拼接显示面板10集成为一个整体的大尺寸显示面板,且由于各个小尺寸的所述拼接显示面板10之间的无缝拼接,能够使集成后的大尺寸显示面板的显示效果更佳,提升了产品的市场竞争力。
综上,本申请实施例提供一种拼接显示面板10,所述拼接显示面板10包括至少两个拼接单元100,分别为第一拼接单元101与第二拼接单元102;当所述第一拼接单元101与所述第二拼接单元102拼接时,所述第一拼接单元101的所述拼接凸起部112与所述第二拼接单元102的所述拼接凹陷部113相互拼合,此时,相邻两个所述拼接单元100拼接时所形成的拼缝为非直线型,一方面可以弱化由于直线型拼缝所造成的显示不良的问题,另一方面能够使相邻两个所述拼接单元100拼接后不会发生相对位移,也不会产生摩擦,避免了所述衬底基板110产生损伤。并且通过在所述衬底基板110上设置有多个贯穿所述衬底基板110的走线孔111,能够将所述衬底基板110背向所述LED芯片130一侧的所述覆晶薄膜140与所述驱动线路120导通,进而导通所述LED芯片130。这样设置能够完美地将所述覆晶薄膜140隐藏于所述衬底基板110下方,实现拼接单元100之间的无缝拼接。
进一步地,由于所述衬底基板110上的所述驱动线路120会反射环境光影响环境对比度,每一所述拼接单元100还包括一遮光矩阵150,设置于所述衬底基板110上,覆盖所述驱动线路120并暴露出所述LED芯片130,所述遮光矩阵150能够有效地遮挡所述衬底基板110上的所述驱动线路120,同时露出所述LED芯片130,在不影响所述拼接显示面板10的出光效果的前提下,提升所述拼接显示面板10的对比度,进而提升显示效果。所述封装层160的设置能够为所述LED芯片130提供保护,防止所述LED芯片130由于外界环境的干扰,所造成的失效问题。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的技术方案进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。
Claims (10)
1.一种拼接显示面板,其特征在于:所述拼接显示面板包括至少两个拼接单元,所述拼接单元包括:
一衬底基板,所述衬底基板上设置有多个贯穿所述衬底基板的走线孔;
驱动线路,设置于所述衬底基板上;
多个LED芯片,设置于所述衬底基板设置有所述驱动线路的一侧,并与所述驱动线路导通;
覆晶薄膜,设置于所述衬底基板背向所述LED芯片的一侧,通过所述走线孔与所述驱动线路电连接;其中,
相邻两个所述拼接单元拼接时所形成的拼缝为非直线型;所述拼接单元包括显示区以及与所述显示区相邻的拼接显示区,相邻两个所述拼接单元的拼接处分别设有一列LED芯片,且位于两个所述拼接单元的拼接处的两列LED芯片的发光颜色不同,位于两个所述拼接单元的拼接处的两列LED芯片之间存在间距;所述走线孔设置于所述拼接单元的显示区内的一列LED芯片与所述拼接单元的拼接处的一列LED芯片之间,所述覆晶薄膜不设置于拼接显示区。
2.如权利要求1所述的拼接显示面板,其特征在于:
所述衬底基板上的所述走线孔对应设置于所述显示区内;
所述拼接显示区背向所述显示区的一侧边上设置有拼接凸起部和/或拼接凹陷部。
3.如权利要求2所述的拼接显示面板,其特征在于:所述拼接单元包括第一拼接单元与第二拼接单元;
当所述第一拼接单元与所述第二拼接单元拼接时,所述第一拼接单元的所述拼接凸起部与所述第二拼接单元的所述拼接凹陷部相互拼合。
4.如权利要求2所述的拼接显示面板,其特征在于:当所述拼接凸起部为三角形时,所述拼接凹陷部为与所述拼接凸起部匹配的三角形;或者,
当所述拼接凸起部为矩形时,所述拼接凹陷部为与所述拼接凸起部匹配的矩形;或者,
当所述拼接凸起部为梯形时,所述拼接凹陷部为与所述拼接凸起部匹配的梯形;或者,
当所述拼接凸起部为弧形时,所述拼接凹陷部为与所述拼接凸起部匹配的弧形。
5.如权利要求1所述的拼接显示面板,其特征在于:所述衬底基板包括印制电路板、玻璃基板或聚酰亚胺基板中的一种。
6.如权利要求1所述的拼接显示面板,其特征在于:每一所述拼接单元还包括一封装层,覆盖所述LED芯片与所述衬底基板。
7.如权利要求1所述的拼接显示面板,其特征在于:每一所述拼接单元还包括一遮光矩阵,设置于所述衬底基板上,覆盖所述驱动线路并暴露出所述LED芯片。
8.如权利要求1所述的拼接显示面板,其特征在于:所述LED芯片为Mini LED芯片。
9.一种如权利要求1至8中任一项所述的拼接显示面板中的拼接单元的制备方法,其特征在于:包括如下步骤:
提供一衬底基板,并在所述衬底基板的一侧边上形成有拼接凸起部和/或拼接凹陷部;
在所述衬底基板上进行打孔,形成多个走线孔;
在所述衬底基板的一侧制备驱动线路,并将所述驱动线路通过所述走线孔贯穿至所述衬底基板的另一侧;
在所述衬底基板制备有所述驱动线路的一侧装配LED芯片,并将所述LED芯片与所述驱动线路导通;
在所述衬底基板背向所述LED芯片的一侧绑定覆晶薄膜,以与所述驱动线路电连接。
10.一种拼接显示装置,其特征在于:包括如权利要求1至8中任一项所述的拼接显示面板,所述拼接显示装置还包括:
至少两个拼装机构,每一所述拼装机构对应于所述拼接单元设置,以将所述拼接单元固定于一框架上。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110983763.2A CN113809061B (zh) | 2021-08-25 | 2021-08-25 | 拼接显示面板、拼接单元的制备方法以及拼接显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110983763.2A CN113809061B (zh) | 2021-08-25 | 2021-08-25 | 拼接显示面板、拼接单元的制备方法以及拼接显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113809061A CN113809061A (zh) | 2021-12-17 |
CN113809061B true CN113809061B (zh) | 2024-02-02 |
Family
ID=78894163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110983763.2A Active CN113809061B (zh) | 2021-08-25 | 2021-08-25 | 拼接显示面板、拼接单元的制备方法以及拼接显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113809061B (zh) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114355658A (zh) * | 2022-03-18 | 2022-04-15 | Tcl华星光电技术有限公司 | 混接显示装置及拼接显示装置 |
CN114355657A (zh) * | 2022-03-18 | 2022-04-15 | Tcl华星光电技术有限公司 | 拼接显示面板及拼接显示装置 |
CN114783302A (zh) * | 2022-04-11 | 2022-07-22 | 上海天马微电子有限公司 | 一种面板组件及显示装置 |
CN115933234B (zh) * | 2022-11-08 | 2024-04-19 | Tcl华星光电技术有限公司 | 拼接显示屏 |
CN115793322B (zh) * | 2022-12-02 | 2024-04-23 | 业成光电(深圳)有限公司 | 发光元件层的制作方法 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014043850A1 (zh) * | 2012-09-18 | 2014-03-27 | 深圳市柔宇科技有限公司 | 一种大尺寸显示屏及其制造方法 |
CN110649042A (zh) * | 2019-09-30 | 2020-01-03 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN111951697A (zh) * | 2020-08-10 | 2020-11-17 | Tcl华星光电技术有限公司 | 拼接显示屏 |
CN212061702U (zh) * | 2020-05-13 | 2020-12-01 | 深圳创维-Rgb电子有限公司 | 一种拼接式mini led显示面板 |
CN212460264U (zh) * | 2020-05-28 | 2021-02-02 | 京东方科技集团股份有限公司 | 背光灯板、背光模组及液晶显示器 |
CN213025179U (zh) * | 2020-09-07 | 2021-04-20 | 重庆康佳光电技术研究院有限公司 | 拼接显示面板 |
CN113284426A (zh) * | 2021-05-17 | 2021-08-20 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
-
2021
- 2021-08-25 CN CN202110983763.2A patent/CN113809061B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014043850A1 (zh) * | 2012-09-18 | 2014-03-27 | 深圳市柔宇科技有限公司 | 一种大尺寸显示屏及其制造方法 |
CN110649042A (zh) * | 2019-09-30 | 2020-01-03 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN212061702U (zh) * | 2020-05-13 | 2020-12-01 | 深圳创维-Rgb电子有限公司 | 一种拼接式mini led显示面板 |
CN212460264U (zh) * | 2020-05-28 | 2021-02-02 | 京东方科技集团股份有限公司 | 背光灯板、背光模组及液晶显示器 |
CN111951697A (zh) * | 2020-08-10 | 2020-11-17 | Tcl华星光电技术有限公司 | 拼接显示屏 |
CN213025179U (zh) * | 2020-09-07 | 2021-04-20 | 重庆康佳光电技术研究院有限公司 | 拼接显示面板 |
CN113284426A (zh) * | 2021-05-17 | 2021-08-20 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN113809061A (zh) | 2021-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113809061B (zh) | 拼接显示面板、拼接单元的制备方法以及拼接显示装置 | |
CN113990209B (zh) | 一种显示模组及无缝拼接显示装置 | |
WO2021012458A1 (zh) | 无缝拼接屏 | |
KR102572819B1 (ko) | 발광모듈 제조방법 및 표시장치 | |
CN109888085B (zh) | 显示面板及其制备方法 | |
TW202209279A (zh) | 顯示裝置 | |
CN212460249U (zh) | 显示模组及显示装置 | |
CN113764455B (zh) | 拼接显示面板及拼接显示装置 | |
CN113763837B (zh) | 混接面板及拼接面板 | |
CN111681610A (zh) | 一种显示装置及其制作方法 | |
US20210366881A1 (en) | Array substrate, method of manufacturing the same, and display device | |
US20210343907A1 (en) | Flexible micro light emitting diode display panel, and micro light emitting diode display device | |
WO2021258553A1 (zh) | 一种拼接显示装置 | |
TW202010120A (zh) | 微型發光二極體顯示裝置 | |
CN113748372B (zh) | 条形显示结构、显示面板以及显示装置 | |
CN114299828B (zh) | 显示单元、拼接屏以及显示装置 | |
US11652073B2 (en) | Light source unit and display device including the same | |
US20240122001A1 (en) | Display Module and Display Apparatus | |
US20210063802A1 (en) | Electronic device and method for manufacturing the same | |
CN111244126A (zh) | 一种微型显示面板、制程方法及拼接显示面板 | |
CN114999334B (zh) | 一种拼接显示装置 | |
CN114973979B (zh) | 显示模组及显示装置 | |
CN115857207B (zh) | 显示面板、显示面板的制作方法及显示装置 | |
CN112788165B (zh) | 显示面板以及显示装置 | |
TW202428160A (zh) | 顯示裝置及包含其的拼接顯示裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |