CN113783762B - 一种数据传输方法、系统、存储介质及设备 - Google Patents
一种数据传输方法、系统、存储介质及设备 Download PDFInfo
- Publication number
- CN113783762B CN113783762B CN202111158122.XA CN202111158122A CN113783762B CN 113783762 B CN113783762 B CN 113783762B CN 202111158122 A CN202111158122 A CN 202111158122A CN 113783762 B CN113783762 B CN 113783762B
- Authority
- CN
- China
- Prior art keywords
- transmission
- speed
- peripheral
- data
- transmission channels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
- H04L12/4013—Management of data rate on the bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/16—Implementation or adaptation of Internet protocol [IP], of transmission control protocol [TCP] or of user datagram protocol [UDP]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Quality & Reliability (AREA)
- Information Transfer Systems (AREA)
Abstract
本发明提供了一种数据传输方法、系统、存储介质及设备,方法包括:在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,第一预设数量大于第二预设数量;若高速需求外设在进行数据传输时收到总线模块发送的繁忙信号,为其选择若干与低速需求外设默认连通的传输通道,以使其剩余待传输数据分别在其默认连通的传输通道和若干传输通道中传输。本发明提高了外设和总线之间的数据传输效率。
Description
技术领域
本发明涉及计算机技术领域,尤其涉及一种数据传输方法、系统、存储介质及设备。
背景技术
在计算机硬件结构中,BMC(Baseboard Management Controller,基板管理控制器)负责一系列的监视和控制功能,操作的对象是系统硬件。比如通过监视系统的温度、电压、风扇、电源等等,并做相应的调节工作,以保证系统处于健康的状态;同时还负责记录各种硬件的信息和日志记录,用于提示用户和后续问题的定位。
总线是BMC系统中CPU(中央处理器)与各个功能部件相连的中枢系统,总线的性能和调度方法直接影响了整个BMC系统的工作效率。如何尽量不增加芯片面积成本的前提下提高BMC总线的工作效率,是BMC设计中的研究重点。
在常规BMC设计中,每个外设配有一条数据通道与总线相连,总线接收不同外设发来的数据经过处理后发往CPU完成数据的传输。每条数据通道独立运行,互不影响,当某个外设需要传输速率高时,总线会给外设发送繁忙信号,限制该外设传输效率。常规方法中,通过增加更多的数据通道可以解决传输降速的问题,但是无疑也大幅度增加了硬件成本。
发明内容
有鉴于此,本发明的目的在于提出一种数据传输方法、系统、存储介质及设备,用以解决现有技术中总线传输效率较低的问题。
基于上述目的,本发明提供了一种数据传输方法,包括以下步骤:
在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,且第一预设数量大于第二预设数量;
响应于高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到总线模块发送的繁忙信号,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:
由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,并判断若干低速需求外设是否在运作;
响应于若干低速需求外设在运作,将高速需求外设的部分待传输数据优先于若干低速需求外设的待传输数据在若干传输通道中进行传输。
在一些实施例中,方法还包括:
响应于若干低速需求外设未运作,将高速需求外设的部分待传输数据在若干传输通道中进行传输。
在一些实施例中,高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:
将高速需求外设的其余待传输数据依次在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,方法还包括:
将传输通道中传输的数据发送至总线模块。
在一些实施例中,高速需求外设包括图像处理设备和/或声音处理设备和/或存储设备。
在一些实施例中,低速需求外设包括计数器和/或串口接口。
本发明的另一方面,还提供了一种数据传输系统,包括:
局部加速模块建立模块,配置用于在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
传输通道连接模块,配置用于将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,且第一预设数量大于第二预设数量;以及
数据传输模块,配置用于响应于高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到总线模块发送的繁忙信号,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输。
本发明的又一方面,还提供了一种计算机可读存储介质,存储有计算机程序指令,该计算机程序指令被处理器执行时实现上述方法。
本发明的再一方面,还提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该计算机程序被处理器执行时执行上述方法。
本发明至少具有以下有益技术效果:
本发明通过在总线模块与外设之间设置局部加速模块,使得在不增加数据传输通道数的前提下,实现了传输数据的局部加速功能,进而提高了外设与总线之间的数据传输效率。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为根据本发明实施例提供的数据传输方法的示意图;
图2为根据本发明实施例提供的数据传输架构的示意图;
图3为根据本发明实施例提供的局部加速模块的结构示意图;
图4为根据本发明实施例提供的数据传输系统的示意图;
图5为根据本发明实施例提供的实现数据传输方法的计算机可读存储介质的示意图;
图6为根据本发明实施例提供的执行数据传输方法的计算机设备的硬件结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称的非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备固有的其他步骤或单元。
基于上述目的,本发明实施例的第一个方面,提出了一种数据传输方法的实施例。图1示出的是本发明提供的数据传输方法的实施例的示意图。如图1所示,本发明实施例包括如下步骤:
步骤S10、在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
步骤S20、将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,且第一预设数量大于第二预设数量;
步骤S30、响应于高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到总线模块发送的繁忙信号,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输。
本发明实施例通过在总线模块与外设之间设置局部加速模块,使得在不增加数据传输通道数的前提下,实现了传输数据的局部加速功能,进而提高了外设与总线之间的数据传输效率。
在一些实施例中,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,并判断若干低速需求外设是否在运作;响应于若干低速需求外设在运作,将高速需求外设的部分待传输数据优先于若干低速需求外设的待传输数据在若干传输通道中进行传输。
在一些实施例中,方法还包括:响应于若干低速需求外设未运作,将高速需求外设的部分待传输数据在若干传输通道中进行传输。
在一些实施例中,高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:将高速需求外设的其余待传输数据依次在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,方法还包括:将传输通道中传输的数据发送至总线模块。
在一些实施例中,高速需求外设包括图像处理设备和/或声音处理设备和/或存储设备。
在一些实施例中,低速需求外设包括计数器和/或串口接口。
上述实施例中,不同的外设对传输速率需求的区别很大。例如对数据传输的要求较高的外设如图像处理设备、声音处理设备、存储设备。图像加载速度、声音是否断断续续、拷贝速度这些能直观得反应出数据传输的快慢。而对传输速度要求不高的外设,如计数器,串口接口等,即使速度变慢,也很难察觉。
本发明一示例性实施例的数据传输方法如下:
本发明实施例基于硬件实现,通过硬件语言实现局部加速模块的设计。图2示出了数据传输架构的示意图。如图2所示,数据传输架构在总线模块与多个外设之间设置了局部加速模块。
图3示出了局部加速模块的结构示意图。如图3所示,在局部加速模块中,设置了A1、A2、A3三个A通道,其分别为默认连通高速需求外设a1、a2、a3的传输通道;设置了B1、B2、B3三个B通道,其分别为默认连通低速需求外设b1、b2、b3的传输通道;C1、C2传输通道与普通外设直连,普通外设即为没有高速传输速率需求或者低速传输速率需求的外设,如果某外设链接C通道,则通过C通道直接发往总线,无任何影响。
假设外设a1的传输速率要求最高,a2的传输速率要求次之,a3的传输速率要求低于a2。并且,假设外设b1的传输速率要求最低,b2的传输速率要求高于b1,b3的传输速率要求高于b2。
如图3所示,按照相应的传输速率需求,设置了a1与四个传输通道A1、B1、B2、B3连接;a2与三个传输通道A2、B1、B2连接;a3与两个传输通道A3、B1连接。
当a1设备在传输时,如果收到总线发来的繁忙信号,表示该数据通道传输速率到达上限,此时局部加速模块将a1等待发送的单条数据进过选通发往B1通道。这时候有两种情况,如果b1设备没有运作,则a1的该条数据直接通过B1通道发往总线,相当于短时间内有两条传输通道在传输a1的数据。第二种情况,如果b1设备也在运作,这时候a1发往B1通道的数据与b1本身的数据有冲突,根据策略,优先满足高速外设的需求。则a1的数据优先b1的数据进入发送缓冲中。a1在发往A1、B1两条通道后,总线反馈仍是繁忙,则a1会将数据发往B2乃至B3通道,其中遇到b2、b3设备有数据的时候,处理策略同b1,优先缓冲a1设备的数据。在最理想的情况下,a1设备传输速率提高了1.5倍,因此实现了高速需求外设的数据传输速率的提高,且与现有技术的解决方式相比,本实施例没有增加额外的数据传输通道。
同理,a2设备在遇到繁忙的情况下,会依次发往B1、B2通道。a3设备会发往B1通道。在最极端的情况下,所有外设都在运行,且高速设备会出现繁忙,则B1通道会同时面对四条数据的竞争,分别为a1、a2、a3、b1。B2通道面对三条数据的竞争,分别为a1、a2、b2。B3通道面对二条数据的竞争,即a1、b3。这时候仍按照a1>a2>a3>b3>b2>b1的优先级对数据依次进行缓存,同时要保证传输通道对数据传送的有序性,例如a2按顺序发送的a21、a22、a23数据,a22被存入B1通道,而a23要等待a22发送后同时发送,或在之后一拍时间发送。
在最极端情况下,a1设备被加速了50%+33%+25%=108%;a2设备被加速了33%+25%=58%;a3设备被加速了25%。
因此本发明实施例设计的总线的局部加速模块,在不增加数据通道的前提下,实现了局部通道的加速传输。考虑到功耗和逻辑的设计,对高速需求外设连接的传输通道的数量需要有限制。本实施例中,a1设备除了自己默认连通的传输通道外,另外连接的传输通道数最高为3,否则选通逻辑过于复杂也会影响传输效率。
本发明实施例的第二个方面,还提供了一种数据传输系统。图4示出的是本发明提供的数据传输系统的实施例的示意图。如图4所示,一种数据传输系统包括:局部加速模块建立模块10,配置用于在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;传输通道连接模块20,配置用于将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,且第一预设数量大于第二预设数量;以及数据传输模块30,配置用于响应于高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到总线模块发送的繁忙信号,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,数据传输模块30包括外设运作判断模块,配置用于由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,并判断若干低速需求外设是否在运作;响应于若干低速需求外设在运作,将高速需求外设的部分待传输数据优先于若干低速需求外设的待传输数据在若干传输通道中进行传输。
在一些实施例中,系统还包括外设未运作模块,配置用于响应于若干低速需求外设未运作,将高速需求外设的部分待传输数据在若干传输通道中进行传输。
在一些实施例中,数据传输模块30还包括数据依次传输模块,配置用于将高速需求外设的其余待传输数据依次在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,系统还包括数据发送模块,配置用于将传输通道中传输的数据发送至总线模块。
在一些实施例中,高速需求外设包括图像处理设备和/或声音处理设备和/或存储设备。
在一些实施例中,低速需求外设包括计数器和/或串口接口。
本发明实施例的数据传输系统,通过在总线模块与外设之间设置局部加速模块,使得在不增加数据传输通道数的前提下,实现了传输数据的局部加速功能,进而提高了外设与总线之间的数据传输效率。
本发明实施例的第三个方面,还提供了一种计算机可读存储介质,图5示出了根据本发明实施例提供的实现数据传输方法的计算机可读存储介质的示意图。如图5所示,计算机可读存储介质3存储有计算机程序指令31。该计算机程序指令31被处理器执行时实现如下步骤:
在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,第一预设阈值范围的最小值大于第二预设阈值范围的最大值,且第一预设数量大于第二预设数量;
响应于高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到总线模块发送的繁忙信号,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,以使高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:
由局部加速模块为高速需求外设选择若干与低速需求外设默认连通的传输通道,并判断若干低速需求外设是否在运作;
响应于若干低速需求外设在运作,将高速需求外设的部分待传输数据优先于若干低速需求外设的待传输数据在若干传输通道中进行传输。
在一些实施例中,步骤还包括:响应于若干低速需求外设未运作,将高速需求外设的部分待传输数据在若干传输通道中进行传输。
在一些实施例中,高速需求外设的其余待传输数据分别在其默认连通的传输通道和若干传输通道中进行传输包括:将高速需求外设的其余待传输数据依次在其默认连通的传输通道和若干传输通道中进行传输。
在一些实施例中,步骤还包括:将传输通道中传输的数据发送至总线模块。
在一些实施例中,高速需求外设包括图像处理设备和/或声音处理设备和/或存储设备。
在一些实施例中,低速需求外设包括计数器和/或串口接口。
应当理解,在相互不冲突的情况下,以上针对根据本发明的数据传输方法阐述的所有实施方式、特征和优势同样地适用于根据本发明的数据传输系统和存储介质。
本发明实施例的第四个方面,还提供了一种计算机设备,包括如图6所示的存储器402和处理器401,该存储器402中存储有计算机程序,该计算机程序被该处理器401执行时实现上述任意一项实施例的方法。
如图6所示,为本发明提供的执行数据传输方法的计算机设备的一个实施例的硬件结构示意图。以如图6所示的计算机设备为例,在该计算机设备中包括一个处理器401以及一个存储器402,并还可以包括:输入装置403和输出装置404。处理器401、存储器402、输入装置403和输出装置404可以通过总线或者其他方式连接,图6中以通过总线连接为例。输入装置403可接收输入的数字或字符信息,以及产生与数据传输系统的用户设置以及功能控制有关的键信号输入。输出装置404可包括显示屏等显示设备。
存储器402作为一种非易失性计算机可读存储介质,可用于存储非易失性软件程序、非易失性计算机可执行程序以及模块,如本申请实施例中的数据传输方法对应的程序指令/模块。存储器402可以包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需要的应用程序;存储数据区可存储数据传输方法的使用所创建的数据等。此外,存储器402可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实施例中,存储器402可选包括相对于处理器401远程设置的存储器,这些远程存储器可以通过网络连接至本地模块。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
处理器401通过运行存储在存储器402中的非易失性软件程序、指令以及模块,从而执行服务器的各种功能应用以及数据处理,即实现上述方法实施例的数据传输方法。
最后需要说明的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。作为例子而非限制性的,非易失性存储器可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦写可编程ROM(EEPROM)或快闪存储器。易失性存储器可以包括随机存取存储器(RAM),该RAM可以充当外部高速缓存存储器。作为例子而非限制性的,RAM可以以多种形式获得,比如同步RAM(DRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据速率SDRAM(DDRSDRAM)、增强SDRAM(ESDRAM)、同步链路DRAM(SLDRAM)、以及直接Rambus RAM(DRRAM)。所公开的方面的存储设备意在包括但不限于这些和其它合适类型的存储器。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
结合这里的公开所描述的各种示例性逻辑块、模块和电路可以利用被设计成用于执行这里功能的下列部件来实现或执行:通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)或其它可编程逻辑器件、分立门或晶体管逻辑、分立的硬件组件或者这些部件的任何组合。通用处理器可以是微处理器,但是可替换地,处理器可以是任何传统处理器、控制器、微控制器或状态机。处理器也可以被实现为计算设备的组合,例如,DSP和微处理器的组合、多个微处理器、一个或多个微处理器结合DSP和/或任何其它这种配置。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种数据传输方法,其特征在于,包括以下步骤:
在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,所述第一预设阈值范围的最小值大于所述第二预设阈值范围的最大值,且所述第一预设数量大于所述第二预设数量;
响应于所述高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到所述总线模块发送的繁忙信号,由所述局部加速模块为所述高速需求外设选择若干与所述低速需求外设默认连通的传输通道,以使所述高速需求外设的其余待传输数据分别在其默认连通的传输通道和所述若干传输通道中进行传输,所述高速需求外设其默认连通的传输通道为所述第一预设数量的传输通道之一。
2.根据权利要求1所述的方法,其特征在于,由所述局部加速模块为所述高速需求外设选择若干与所述低速需求外设默认连通的传输通道,以使所述高速需求外设的其余待传输数据分别在其默认连通的传输通道和所述若干传输通道中进行传输包括:
由所述局部加速模块为所述高速需求外设选择若干与所述低速需求外设默认连通的传输通道,并判断若干所述低速需求外设是否在运作;
响应于若干所述低速需求外设在运作,将所述高速需求外设的部分待传输数据优先于若干所述低速需求外设的待传输数据在所述若干传输通道中进行传输。
3.根据权利要求2所述的方法,其特征在于,还包括:
响应于若干所述低速需求外设未运作,将所述高速需求外设的部分待传输数据在所述若干传输通道中进行传输。
4.根据权利要求1所述的方法,其特征在于,所述高速需求外设的其余待传输数据分别在其默认连通的传输通道和所述若干传输通道中进行传输包括:
将所述高速需求外设的其余待传输数据依次在其默认连通的传输通道和所述若干传输通道中进行传输。
5.根据权利要求1所述的方法,其特征在于,还包括:
将所述传输通道中传输的数据发送至所述总线模块。
6.根据权利要求1所述的方法,其特征在于,所述高速需求外设包括图像处理设备和/或声音处理设备和/或存储设备。
7.根据权利要求1所述的方法,其特征在于,所述低速需求外设包括计数器和/或串口接口。
8.一种数据传输系统,其特征在于,包括:
局部加速模块建立模块,配置用于在总线模块与不同传输速率要求的多个外设之间建立具有多个传输通道的局部加速模块;
传输通道连接模块,配置用于将所需传输速率位于第一预设阈值范围的高速需求外设与第一预设数量的传输通道连接,并将所需传输速率位于第二预设阈值范围的低速需求外设与第二预设数量的传输通道连接,其中,所述第一预设阈值范围的最小值大于所述第二预设阈值范围的最大值,且所述第一预设数量大于所述第二预设数量;以及
数据传输模块,配置用于响应于所述高速需求外设在其默认连通的传输通道中进行数据传输的过程中收到所述总线模块发送的繁忙信号,由所述局部加速模块为所述高速需求外设选择若干与所述低速需求外设默认连通的传输通道,以使所述高速需求外设的其余待传输数据分别在其默认连通的传输通道和所述若干传输通道中进行传输,所述高速需求外设其默认连通的传输通道为所述第一预设数量的传输通道之一。
9.一种计算机可读存储介质,其特征在于,存储有计算机程序指令,所述计算机程序指令被处理器执行时实现如权利要求1-7任意一项所述的方法。
10.一种计算机设备,包括存储器和处理器,其特征在于,所述存储器中存储有计算机程序,所述计算机程序被所述处理器执行时执行如权利要求1-7任意一项所述的方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111158122.XA CN113783762B (zh) | 2021-09-30 | 2021-09-30 | 一种数据传输方法、系统、存储介质及设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111158122.XA CN113783762B (zh) | 2021-09-30 | 2021-09-30 | 一种数据传输方法、系统、存储介质及设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113783762A CN113783762A (zh) | 2021-12-10 |
CN113783762B true CN113783762B (zh) | 2023-04-07 |
Family
ID=78854580
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111158122.XA Active CN113783762B (zh) | 2021-09-30 | 2021-09-30 | 一种数据传输方法、系统、存储介质及设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113783762B (zh) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112765080A (zh) * | 2021-01-22 | 2021-05-07 | 联想(北京)有限公司 | 一种信息处理方法和设备 |
CN113204763A (zh) * | 2021-04-22 | 2021-08-03 | 山东英信计算机技术有限公司 | 一种cpld接收数据的方法、系统、存储介质及设备 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7372804B2 (en) * | 2002-01-11 | 2008-05-13 | Nec Corporation | Multiplex communication system and method |
CN1302647C (zh) * | 2003-10-17 | 2007-02-28 | 中国科学院空间科学与应用研究中心 | 异种总线协同工作的数据传输方法及其设备 |
US20060101184A1 (en) * | 2004-11-09 | 2006-05-11 | Data Device Corporation | Dual speed/dual redundant bus system |
TW200823669A (en) * | 2006-11-17 | 2008-06-01 | Alcor Micro Corp | Integrated hub control chip |
CN101917319B (zh) * | 2010-02-11 | 2015-04-01 | 深圳市国微电子有限公司 | 一种高低速共存总线终端数据发送控制方法、模块及终端 |
CN103490904B (zh) * | 2013-09-11 | 2016-11-23 | 福建星网锐捷网络有限公司 | 以太网电接口兼容转换装置、控制方法及装置 |
JP2015144353A (ja) * | 2014-01-31 | 2015-08-06 | 株式会社デンソー | 通信システム |
CN104486256B (zh) * | 2014-11-28 | 2017-12-05 | 浪潮电子信息产业股份有限公司 | 面向融合架构服务器的多平面交换网络设备 |
CN104809075B (zh) * | 2015-04-20 | 2017-09-12 | 电子科技大学 | 一种存取实时并行处理的固态记录装置及方法 |
CN107302482A (zh) * | 2017-06-09 | 2017-10-27 | 全球能源互联网研究院 | 一种板卡间数据传输系统 |
CN111770520B (zh) * | 2020-07-22 | 2023-02-28 | Oppo广东移动通信有限公司 | 一种基于mipi的数据传输方法、装置、设备及介质 |
CN113010423B (zh) * | 2021-03-17 | 2023-09-15 | 南方电网数字电网研究院有限公司 | 电能表软件可靠性检测方法、装置、计算机设备和介质 |
-
2021
- 2021-09-30 CN CN202111158122.XA patent/CN113783762B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112765080A (zh) * | 2021-01-22 | 2021-05-07 | 联想(北京)有限公司 | 一种信息处理方法和设备 |
CN113204763A (zh) * | 2021-04-22 | 2021-08-03 | 山东英信计算机技术有限公司 | 一种cpld接收数据的方法、系统、存储介质及设备 |
Also Published As
Publication number | Publication date |
---|---|
CN113783762A (zh) | 2021-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2513744B1 (en) | Automatic and controllable system operation | |
CN103064736B (zh) | 任务处理装置及方法 | |
US7822888B2 (en) | Data buffer control which controls selection of path and operation of data buffer, based on stored configuration information | |
EP2846263A1 (en) | Methods for configurable hardware logic device reloading and devices thereof | |
WO2022037176A1 (zh) | 核间通信方法、装置、电子组件以及电子设备 | |
WO2021244168A1 (zh) | 片上系统、数据传送方法及广播模块 | |
CN112711550A (zh) | Dma自动配置模块和片上系统soc | |
CN111427835A (zh) | 一种基于混合路由算法的片上网络设计方法和装置 | |
WO2024045438A1 (zh) | 一种基于总线的事务处理方法、系统、存储介质及设备 | |
CN113783762B (zh) | 一种数据传输方法、系统、存储介质及设备 | |
US11288223B2 (en) | Bridge chip with function of expanding external devices and associated expansion method | |
CN111124979B (zh) | 一种基于堆栈结构的i2c多主访问方法和系统 | |
CN116881040A (zh) | 一种业务操作处理方法、装置、电子装置和存储介质 | |
WO2022110681A1 (zh) | 命令响应信息的返回方法、返回控制装置和电子设备 | |
CN115113937A (zh) | 基于数据驱动和软硬件协同工作的协处理器及其控制方法 | |
CN111245794B (zh) | 数据传输方法和装置 | |
CN110661731B (zh) | 一种报文处理方法及其装置 | |
WO2016197607A1 (zh) | 一种实现路由查找的方法及装置 | |
CN101197782B (zh) | 一种基于多核处理器的网络设备的控制方法及系统 | |
CN114168522B (zh) | 一种数据传输方法、装置及传输部件 | |
US11811512B2 (en) | Multicast routing method, interconnection device, mesh network system and configuration method thereof | |
US20230318989A1 (en) | Pluggable cloud security system | |
US20220237137A1 (en) | Pipeline setting selection for graph-based applications | |
CN111382116B (zh) | 数据接收方法、装置及相关产品 | |
JPH10136050A (ja) | 電気通信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |