CN113777537A - 一种检测芯片引脚电容正确接入的电路及方法 - Google Patents
一种检测芯片引脚电容正确接入的电路及方法 Download PDFInfo
- Publication number
- CN113777537A CN113777537A CN202111005527.XA CN202111005527A CN113777537A CN 113777537 A CN113777537 A CN 113777537A CN 202111005527 A CN202111005527 A CN 202111005527A CN 113777537 A CN113777537 A CN 113777537A
- Authority
- CN
- China
- Prior art keywords
- chip
- switch tube
- circuit
- capacitor
- comparator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 46
- 238000000034 method Methods 0.000 title claims abstract description 6
- 238000001514 detection method Methods 0.000 claims description 5
- 238000012360 testing method Methods 0.000 claims 2
- 230000002159 abnormal effect Effects 0.000 abstract description 5
- 229910000679 solder Inorganic materials 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 230000005856 abnormality Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/50—Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
- G01R31/66—Testing of connections, e.g. of plugs or non-disconnectable joints
- G01R31/67—Testing the correctness of wire connections in electric apparatus or circuits
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本发明提供一种检测芯片引脚电容正确接入的电路及方法,该电路包括第一电流源、第二电流源、第一开关管、第二开关管、电容和比较器,第一开关管和第二开关管的控制信号端相连,第一开关管的一端连接第一电流源,第一开关管的另一端分别连接电容、比较器的正极端,电容的另一端接地,第二开关管的一端连接第二电流源,第二开关管的另一端分别连接芯片引脚电容、比较器的负极端、芯片的输出信号端,比较器的输出端连接芯片的开启信号端。本发明可以确保在引脚连接异常的情况下,芯片将限制工作从而不会因工作异常而导致损坏。
Description
技术领域
本发明涉及集成电路领域,尤其是涉及一种检测芯片引脚电容正确接入的电路。
背景技术
在实际应用电路中,电容在电路中起着举足轻重的作用。尤其是集成电路的输入输出端口的电路,对集成电路是否正常工作,或者工作性能的优劣,都起着至关重要的作用。
目前的集成电路技术还无法把大电容集成到电路中,因此很多引脚都是需要连接一个电容来使电路正常工作的。还有一些电路,由于传输信号的速度或其它需要,又要避免使用过大的电容。电容与集成电路的引脚就要通过PCB(印刷电路板)来连接。这种连接,在工厂加工过程中,就有可能会出现一些漏接、虚焊或者与旁边电容有锡膏的短接。
在现有的技术中,对非正常接入电容的检测,集成电路本身是没有做处理的,而是在板级电路或者是在工厂去做检查。工厂只有外观或者X光检查,或者就要到上电的时候才能检查到。当上电的时候,有些电路会由于没有引脚电容造成芯片电流过大、电压过高等而导致损坏。此时已经太晚了。
也就是说,当前的技术中,集成电路芯片都是不检测引脚的电容的(除了专门检测容性器件的电路),而直接开启芯片工作
以电源芯片的中LDO(低压差线性整流)芯片为例,它的输出电容对环路的稳定性非常重要。也就是一定范围内的输出电容值对芯片是否稳定输出具有非常重要的作用。在没有接电容的情况,电路非常可能会出现振荡(环路不稳定)。一旦出现振荡之后,输出电压就是不可控的,电压幅值会很大,可能超出集成电路引脚电路的允许范围。引脚电压或电流的上升沿,下降沿,由于没有电容,可能会快速地充放电,有可能会导致电路的其它部分被误触发,特别是有可能触发ESD(静电保护)电路,或者导致闩锁效应(latch up),从进一步导致电路的快速充放电,芯片在电压或电流或温度大到一定的限额之后,就有可能出现烧毁的现象。还有部分电路需要外部电容来做软启动的时间控制,如果此时的引脚电容出现漏焊或虚焊,必定会导致软启动失效,从而造成整个系统的上电过快,导致电流、电压的冲击过大,因此对下一级芯片器件造成严重的损坏或者导致时序错乱。
总之,现有技术就是集成电路本身不管集成电路外部是否接有电容,就直接开始工作了。
发明内容
本发明的目的在于:针对现有技术存在的问题,提供一种检测芯片引脚电容正确接入的电路,该电路在集成电路工作输出之前,先对其引脚端的电容进行检测,检测在引脚端的电容能够满足集成电路正常工作的电容之后,再进行主体电路的开启。
本发明的发明目的通过以下技术方案来实现:
一种检测芯片引脚电容正确接入的电路,该电路包括第一电流源、第二电流源、第一开关管、第二开关管、电容和比较器,第一开关管和第二开关管的控制信号端相连,第一开关管的一端连接第一电流源,第一开关管的另一端分别连接电容、比较器的正极端,电容的另一端接地,第二开关管的一端连接第二电流源,第二开关管的另一端分别连接芯片引脚电容、比较器的负极端、芯片的输出信号端,比较器的输出端连接芯片的开启信号端。
作为进一步的技术方案,所述第一开关管为PMOS、NMOS、NPN、PNP中的一种。
作为进一步的技术方案,所述第二开关管为PMOS、NMOS、NPN、PNP中的一种。
一种检测芯片引脚电容正确接入的方法,在集成电路芯片工作输出之前,集成电路芯片本身对芯片引脚电容进行检测,当芯片引脚电容能够满足集成电路芯片正常工作的电容之后,再进行集成电路芯片主体电路的开启。
作为进一步的技术方案,该检测方法具体为:上电伊始,先同时打开第一开关管、第三开关管,使得同时给电容和芯片引脚电容进行充电,然后再在设定的一个时间内,去比较两个电容所充的电压值,如果电容的电压值>芯片引脚电容的电压值,则说明芯片引脚电容正常接入,能正常开启芯片。
与现有技术相比,本发明能够在集成电路主体功能电路工作之前,对引脚的连接性进行自我检测,在满足设定的条件下,才进入正常的启动过程,如果检测到引脚的电容出现异常,将对芯片进行锁定,直至问题解决。从而确保在引脚连接异常的情况下,芯片限制工作不会因工作异常而导致损坏。
附图说明
图1为本发明的电路结构示意图;
图2为本发明的工作流程图;
图3为电容正常时的波形;
图4为电容异常时的波形。
具体实施方式
下面结合附图和具体实施例对本发明进行详细说明。
实施例
如图1所示,本发明提供一种检测芯片引脚电容正确接入的电路,该电路包括第一电流源I1、第二电流源I3、第一开关管M1、第二开关管M3、电容C1和比较器。第一开关管M1和第二开关管M3的控制信号端相连,G1是两个开关管的控制信号,G1高电平表示开关打开,低电平表示开关关断。第一开关管M1的一端连接第一电流源I1,第一开关管M1的另一端分别连接电容C1、比较器的正极端,电容C1的另一端接地。第二开关管M3的一端连接第二电流源I3,第二开关管M3的另一端分别连接芯片引脚电容Cout、比较器的负极端、芯片A2的输出信号端,比较器的输出端连接芯片A2的开启信号端。芯片引脚电容Cout的另一端接地。
第一开关管M1为PMOS、NMOS、NPN、PNP中的一种。第二开关管M3为PMOS、NMOS、NPN、PNP中的一种。
V1表示电容C1结点的电压值;A2表示原有的基本芯片电路;芯片A2与芯片引脚电容Cout相连的线是原有的信号,表示输出信号。芯片A2与比较器相连,用检测的外部电容OK的信号,去开启A2原有的基本芯片电路。
本发明的工作原理关系都是利用固定的导通时间,对内外部电容充电,然后看内、外部电容的上升或下降的电压,从而来判断电容值是不是在一定的范围之内:
I1*t=V1*C1
I3*t=Vout*Cout
所以
Cout=(V1/Vout)*(I3/I1)*C1
假定K=I3/I1是固定的设定参数
那么Cout=V1/Vout*K*C1
从而可以通过判断V1/Vout的大小来判断Cout是大于、还是小于所需要的电容值K*C1.
如图2所示,本发明的工作流程是:芯片A2上电后,检测芯片引脚电容,然后判断芯片引脚电容是否有电容,如果判断为是,则芯片A2正常工作输出,如果判断为否,则重新检测芯片引脚电容。
在芯片上电伊始,芯片A2的主模块先不工作,也就不对外输出。先同时打开第一开关管M1和第三开关管M3,使得同时给内部电容C1和外部芯片引脚电容Cout进行充电,充电电流分别为I1和I3。然后再在设定的一个时间内,去比较电容C1所充的电压值V1和芯片引脚电容Cout所充的电压值Vout。如果V1>Vout,波形如图3所示,即V1/Vout>1,所以Cout=V1/Vout*K*C1>K*C1,也就是输出电容大于所需要电容值K*C1。也就是说明芯片引脚没有虚焊,引脚电容正常接入。这时比较器输出为高电平,正常开启芯片A2的主模块。如果V1<Vout,波形如图4所示,即V1/Vout<1,所以Cout=V1/Vout*K*C1<K*C1,也就是输出电容小于所需要电容值K*C1,这时,可能是所焊接的电容值过小(用错料了),更有可能的是电容出现了虚焊或漏焊。那么这种情况下,不再开启芯片A2的主模块,从而避免正常工作导致的芯片或系统损坏。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,应当指出的是,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (5)
1.一种检测芯片引脚电容正确接入的电路,其特征在于,该电路包括第一电流源、第二电流源、第一开关管、第二开关管、电容和比较器,第一开关管和第二开关管的控制信号端相连,第一开关管的一端连接第一电流源,第一开关管的另一端分别连接电容、比较器的正极端,电容的另一端接地,第二开关管的一端连接第二电流源,第二开关管的另一端分别连接芯片引脚电容、比较器的负极端、芯片的输出信号端,比较器的输出端连接芯片的开启信号端。
2.根据权利要求1所述的一种检测芯片引脚电容正确接入的电路,其特征在于,所述第一开关管为PMOS、NMOS、NPN、PNP中的一种。
3.根据权利要求1所述的一种检测芯片引脚电容正确接入的电路,其特征在于,所述第二开关管为PMOS、NMOS、NPN、PNP中的一种。
4.一种基于权利要求1所述电路的检测方法,其特征在于,在集成电路芯片工作输出之前,集成电路芯片本身对芯片引脚电容进行检测,当芯片引脚电容能够满足集成电路芯片正常工作的电容之后,再进行集成电路芯片主体电路的开启。
5.根据权利要求4所述的检测方法,其特征在于,该检测方法具体为:上电伊始,先同时打开第一开关管、第三开关管,使得同时给电容和芯片引脚电容进行充电,然后再在设定的一个时间内,去比较两个电容所充的电压值,如果电容的电压值>芯片引脚电容的电压值,则说明芯片引脚电容正常接入,能正常开启芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111005527.XA CN113777537A (zh) | 2021-08-30 | 2021-08-30 | 一种检测芯片引脚电容正确接入的电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111005527.XA CN113777537A (zh) | 2021-08-30 | 2021-08-30 | 一种检测芯片引脚电容正确接入的电路及方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113777537A true CN113777537A (zh) | 2021-12-10 |
Family
ID=78840181
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111005527.XA Pending CN113777537A (zh) | 2021-08-30 | 2021-08-30 | 一种检测芯片引脚电容正确接入的电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113777537A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030146763A1 (en) * | 2002-02-05 | 2003-08-07 | Sunter Stephen K. | Circuit and method for determining the location of defect in a circuit |
CN109239584A (zh) * | 2018-10-22 | 2019-01-18 | 上海艾为电子技术股份有限公司 | 检测引脚悬空状态的电路 |
CN109696599A (zh) * | 2018-12-27 | 2019-04-30 | 上海南芯半导体科技有限公司 | 用于电池保护芯片的外部电容短路检测电路及检测方法 |
CN110764029A (zh) * | 2019-11-07 | 2020-02-07 | 珠海市运泰利自动化设备有限公司 | 一种单端检测pcba中连接器引脚是否虚焊的装置及方法 |
CN112986689A (zh) * | 2021-04-20 | 2021-06-18 | 珠海智融科技有限公司 | 一种芯片配置引脚的检测电路、方法和系统 |
CN113258916A (zh) * | 2021-05-07 | 2021-08-13 | 上海艾为电子技术股份有限公司 | 电容触摸检测电路、芯片和电子设备 |
-
2021
- 2021-08-30 CN CN202111005527.XA patent/CN113777537A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030146763A1 (en) * | 2002-02-05 | 2003-08-07 | Sunter Stephen K. | Circuit and method for determining the location of defect in a circuit |
CN109239584A (zh) * | 2018-10-22 | 2019-01-18 | 上海艾为电子技术股份有限公司 | 检测引脚悬空状态的电路 |
CN109696599A (zh) * | 2018-12-27 | 2019-04-30 | 上海南芯半导体科技有限公司 | 用于电池保护芯片的外部电容短路检测电路及检测方法 |
CN110764029A (zh) * | 2019-11-07 | 2020-02-07 | 珠海市运泰利自动化设备有限公司 | 一种单端检测pcba中连接器引脚是否虚焊的装置及方法 |
CN112986689A (zh) * | 2021-04-20 | 2021-06-18 | 珠海智融科技有限公司 | 一种芯片配置引脚的检测电路、方法和系统 |
CN113258916A (zh) * | 2021-05-07 | 2021-08-13 | 上海艾为电子技术股份有限公司 | 电容触摸检测电路、芯片和电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8681458B2 (en) | Method of forming an ESD detector and structure therefor | |
EP3082209A1 (en) | Overcurrent protection circuit and method for battery discharge | |
CN102313873B (zh) | 电池节数检测电路及方法和监测系统 | |
CN106451385A (zh) | 静电放电保护电路与集成电路 | |
CN107979060B (zh) | 一种充放电电路及电源供电控制电路和控制方法 | |
CN112187480B (zh) | 低耗能的主动式以太网络供电控制装置 | |
WO2023202690A1 (zh) | 电容检测电路、装置及设备 | |
CN113777537A (zh) | 一种检测芯片引脚电容正确接入的电路及方法 | |
CN102902333A (zh) | 电源控制电路 | |
CN113777468A (zh) | 基于充放电来检测芯片引脚电容正确接入的电路及方法 | |
CN113777469A (zh) | 基于电容范围来检测芯片引脚电容正确接入的电路及方法 | |
CN210742306U (zh) | 一种防短路拼版测试装置 | |
CN211744033U (zh) | 一种新型开关电源短路保护电路 | |
CN209929951U (zh) | 基于短路保护的功率芯片 | |
CN107478895B (zh) | 一种电压检测电路 | |
CN117674341B (zh) | 一种双电池串联使用单独充电控制电路 | |
CN213602559U (zh) | 一种电源电路及示波器探头 | |
CN112564680B (zh) | 一种上电延时硬件自动复位电路 | |
CN110780108A (zh) | 一种峰值检测单元及检测系统及检测方法 | |
CN216434171U (zh) | 一种验证i2c隔离芯片信短路测试的夹具 | |
CN216774288U (zh) | 一种输入电源检测保护电路及终端设备 | |
CN218956772U (zh) | 一种信号输出电路及智能功率模块 | |
CN216751224U (zh) | 备用储能供电电路和车载设备 | |
CN214953814U (zh) | 一种上电检测电路及电子设备 | |
CN108494238B (zh) | 一种电源热插拔实现电路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |