CN113748452B - 显示基板及显示方法、显示装置 - Google Patents
显示基板及显示方法、显示装置 Download PDFInfo
- Publication number
- CN113748452B CN113748452B CN202080000420.3A CN202080000420A CN113748452B CN 113748452 B CN113748452 B CN 113748452B CN 202080000420 A CN202080000420 A CN 202080000420A CN 113748452 B CN113748452 B CN 113748452B
- Authority
- CN
- China
- Prior art keywords
- display
- pixel
- row
- column
- display area
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 164
- 238000000034 method Methods 0.000 title claims abstract description 44
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract description 83
- 229910052710 silicon Inorganic materials 0.000 claims abstract description 83
- 239000010703 silicon Substances 0.000 claims abstract description 83
- 238000005538 encapsulation Methods 0.000 claims description 19
- 238000001514 detection method Methods 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 192
- 239000010408 film Substances 0.000 description 44
- 230000008569 process Effects 0.000 description 30
- 239000000463 material Substances 0.000 description 19
- 238000010586 diagram Methods 0.000 description 14
- 238000000059 patterning Methods 0.000 description 14
- 238000004519 manufacturing process Methods 0.000 description 11
- 239000000565 sealant Substances 0.000 description 8
- 239000010409 thin film Substances 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 7
- 239000002184 metal Substances 0.000 description 7
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 7
- 229910052721 tungsten Inorganic materials 0.000 description 7
- 239000010937 tungsten Substances 0.000 description 7
- 239000003990 capacitor Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 238000002360 preparation method Methods 0.000 description 5
- 230000002829 reductive effect Effects 0.000 description 5
- 239000002131 composite material Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 230000005525 hole transport Effects 0.000 description 4
- 230000036961 partial effect Effects 0.000 description 4
- 238000007517 polishing process Methods 0.000 description 4
- 239000011241 protective layer Substances 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 239000003086 colorant Substances 0.000 description 3
- 239000000470 constituent Substances 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 239000007769 metal material Substances 0.000 description 3
- 238000004806 packaging method and process Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- -1 acryl Chemical group 0.000 description 2
- 239000000956 alloy Substances 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 239000000969 carrier Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000005429 filling process Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- 230000002035 prolonged effect Effects 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910001257 Nb alloy Inorganic materials 0.000 description 1
- 229910000583 Nd alloy Inorganic materials 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- UBSJOWMHLJZVDJ-UHFFFAOYSA-N aluminum neodymium Chemical compound [Al].[Nd] UBSJOWMHLJZVDJ-UHFFFAOYSA-N 0.000 description 1
- 230000003190 augmentative effect Effects 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- DTSBBUTWIOVIBV-UHFFFAOYSA-N molybdenum niobium Chemical compound [Nb].[Mo] DTSBBUTWIOVIBV-UHFFFAOYSA-N 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 229920000139 polyethylene terephthalate Polymers 0.000 description 1
- 239000005020 polyethylene terephthalate Substances 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000000047 product Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3283—Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/14—Display of multiple viewports
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/38—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory with means for controlling the display position
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
- H01L33/62—Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/38—Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/88—Dummy elements, i.e. elements having non-functional features
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/70—Testing, e.g. accelerated lifetime tests
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K77/00—Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
- H10K77/10—Substrates, e.g. flexible substrates
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
- G09G2320/0295—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/10—Dealing with defective pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0464—Positioning
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/006—Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/1201—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/861—Repairing
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/549—Organic PV cells
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
Abstract
一种显示基板及显示方法、显示装置,其中,该显示基板包括显示区域以及围绕显示区域的偏移区域,显示基板包括硅基衬底、设置在硅基衬底上的发光结构层,显示区域的硅基衬底集成有第一像素驱动电路,偏移区域的硅基衬底集成有第二像素驱动电路;第一像素驱动电路与显示区域的发光结构层连接,至少部分第一像素驱动电路被配置为:在正常显示时,为与第一像素驱动电路电连接的发光结构层提供驱动信号;第二像素驱动电路与偏移区域的发光结构层连接,至少部分第二像素驱动电路被配置为:在正常显示时,不为与第二像素驱动电路电连接的发光结构层提供驱动信号。
Description
技术领域
本公开涉及但不限于显示技术领域,尤其涉及一种显示基板及显示方法、显示装置。
背景技术
随着增强现实/虚拟现实(Virtual Reality/Augmented Reality,VR/AR)技术的日益进步和市场的快速增长,适用于VR/AR领域的显示面板也正在加急步伐向微型化、高像素密度(Pixels Per Inch,PPI)、快速响应和高色域的方向发展,而硅基有机发光二极管(Organic Light-Emitting Diode,OLED)微显示面板正是其中突出的一个方向。虽然硅基OLED微显示技术起步较晚,但凭借着其微型化和高PPI的优势,也正在成为显示领域的新的关注焦点。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本公开实施例提供了一种显示基板,包括显示区域以及围绕显示区域的偏移区域,在垂直于所述显示基板所在平面的方向上,所述显示基板包括硅基衬底、设置在硅基衬底上的发光结构层、设置在所述发光结构层远离所述硅基衬底一侧的封装层,所述显示区域的硅基衬底集成有第一像素驱动电路,所述偏移区域的硅基衬底集成有第二像素驱动电路;所述第一像素驱动电路与所述显示区域的发光结构层连接,至少部分所述第一像素驱动电路被配置为:在正常显示时,为与所述第一像素驱动电路电连接的发光结构层提供驱动信号;所述第二像素驱动电路与所述偏移区域的发光结构层连接,至少部分所述第二像素驱动电路被配置为:在正常显示时,不为与所述第二像素驱动电路电连接的发光结构层提供驱动信号。
在一些可能的实现方式中,全部所述第一像素驱动电路均配置为:为与所述第一像素驱动电路电连接的发光结构层提供驱动信号。
在一些可能的实现方式中,所述偏移区域包括左侧偏移区域、右侧偏移区域和/或上侧偏移区域和下侧偏移区域,所述左侧偏移区域和右侧偏移区域包含的像素列数的差值不超过10行,所述上侧偏移区域和下侧偏移区域包含的像素行数的差值不超过10行。
在一些可能的实现方式中,所述左侧偏移区域和右侧偏移区域包含的像素列数相等,所述上侧偏移区域和下侧偏移区域包含的像素行数相等。
在一些可能的实现方式中,所述左侧偏移区域或右侧偏移区域的像素单元的列数与所述显示区域的像素单元的列数的比值大于或等于1%;所述上侧偏移区域或下侧偏移区域的像素单元的行数与显示区域的像素单元的行数的比值大于或等于1%。
在一些可能的实现方式中,所述显示基板还包括设置在所述封装层远离所述发光结构层一侧的彩膜层,所述显示区域和偏移区域的彩膜层分别包括呈阵列设置的第一颜色单元、第二颜色单元和第三颜色单元。
在一些可能的实现方式中,所述的显示基板还包括至少部分围绕偏移区域的虚设像素区,在垂直于所述显示基板所在平面的方向上,所述虚设像素区包括硅基衬底、设置在硅基衬底上的发光结构层、设置在所述发光结构层远离所述硅基衬底一侧的封装层。
本公开实施例还提供了一种显示装置,包括:如前任一项所述的显示基板,还包括:栅极驱动器、源极驱动器和时序控制器,其中:所述栅极驱动器,被配置为接收时序控制器输出的栅极控制信号,产生扫描信号并通过扫描线传送给显示基板上的实际显示区域,所述实际显示区域根据所述显示基板上的像素单元的坏点的位置和数目进行调整;所述源极驱动器,被配置为接收时序控制器输出的数据电压和源极控制信号,产生相应的数据电压信号并通过数据线输出给显示基板上的实际显示区域;所述时序控制器,被配置为接收外部输入的红绿蓝数据和时序控制信号;根据红绿蓝数据和时序控制信号,生成数据电压和源极控制信号并输出给源极驱动器,生成栅极驱动信号并输出给栅极驱动器。
在一些可能的实现方式中,所述实际显示区域根据所述显示基板上的像素单元的坏点的位置和数目进行调整,包括:初始显示时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;当所述显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第(C+N+1)列至第(D+N+1)列的像素单元进行显示;当所述显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第(C-N-1)列至第(D-N-1)列的像素单元进行显示;当所述显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第(A+M+1)行至第(B+M+1)行、第C列至第D列的像素单元进行显示;当所述显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第(A-M-1)行至第(B-M-1)行、第C列至第D列的像素单元进行显示,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
本公开实施例还提供了一种显示方法,包括:对显示区域的多个像素单元进行坏点检测;当显示区域靠近一侧边缘的第一预设个数的像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动。
在一些可能的实现方式中,所述当显示区域靠近一侧边缘的第一预设个数的像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动,包括:初始显示时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;当所述显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,调整源极驱动器输出的像素列为第(C+N+1)列至第(D+N+1)列;当所述显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,调整源极驱动器输出的像素列为第(C-N-1)列至第(D-N-1)列;当所述显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行为第(A+M+1)行至第(B+M+1)行;当所述显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行为第(A-M-1)行至第(B-M-1)行,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
在一些可能的实现方式中,所述对显示区域的多个像素单元进行坏点检测,包括:将所述显示区域的多个像素单元进行分组;驱动多个分组依次发光;在每个分组发光时,根据该分组中的像素单元是否发光确定该分组中是否包括坏点以及包括的坏点的数目。
在阅读并理解了附图概述和本公开的实施方式后,可以明白其他方面。
附图说明
图1为本公开显示基板的一种结构示意图;
图2为图1中显示基板左侧边缘像素损坏时,实际显示区域右移示意图;
图3为图1中显示基板下侧边缘像素损坏时,实际显示区域上移示意图;
图4为本公开显示基板的剖面示意图;
图5为本公开硅基衬底一种电路原理的示意图;
图6为本公开电压控制电路和像素驱动电路一种电路实现的示意图;
图7为本公开一种显示基板制备硅基衬底后的示意图;
图8为本公开一种显示基板形成第一绝缘层和第一导电柱后的示意图;
图9为本公开一种显示基板形成反射电极后的示意图;
图10为本公开一种显示基板形成第二绝缘层和第二导电柱后的示意图;
图11为本公开一种显示基板形成阳极层后的示意图;
图12为本公开一种显示基板形成有机发光层和阴极后的示意图;
图13为本公开一种显示基板形成封装层后的示意图;
图14为本公开一种显示基板形成彩膜层后的示意图;
图15为本公开一种有机发光层结构示意图;
图16为本公开一种显示方法的流程示意图。
附图标记说明:
具体实施方式
为使本公开的目的、技术方案和优点更加清楚明白,下文中将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为各种各样的形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
在附图中,有时为了明确起见,夸大表示了各构成要素的大小、层的厚度或区域。因此,本公开的实施方式并不一定限定于该尺寸,附图中各部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的实施方式不局限于附图所示的形状或数值。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述各构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本公开中的具体含义。
在本说明书中,晶体管是指至少包括栅电极、漏电极以及源电极这三个端子的元件。晶体管在漏电极(漏电极端子、漏区域或漏电极)与源电极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,可以是第一极为漏电极、第二极为源电极,或者可以是第一极为源电极、第二极为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,“源电极”和“漏电极”可以互相调换。
在本说明书中,“连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有各种功能的元件等。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
在本说明书中,“膜”和“层”可以相互调换。例如,有时可以将“导电层”换成为“导电膜”。与此同样,有时可以将“绝缘膜”换成为“绝缘层”。
在硅基OLED微显示器制作过程中,封装、贴片等工艺有时会导致显示模组某一边的显示区部分像素损坏,进而导致显示时,实际显示的像素点数低于预先设计的像素点数。
本公开至少一实施例提供一种显示基板,该显示基板包括显示区域以及围绕显示区域的偏移区域,在垂直于显示基板所在平面的方向上,显示基板包括硅基衬底、设置在硅基衬底上的发光结构层、设置在发光结构层远离硅基衬底一侧的封装层,显示区域的硅基衬底集成有第一像素驱动电路,偏移区域的硅基衬底集成有第二像素驱动电路;第一像素驱动电路与显示区域的发光结构层连接,至少部分第一像素驱动电路被配置为:在正常显示时,为与第一像素驱动电路电连接的发光结构层提供驱动信号;第二像素驱动电路与偏移区域的发光结构层连接,至少部分第二像素驱动电路被配置为:在正常显示时,不为与第二像素驱动电路电连接的发光结构层提供驱动信号。
本公开一些实施例还提供对应于上述显示基板的显示装置及显示方法。
本公开上述实施例提供的显示基板,通过设置偏移区域,使得当封装、贴片等工艺导致显示模组某一边缘的显示区域部分像素单元损坏时,可以调整实际显示区域的位置朝偏移区域移动,避开因封装贴片损坏的像素单元,以保证实际显示的像素点数与预先设计的像素点数一致。
图1是本公开的一种显示基板的结构示意图。如图1所示,在本实施例中,该显示基板包括显示区域100以及围绕显示区域100的偏移区域200,在垂直于显示基板所在平面的方向上,显示基板包括硅基衬底、设置在硅基衬底上的发光结构层、设置在发光结构层远离硅基衬底一侧的封装层,显示区域的硅基衬底集成有第一像素驱动电路,偏移区域的硅基衬底集成有第二像素驱动电路;第一像素驱动电路与显示区域的发光结构层连接,至少部分第一像素驱动电路被配置为:在正常显示时,为与第一像素驱动电路电连接的发光结构层提供驱动信号;第二像素驱动电路与偏移区域的发光结构层连接,至少部分第二像素驱动电路被配置为:在正常显示时,不为与第二像素驱动电路电连接的发光结构层提供驱动信号。
在一种示例性实施例中,全部第一像素驱动电路均配置为:为与第一像素驱动电路电连接的发光结构层提供驱动信号。
在一种示例性实施例中,如图1所示,显示基板还可以包括至少部分围绕偏移区域200的虚设像素区域300,在垂直于显示基板所在平面的方向上,虚设像素区域300可以包括硅基衬底、设置在硅基衬底上的发光结构层、设置在所述发光结构层远离硅基衬底一侧的封装层。
在一种示例性实施例中,如图1所示,显示基板还可以包括围绕虚设像素区域300的阴极环400,在垂直于显示基板所在平面的方向上,阴极环400可以包括设置在硅基衬底上的供电电极层、设置在供电电极层远离硅基衬底一侧的反射层、设置在反射层远离供电电极层一侧的阳极层以及设置在阳极层远离反射层一侧的阴极层。
在一种示例性实施例中,如图1所示,显示区域100包括多个第一像素单元101,偏移区域200包括多个第二像素单元201,第二像素单元201被配置为第一像素单元101的备用像素单元。
在一种示例性实施例中,该显示基板可以为硅基OLED微显示基板或其他任意类型的显示基板。硅基OLED微显示基板采用单晶硅晶圆作为有源驱动背板,具有高PPI、高度集成、体积小、易于携带、抗震性能好、超低功耗等优异特性。
在一种示例性实施例中,偏移区域200可以包括以下任意一个或多个:左侧偏移区域、右侧偏移区域、上侧偏移区域和下侧偏移区域,左侧偏移区域和右侧偏移区域包含的像素列数的差值不超过10行,上侧偏移区域和下侧偏移区域包含的像素行数的差值不超过10行。
在一种示例性实施例中,左侧偏移区域和右侧偏移区域包含的像素列数可以相等。
如图2所示,当显示区域100靠近左侧边缘的第一像素单元101中包括超过第二预设比例的坏点102时,调整源极驱动器输出的像素列朝右侧移动,即实际显示区域右移。同理,当显示区域100靠近右侧边缘的第一像素单元101中包括超过第二预设比例的坏点102时,调整源极驱动器输出的像素列朝左侧移动,即实际显示区域左移。
在一种示例性实施例中,左侧偏移区域的第二像素单元的列数与显示区域的第一像素单元的列数的比值大于或等于1%,右侧偏移区域的第二像素单元的列数与显示区域的第一像素单元的列数的比值大于或等于1%。示例性的,当显示区域包括1920行*1080列第一像素单元时,左侧偏移区域包括的第二像素单元的列数为0列至16列之间,右侧偏移区域包括的第二像素单元的列数为0列至16列之间。通过设置合理数量的第二像素单元,使得在显示基板的实际显示空间不被浪费的同时,留有一定的备选显示空间,以备预设显示区域的第一像素单元有边缘被损坏时使用。
在一种示例性实施例中,上侧偏移区域和下侧偏移区域包含的像素行数可以相等。
如图3所示,当显示区域100靠近下侧边缘的第一像素单元101中包括超过第二预设比例的坏点102时,调整栅极驱动器输出的像素行朝上侧移动,即实际显示区域上移。同理,当显示区域100靠近上侧边缘的第一像素单元101中包括超过第二预设比例的坏点102时,调整栅极驱动器输出的像素行朝下侧移动,即实际显示区域下移。
在一种示例性实施例中,上侧偏移区域的第二像素单元的行数与显示区域的第一像素单元的行数的比值大于或等于1%,下侧偏移区域的第二像素单元的行数与显示区域的第一像素单元的行数的比值大于或等于1%。示例性的,当显示区域包括1920行*1080列第一像素单元时,上侧偏移区域包括的第二像素单元的行数为0行至16行之间,下侧偏移区域包括的第二像素单元的行数为0行至16行之间。通过设置合理数量的第二像素单元,使得在显示基板的实际显示空间不被浪费的同时,留有一定的备选显示空间,以备预设显示区域的第一像素单元有边缘被损坏时使用。
本实施例中,如图4所示,在垂直于显示基板的平面内,显示基板的显示区域100和偏移区域200分别包括硅基衬底10、设置在硅基衬底10上的发光结构层20、设置在发光结构层20上的封装层40以及设置在封装层40上的彩膜层50。显示基板的显示区域100和偏移区域200的硅基衬底10,集成有用于产生驱动信号的像素驱动电路、用于产生栅极驱动信号的栅极驱动电路和用于产生数据信号的数据驱动电路。发光结构层20包括在硅基衬底10上叠设的反射层、阳极层、有机发光层和阴极层,反射层用于与阴极层构成微腔结构,使得有机发光层直接出射的光线与反射层反射的光线相互干涉,提高出射光的色域,强化出射光的亮度。在一示例性实施方式中,发光结构层20还可以包括像素定义层或平坦层等结构膜层。封装层40包裹发光结构层20是指,封装层40设置在发光结构层20远离硅基衬底10一侧的上表面上,以及设置在发光结构层20的所有侧表面上,使封装层40与硅基衬底10构成密封腔体,发光结构层20设置在该密封腔体内。在平行于硅基衬底10和垂直于硅基衬底10的平面内,封装层40在硅基衬底10上的正投影包含发光结构层20在硅基衬底10上的正投影。
在一种示例性实施例中,显示区域100和偏移区域200的彩膜层50分别包括成阵列设置的第一颜色单元53、第二颜色单元54和第三颜色单元55,其中,第一颜色单元53、第二颜色单元54和第三颜色单元55可以分别为红(R)色滤光单元(Color Filter,CF)、绿(G)色滤光单元和蓝(B)色滤光单元中的其中一种。在一些可能的实现方式中,彩膜层50中颜色单元可以相互交叠作为黑矩阵,或者在颜色单元之间设置黑矩阵。本公开采用白光+彩膜方式可以实现大于2000的高分辨率,能够适应VR/AR需求。
在一种示例性实施例中,有机发光层33中的至少一层可以整面设置,也可以单独按照每个像素区域设置,可以满足每个像素区域中的各颜色的发光层叠置发出白光即可。
在一种示例性实施例中,有机发光层33也可以是如红、绿、蓝三种颜色的发光层分别阵列排布,每个像素区域中单独发出红光、蓝光、绿光。
在一种示例性实施例中,虚设像素区域300不包括彩膜结构;当例如基板上某一侧的偏移区域200中的显示单元未被使用时,偏移区域200中的显示单元上方的彩膜层可以作为虚设彩膜平衡彩膜层在制作时,由于曝光显影不均匀而带来的不均匀问题。
在一种示例性实施例中,虚设像素区域300可以包括彩膜结构;其可以与显示区域中的彩膜层设置方式相同,本实施例不再赘述。
在一种示例性实施例中,阴极环400上方上可以设置彩膜层,该区域彩膜层可以延伸至外围区域。
在一种示例性实施例中,显示基板还可以包括盖板70,盖板70设置在彩膜层50的上方,可以实现保护彩膜50的功能。在一示例性实施方式中,盖板70通过密封胶与硅基衬底10连接,密封胶设置于硅基衬底10与盖板70之间,可以为阻隔水氧入侵提供进一步的保障,使硅基OLED显示基板寿命大幅提升。在另一示例性实施方式中,密封胶可以设置于盖板70的侧面,盖板70的四周侧面与硅基衬底10之间通过密封胶密封,密封胶远离硅基衬底10一侧的端面位于盖板70邻近硅基衬底10一侧的表面与盖板70远离硅基衬底10一侧的表面之间,由此既能够确保密封效果,又可以防止密封胶高出盖板70导致显示基板的厚度增加。在示例性实施方式中,盖板70设置在显示区域100,可以较好地实现对位和密封,避免在切割过程中导致盖板70破裂。
在一种示例性实施例中,显示基板还可以包括保护层60,保护层60设置在彩膜层50和盖板70之间,保护层60覆盖彩膜层50。在一示例性实施方式中,保护层60可以采用SiC或SiCNx,由于SiC或SiCNx倾向于具有无机特性,一方面可以保护彩膜层50,减少彩膜层50的老化损伤,增加使用寿命,另一方面可以形成平坦表面,便于后续贴合盖板工艺中胶材的流平,提高盖板贴合质量。
图5为本公开硅基衬底一种电路原理的示意图。硅基衬底10包括位于显示区域100(AA区)和偏移区域200中的多个显示单元和位于外围区域中的控制电路,显示区域100中的多个显示单元规则排布,形成多个显示行和多个显示列,每个显示单元包括像素驱动电路103以及与像素驱动电路103连接的发光器件104,像素驱动电路103至少包括驱动晶体管。控制电路至少包括多个电压控制电路110,每个电压控制电路110与多个像素驱动电路103连接。例如,一个电压控制电路110与一个显示行中的像素驱动电路103连接,该显示行像素驱动电路103中驱动晶体管的第一极共同连接该电压控制电路110,每个驱动晶体管的第二极与本显示单元的发光器件104的阳极连接,发光器件104的阴极连接第二电源信号VSS的输入端。电压控制电路110分别与第一电源信号VDD的输入端、初始化信号Vinit的输入端、复位控制信号RE的输入端和发光控制信号EM的输入端连接,电压控制电路110被配置为响应于复位控制信号RE,将初始化信号Vinit输出至驱动晶体管的第一极,控制对应的发光器件104复位。电压控制电路110还被配置为响应于发光控制信号EM,将第一电源信号VDD输出至驱动晶体管的第一极,以驱动发光器件104发光。通过一个显示行中的像素驱动电路103共同连接电压控制电路110,可以简化显示区域100中每个像素驱动电路103的结构,降低显示区域100中像素驱动电路103的占用面积,从而使显示区域100设置更多的像素驱动电路103和发光器件104,实现高PPI显示。电压控制电路110在复位控制信号RE的控制下将初始化信号Vinit输出至驱动晶体管的第一极,控制对应的发光器件104复位,可以避免上一帧发光时加载于发光器件104上的电压对下一帧发光的影响,可以改善残影现象。
在示例性实施方式中,3个不同颜色的显示单元组成1个像素单元(该像素单元可以是第一像素单元,或可以是第二像素单元),3个显示单元可以分别为红色显示单元、绿色显示单元以及蓝色显示单元。在一些可能的实现方式中,1个像素单元可以包括4个、5个或更多的显示单元,可以根据实际应用环境来设计确定,在此不作限定。在一些可能的实现方式中,一个电压控制电路110可以连接同一显示行中两个相邻的显示单元中的像素驱动电路103,或可以连接同一显示行中三个或更多的显示单元中的像素驱动电路103,在此不作限定。
图6为本公开电压控制电路和像素驱动电路一种电路实现的示意图。如图6所示,发光器件可以包括OLED,OLED的阳极与驱动晶体管M0的第二极D连接,OLED的阴极与第二电源信号VSS的输入端连接,第二电源信号VSS的电压一般为负电压或接地电压VGND(一般为0V),初始化信号Vinit的电压也可以设置为接地电压VGND。在示例性实施方式中,OLED可以是Micro-OLED或Mini-OLED,有利于实现高PPI显示。
在示例性实施方式中,电压控制电路110与一显示行中的两个像素驱动电路103连接,像素驱动电路103包括驱动晶体管M0、第三晶体管M3、第四晶体管M4和存储电容Cst,电压控制电路110包括第一晶体管M1和第二晶体管M2。驱动晶体管M0、第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4均是制备在硅基衬底中的金属氧化物半导体场效应管(Metal Oxide Semiconductor,MOS)。
第一晶体管M1的控制极与复位控制信号RE的输入端连接,用于接收复位控制信号RE,第一晶体管M1的第一极与初始化信号Vinit的输入端连接,用于接收初始化信号Vinit,第一晶体管M1的第二极分别与对应的驱动晶体管M0的第一极S和第二晶体管M2的第二极连接。第二晶体管M2的控制极与发光控制信号EM的输入端连接,用于用于接收发光控制信号EM,第二晶体管M2的第一极与第一电源信号VDD的输入端连接,用于接收第一电源信号VDD,第二晶体管M2的第二极分别与对应的驱动晶体管M0的第一极S和第一晶体管M1的第二极连接。在示例性实施方式中,第一晶体管M1与第二晶体管M2的类型可以不同,例如,第一晶体管M1为N型晶体管,第二晶体管M2为P型晶体管,或者,第一晶体管M1为P型晶体管,第二晶体管M2为N型晶体管。在一些可能的实现方式中,第一晶体管M1与第二晶体管M2的类型可以相同,可以根据实际应用环境来设计确定,在此不作限定。
像素驱动电路103包括驱动晶体管M0、第三晶体管M3、第四晶体管M4和存储电容Cst。驱动晶体管M0的控制极G,驱动晶体管M0的第一极S与第一晶体管M1的第二极和第二晶体管M2的第二极连接,驱动晶体管M0的第二极D与OLED的阳极连接。第三晶体管M3的控制极与第一控制极扫描信号S1的输入端连接,用于接收第一控制极扫描信号S1,第三晶体管M3的第一极与数据信号DA的输入端连接,用于接收数据信号DA,第三晶体管M3的第二极与驱动晶体管M0的控制极G连接。第四晶体管M4的控制极与第二控制极扫描信号S2的输入端连接,用于接收第二控制极扫描信号S2,第四晶体管M4的第一极与数据信号DA的输入端连接,用于接收数据信号DA,第四晶体管M4的第二极与驱动晶体管M0的控制极G连接。存储电容Cst的第一端与驱动晶体管M0的控制极G连接,存储电容Cst的第二端与接地端GND连接。在示例性实施方式中,驱动晶体管M0可以为N型晶体管,第三晶体管M3与第四晶体管M4的类型可以不同,例如,第三晶体管M3为N型晶体管,第四晶体管M4为P型晶体管。当数据信号DA的电压为高灰阶对应的电压时,通过P型的第四晶体管M4导通以将数据信号DA传输给驱动晶体管M0的控制极G,可以避免数据信号DA的电压受例如N型的第三晶体管M3的阈值电压的影响。当数据信号DA的电压为低灰阶对应的电压时,通过N型的第三晶体管M3导通以将数据信号DA传输给驱动晶体管M0的控制极G,可以避免数据信号DA的电压受P型的第四晶体管M4的阈值电压的影响。这样,可以提高输入到驱动晶体管M0的控制极G上的电压范围。在一些可能的实现方式中,第三晶体管M3与第四晶体管M4的类型可以是,第三晶体管M3为P型晶体管,第四晶体管M4为N型晶体管。在一些可能的实现方式中,像素驱动电路可以是3T1C、5T1C或7T1C电路结构,或可以是具有内部补偿或外部补偿功能的电路结构,本公开对此不作限制。
下面通过显示基板的制备过程的示例说明显示基板的结构。本公开所说的“构图工艺”包括沉积膜层、涂覆光刻胶、掩模曝光、显影、刻蚀和剥离光刻胶处理。沉积可以采用溅射、蒸镀和化学气相沉积中的任意一种或多种,涂覆可以采用喷涂和旋涂中的任意一种或多种,刻蚀可以采用干刻和湿刻中的任意一种或多种。“薄膜”是指将某一种材料在基底上利用沉积或涂覆工艺制作出的一层薄膜。若在整个制作过程中该“薄膜”无需构图工艺,则该“薄膜”还可以称为“层”。若在整个制作过程中该“薄膜”需构图工艺,则在构图工艺前称为“薄膜”,构图工艺后称为“层”。经过构图工艺后的“层”中包含至少一个“图案”。本公开中所说的“A和B同层设置”是指,A和B通过同一次构图工艺同时形成。本公开中所说的“A的正投影包含B的正投影”是指,B的正投影落入A的正投影范围内,或者A的正投影覆盖B的正投影。
(1)制备硅基衬底10,硅基衬底10包括显示区域100和包围显示区域100的外围区域,外围区域包括偏移区域200、虚设像素区域300和阴极环400,显示区域100和偏移区域200的硅基衬底10均集成有像素驱动电路,阴极环400的硅基衬底10集成有供电电路,如图7所示。作为一种示例性说明,图7中示意了显示区域100的三个显示单元:第一首选显示单元、第二首选显示单元和第三首选显示单元,示意了偏移区域200的三个显示单元:第一备选显示单元、第二备选显示单元和第三备选显示单元,示意了像素驱动电路所包括的驱动晶体管11,示意了阴极环400的供电电极401。在一示例性实施方式中,显示区域100和偏移区域200的驱动薄膜晶体管分别包括有源层、栅电极、源电极、漏电极和栅连接电极,源电极和漏电极分别通过导电柱与有源层连接,栅连接电极通过导电柱与栅电极连接。制备硅基衬底10可以采用成熟的CMOS集成电路工艺,本公开对此不作限制。制备完成后,硅基衬底10的表面暴露出显示区域100的源电极、漏电极和栅连接电极,偏移区域200的源电极、漏电极和栅连接电极,阴极环400的供电电极401。
(2)在硅基衬底10上沉积第一绝缘薄膜,通过构图工艺对第一绝缘薄膜进行构图,形成覆盖硅基衬底10的第一绝缘层12图案,显示区域100和偏移区域200的第一绝缘层12分别形成多个第一过孔,阴极环400的第一绝缘层12形成至少一个第二过孔,多个第一过孔分别暴露出每个显示单元的漏电极,第二过孔暴露出供电电极301。随后,在第一绝缘层12上的第一过孔和第二过孔内形成多个第一导电柱13,第一过孔内的第一导电柱13与所在显示单元的漏电极连接,第二过孔内的第一导电柱13与阴极环400的供电电极401连接,如图8所示。在示例性实施方式中,第一导电柱13可以由金属材料制成,通过填充处理形成第一导电柱13后,还可以进行抛光处理,通过抛光工艺对第一绝缘层12和第一导电柱13的表面进行腐蚀和摩擦,去除第一绝缘层12和第一导电柱13的部分厚度,使第一绝缘层12和第一导电柱13形成平齐的表面。在一些可能的实现方式中,第一导电柱13可以采用金属钨(W),由钨金属填充的过孔称为钨过孔(W-via)。在第一绝缘层12厚度较大的情况下,采用钨过孔可以保证导电通路的稳定性,由于制作钨过孔的工艺成熟,所得到的第一绝缘层12的表面平坦度好,有利于降低接触电阻。钨过孔不仅适用于硅基衬底10与反射层之间的连接,还适用于反射层与阳极层之间的连接,以及其它布线层之间的连接。
(3)在形成前述结构的硅基衬底10上沉积第一金属薄膜,通过构图工艺对第一金属薄膜进行构图,在第一绝缘层12上形成反射层图案,反射层包括设置在显示区域100、偏移区域200、虚设像素区域300和阴极环400内的多个反射电极14,在每个显示单元内,反射电极14通过第一导电柱13与漏电极连接,在阴极环400,反射电极14通过第一导电柱13与供电电极401连接,如图9所示。在示例性实施方式中,每个显示单元的反射电极14用于与后续形成的阴极构成微腔结构,利用反射电极的强反射效应,使得有机发光层直接出射的光线与反射电极反射的光线相互干涉,提高了出射光的色域,强化了出射光的亮度。
(4)在形成前述结构的硅基衬底10上沉积第二绝缘薄膜,通过构图工艺对第二绝缘薄膜进行构图,形成覆盖硅基衬底10的第二绝缘层15图案,显示区域100和偏移区域200的第二绝缘层15分别形成多个第三过孔,虚设像素区域300的第二绝缘层15形成多个第四过孔,阴极环400的第二绝缘层15形成至少一个第五过孔,多个第三过孔分别暴露出每个显示单元的反射电极14,多个第四过孔分别暴露出每个虚设像素区域300的反射电极14,第五过孔暴露出阴极环400的反射电极14。随后,在第二绝缘层15上的第三过孔、第四过孔和第五过孔内形成多个第二导电柱16,第三过孔内的第二导电柱16与所在显示单元的反射电极14连接,第四过孔内的第二导电柱16与虚设像素区域300的反射电极14连接,第五过孔内的第二导电柱16与阴极环400的反射电极14连接,如图10所示。在示例性实施方式中,第二导电柱16可以由金属材料制成,通过填充处理形成第二导电柱16后,还可以进行抛光处理,通过抛光工艺对第二绝缘层15和第二导电柱16的表面进行腐蚀和摩擦,去除第二绝缘层15和第二导电柱16的部分厚度,使第二绝缘层15和第二导电柱16形成平齐的表面。在一些可能的实现方式中,第二导电柱16可以采用金属钨(W)。
(5)在形成前述结构的硅基衬底10上沉积透明导电薄膜,通过构图工艺对透明导电薄膜进行构图,在显示区域100、偏移区域200、虚设像素区域300和阴极环400的第二绝缘层15上分别形成阳极层图案,阳极层包括设置在显示区域100、偏移区域200、虚设像素区域300和阴极环400的多个阳极31,阳极31通过第二导电柱16与反射电极14连接,如图11所示。本公开中,阳极31通过第二导电柱16与反射电极14连接,反射电极14通过第一导电柱13与驱动薄膜晶体管11的漏电极连接,这样像素驱动电路提供的电信号通过反射电极14传输到阳极31,反射电极14一方面形成像素驱动电路与阳极之间的导电通道,另一方面形成微腔结构,不仅有利于像素驱动电路对发光器件的控制,而且使显示基板的结构更紧凑,有利于硅基OLED显示装置的微型化。
(6)在形成前述结构的硅基衬底10上涂覆像素定义薄膜,通过掩膜、曝光、显影工艺,在显示区域100、偏移区域200、虚设像素区域300和阴极环400形成像素定义层(PDL)32图案,在每个显示单元,像素定义层32开设有像素开口,像素开口暴露出阳极31的表面。随后,在显示区域100、偏移区域200和虚设像素区域300依次形成有机发光层33和阴极34,在每个显示单元,有机发光层33与所在显示单元的阳极31连接,面状的阴极34与每个显示单元的有机发光层33连接;在阴极环400形成阴极34,阴极环400的阴极34通过像素开口与阳极31连接,如图12所示。在示例性实施方式中,阴极34为半透半反电极,与前述形成的反射电极14构成微腔结构。
前述制备过程中,第一绝缘薄膜和第二绝缘薄膜可以采用硅氧化物(SiOx)、硅氮化物(SiNx)或氮氧化硅(SiON),可以是单层结构,或者可以是多层复合结构。第一金属薄膜可以采用金属材料,如银(Ag)、铜(Cu)、铝(Al)或钼(Mo)等,或者可以采用由金属组成的合金材料,如铝钕合金(AlNd)或钼铌合金(MoNb)等,合金材料可以是单层结构,或者可以是多层复合结构,如Mo/Cu/Mo的复合结构。透明导电薄膜可以采用氧化铟锡(ITO)或氧化铟锌(IZO),或ITO/Ag/ITO的复合结构,像素定义层可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等。
(7)在形成前述结构的硅基衬底10上,在显示区域100、偏移区域200、虚设像素区域300和阴极环400形成封装层图案,封装层40为薄膜封装结构,如图13所示。
(8)在形成前述结构的硅基衬底10上,在显示区域100、偏移区域200、虚设像素区域300和阴极环400形成彩膜层50图案,显示区域100和偏移区域200的彩膜层50包括相互间隔设置或相互交叠设置的第一颜色单元53、第二颜色单元54和第三颜色单元55,虚设像素区域300和阴极环400的彩膜层50包括在封装层上从下至上依次叠层设置的第一颜色单元53和第二颜色单元54,如图14所示。在示例性实施方式中,第一颜色单元可以为绿色单元G,第二颜色单元可以为红色单元R,第三颜色单元可以为蓝色单元B。在一些可能的实现方式中,彩膜层50的制备过程包括:先形成蓝色单元B,然后形成红色单元R,然后形成绿色单元G。蓝色彩膜的粘附性较大,先形成蓝色单元B可以减小彩膜层50从阴极上剥离的可能性。由于红色单元R的粘附性较小,但流动性好,因而在形成红色单元R的过程中,可以减少蓝色单元B和红色单元R远离阴极一侧表面的气泡数量,从而可以提高蓝色单元B和红色单元R二者交叠位置处膜厚的均一性。由于绿色单元G的基体材料和红色单元R的基体材料大致相同,因而绿色单元G和红色单元R之间的粘附力较大,可以减小彩膜层50从阴极上剥离的可能性。在一些可能的实现方式中,彩膜层50可以包括其它颜色单元,例如白色或黄色等。
后续工艺中,采用密封工艺形成盖板60,盖板60与硅基衬底10之间通过密封胶固定。由于硅基衬底10、盖板60和密封胶一起形成封闭的空间,因而提供了阻隔水氧的保障,使硅基OLED显示基板的寿命大幅提升。随后,对形成的显示母板进行切割,形成单独的显示基板。
图15为本公开有机发光层一种结构的示意图。如图15所示,本公开有机发光层的结构包括在阳极与阴极之间依次叠设的第一发光子层331、第一电荷产生层332、第二发光子层333、第二电荷产生层334和第三发光子层335。第一发光子层331设置为出射第一颜色光,包括依次叠设的第一空穴传输层(HTL)3311、第一发光材料层(EML)3312和第一电子传输层(ETL)3313。第二发光子层333设置为出射第二颜色光,包括依次叠设的第二空穴传输层3331、第二发光材料层3332和第二电子传输层3333。第三发光子层335设置为出射第三颜色光,包括依次叠设的第三空穴传输层3351、第三发光材料层3352和第三电子传输层3353。第一电荷产生层332设置在第一发光子层331与第二发光子层333之间,用于将两个发光子层串联起来,实现载流子的传递。第二电荷产生层334设置在第二发光子层333与第三发光子层335之间,用于将两个发光子层串联起来,实现载流子的传递。由于本公开有机发光层包括出射第一颜色光的第一发光材料层、出射第二颜色光的第二发光材料层和出射第三颜色光的第三发光材料层,因而有机发光层最终出射的光为混合光。例如,可以设置第一发光材料层是出射红光的红光材料层,第二发光材料层是出射绿光的绿光材料层,第三发光材料层是出射蓝光的蓝光材料层,因而有机发光层最终出射白光。
在示例性实施方式中,图15所示的有机发光层仅仅是一种示例结构,本公开对此不作限制。实际实施时,可以根据实际需要设计有机发光层的结构。例如,每个发光子层中,为了能够提高电子和空穴注入发光材料层的效率,还可以设置空穴注入层(HIL)和电子注入层(EIL)。又如,为了简化有机发光层的结构,可以取消第一电子传输层3313、第一电荷产生层332和第二空穴传输层3331,即第二发光材料层3332可以直接设置在第一发光材料层3312上。
在一些可能的实现方式中,有机发光层可以采用出射第一颜色光的有机发光层和出射第一颜色光的互补光的有机发光层,该两个有机发光层相对于硅基衬底依次堆叠,从而整体上发白光,本公开对此不作限制,只要可以实现发白光即可。
通过本公开显示基板的结构及其制备过程可以看出,通过设置偏移区域,使得当封装、贴片等工艺导致显示模组某一边缘的显示区域部分第一像素单元损坏时,可以调整实际显示区域的位置朝偏移区域移动,避开因封装贴片损坏的像素单元,以保证实际显示的像素点数与预先设计的像素点数一致。
本公开的制备工艺可以利用成熟的制备设备实现,对工艺改进较小,兼容性高,工艺流程简便,易于设备周期性维护,生产效率高,生产成本低,良品率高,便于大规模量产,所制备的显示基板可以应用在虚拟现实设备或增强显示设备中,或应用在其它类型的显示装置中,具有良好的应用前景。
本公开所示结构及其制备过程仅仅是一种示例性说明,在示例性实施方式中,可以根据实际需要变更相应结构以及增加或减少构图工艺。例如,每个显示单元微腔结构的长度可以相同,或者可以不同。又如,在显示区域形成反射电极的工艺中,绑定区可以形成相应焊盘,本公开在此不做具体的限定。
本公开还提供了一种显示方法,如图16所示,该显示方法包括步骤S1至步骤S2。
其中,步骤S1包括:对显示区域的多个像素单元进行坏点检测。
在一种示例性实施例中,所述对显示区域的多个像素单元进行坏点检测,包括:
将显示区域的多个像素单元进行分组;
驱动多个分组依次发光;
在每个分组发光时,根据该分组中的像素单元是否发光确定该分组中是否包括坏点以及包括的坏点的数目。
步骤S2包括:当显示区域靠近一侧边缘的第一预设个数的像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动。
在一种示例性实施例中,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动,包括:
初始显示时,栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;
当显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,调整源极驱动器输出的像素列为第(C+N+1)列至第(D+N+1)列;
当显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,调整源极驱动器输出的像素列为第(C-N-1)列至第(D-N-1)列;
当显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行为第(A+M+1)行至第(B+M+1)行;
当显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行为第(A-M-1)行至第(B-M-1)行,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
示例性的,A=17,B=1937,C=17,D=1097,左侧偏移区域和右侧偏移区域包含的像素列数均为16列,上侧偏移区域和下侧偏移区域包含的像素行数均为16行,第二预设比例为50%,当显示区域靠近左侧边缘的第17列至第20列像素单元中包括超过50%的坏点时,调整源极驱动器输出的像素列为第21列至第1101列;当显示区域靠近右侧边缘的第1094列至第1097列像素单元中包括超过50%的坏点时,调整源极驱动器输出的像素列为第13列至第1093列;当显示区域靠近上侧边缘的第17行至第20行像素单元中包括超过50%的坏点时,调整栅极驱动器输出的像素行为第21行至第1941行;当显示区域靠近下侧边缘的第1934行至第1937行像素单元中包括超过50%的坏点时,调整栅极驱动器输出的像素行为第13行至第1933行。
本实施例的显示方法,通过当显示区域靠近一侧边缘的第一预设个数的第一像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动,使得当封装、贴片等工艺导致显示模组某一边的显示区部分像素单元损坏时,可以调整实际显示区域的位置,避开因封装贴片损坏的像素,以保证实际显示的像素点数与预先设计的像素点数一致。
本公开还提供了一种显示装置,包括前述的显示基板。显示装置可以为虚拟现实装置、增强现实装置或近眼显示装置,或者可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框或导航仪,或任何其它具有显示功能的产品或部件。该显示装置还包括:栅极驱动器、源极驱动器和时序控制器,其中:
栅极驱动器,通过行扫描线GL与显示基板连接,被配置为接收时序控制器输出的栅极控制信号GCS,产生扫描信号,并将该扫描信号通过扫描线GL传送给显示基板上的实际显示区域,实际显示区域根据显示基板上的第一像素单元的坏点的位置和数目进行调整;
源极驱动器,被配置为接收时序控制器输出的数据电压Vdata和源极控制信号SCS,产生相应的数据(data)电压信号并通过数据线DL输出给显示基板上的实际显示区域,实际显示区域根据显示基板上的像素单元的坏点的位置和数目进行调整;
时序控制器,被配置为接收外部输入的RGB(红绿蓝)数据和时序控制(TimingControl)信号;根据RGB数据、时序控制信号和要输出的像素列,生成数据电压Vdata和源极控制信号SCS并输出给源极驱动器,根据要输出的像素行产生栅极驱动信号GCS,并将该栅极驱动信号GCS输出给栅极驱动器。
在一种示例性实施例中,实际显示区域根据显示基板上的第一像素单元的坏点的位置和数目进行调整,包括:
初始显示时,栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;
当显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,栅极驱动器和源极驱动器驱动第A行至第B行、第(C+N+1)列至第(D+N+1)列的像素单元进行显示;
当显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,栅极驱动器和源极驱动器驱动第A行至第B行、第(C-N-1)列至第(D-N-1)列的像素单元进行显示;
当显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,栅极驱动器和源极驱动器驱动第(A+M+1)行至第(B+M+1)行、第C列至第D列的像素单元进行显示;
当显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,栅极驱动器和源极驱动器驱动第(A-M-1)行至第(B-M-1)行、第C列至第D列的像素单元进行显示,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
示例性的,A=17,B=1937,C=17,D=1097,左侧偏移区域和右侧偏移区域包含的像素列数均为16列,上侧偏移区域和下侧偏移区域包含的像素行数均为16行,第二预设比例为50%,当显示区域靠近左侧边缘的第17列至第20列像素单元中包括超过50%的坏点时,源极驱动器输出的像素列为第21列至第1101列;当显示区域靠近右侧边缘的第1094列至第1097列像素单元中包括超过50%的坏点时,源极驱动器输出的像素列为第13列至第1093列;当显示区域靠近上侧边缘的第17行至第20行像素单元中包括超过50%的坏点时,栅极驱动器输出的像素行为第21行至第1941行;当显示区域靠近下侧边缘的第1934行至第1937行像素单元中包括超过50%的坏点时,栅极驱动器输出的像素行为第13行至第1933行。
虽然本公开所揭露的实施方式如上,但所述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (12)
1.一种显示基板,包括显示区域以及围绕显示区域的偏移区域,在垂直于所述显示基板所在平面的方向上,所述显示基板包括硅基衬底、设置在硅基衬底上的发光结构层、设置在所述发光结构层远离所述硅基衬底一侧的封装层,所述显示区域的硅基衬底集成有第一像素驱动电路,所述偏移区域的硅基衬底集成有第二像素驱动电路;
所述第一像素驱动电路与所述显示区域的发光结构层连接,至少部分所述第一像素驱动电路被配置为:在正常显示时,为与所述第一像素驱动电路电连接的发光结构层提供驱动信号;
所述第二像素驱动电路与所述偏移区域的发光结构层连接,至少部分所述第二像素驱动电路被配置为:在正常显示时,不为与所述第二像素驱动电路电连接的发光结构层提供驱动信号。
2.根据权利要求1所述的显示基板,其中,全部所述第一像素驱动电路均配置为:为与所述第一像素驱动电路电连接的发光结构层提供驱动信号。
3.根据权利要求1所述的显示基板,其中,所述偏移区域包括左侧偏移区域、右侧偏移区域和/或上侧偏移区域和下侧偏移区域,所述左侧偏移区域和右侧偏移区域包含的像素列数的差值不超过10行,所述上侧偏移区域和下侧偏移区域包含的像素行数的差值不超过10行。
4.根据权利要求3所述的显示基板,其中,所述左侧偏移区域和右侧偏移区域包含的像素列数相等,所述上侧偏移区域和下侧偏移区域包含的像素行数相等。
5.根据权利要求3所述的显示基板,其中,所述左侧偏移区域或右侧偏移区域的像素单元的列数与所述显示区域的像素单元的列数的比值大于或等于1%;所述上侧偏移区域或下侧偏移区域的像素单元的行数与显示区域的像素单元的行数的比值大于或等于1%。
6.根据权利要求1所述的显示基板,所述显示基板还包括设置在所述封装层远离所述发光结构层一侧的彩膜层,所述显示区域和偏移区域的彩膜层分别包括呈阵列设置的第一颜色单元、第二颜色单元和第三颜色单元。
7.根据权利要求1所述的显示基板,还包括至少部分围绕偏移区域的虚设像素区域,在垂直于所述显示基板所在平面的方向上,所述虚设像素区域包括硅基衬底、设置在硅基衬底上的发光结构层、设置在所述发光结构层远离所述硅基衬底一侧的封装层。
8.一种显示装置,包括:如权利要求1至7任一项所述的显示基板,还包括:栅极驱动器、源极驱动器和时序控制器,其中:
所述栅极驱动器,被配置为接收时序控制器输出的栅极控制信号,产生扫描信号并通过扫描线传送给显示基板上的实际显示区域,所述实际显示区域根据所述显示基板上的像素单元的坏点的位置和数目进行调整;
所述源极驱动器,被配置为接收时序控制器输出的数据电压和源极控制信号,产生相应的数据电压信号并通过数据线输出给显示基板上的实际显示区域;
所述时序控制器,被配置为接收外部输入的红绿蓝数据和时序控制信号;根据红绿蓝数据和时序控制信号,生成数据电压和源极控制信号并输出给源极驱动器,生成栅极驱动信号并输出给栅极驱动器。
9.根据权利要求8所述的显示装置,其中,所述实际显示区域根据所述显示基板上的像素单元的坏点的位置和数目进行调整,包括:
初始显示时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;
当所述显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第(C+N+1)列至第(D+N+1)列的像素单元进行显示;
当所述显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第(C-N-1)列至第(D-N-1)列的像素单元进行显示;
当所述显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第(A+M+1)行至第(B+M+1)行、第C列至第D列的像素单元进行显示;
当所述显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,所述栅极驱动器和源极驱动器驱动第(A-M-1)行至第(B-M-1)行、第C列至第D列的像素单元进行显示,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
10.一种显示方法,应用于如权利要求8至9任意一项所述的显示装置,所述显示方法包括:
对显示区域的多个像素单元进行坏点检测;
当显示区域靠近一侧边缘的第一预设个数的像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动。
11.根据权利要求10所述的显示方法,其中,所述当显示区域靠近一侧边缘的第一预设个数的像素单元中包括超过第二预设比例的坏点时,调整栅极驱动器输出的像素行或源极驱动器输出的像素列朝坏点所在侧的对侧移动,包括:
初始显示时,所述栅极驱动器和源极驱动器驱动第A行至第B行、第C列至第D列的像素单元进行显示;
当所述显示区域靠近左侧边缘的第C列至第(C+N)列像素单元中包括超过第二预设比例的坏点时,调整所述源极驱动器输出的像素列为第(C+N+1)列至第(D+N+1)列;
当所述显示区域靠近右侧边缘的第(D-N)列至第D列像素单元中包括超过第二预设比例的坏点时,调整所述源极驱动器输出的像素列为第(C-N-1)列至第(D-N-1)列;
当所述显示区域靠近上侧边缘的第A行至第(A+M)行像素单元中包括超过第二预设比例的坏点时,调整所述栅极驱动器输出的像素行为第(A+M+1)行至第(B+M+1)行;
当所述显示区域靠近下侧边缘的第(B-M)行至第B行像素单元中包括超过第二预设比例的坏点时,调整所述栅极驱动器输出的像素行为第(A-M-1)行至第(B-M-1)行,其中,A、B、C、D、N和M均为大于或等于1的自然数,且A<B,C<D,N<C,M<A。
12.根据权利要求10所述的显示方法,其中,所述对显示区域的多个像素单元进行坏点检测,包括:
将所述显示区域的多个像素单元进行分组;
驱动多个分组依次发光;
在每个分组发光时,根据该分组中的像素单元是否发光确定该分组中是否包括坏点以及包括的坏点的数目。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2020/081857 WO2021189485A1 (zh) | 2020-03-27 | 2020-03-27 | 显示基板及显示方法、显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113748452A CN113748452A (zh) | 2021-12-03 |
CN113748452B true CN113748452B (zh) | 2022-12-09 |
Family
ID=77889903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202080000420.3A Active CN113748452B (zh) | 2020-03-27 | 2020-03-27 | 显示基板及显示方法、显示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11475837B2 (zh) |
EP (1) | EP4131224A4 (zh) |
JP (1) | JP7522136B2 (zh) |
CN (1) | CN113748452B (zh) |
WO (1) | WO2021189485A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114784082B (zh) * | 2022-06-15 | 2022-09-30 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
US20240276817A1 (en) * | 2022-06-30 | 2024-08-15 | Boe Technology Group Co., Ltd. | Display Substrate, Manufacturing Method Therefor and Display Device |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2847360B2 (ja) * | 1996-08-09 | 1999-01-20 | 岡谷電機産業株式会社 | Led表示装置 |
JP2004304135A (ja) | 2003-04-01 | 2004-10-28 | Nikon Corp | 露光装置、露光方法及びマイクロデバイスの製造方法 |
JP2005004130A (ja) | 2003-06-16 | 2005-01-06 | Toray Ind Inc | 液晶表示装置用カラーフィルターおよび液晶表示装置 |
JP2011210531A (ja) | 2010-03-30 | 2011-10-20 | Casio Computer Co Ltd | 有機el発光装置の製造方法、プラズマ処理装置及び電子機器 |
JP2012008405A (ja) | 2010-06-25 | 2012-01-12 | Panasonic Corp | 有機el表示装置及びその製造方法 |
KR102050383B1 (ko) * | 2012-12-28 | 2019-11-29 | 엘지디스플레이 주식회사 | 유기전계발광표시장치 |
KR102207861B1 (ko) | 2013-04-26 | 2021-01-26 | 삼성전자주식회사 | 디스플레이 방법 및 그 방법을 처리하는 전자 장치 |
KR102059943B1 (ko) * | 2013-10-16 | 2019-12-30 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR20150113388A (ko) * | 2014-03-28 | 2015-10-08 | 삼성디스플레이 주식회사 | 표시장치 |
US9093023B1 (en) * | 2014-11-19 | 2015-07-28 | Lg Display Co., Ltd. | Organic light emitting display device and pixel repairing method |
TWI536130B (zh) * | 2014-12-05 | 2016-06-01 | 群創光電股份有限公司 | 顯示面板及電子顯示裝置 |
CN104461763B (zh) * | 2014-12-17 | 2018-09-11 | 广东欧珀移动通信有限公司 | 一种终端屏幕的显示方法及装置 |
CN105185816A (zh) * | 2015-10-15 | 2015-12-23 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
JP6747068B2 (ja) | 2016-06-07 | 2020-08-26 | 三菱電機株式会社 | 液晶表示パネルおよび当該液晶表示パネルを備えた液晶表示装置 |
CN107644611B (zh) | 2016-07-22 | 2020-04-03 | 京东方科技集团股份有限公司 | Oled显示装置及其压力触控驱动方法 |
TWI616116B (zh) | 2016-12-02 | 2018-02-21 | 錼創科技股份有限公司 | 顯示器及其修補方法 |
CN108288661B (zh) * | 2017-01-10 | 2021-05-11 | 英属开曼群岛商錼创科技股份有限公司 | 微型发光二极管晶片以及显示面板 |
KR102324219B1 (ko) * | 2017-04-24 | 2021-11-12 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 제조 방법 |
US10388258B2 (en) * | 2017-06-21 | 2019-08-20 | International Business Machines Corporation | Remapping software elements to increase the usability of a device with a damaged screen |
JP2019021450A (ja) | 2017-07-13 | 2019-02-07 | パナソニック液晶ディスプレイ株式会社 | バックライト及び液晶表示装置 |
CN107799660B (zh) * | 2017-09-28 | 2020-03-17 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、驱动方法、显示面板和显示装置 |
US20200051482A1 (en) | 2018-08-13 | 2020-02-13 | X-Celeprint Limited | Redundant pixel layouts |
JP6687068B2 (ja) | 2018-08-13 | 2020-04-22 | セイコーエプソン株式会社 | 発光装置、および電子機器 |
CN109283996B (zh) * | 2018-10-24 | 2021-06-01 | Oppo(重庆)智能科技有限公司 | 显示控制方法及相关产品 |
CN109828688B (zh) * | 2019-01-23 | 2023-06-30 | 努比亚技术有限公司 | 屏幕损坏处理方法、移动终端及计算机可读存储介质 |
CN109976021B (zh) | 2019-04-29 | 2024-02-13 | 武汉华星光电技术有限公司 | 显示面板及显示装置 |
CN110211508A (zh) * | 2019-05-31 | 2019-09-06 | 上海天马微电子有限公司 | 显示面板和显示装置 |
CN110610975B (zh) * | 2019-09-23 | 2022-04-08 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
CN110660337B (zh) * | 2019-10-15 | 2021-11-23 | 京东方科技集团股份有限公司 | 一种背板、显示面板以及微发光二极管的坏点处理方法 |
JP7370806B2 (ja) * | 2019-10-17 | 2023-10-30 | キヤノン株式会社 | 発光デバイス、表示装置、光電変換装置、電子機器、照明装置および移動体 |
CN112928229B (zh) * | 2019-12-05 | 2023-08-22 | 上海和辉光电股份有限公司 | 断线修复方法、阵列基板和有源矩阵显示装置 |
-
2020
- 2020-03-27 US US17/257,843 patent/US11475837B2/en active Active
- 2020-03-27 EP EP20897647.2A patent/EP4131224A4/en active Pending
- 2020-03-27 JP JP2021570495A patent/JP7522136B2/ja active Active
- 2020-03-27 WO PCT/CN2020/081857 patent/WO2021189485A1/zh active Application Filing
- 2020-03-27 CN CN202080000420.3A patent/CN113748452B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
WO2021189485A1 (zh) | 2021-09-30 |
JP2023528699A (ja) | 2023-07-06 |
US20220130330A1 (en) | 2022-04-28 |
EP4131224A4 (en) | 2023-07-19 |
CN113748452A (zh) | 2021-12-03 |
JP7522136B2 (ja) | 2024-07-24 |
EP4131224A1 (en) | 2023-02-08 |
US11475837B2 (en) | 2022-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113748518B (zh) | 显示基板及其制作方法、显示装置 | |
CN112714955B (zh) | 显示基板、显示面板及显示基板的制备方法 | |
US11871625B2 (en) | Display substrate, preparation method thereof, and display apparatus | |
CN113748513B (zh) | 显示基板及其制备方法、显示装置 | |
CN111564481A (zh) | 显示基板及其制作方法、显示装置 | |
WO2024179214A1 (zh) | 显示基板及其制备方法、显示装置 | |
CN113748452B (zh) | 显示基板及显示方法、显示装置 | |
EP4131396A1 (en) | Display panel, method for manufacturing same and electronic device | |
CN113748534B (zh) | 显示基板及其制作方法、显示装置 | |
JP7547384B2 (ja) | 表示基板及びその製造方法、表示装置 | |
CN117652226A (zh) | 显示基板及其制备方法、显示装置 | |
US20220416202A1 (en) | Display substrate, preparation method therefor, and display apparatus | |
CN115132815A (zh) | 显示基板及显示装置 | |
CN113748528B (zh) | 显示基板及其制备方法、显示装置 | |
CN115666183A (zh) | 显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |