CN113721135B - 一种sram型fpga故障在线容错方法 - Google Patents

一种sram型fpga故障在线容错方法 Download PDF

Info

Publication number
CN113721135B
CN113721135B CN202110830748.4A CN202110830748A CN113721135B CN 113721135 B CN113721135 B CN 113721135B CN 202110830748 A CN202110830748 A CN 202110830748A CN 113721135 B CN113721135 B CN 113721135B
Authority
CN
China
Prior art keywords
fault
output
logic resource
circuit
original logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110830748.4A
Other languages
English (en)
Other versions
CN113721135A (zh
Inventor
毛志明
张颖
姚嘉祺
华屹峰
杨济中
陈鑫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing University of Aeronautics and Astronautics
Original Assignee
Nanjing University of Aeronautics and Astronautics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing University of Aeronautics and Astronautics filed Critical Nanjing University of Aeronautics and Astronautics
Priority to CN202110830748.4A priority Critical patent/CN113721135B/zh
Publication of CN113721135A publication Critical patent/CN113721135A/zh
Application granted granted Critical
Publication of CN113721135B publication Critical patent/CN113721135B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318516Test of programmable logic devices [PLDs]
    • G01R31/318519Test of field programmable gate arrays [FPGA]

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

本发明公开一种SRAM型FPGA故障在线容错方法,属于基本电子电路的技术领域。在已经知晓电路故障所在位置的前提下,将电路中故障导致的错误映射到后续连接的逻辑资源上,然后对受影响的逻辑资源进行基于slice的细粒度双模冗余复制。在完成冗余复制之后,对冗余复制资源进行纠错容错处理。将复制后的资源输出和故障连接到的原始逻辑资源输出进行第一次异或,用以判断电路所存在的故障导致原始逻辑资源的输出发生改变,从而实现了故障的在线监控。再将第一次异或后的输出和故障连接到的原始逻辑资源的输出进行第二次异或,使输出发生错误的原始逻辑资源的输出恢复正常,从而实现电路在线容错,以较少的资源消耗实现故障的在线监测和直接纠正。

Description

一种SRAM型FPGA故障在线容错方法
技术领域
本发明涉及集成电路故障容忍技术,特别涉及一种SRAM型FPGA故障在线容错方法,属于基本电子电路的技术领域。
背景技术
SRAM型现场可编程门阵列(FPGA,Field Programmable Gate Array)因具有可多次编程、结构灵活和开发周期短等优点受到越来越广泛的应用,器件本身的可靠性要求也随着广泛应用不断提高,所以对SRAM型FPGA测试的研究也越来越受重视。为保证实现FPGA上用户设计的正确性,需要对用户设计所使用的FPGA资源进行应用相关测试、故障定位及容错等一系列处理。而在完成故障测试及定位后,如何对故障进行容错便是决定整个方案的成败之举。
在完成故障测试及诊断定位之后,即在已知电路故障所在位置的前提下,常见的SRAM型FPGA容错方法使用冗余资源对故障资源或故障输出进行替换。硬件级的冗余容错在发生故障时保持功能不变,大多是基于行/列移位将电路的故障部分重新映射到另一部分,从而实现容错;配置级的冗余容错在发生故障时,通过复杂的路由算法对电路重新布局布线以使电路避开故障资源进行工作;电路级的冗余容错通过在电路设计时对电路中的关键模块进行双模或三模冗余并结合多数表决器选择正确输出,冗余粒度主要是基于模块,所消耗的资源较多,在容错策略上是结合多数表决器进行表决,忽略错误输出,选择正确输出,实现在线容错。上述使用冗余资源进行替换的故障容错方法虽然能够实现对故障的容错,使电路恢复正常运行,但是这些方法存在较大的资源面积消耗,并且在出现故障时只能不断地对故障进行一个避开措施,并没有对已出现的故障进行纠错。
发明内容
本发明的发明目的是针对上述背景技术的不足,提供一种SRAM型FPGA故障在线容错方法,根据故障类型以及故障直接影响的逻辑资源对用于故障监控和纠错的逻辑资源进行细粒度复制,采用两次异或运算对故障在线监测和纠正后传输异或结果至后续电路,既能对故障资源进行处理,提高电路的可靠性,又能减少资源的消耗,降低对电路性能的影响,实现消耗较少资源对故障进行在线监测和纠正的发明目的,解决SRAM型FPGA容错方法消耗资源面积且仅能实现容错但不能对故障进行有效纠错的技术问题。
本发明为实现上述发明目的采用如下技术方案:区别于传统的基于行/列移位的大面积冗余资源替换方法,以及为避开故障对电路重新布局布线的方法,提出基于单个片(slice)的细粒度冗余对电路故障进行在线容错的发明构思,将电路中的故障所导致的错误映射到电路中的原始逻辑资源上,然后根据电路中所存在的不同的故障以及故障类型对原始逻辑资源进行基于slice的细粒度复制,并通过对原始逻辑资源和复制逻辑资源进行两次异或处理,实现对故障的纠错容错。第一次异或处理,将复制后的逻辑资源输出和故障连接的原始逻辑资源输出进行异或,可实现对故障的在线监控;第二次异或处理,将第一次异或处理后的输出再和故障连接的原始逻辑资源的输出进行异或,可实现对故障的在线纠错,并将纠正后的输出与后续电路进行连接,使电路恢复正常工作。
本发明采用上述技术方案,具有以下有益效果:
(1)本发明所提出的故障在线容错方法通过将故障所导致的错误映射到后续连接的逻辑资源上,并对该原始逻辑资源进行基于Slice以及一些互连线段的细粒度复制,进而实现冗余策略,相较于通过对整行或整列逻辑进行重配置的硬件级冗余容错策略,本发明在冗余策略上所需要的资源消耗相对较少。
(2)本发明所提出的故障在线容错方法通过后续的两次异或操作实现纠错容错策略,两次异或操作了在空闲的查找表(LUT)上实现,所造成的资源面积消耗相对较少,且第一次异或处理的输出可反映出故障是否导致原始逻辑输出发生错误变化,第二次异或处理可直接对故障导致的原始逻辑错误输出进行在线纠正,并将纠正后的输出传输到后续电路,使电路恢复正常工作,相比于基于复杂路由算法对电路进行重新布局布线以避开故障的配置级容错方法,本发明在容错策略上是通过两个异或逻辑门直接对故障进行处理,操作简便,且在故障未导致逻辑输出发生错误变化时,不会影响电路的正常运行。
(3)本发明所提出的故障在线容错方法在冗余策略上所需要的资源消耗少,大多是基于Slice以及一些互连线段的冗余复制,在纠错容错策略上,本发明是直接对错误输出进行纠错处理,并将纠错后的输出传输给后续电路,避免错误输出影响其它电路的正常工作,相较于忽略错误输出后通过切换冗余模块的实现正确输出的双模/三模冗余容错方法,本发明以较少的资源消耗实现故障的在线监测和纠正。
(4)本发明的纠错容错策略又只在设计的关键路径上插入两个异或门,对设计的时延影响非常小,两个异或逻辑门可以通过LUT实现,所增加的资源消耗相对传统的模块级检错纠错的资源消耗较少。
附图说明
图1为本发明公开的一种SRAM型FPGA故障在线容错方法的整体框图。
图2为无故障的正确示例电路的简化图。
图3为针对逻辑故障进行容错的电路结构示意图。
图4为针对互连故障进行容错的电路结构示意图。
具体实施方式
下面结合附图对发明的技术方案进行详细说明。
如图1所示,本发明提出的一种SRAM型FPGA故障在线容错方法,对已完成故障测试及诊断定位的电路,即在已知电路故障所在位置的前提下,对故障所直接影响到的逻辑资源进行细粒度双模冗余复制,然后再通过两次异或处理,实现对故障进行在线容错。
首先,将电路中存在的故障所导致的错误映射到后续连接的逻辑上,电路中的故障分为逻辑故障和互连故障,针对逻辑故障,不管任何类型,其导致的错误就映射在其所在的slice逻辑资源上,直接对该逻辑故障所在的逻辑资源进行基于slice的细粒度复制冗余;而针对互连故障,需要考虑不同的故障类型,固定故障或开路故障只存在于一条互连线上,将其导致的错误映射到后续的逻辑资源上,即该互连线在故障节点后连接的第一个slice逻辑资源,只需对该逻辑资源进行细粒度的复制即可,而主导桥接互连故障存在于一对互连线上,其两条互连线中的任意一条都可能受到故障的影响,所以需要知道主导方和被主导方,通过将被主导的互连线上受故障影响的错误映射到后续的逻辑资源上,对该逻辑资源进行基于slice的细粒度复制。需要注意的是,不同于逻辑故障,互连故障中复制后的逻辑资源需要避开互连故障点进行路由,保证复制后的逻辑资源不受故障的影响。
其次,对双模冗余后的资源进行两次异或处理,第一次异或处理,将复制后的逻辑资源的输出和故障连接到的原始逻辑资源的输出进行一次异或;第二次异或,将第一次异或处理后的输出再和故障连接到的原始逻辑资源的输出进行一次异或。最后,将第二次异或后的结果作为故障直接影响的逻辑资源电路的正确输出,即,第二次异或结果传输到后续电路,使整个电路恢复正常运行,从而实现整个电路的在线容错。
本发明中所提出的纠错容错策略是通过两次异或操作实现的,其真值表如表1所示。表1中第三列为第一次异或处理的结果,第一次异或处理为双模冗余资源的输出之间的异或,因为复制的资源与原始逻辑资源功能相同,且输出不受故障的影响,对这两输出进行异或可实现故障的在线监控,当第一次异或结果为“1”时,说明电路中存在的故障导致原始逻辑资源的输出发生错误变化,当第一次异或结果为“0”时,说明电路中存在的故障未影响到原始逻辑资源的输出。
表1中第四列为第二次异或处理的结果,第二次异或处理为第一次异或的结果与原始逻辑资源的输出之间的异或,若电路中的故障未使原始逻辑资源的输出发生改变,即第一次异或结果为“0”,再将第一次异或结果与原始逻辑资源的输出进行异或,由于存在“0”与任何值的异或结果都是该值本身的特性,所以第二次异或的输出结果与原始逻辑资源的正确输出相同,此时将第二次异或的结果连接到后续电路,并不会影响电路的正常运行;若电路中的故障导致原始逻辑资源的输出发生错误改变,即第一次异或结果为“1”,再将第一次异或结果与原始逻辑资源的输出进行异或,利用“1”与任何值的异或结果都是该值的相反值的特性,所以第二次异或后的输出结果与原始逻辑资源的错误输出值相反,从而纠正了故障导致的原始逻辑资源的输出错误,使得输出恢复正确,再将第二次异或的结果连接到后续电路,可恢复电路的正常运行,实现故障的在线容错。
表1
Figure BDA0003175457400000041
考虑到FPGA逻辑资源的应用相关测试及故障诊断定位的粒度大多精确到CLB,而SRAM型FPGA的CLB内含有2个slice,2个slice之间相互独立,各自分别连接开关矩阵,与通用布线阵列相连,所以本发明考虑将逻辑故障容错粒度精确到slice,降低资源消耗。图2中给出了无故障的正确示例电路,现假设该电路中存在逻辑故障,且定位到CLB2中的SliceX1Y1,使用本发明所提出的方法,对逻辑故障进行细粒度冗余以及容错处理。针对该故障进行容错后的电路图如图3所示。由于故障就存在于CLB2中的Slice X1Y1,故障所导致的错误就直接映射在其所在的逻辑资源上,所以直接在CLB2中使用空闲资源Slice X1Y0对SliceX1Y1中的逻辑功能进行复制,并在CLB4中使用LUT资源实现两次异或容错处理,两次异或电路在图3右下角进行了描述,再将第二次异或的结果作为正确输出传递到后续CLB3中的Slice X2Y1,使电路恢复正常工作,实现逻辑故障在线容错。
考虑到FPGA互连资源的应用相关测试及故障诊断定位的粒度大多精确到可编程开关或互连线段,而在故障节点之后故障所连接的逻辑资源多为LUT,但SRAM型FPGA的slice内包含多个LUT、MUX、DFF以及进位链等资源,在电路中,与互连故障连接的LUT可能还连接着同一个Slice中的MUX、DFF等其它资源,若只针对该Slice中的LUT进行冗余复制,在后续的纠错容错策略中,在保证不改变设计电路功能的情况下,为了恢复电路中LUT的原始连接,可能会造成更多资源的消耗,于是本发明考虑将互连容错粒度同样精确到Slice。同样以图2中的示例电路为例子,现假设示例电路中存在互连开路故障,且定位到AB段,使用本发明所提出的方法对互连故障进行容错,图4为容错后的电路示意图。将AB段上的故障错误映射到后续的逻辑资源上,即CLB2中的Slice X1Y1,所以同样在CLB2中使用空闲资源Slice X1Y0对Slice X1Y1进行细粒度复制,而与逻辑故障容错不同的是,复制的逻辑资源需要避开故障线段或故障可编程点进行路由,即保证复制的逻辑资源不受该互连故障的影响,因此图4中为避开AB故障段,使用CD段连接复制的逻辑资源。后续在CLB4进行两次异或容错处理,两次异或电路在图4右下角进行了描述,将第二次异或后的结果作为正确输出连接到CLB3中的Slice X2Y1,恢复电路的正常运行,实现互连故障在线容错。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。

Claims (3)

1.一种SRAM型FPGA故障在线容错方法,其特征在于,
对于完成故障测试及诊断定位的电路,根据故障类型对故障影响的原始逻辑资源进行Slice细粒度的双模冗余复制;
对所述原始逻辑资源的输出和复制的Slice逻辑资源的输出进行第一次异或操作,得到故障是否导致所述原始逻辑资源的输出发生错误变化的监测结果;
对第一次异或操作得到的监测结果和所述原始逻辑资源的输出进行第二次异或操作,对故障导致的所述原始逻辑资源输出错误进行纠正,传输纠正后的输出信号或所述原始逻辑资源输出至后续电路;
所述根据故障类型对故障影响的原始逻辑资源进行Slice细粒度的双模冗余复制的具体方法为:
当故障为只存在于一条互连线上的固定故障或开路故障时,将固定故障或开路故障导致的错误映射到该互连线在故障节点后连接的第一个逻辑资源上,只对该互连线在故障节点后连接的第一个逻辑资源进行Slice细粒度的复制冗余;
当故障为存在于一对互连线上的主导桥接互连故障时,将被主导的互连线上受故障影响的错误映射到被主导互连线后连接的第一个逻辑资源,对被主导互连线后连接的第一个逻辑资源进行基于Slice的细粒度复制冗余;
当故障为逻辑故障时,将逻辑故障导致的错误输出映射在故障作用的原始逻辑资源上,对逻辑故障作用的原始逻辑资源进行Slice细粒度的复制冗余。
2.根据权利要求1所述一种SRAM型FPGA故障在线容错方法,其特征在于,当第一次异或结果为1时,表示故障导致所述原始逻辑资源的输出发生错误变化;当第一次异或结果为0时,表示故障未导致所述原始逻辑资源的输出发生错误变化。
3.根据权利要求2所述一种SRAM型FPGA故障在线容错方法,其特征在于,故障导致所述原始逻辑资源的输出发生错误变化时,第二次异或操作对故障导致的所述原始逻辑资源输出错误进行纠正,传输纠正后的输出信号至所述原始逻辑资源的后续电路;故障未导致所述原始逻辑资源的输出发生错误变化时,第二次异或操作维持所述原始逻辑资源输出不变,传输所述原始逻辑资源输出至后续电路。
CN202110830748.4A 2021-07-22 2021-07-22 一种sram型fpga故障在线容错方法 Active CN113721135B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110830748.4A CN113721135B (zh) 2021-07-22 2021-07-22 一种sram型fpga故障在线容错方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110830748.4A CN113721135B (zh) 2021-07-22 2021-07-22 一种sram型fpga故障在线容错方法

Publications (2)

Publication Number Publication Date
CN113721135A CN113721135A (zh) 2021-11-30
CN113721135B true CN113721135B (zh) 2022-05-13

Family

ID=78673688

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110830748.4A Active CN113721135B (zh) 2021-07-22 2021-07-22 一种sram型fpga故障在线容错方法

Country Status (1)

Country Link
CN (1) CN113721135B (zh)

Citations (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4970724A (en) * 1988-12-22 1990-11-13 Hughes Aircraft Company Redundancy and testing techniques for IC wafers
US5931959A (en) * 1997-05-21 1999-08-03 The United States Of America As Represented By The Secretary Of The Air Force Dynamically reconfigurable FPGA apparatus and method for multiprocessing and fault tolerance
CN1339111A (zh) * 1999-02-05 2002-03-06 泰拉丁公司 对自动测试设备内参数测量单元监测和控制的结构
US6999952B1 (en) * 2001-04-18 2006-02-14 Cisco Technology, Inc. Linear associative memory-based hardware architecture for fault tolerant ASIC/FPGA work-around
CN101930052A (zh) * 2010-07-21 2010-12-29 电子科技大学 Sram型fpga数字时序电路在线检测容错系统及方法
CN102063343A (zh) * 2010-12-29 2011-05-18 北京空间机电研究所 一种基于编码方式的防止sram单粒子翻转的方法
CN102135928A (zh) * 2011-03-30 2011-07-27 武汉大学 基于lut级演化硬件的三模异构冗余容错方法
CN102521062A (zh) * 2011-11-29 2012-06-27 西安空间无线电技术研究所 可全面在线自检测单粒子翻转的软件容错方法
CN102541698A (zh) * 2011-12-22 2012-07-04 南京航空航天大学 一种基于fpga的自重构d/tmr系统及其容错设计方法
CN103176934A (zh) * 2013-02-01 2013-06-26 中国科学院近代物理研究所 基于fpga的容错异步串行收发器装置
CN203149557U (zh) * 2013-02-01 2013-08-21 中国科学院近代物理研究所 基于fpga的容错异步串行收发器装置
CN103631669A (zh) * 2013-12-03 2014-03-12 中国科学院微电子研究所 一种纠错sram的回写方法
CN104461808A (zh) * 2014-11-06 2015-03-25 北京空间飞行器总体设计部 一种fpga单粒子软错误影响评估方法
CN104615510A (zh) * 2015-03-09 2015-05-13 中国科学院自动化研究所 基于可编程器件的双模冗余容错方法
CN105486983A (zh) * 2016-01-03 2016-04-13 国网江西省电力科学研究院 一种具有容错性的含分布式电源配电网故障定位方法
CN106301352A (zh) * 2015-05-18 2017-01-04 复旦大学 一种基于与门、或门与选择器的抗辐射容错电路设计方法
CN106469096A (zh) * 2015-08-19 2017-03-01 汪鹏 应用于fpga的seu故障容错技术
CN106528310A (zh) * 2015-09-14 2017-03-22 汪鹏 一种应用于fpga数字电路的冗余容错技术
CN107894898A (zh) * 2017-11-28 2018-04-10 中科亿海微电子科技(苏州)有限公司 Sram型fpga片上刷新和纠错的装置、实现方法及fpga芯片
CN108766491A (zh) * 2018-06-01 2018-11-06 北京理工大学 一种sram型fpga片内跟踪环路单粒子翻转错误修复方法
CN109408839A (zh) * 2017-08-17 2019-03-01 复旦大学 一种通过局部冗余减少敏感配置比特的抗辐射容错fpga电路设计方法
CN109542670A (zh) * 2018-11-29 2019-03-29 上海交通大学 基于错误快速定位的fpga软错误刷新方法以及刷新器
CN109655740A (zh) * 2018-12-12 2019-04-19 上海精密计量测试研究所 K系列fpga内部clb模块定位及通用性配置测试方法
CN109933546A (zh) * 2019-01-29 2019-06-25 山东华芯半导体有限公司 一种ssd主控中的raid主动加速装置和加速方法
CN112230130A (zh) * 2020-08-12 2021-01-15 深圳先进技术研究院 监测传感器及芯片
CN112798944A (zh) * 2021-01-16 2021-05-14 西安电子科技大学 基于在线实时数据的fpga硬件错误归因分析方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8598840B2 (en) * 2010-04-15 2013-12-03 Launchpoint Energy And Power Llc Fault-tolerant battery management system, circuits and methods
US8848906B2 (en) * 2011-11-28 2014-09-30 Cleversafe, Inc. Encrypting data for storage in a dispersed storage network

Patent Citations (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4970724A (en) * 1988-12-22 1990-11-13 Hughes Aircraft Company Redundancy and testing techniques for IC wafers
US5931959A (en) * 1997-05-21 1999-08-03 The United States Of America As Represented By The Secretary Of The Air Force Dynamically reconfigurable FPGA apparatus and method for multiprocessing and fault tolerance
CN1339111A (zh) * 1999-02-05 2002-03-06 泰拉丁公司 对自动测试设备内参数测量单元监测和控制的结构
US6999952B1 (en) * 2001-04-18 2006-02-14 Cisco Technology, Inc. Linear associative memory-based hardware architecture for fault tolerant ASIC/FPGA work-around
CN101930052A (zh) * 2010-07-21 2010-12-29 电子科技大学 Sram型fpga数字时序电路在线检测容错系统及方法
CN102063343A (zh) * 2010-12-29 2011-05-18 北京空间机电研究所 一种基于编码方式的防止sram单粒子翻转的方法
CN102135928A (zh) * 2011-03-30 2011-07-27 武汉大学 基于lut级演化硬件的三模异构冗余容错方法
CN102521062A (zh) * 2011-11-29 2012-06-27 西安空间无线电技术研究所 可全面在线自检测单粒子翻转的软件容错方法
CN102541698A (zh) * 2011-12-22 2012-07-04 南京航空航天大学 一种基于fpga的自重构d/tmr系统及其容错设计方法
CN103176934A (zh) * 2013-02-01 2013-06-26 中国科学院近代物理研究所 基于fpga的容错异步串行收发器装置
CN203149557U (zh) * 2013-02-01 2013-08-21 中国科学院近代物理研究所 基于fpga的容错异步串行收发器装置
CN103631669A (zh) * 2013-12-03 2014-03-12 中国科学院微电子研究所 一种纠错sram的回写方法
CN104461808A (zh) * 2014-11-06 2015-03-25 北京空间飞行器总体设计部 一种fpga单粒子软错误影响评估方法
CN104615510A (zh) * 2015-03-09 2015-05-13 中国科学院自动化研究所 基于可编程器件的双模冗余容错方法
CN106301352A (zh) * 2015-05-18 2017-01-04 复旦大学 一种基于与门、或门与选择器的抗辐射容错电路设计方法
CN106469096A (zh) * 2015-08-19 2017-03-01 汪鹏 应用于fpga的seu故障容错技术
CN106528310A (zh) * 2015-09-14 2017-03-22 汪鹏 一种应用于fpga数字电路的冗余容错技术
CN105486983A (zh) * 2016-01-03 2016-04-13 国网江西省电力科学研究院 一种具有容错性的含分布式电源配电网故障定位方法
CN109408839A (zh) * 2017-08-17 2019-03-01 复旦大学 一种通过局部冗余减少敏感配置比特的抗辐射容错fpga电路设计方法
CN107894898A (zh) * 2017-11-28 2018-04-10 中科亿海微电子科技(苏州)有限公司 Sram型fpga片上刷新和纠错的装置、实现方法及fpga芯片
CN108766491A (zh) * 2018-06-01 2018-11-06 北京理工大学 一种sram型fpga片内跟踪环路单粒子翻转错误修复方法
CN109542670A (zh) * 2018-11-29 2019-03-29 上海交通大学 基于错误快速定位的fpga软错误刷新方法以及刷新器
CN109655740A (zh) * 2018-12-12 2019-04-19 上海精密计量测试研究所 K系列fpga内部clb模块定位及通用性配置测试方法
CN109933546A (zh) * 2019-01-29 2019-06-25 山东华芯半导体有限公司 一种ssd主控中的raid主动加速装置和加速方法
CN112230130A (zh) * 2020-08-12 2021-01-15 深圳先进技术研究院 监测传感器及芯片
CN112798944A (zh) * 2021-01-16 2021-05-14 西安电子科技大学 基于在线实时数据的fpga硬件错误归因分析方法

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
Design of Fault-Tolerant and Thermally Stable XOR Gate in Quantum dot Cellular Automata;Syed Farah Naz等;《2021 IEEE European Test Symposium (ETS)》;20210629;全文 *
Determining Fault Tolerance of XOR-Based Erasure Codes Efficiently;Jay J. Wylie等;《37th Annual IEEE/IFIP International Conference on Dependable Systems and Networks (DSN"07)》;20070716;全文 *
一种应用于SRAM型FPGA寄存器的容错设计;邱根等;《中国测试》;20180930;第44卷(第9期);全文 *
两种系统级单粒子效应容错方法性能仿真分析;贺兴华等;《信号处理》;20100225;第26卷(第2期);全文 *
基于静态随机存取存储器型FPGA的测试技术发展;张颖等;《电子与封装》;20210120;第21卷(第1期);全文 *

Also Published As

Publication number Publication date
CN113721135A (zh) 2021-11-30

Similar Documents

Publication Publication Date Title
US7080288B2 (en) Method and apparatus for interface failure survivability using error correction
CN101276298B (zh) 一种fpga电路故障检测装置
US7362697B2 (en) Self-healing chip-to-chip interface
CN101930052B (zh) Sram型fpga数字时序电路在线检测容错系统及方法
JP3229070B2 (ja) 多数決回路及び制御ユニット及び多数決用半導体集積回路
US7788551B2 (en) System and method for repairing a memory
CN101901170B (zh) 数据处理装置和用于误差检测与误差校正的方法
US20020116683A1 (en) Word voter for redundant systems
EP0344426A2 (en) Self-checking majority voting logic for fault tolerant computing applications
Yu et al. Adaptive error control for NoC switch-to-switch links in a variable noise environment
Fiorin et al. Fault-tolerant network interfaces for networks-on-Chip
CN109522051B (zh) 一种可自我修复的控制寄存器单元
CN113721135B (zh) 一种sram型fpga故障在线容错方法
Gericota et al. A self-healing real-time system based on run-time self-reconfiguration
CN113836079B (zh) 一种软硬件协同处理可重构电路及其自修复方法
CN113722138A (zh) 一种降低软错误敏感性的高可靠fpga系统和方法
US6880119B1 (en) Method for supervising parallel processes
Shawkat et al. Extensible fault secure Sift-out technique for FPGA-based applications
Shokry et al. Work-in-Progress: Triple Event Upset Tolerant Area-Efficient FPGA-Based System for Space Applications and Nuclear Plants
US20230064905A1 (en) Semiconductor device
Sannakki et al. Fault tolerance in network-on-chip by using single error correction and double error detection
CN114896092A (zh) 一种神经网络处理器故障单元修复系统及方法
Gericota et al. Robust configurable system design with built-in self-healing
WO2023165034A1 (zh) 数据纠错电路和数据传输方法
CN114004183A (zh) 一种fpga电路的加固方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant