CN113690337A - 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列 - Google Patents

单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列 Download PDF

Info

Publication number
CN113690337A
CN113690337A CN202111070697.6A CN202111070697A CN113690337A CN 113690337 A CN113690337 A CN 113690337A CN 202111070697 A CN202111070697 A CN 202111070697A CN 113690337 A CN113690337 A CN 113690337A
Authority
CN
China
Prior art keywords
region
type
substrate
doped region
isolation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111070697.6A
Other languages
English (en)
Other versions
CN113690337B (zh
Inventor
魏丹清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Original Assignee
Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan Xinxin Semiconductor Manufacturing Co Ltd filed Critical Wuhan Xinxin Semiconductor Manufacturing Co Ltd
Priority to CN202111070697.6A priority Critical patent/CN113690337B/zh
Publication of CN113690337A publication Critical patent/CN113690337A/zh
Application granted granted Critical
Publication of CN113690337B publication Critical patent/CN113690337B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/107Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier working in avalanche mode, e.g. avalanche photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Light Receiving Elements (AREA)

Abstract

本发明涉及一种单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列。所述单光子雪崩二极管在有源区的边缘区域设有沿衬底厚度方向纵向延伸的p型掺杂区,并且,在p型掺杂区的远离隔离沟槽的一侧,还设有沿衬底厚度方向纵向延伸的n型掺杂区,p型掺杂区和n型掺杂区对隔离沟槽处产生的缺陷起到了隔离作用,可以有效降低由于该缺陷引起的暗计数,并且,所述n型掺杂区与有源区内pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接,能够将因p型掺杂区而收缩的耗尽区拓宽,使得在降低单光子雪崩二极管的暗计数率的同时,不影响器件的光子探测效率。所述单光子雪崩二极管阵列包括阵列排布的上述单光子雪崩二极管。

Description

单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列
技术领域
本发明涉及半导体技术领域,尤其涉及单光子雪崩二极管、单光子雪崩二极管的制作方法以及单光子雪崩二极管阵列。
背景技术
单光子雪崩二极管,简称SPAD(Single Photon Avalanche Diode),是一种基于偏置电压超过pn结的击穿区实现光电探测的固态光电探测器。在单光子雪崩二极管中,pn结在高于击穿电压的电压下被反向偏置,在内部光电效应(当一种材料被光子撞击时,电子或另一种载流子的发射)的作用下,产生雪崩电流。利用单光子雪崩二极管可以检测到非常低的信号强度,例如低至单光子水平。基于单光子雪崩二极管的单光子探测器可用于高度敏感的光子捕获环境,例如在荧光寿命成像、3D成像等领域均有着广泛的应用。
在单光子雪崩二极管工作时,一些杂散光(非信号光)和电噪声也可能会被检测作为有效光信号,这种误判被称作暗计数,暗计数的数量即暗计数率是评判单光子雪崩二极管器件性能的重要参数。为了降低器件的暗计数率,现有技术在用于隔离相邻二极管的隔离沟槽旁边按一定的浓度梯度注入p型掺杂物而形成p型掺杂区,可以有效降低由隔离沟槽处产生的缺陷所导致的暗计数,但是,研究发现,该p型掺杂区的设置会使得单光子雪崩二极管的耗尽区向内收缩,从而会降低雪崩发生的概率,进而影响光子探测效率,降低了器件的探测性能。
发明内容
为了在降低单光子雪崩二极管的暗计数率的同时,不影响器件的光子探测效率,本发明提出了一种单光子雪崩二极管和一种单光子雪崩二极管的制作方法,另外还提出了一种单光子雪崩二极管阵列。
一方面,本发明提供一种单光子雪崩二极管,所述单光子雪崩二极管包括:
衬底,所述衬底包括有源区以及用于限定所述有源区的隔离区,所述有源区设置有用于产生光子触发雪崩电流的pn结,所述隔离区设置有沿所述衬底厚度方向贯穿所述衬底且填充有绝缘介质的隔离沟槽;
其中,所述有源区在靠近所述隔离区的边缘区域设有沿所述衬底的厚度方向纵向延伸的p型掺杂区,并且,在所述p型掺杂区的远离所述隔离沟槽的一侧,所述有源区在靠近所述隔离沟槽的边缘区域还设有沿所述衬底的厚度方向纵向延伸的n型掺杂区,并且,所述n型掺杂区与所述pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接。
可选的,所述衬底为p型掺杂的衬底,且在所述有源区中设置有n型阱,所述n型阱与周围p型掺杂的衬底构成所述pn结。
可选的,以所述n型阱的注入面为所述衬底的正面,所述p型掺杂区和所述n型掺杂区均从所述衬底的正面沿所述衬底厚度方向向下延伸并均超过所述pn结的深度。
可选的,所述单光子雪崩二极管还包括设置于所述衬底上方的电性互连结构,所述电性互连结构电连接所述n型掺杂区与所述n型阱。
可选的,所述n型掺杂区与所述n型阱在所述有源区内相互连接。
一方面,本发明提供一种单光子雪崩二极管的制作方法,包括以下步骤:
提供一衬底,所述衬底包括有源区以及用于限定所述有源区的隔离区;
对所述衬底分别执行p型离子注入和n型离子注入,在所述有源区的靠近所述隔离区的边缘区域,分别形成沿远离所述隔离区的方向依次相邻设置且均沿所述衬底的厚度方向纵向延伸的p型掺杂区和n型掺杂区;
在所述有源区形成用于产生光子触发雪崩电流的pn结,并使所述n型掺杂区与所述pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接。
可选的,对所述衬底分别执行所述p型离子注入和所述n型离子注入的方法包括:
利用第一掩模图形进行p型离子注入,所述第一掩模图形的开口露出所述隔离区和与所述隔离区相邻的部分所述有源区;
利用第二掩模图形进行n型离子注入,所述第二掩模图形的开口覆盖所述第一掩模图形的开口范围且开口边界扩大,所述n型离子注入的浓度小于p型离子注入的浓度;
其中,经过所述n型离子注入之后,在所述有源区靠近所述隔离区的边缘区域,形成沿远离所述隔离区的方向依次相邻设置的所述p型掺杂区和n型掺杂区。
可选的,所述第一掩模图形为图形化的光刻胶层,所述第二掩膜图形通过对所述图形化的光刻胶层进行扩宽操作形成。
可选的,对所述衬底分别执行所述p型离子注入和所述n型离子注入的方法包括:
利用第一掩模图形进行p型离子注入,在所述有源区靠近所述隔离区的边缘区域,形成所述p型掺杂区;
利用第二掩模图形进行n型离子注入,在所述p型掺杂区远离所述隔离区的一侧,形成所述n型掺杂区,其中,所述第二掩模图形的开口与所述第一掩模图形的开口不重叠。
可选的,在执行所述p型离子注入和所述n型离子注入之前,在所述隔离区的衬底的正面形成有浅沟槽隔离;在执行所述p型离子注入和所述n型离子注入之后,上述单光子雪崩二极管的制作方法还包括:
从所述衬底的与正面相对的背面刻蚀所述隔离区的所述衬底,形成露出所述浅沟槽隔离的沟槽,然后在所述沟槽中填充隔离介质,形成与露出的所述浅沟槽隔离连接的深沟槽隔离。
一方面,本发明还提供一种单光子雪崩二极管阵列,所述单光子雪崩二极管阵列包括阵列排布的多个上述的单光子雪崩二极管,相邻所述单光子雪崩二极管之间设置有所述隔离沟槽。
本发明提供的单光子雪崩二极管在有源区靠近隔离区的边缘区域设有沿所述衬底的厚度方向纵向延伸的p型掺杂区,并且,在所述p型掺杂区的远离所述隔离沟槽的一侧,所述有源区在靠近所述隔离沟槽的边缘区域还设有沿所述衬底的厚度方向纵向延伸的n型掺杂区,所述p型掺杂区和所述n型掺杂区对隔离沟槽处产生的缺陷起到了隔离作用,可以有效降低由于该缺陷引起的暗计数,并且,所述n型掺杂区与有源区内pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接,能够将因所述p型掺杂区而收缩的耗尽区拓宽,有助于提高光子吸收的效率和雪崩产生的概率,从而在减少单光子雪崩二极管器件的暗计数率的同时,还不影响器件的光子探测效率,有助于提升单光子雪崩二极管器件的探测性能。
本发明提供的单光子雪崩二极管的制作方法,所形成的单光子雪崩二极管不仅具有较低的暗计数率,而且还具有较高的光子探测效率,因而探测性能较佳。
本发明提供的单光子雪崩二极管阵列包括本发明提供的单光子雪崩二极管,因而具有相同或类似的优点。
附图说明
图1是在单光子雪崩二极管的隔离沟槽周围设置p型掺杂区时耗尽区的仿真图。
图2和图3是本发明实施例的单光子雪崩二极管的剖面结构示意图。
图4是采用本发明实施例的单光子雪崩二极管耗尽区的仿真图。
图5是本发明实施例的单光子雪崩二极管的制作方法的流程示意图。
图6A至图6F是采用本发明一实施例的单光子雪崩二极管的制作方法在制作过程中的剖面结构示意图。
附图标记说明:
100-衬底;110-有源区;111-p型掺杂区;112-n型掺杂区;120-隔离区;121-隔离沟槽;200-电性互连结构;111′-p型离子掺杂区。
具体实施方式
以下结合附图和具体实施例对本发明的单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列作进一步详细说明。根据下面的说明,本发明的优点和特征将更清楚。应当理解,说明书的附图均采用了非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
需要说明的是,下文中的术语“第一”、“第二”等用于在类似要素之间进行区分,且未必是用于描述特定次序或时间顺序。要理解,在适当情况下,如此使用的这些术语可替换,例如可使得本文所述的本发明实施例能够不同于本文所述的或所示的其它顺序来操作。类似的,如果本文所述的方法包括一系列步骤,且本文所呈现的这些步骤的顺序并非必须是执行这些步骤的唯一顺序,一些所述的步骤可被省略和/或一些本文未描述的其它步骤可被添加到该方法。应当理解的是,空间相对术语旨在包含除了器件在图中所描述的方位之外的在使用或操作中的不同方位。例如,如果附图中的结构被倒置或者以其它不同方式定位(如旋转),示例性术语“在……上”也可以包括“在……下”和其它方位关系。
单光子雪崩二极管在pn结的击穿电压之上工作,可用于高度敏感的光子捕获环境。采用单光子雪崩二极管的装置(如芯片)中,多个单光子雪崩二极管以阵列的方式形成在同一衬底上,并且,相邻的单光子雪崩二极管之间设置了填充有隔离介质的隔离沟槽,所述隔离沟槽的深度通常超过纵向设置的pn结的深度,甚至从厚度方向贯穿衬底,即形成完全的物理隔离。但是,隔离沟槽处产生的缺陷容易导致暗计数率增加,一种解决方法是在隔离沟槽周围形成p型掺杂区来降低暗计数率。
图1是在单光子雪崩二极管的隔离沟槽周围设置p型掺杂区时耗尽区的仿真图。图1中,位于p型衬底区域内的白色曲线为耗尽区的边界线。通过将图1所示的仿真结果与未设置p型掺杂区的仿真结果比较可知,虽然p型掺杂区的设置可以降低暗计数率,但是却导致耗尽区(尤其是在有源区的边缘区域,即图1中的左右两端)向上收窄,即发生了向内收缩的转变,对于单光子雪崩二极管而言,图1显示的耗尽区收缩会降低雪崩发生的概率,进而影响光子探测效率,不利于保障单光子雪崩二极管器件的探测性能。
为了在减少单光子雪崩二极管器件的暗计数率的同时,保障器件的光子探测效率,本发明实施例介绍一种单光子雪崩二极管和一种单光子雪崩二极管的制作方法,另外还介绍一种单光子雪崩二极管阵列。
参照图2和图3,本发明实施例涉及一种单光子雪崩二极管。所述单光子雪崩二极管包括衬底100,衬底100包括有源区110以及用于限定有源区110的隔离区120,在衬底100的有源区110设置有用于产生光子触发雪崩电流的pn结,在衬底100的隔离区120设置有沿衬底100厚度方向贯穿衬底100且填充有绝缘介质的隔离沟槽121;其中,有源区110在靠近隔离区120的边缘区域设有沿衬底100的厚度方向纵向延伸的p型掺杂区111,并且,在p型掺杂区111的远离隔离沟槽121的一侧,有源区110在靠近隔离区120的边缘区域还设有沿衬底100的厚度方向纵向延伸的n型掺杂区112,其中,p型掺杂区111与n型掺杂区112可以沿远离隔离区120的方向依次相邻设置,p型掺杂区111与n型掺杂区112以及隔离区120相互之间也可以间隔有衬底100,或者,p型掺杂区111与n型掺杂区112沿远离隔离区120的方向依次相邻设置并且p型掺杂区与隔离区120之间间隔有衬底100,并且,该n型掺杂区112与有源区110内pn结中的与所述n型掺杂区112具有相同掺杂类型的同种掺杂区电连接。
衬底100的材料可以是硅、锗、硅锗、碳化硅、氧化镓、砷化镓、磷化镓、磷化铟、砷化铟或锑化铟等,也可以是绝缘体上覆硅(SOI)或者绝缘体上覆锗(GOI),或者还可以为其它的材料,例如GaAs、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP或GaInAsP等,或者还可以是上述材料的组合。衬底100可以包括掺杂的外延层、梯度半导体层和位于不同类型的其它半导体层上面的半导体层(例如锗硅层上的硅层)。衬底100中还可以根据设计需求注入一定的掺杂离子以改变电学参数。有源区110和隔离区120在衬底100的厚度方向延伸。
如图2和图3,作为示例,衬底100例如为p型掺杂的衬底(如硅衬底),即有源区110整体具有p型掺杂(例如掺杂有硼B或二氟化硼BF2)。图2和图3的区别在于,在有源区110设置的用于产生光子触发雪崩电流的pn结的结构不同。如图2所示,一实施例中,在有源区110中设置有n型阱(简称NW),n型阱内的衬底中例如掺杂有磷P或砷As。n型阱从衬底100上表面延伸到衬底100内,n型阱与周围的p型衬底构成了pn结。为了便于理解,以设置所述n型阱的一侧表面为衬底100的正面(即上表面),而与该正面相对的一面为衬底100的背面(即下表面)。如图3所示,一实施例中,衬底100包括p型重掺杂的基底层(p+Sub)和p型轻掺杂的外延层(p Epi),并且,在有源区110,在外延层中形成了p型阱(PW)和位于p型阱上的n型阱(NW),该实施例中,n型阱与周围的p型衬底构成了pn结,而p型阱进一步限定了pn结的位置。本发明不限于此,本发明实施例的单光子雪崩二极管中,在有源区设置的用于产生光子触发雪崩电流的pn结可以采用本领域公开的各种具体结构。本发明实施例中的pn结的界面两侧形成有耗尽区,在反向偏置电压作用下,耗尽区变宽,在击穿电压之上工作时,在内部光电效应(当一种材料被光子撞击时,电子或另一种载流子的发射)的作用下,产生雪崩电流。以下以图3所示的pn结为例,对本发明实施例的单光子雪崩二极管作进一步说明。
本发明实施例的单光子雪崩二极管中,p型掺杂区110设置于有源区110的靠近隔离区120的边缘区域(有源区110的“边缘区域”指有源区110相对于上述pn结的区域更靠近隔离区120的区域),p型掺杂区111沿衬底100的厚度方向纵向延伸,p型掺杂区111内的p型离子的浓度周围衬底区域中p型离子的浓度。利用p型掺杂区111,使隔离沟槽121处产生的缺陷不容易俘获用于产生雪崩电流的载流子,因而p型掺杂区111对隔离沟槽121处产生的缺陷起到了隔离作用,有助于降低暗计数率。p型掺杂区111例如沿隔离沟槽121从衬底100的上表面延伸到下表面,但不限于此,p型掺杂区111也可以仅设置在隔离沟槽121的部分深度范围内,例如可以从衬底100的上表面延伸到pn结以下的有源区110内而不延伸到衬底100的下表面,这种非贯穿的p型掺杂区111在单光子雪崩二极管的工作过程中,对隔离沟槽121界面的缺陷也可以起到了隔离作用,因而有助于降低暗计数率。
所述单光子雪崩二极管中,在p型掺杂区111的远离隔离沟槽121的一侧,有源区110在靠近隔离区120的边缘区域还设有沿衬底100的厚度方向纵向延伸的n型掺杂区112。n型掺杂区112例如沿隔离沟槽121从衬底100的上表面延伸到下表面,但不限于此,n型掺杂区112也可以仅设置在隔离沟槽121的部分深度范围内,例如可以从衬底100的上表面延伸到pn结以下的有源区110内而不延伸到衬底100的下表面。从在衬底100上的横向排布看,p型掺杂区111和n型掺杂区112设置在隔离沟槽121与用于产生光子触发雪崩电流的pn结之间,也即,p型掺杂区111和n型掺杂区112将隔离沟槽121和该pn结隔开。由于n型掺杂区112与p型掺杂区111的掺杂类型相反,且设置在p型掺杂区111与pn结之间,可以进一步对隔离沟槽121处产生的缺陷形成隔离,有助于进一步降低由于隔离沟槽121处产生的缺陷所导致的暗计数,从而有助于提升单光子二极管器件的性能。
本发明实施例中,使n型掺杂区112与所述pn结中的同种掺杂区电连接,n型掺杂区112还用于改善如图1所示的耗尽区收缩现象。具体的,如图2和图3,一些实施例中,n型掺杂区112与构成上述pn结的n型阱(NW)在有源区110内是非连接的,二者之间为p型的衬底区域。为了使n型掺杂区112和n型阱电连接,所述单光子雪崩二极管还包括设置于衬底100上方的电性互连结构200,电性互连结构200可以包括通过介质材料隔离的多层图形化的导电层以及导电插塞,所述导电层和导电插塞对一个或多个所述单光子雪崩二极管的各掺杂区、电路和输入/输出之间提供互连。此处可利用电性互连结构200电连接n型掺杂区112和上述用来构成pn结的n型阱。可选的,上述n型阱和n型掺杂区112的顶部可形成有用来与互连结构200接触且具有n型重掺杂(n+)的引出区。本发明不限于此,在另一些实施例中,n型掺杂区112与构成上述pn结的n型阱可以在有源区110内相互连接,即在有源区110内二者形成了电连接,此时在衬底100上方可设置也可以不设置将二者电性连接的电性互连组件。
图4是采用本发明实施例的单光子雪崩二极管耗尽区的仿真图。其中,位于p型衬底区域内的白色曲线表示在单光子雪崩二极管工作时pn结两侧产生的耗尽区边界。参照图4,结合图1,可以看出,通过在p型掺杂区111远离隔离区120一侧设置n型掺杂区112并使n型掺杂区112与有源区110内pn结中的同种掺杂区电连接,在工作时,耗尽区位于p型衬底区域的一侧边界被下拉,能够将因上述p型掺杂区111收缩的耗尽区拓宽,从而有助于提高光子吸收的效率和雪崩产生的概率,并且由于p型掺杂区111和n型掺杂区112对隔离沟槽处产生的缺陷能够起到了隔离作用,因而还能够降低单光子雪崩二极管的暗计数率。也就是说,本发明实施例的单光子雪崩二极管,可以兼具较低的暗计数率和较高的光子探测效率,因而具有较佳的探测性能。
为了更好的实施本发明实施例的上述方案,下面还提供一种单光子雪崩二极管的制作方法,可用于制作上述实施例描述的单光子雪崩二极管。在图中,为了方便说明,层和区域的厚度被放大,所示大小并不代表实际尺寸。参考图是本发明的理想化实施例的示意图,本发明所示的实施例不应该被认为仅限于图中所示区域的特定形状,而是包括制造所得到的形状,比如制造引起的偏差。
图5是本发明实施例的单光子雪崩二极管的制作方法的流程示意图。参照图5,本发明实施例的单光子雪崩二极管的制作方法包括以下步骤:
步骤S1,提供一衬底,所述衬底包括有源区以及用于限定所述有源区的隔离区;
步骤S2,对所述衬底分别执行p型离子注入和n型离子注入,在所述有源区的靠近所述隔离区的边缘区域,分别形成沿远离所述隔离区的方向依次相邻设置且均沿所述衬底的厚度方向纵向延伸的p型掺杂区和n型掺杂区;
步骤S3,在所述有源区形成用于产生光子触发雪崩电流的pn结,并使所述n型掺杂区与所述pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接。
图6A至图6F是采用本发明一实施例的单光子雪崩二极管的制作方法在制作过程中的剖面结构示意图。参照图6A至图6F,一实施例中,单光子雪崩二极管的制作包括以下过程:
首先,如图6A所示,提供一衬底100,衬底100包括有源区110以及用于限定有源区110的隔离区120,从所述隔离区120的衬底的正面形成有浅沟槽隔离(STI),衬底100的上表面具有用于在离子注入时保护衬底表面的垫氧化层(未示出);
接着,如图6B所示,在衬底100上形成用于执行p型离子注入的第一掩模图形(标记为MASK1),例如为图形化的光刻胶层(PR),所述第一掩模图形的开口露出隔离区120和与隔离区120相邻的部分有源区110;
然后,如图6C所示,利用第一掩模图形进行p型离子注入,例如分别从不同深度进行若干次p型离子注入,可通过注入能量的调整按一定浓度梯度由深到浅地注入p型掺杂物(如硼B或二氟化硼BF2),从而在有源区110的边缘区域以及隔离区120形成沿衬底100的厚度方向纵向延伸的p型离子掺杂区111′;
接着,如图6D所示,对作为第一掩模图形的图形化的光刻胶层进行扩宽操作(descum),所形成的光刻胶层作为用于执行n型离子注入的第二掩模图形(标记为MASK2),所述第二掩模图形的开口覆盖所述第一掩模图形MASK1的开口范围且开口边界扩大(即线宽增大);
然后,如图6E所示,利用第二掩模图形进行n型离子注入,例如分别从不同深度进行若干次n型离子注入,可通过注入能量的调整按一定浓度梯度由深到浅地注入n型掺杂物(如磷P或砷As),以在有源区110靠近隔离区120的边缘区域,形成沿远离隔离区120的方向依次相邻设置的p型掺杂区111和n型掺杂区112;
接着,如图6F所示,去除作为第二掩模图形的光刻胶层。
经过上述过程,完成了图5所示的步骤S1和步骤S2。其中,步骤S2中,利用扩宽操作来制作第二掩模图形,可以省去专门用来形成第二掩模图形的光罩工艺。此外,在利用第二掩模图形进行n型离子注入时,由于同时也在p型离子掺杂区注入了n型掺杂物,为了使n型离子注入结束后在p型离子掺杂区形成的p型掺杂区111的p型掺杂浓度满足要求,步骤S2中n型离子注入的浓度应小于p型离子注入的浓度。
上述步骤S2并不限于采用如图6A至图6F所示的制作过程中的方法执行。另一实施例中,第一掩模图形用于执行p型离子注入,第二掩模图形用于执行n型离子注入,以形成上述p型掺杂区111和n型掺杂区112,但是第二掩模图形的开口与第一掩模图形的开口不重叠。该实施例中,可以先利用第一掩模图形分别从不同深度进行若干次p型离子注入,在有源区110靠近隔离区120的边缘区域,形成p型掺杂区111,然后再利用第二掩模图形分别从不同深度进行若干次n型离子注入,在p型掺杂区111远离隔离区120的一侧,形成n型掺杂区112。但不限于此,又一实施例中,用于实施p型离子注入的第一掩模图形的部分开口区域与用于实施n型离子注入的第二掩模图形的部分开口区域重叠,该实施例中,首先利用第一掩模图形进行p型离子注入,形成p型离子掺杂区,然后利用第二掩模图形进行进行n型离子注入,形成n型离子掺杂区,并且,位于重叠区域之外的p型离子掺杂区可作为p型掺杂区111,而位于重叠区域之外的n型离子掺杂区可作为n型掺杂区112,此时,重叠区为p型掺杂区111和n型掺杂区112之间的间隙。上述实施例中,先执行p型离子注入的过程再执行n型离子注入的过程,但不限于此,也可以先执行n型离子注入的过程再执行p型离子注入的过程。
在完成上述步骤S1和步骤S2后,接着执行步骤S3,在有源区110形成用于产生光子触发雪崩电流的pn结,并使n型掺杂区112与所述pn结中的同种掺杂区电连接。所述pn结可采用如图2或图3所示的结构或者本领域公开的结构,构成pn结的离子注入区可通过进行相应的离子注入形成。在形成pn结的过程中,可使构成pn结的n型掺杂区(例如n型阱)与n型掺杂区112直接接触而电连接,但不限于此,二者也可以在有源区内相互未直接接触,而是在完成pn结的制作后,进一步在衬底100上方制作电性互连结构(参照图2和图3中的电性互连结构200),并利用所述电性互连结构电连接n型掺杂区112与所述pn结的n型掺杂区域(例如n型阱)。
此外,在执行步骤S2之后,上述单光子雪崩二极管的制作方法还包括:从背面刻蚀隔离区120的衬底100,形成露出浅沟槽隔离(STI)的沟槽,然后在所述沟槽中填充隔离介质,形成与露出的所述浅沟槽隔离连接的深沟槽隔离(DTI)。所述浅沟槽隔离和深沟槽隔离可作为如图2和图3所示的隔离沟槽121。上述形成pn结和隔离沟槽121的方法可参考本领域公开的工艺,此处不再赘述。
本发明实施例描述的单光子雪崩二极管的制作方法,所形成的单光子雪崩二极管不仅具有较低的暗计数率,而且还具有较高的光子探测效率,因而探测性能较佳。进一步的,利用如图6A至6F所示的制作过程在衬底100中形成p型掺杂区111和n型掺杂区112,利用扩宽操作来制作第二掩模图形,可以省去专门用来形成第二掩模图形的光罩工艺,制作方便,且成本较低。
本发明实施例还涉及一种单光子雪崩二极管阵列,其包括阵列排布的多个单光子雪崩二极管,每个所述单光子雪崩二极管具备上述实施例所描述的特征,并且,相邻的单光子雪崩二极管之间可通过上述隔离沟槽121隔离。所述单光子雪崩二极管阵列中,各个单光子雪崩二极管的p型掺杂区111和n型掺杂区112对隔离沟槽处产生的缺陷起到了隔离作用,可以有效降低由于该缺陷引起的暗计数,并且,n型掺杂区112与有源区110内pn结中的同种掺杂区电连接,能够将因p型掺杂区111而收缩的耗尽区拓宽,有助于提高光子吸收的效率和雪崩产生的概率,从而在减少单光子雪崩二极管器件的暗计数率的同时,还不影响器件的光子探测效率,从而,所述单光子雪崩二极管阵列可实现优良的探测性能。
上述描述仅是对本发明较佳实施例的描述,并非对本发明权利范围的任何限定,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述揭示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。

Claims (11)

1.一种单光子雪崩二极管,其特征在于,包括:
衬底,所述衬底包括有源区以及用于限定所述有源区的隔离区,所述有源区设置有用于产生光子触发雪崩电流的pn结,所述隔离区设置有沿所述衬底厚度方向贯穿所述衬底且填充有绝缘介质的隔离沟槽;
其中,所述有源区在靠近所述隔离区的边缘区域设有沿所述衬底的厚度方向纵向延伸的p型掺杂区,并且,在所述p型掺杂区的远离所述隔离沟槽的一侧,所述有源区在靠近所述隔离沟槽的边缘区域还设有沿所述衬底的厚度方向纵向延伸的n型掺杂区,并且,所述n型掺杂区与所述pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接。
2.如权利要求1所述的单光子雪崩二极管,其特征在于,所述衬底为p型掺杂的衬底,且在所述有源区中设置有n型阱,所述n型阱与周围p型掺杂的衬底构成所述pn结。
3.如权利要求2所述的单光子雪崩二极管,其特征在于,以设置所述n型阱的一侧表面为所述衬底的正面,所述p型掺杂区和所述n型掺杂区均从所述衬底的正面沿所述衬底厚度方向向下延伸并均超过所述pn结的深度。
4.如权利要求2所述的单光子雪崩二极管,其特征在于,还包括设置于所述衬底上方的电性互连结构,所述电性互连结构电连接所述n型掺杂区与所述n型阱。
5.如权利要求2所述的单光子雪崩二极管,其特征在于,所述n型掺杂区与所述n型阱在所述有源区内相互连接。
6.一种单光子雪崩二极管的制作方法,其特征在于,包括:
提供一衬底,所述衬底包括有源区以及用于限定所述有源区的隔离区;
对所述衬底分别执行p型离子注入和n型离子注入,在所述有源区的靠近所述隔离区的边缘区域,分别形成沿远离所述隔离区的方向依次相邻设置且均沿所述衬底的厚度方向纵向延伸的p型掺杂区和n型掺杂区;
在所述有源区形成用于产生光子触发雪崩电流的pn结,并使所述n型掺杂区与所述pn结中的与所述n型掺杂区具有相同掺杂类型的掺杂区电连接。
7.如权利要求6所述的制作方法,其特征在于,对所述衬底分别执行p型离子注入和n型离子注入的方法包括:
利用第一掩模图形进行p型离子注入,所述第一掩模图形的开口露出所述隔离区和与所述隔离区相邻的部分所述有源区;
利用第二掩模图形进行n型离子注入,所述第二掩模图形的开口覆盖所述第一掩模图形的开口范围且开口边界扩大,所述n型离子注入的浓度小于p型离子注入的浓度;
其中,经过所述n型离子注入之后,在所述有源区靠近所述隔离区的边缘区域,形成沿远离所述隔离区的方向依次相邻设置的所述p型掺杂区和n型掺杂区。
8.如权利要求7所述的制作方法,其特征在于,所述第一掩模图形为图形化的光刻胶层,所述第二掩膜图形通过对所述图形化的光刻胶层进行扩宽操作形成。
9.如权利要求6所述的制作方法,其特征在于,对所述衬底分别执行p型离子注入和n型离子注入的方法包括:
利用第一掩模图形进行p型离子注入,在所述有源区靠近所述隔离区的边缘区域,形成所述p型掺杂区;
利用第二掩模图形进行n型离子注入,在所述p型掺杂区远离所述隔离区的一侧,形成所述n型掺杂区,其中,所述第二掩模图形的开口与所述第一掩模图形的开口不重叠。
10.如权利要求6所述的制作方法,其特征在于,在执行所述p型离子注入和所述n型离子注入之前,从所述隔离区的衬底的正面形成有浅沟槽隔离;在执行所述p型离子注入和所述n型离子注入之后,上述单光子雪崩二极管的制作方法还包括:
从所述衬底的与正面相对的背面刻蚀所述隔离区的所述衬底,形成露出所述浅沟槽隔离的沟槽,然后在所述沟槽中填充隔离介质,形成与露出的所述浅沟槽隔离连接的深沟槽隔离。
11.一种单光子雪崩二极管阵列,其特征在于,包括阵列排布的多个如权利要求1至5任一项所述的单光子雪崩二极管,相邻所述单光子雪崩二极管之间设置有所述隔离沟槽。
CN202111070697.6A 2021-09-13 2021-09-13 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列 Active CN113690337B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111070697.6A CN113690337B (zh) 2021-09-13 2021-09-13 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111070697.6A CN113690337B (zh) 2021-09-13 2021-09-13 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列

Publications (2)

Publication Number Publication Date
CN113690337A true CN113690337A (zh) 2021-11-23
CN113690337B CN113690337B (zh) 2023-12-08

Family

ID=78586289

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111070697.6A Active CN113690337B (zh) 2021-09-13 2021-09-13 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列

Country Status (1)

Country Link
CN (1) CN113690337B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116207120A (zh) * 2023-05-04 2023-06-02 合肥晶合集成电路股份有限公司 一种图像传感器及其制作方法
WO2024045364A1 (zh) * 2022-08-31 2024-03-07 武汉新芯集成电路制造有限公司 单光子探测器及其制作方法

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001210823A (ja) * 2000-01-21 2001-08-03 Denso Corp 半導体装置
JP2005317828A (ja) * 2004-04-30 2005-11-10 Sumitomo Electric Ind Ltd 高電圧車載電力変換用半導体装置の製造方法と高電圧車載電力変換用半導体装置
US20100019295A1 (en) * 2008-07-10 2010-01-28 Stmicroelectronics (Research & Development) Limited Single photon avalanche diodes
US20110108911A1 (en) * 2009-11-06 2011-05-12 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing the same
CN107958944A (zh) * 2016-10-14 2018-04-24 意法半导体(R&D)有限公司 雪崩二极管及其制造方法
CN109728009A (zh) * 2017-10-31 2019-05-07 台湾积体电路制造股份有限公司 单光子雪崩二极管图像传感器以及相关制造方法
CN110416335A (zh) * 2019-08-05 2019-11-05 南京邮电大学 硅基近红外单光子雪崩二极管探测器及其制作方法
CN110892533A (zh) * 2017-07-26 2020-03-17 ams有限公司 用于过偏置监测的spad器件
CN113299786A (zh) * 2021-05-21 2021-08-24 武汉新芯集成电路制造有限公司 半导体器件及其制造方法
CN113314638A (zh) * 2021-05-21 2021-08-27 武汉光迹融微科技有限公司 近红外单光子雪崩二极管探测器及制作方法
CN113380912A (zh) * 2021-06-09 2021-09-10 上海矽印科技有限公司 一种高性能单光子像素spad结构

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001210823A (ja) * 2000-01-21 2001-08-03 Denso Corp 半導体装置
JP2005317828A (ja) * 2004-04-30 2005-11-10 Sumitomo Electric Ind Ltd 高電圧車載電力変換用半導体装置の製造方法と高電圧車載電力変換用半導体装置
US20100019295A1 (en) * 2008-07-10 2010-01-28 Stmicroelectronics (Research & Development) Limited Single photon avalanche diodes
US20110108911A1 (en) * 2009-11-06 2011-05-12 Kabushiki Kaisha Toshiba Semiconductor device and method for manufacturing the same
CN107958944A (zh) * 2016-10-14 2018-04-24 意法半导体(R&D)有限公司 雪崩二极管及其制造方法
CN110892533A (zh) * 2017-07-26 2020-03-17 ams有限公司 用于过偏置监测的spad器件
CN109728009A (zh) * 2017-10-31 2019-05-07 台湾积体电路制造股份有限公司 单光子雪崩二极管图像传感器以及相关制造方法
CN110416335A (zh) * 2019-08-05 2019-11-05 南京邮电大学 硅基近红外单光子雪崩二极管探测器及其制作方法
CN113299786A (zh) * 2021-05-21 2021-08-24 武汉新芯集成电路制造有限公司 半导体器件及其制造方法
CN113314638A (zh) * 2021-05-21 2021-08-27 武汉光迹融微科技有限公司 近红外单光子雪崩二极管探测器及制作方法
CN113380912A (zh) * 2021-06-09 2021-09-10 上海矽印科技有限公司 一种高性能单光子像素spad结构

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024045364A1 (zh) * 2022-08-31 2024-03-07 武汉新芯集成电路制造有限公司 单光子探测器及其制作方法
CN116207120A (zh) * 2023-05-04 2023-06-02 合肥晶合集成电路股份有限公司 一种图像传感器及其制作方法
CN116207120B (zh) * 2023-05-04 2023-09-12 合肥晶合集成电路股份有限公司 一种图像传感器及其制作方法

Also Published As

Publication number Publication date
CN113690337B (zh) 2023-12-08

Similar Documents

Publication Publication Date Title
US11329185B2 (en) Avalanche diode along with vertical PN junction and method for manufacturing the same field
JP6090060B2 (ja) シングルフォトンアバランシェダイオード
EP1679749A1 (en) Semiconductor photodiode and method of making
CN113314638B (zh) 近红外单光子雪崩二极管探测器及制作方法
CN113690337B (zh) 单光子雪崩二极管及其制作方法、单光子雪崩二极管阵列
JP2017005276A (ja) シングルフォトンアバランシェダイオード
EP3544064B1 (en) Photodetector and light detection and ranging
CN113299786B (zh) 半导体器件及其制造方法
CN111628034B (zh) 光电探测装置的制造方法
US20230178677A1 (en) Single-photon avalanche photodiode
CN114207846A (zh) 雪崩光电二极管和用于制造雪崩光电二极管的方法
US7297590B2 (en) Method for fabricating an integrated pin diode and associated circuit arrangement
KR20070104422A (ko) 증가된 청색광 감도를 가지는 광감지 소자, 그 제조 방법및 작동 방법
CN116207179A (zh) 一种垂直型单光子雪崩二极管器件及其制备方法
CN114242826B (zh) 单光子雪崩二极管及其形成方法
CN113690336B (zh) 单光子雪崩二极管及其制作方法
CN111628033B (zh) 光电探测装置的制造方法
CN111540805A (zh) 半导体装置和光电探测系统
CN211980628U (zh) 半导体装置和光电探测系统
US20240097052A1 (en) Systems and methods for stacked sensors with electrical insulation
US20230042681A1 (en) Spad pixel for a backside illuminated image sensor
CN118016751A (zh) 具有组合的横向与垂直布置的雪崩光检测器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant