CN113608937B - 硬盘背板led无硬盘测试装置及方法 - Google Patents
硬盘背板led无硬盘测试装置及方法 Download PDFInfo
- Publication number
- CN113608937B CN113608937B CN202110722513.3A CN202110722513A CN113608937B CN 113608937 B CN113608937 B CN 113608937B CN 202110722513 A CN202110722513 A CN 202110722513A CN 113608937 B CN113608937 B CN 113608937B
- Authority
- CN
- China
- Prior art keywords
- hard disk
- path
- led
- test path
- cpld
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 177
- 238000000034 method Methods 0.000 title claims abstract description 55
- 230000015654 memory Effects 0.000 description 16
- 230000008569 process Effects 0.000 description 12
- 238000012545 processing Methods 0.000 description 11
- 230000006870 function Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- RVCKCEDKBVEEHL-UHFFFAOYSA-N 2,3,4,5,6-pentachlorobenzyl alcohol Chemical compound OCC1=C(Cl)C(Cl)=C(Cl)C(Cl)=C1Cl RVCKCEDKBVEEHL-UHFFFAOYSA-N 0.000 description 5
- 238000004891 communication Methods 0.000 description 5
- 238000012546 transfer Methods 0.000 description 4
- 230000005856 abnormality Effects 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000007726 management method Methods 0.000 description 3
- 108010028984 3-isopropylmalate dehydratase Proteins 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 210000001503 joint Anatomy 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 241000700605 Viruses Species 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000036541 health Effects 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2205—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2273—Test methods
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/324—Display of status information
- G06F11/325—Display of status information by lamps or LED's
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本发明提供一种硬盘背板LED无硬盘测试装置及方法,所述装置包括:CPLD,所述CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;所述CPLD包括解码器、数据选择器和寄存器,所述数据选择器的输入端和输出端均设有解码器;所述数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;所述CPLD还包括对外接口,所述对外接口连接解码器;所述对外接口连接外部控制器。本发明能够在无硬盘、无主板的情况下对硬盘背板的LED进行各种状态测试,且本发明能够通过多种途径对LED状态进行控制,充分考虑了硬盘背板在生成后的各种测试场景,提高了硬盘背板LED测试效率和质量。
Description
技术领域
本发明涉及服务器技术领域,具体涉及一种硬盘背板LED无硬盘测试装置及方法。
背景技术
目前服务器的背板设计,皆会在背板上设计一颗CPLD来控制背板上所有插入硬盘的上电时序与所有的硬盘LED的控制,而此背板也必须与服务器的主板共接,因为背板上的硬盘是通过服务器方法上的主板来进行读写,所以主板上会设计一颗BMC来掌控整个服务器上所有器件,也包含背板上的所有硬盘信息,而主板的BMC一般会通过i2c的interface来与背板上的CPLD做讯息沟通,BMC即可从此interface来得到背板上硬盘上的信息。目前服务器背板上硬盘LED灯的控制,会有Active/Locate/Fault三种表现形式,Active led是在方法在对硬盘做读写时,Active led就会闪烁,Locate led是当方法要定位找寻硬盘位子导就会持续恒亮,Fault led是当硬盘有异常时,Fault led就会闪烁。
传统硬盘背板LED控制的方式是通过背板CPLD的解码器来切换点灯的控制讯号来源,若硬盘背板插入的是NVMe硬盘,就将点灯讯号切至CPU’s VPP界面,若硬盘背板插入的是SAS/SATA硬盘,就将点灯讯号切至PCH’s SGPIO接口,最后再通过另一个解码器来解析CPU或PCH发送的点灯讯号,但不论是从CPU’s VPP讯号或是PCH’s SGPIO讯号,这些点灯的来源讯号都是要在有插入硬盘的情况下,背板CPLD内的解码器能够正常的让硬盘背板LED可以正常点亮。而在没插入硬盘的情况下,硬盘背板LED皆无法被点亮,且因为硬盘是受主板端的CPU与PCH控制,所以在实际测试时,还要与主板对接,且主板还要接上CPU。这样的话在加工厂打件时,就无法提早发现LED物料是否有毁损或是加工厂打件是否有正常,且一般加工厂也没有CPU可以使用,所以LED的测试极为不便。另外,也因为物料皆在加工厂,一旦PCBA出货离开了加工厂,后续的维修都是很麻烦的一件事情;另一方面在做方法测试时,若有时设计的硬盘背板的硬盘数量到36盘,1颗硬盘若包含3颗LED,那总共就有108颗led需要被测试,若测试单位无法一次拿到这么多颗硬盘,又不知硬盘背板上的LED是好是坏,就只能在方法还进入到OS下才做测试,且拿1颗硬盘一步一步慢慢做测试,测试1颗硬盘的LED后,拔出硬盘再测试下一颗硬盘的LED,这整个测试就会非常耗时耗人力。
发明内容
针对现有技术的上述不足,本发明提供一种硬盘背板LED无硬盘测试装置及方法,以解决上述技术问题。
第一方面,本发明提供一种硬盘背板LED无硬盘测试装置,包括:
CPLD,所述CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;所述CPLD包括解码器、数据选择器和寄存器,所述数据选择器的输入端和输出端均设有解码器;所述数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;所述CPLD还包括对外接口,所述对外接口连接解码器;所述对外接口连接外部控制器。
进一步的,所述外部控制器为指拨开关。
进一步的,所述对外接口通过I2C总线连接BMC。
进一步的,所述对外接口对接通用异步收发传输器,所述通用异步收发传输器连接外部控制终端。
进一步的,所述解码器包括第一子解码器和第二子解码器,所述数据选择器包括第一控制路径和第二控制路径;所述第一控制路径连接CPU VPP接口,第二控制路径连接PCH的SGPIO接口;所述第一子解码器连接数据选择器的输入端,第二子解码器连接数据选择器的输出端。
第二方面,本发明提供一种硬盘背板LED无硬盘测试方法,包括:
通过设置指拨开关将CPLD的数据选择器实际路径切换至目标测试路径,所述目标测试路径为第一测试路径、第二测试路径和第三测试路径中的任一种;
通过将数据选择器的实际路径切换至目标测试路径,控制LED执行目标测试路径对应的控制状态;
检验LED的实际状态是否与目标测试路径对应的控制状态一致,若是则判定硬盘背板LED通过测试。
进一步的,通过设置指拨开关将CPLD的数据选择器实际路径切换至目标测试路径,包括:
指拨开关将设置的开关位发送至CPLD解码器;
解码器对接收的开关位进行信号转换后将转换后的开关位信号发送至数据选择器;
数据选择器将实际路径切换至转换后的开关位信号对应的目标测试路径。
进一步的,所述方法还包括:
BMC将目标测试路径写入CPLD的寄存器;
CPLD根据寄存器内写入的目标测试路径将数据选择器的实际路径切换至目标测试路径。
进一步的,所述方法还包括:
通过通用异步收发传输器向CPLD的寄存器写入目标测试路径;
CPLD根据寄存器内写入的目标测试路径将数据选择器的实际路径切换至目标测试路径。
进一步的,所述方法还包括:
设置循环测试次数,根据循环测试次数循环切换目标测试路径执行测试,直至测试次数达到所述循环测试次数。
本发明的有益效果在于,
本发明提供的硬盘背板LED无硬盘测试装置及方法,通过设置CPLD直接对接解码器的对外接口,并在数据选择器增设路径,实现通过解码器直接控制数据选择器切换路径,通过切换路径生成LED状态控制信号,从而实现对LED状态的控制。本发明能够在无硬盘、无主板的情况下对硬盘背板的LED进行各种状态测试,工厂端可以能够快速确认LED物料或是PCBA打件是否有问题,且本发明能够通过多种途径对LED状态进行控制,充分考虑了硬盘背板在生成后的各种测试场景,提高了硬盘背板LED测试效率和质量。
此外,本发明设计原理可靠,结构简单,具有非常广泛的应用前景。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例的硬盘背板LED无硬盘测试装置的示意性结构图。
图2是本发明另一个实施例的硬盘背板LED无硬盘测试装置的示意性结构图。
具体实施方式
为了使本技术领域的人员更好地理解本发明中的技术方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
下面对本发明中出现的关键术语进行解释。
BMC,执行伺服器远端管理控制器,英文全称为Baseboard ManagementController.为基板管理控制器。它可以在机器未开机的状态下,对机器进行固件升级、查看机器设备、等一些操作。在BMC中完全实现IPMI功能需要一个功能强大的16位元或32位元微控制器以及用于数据储存的RAM、用于非挥发性数据储存的快闪记忆体和韧体,在安全远程重启、安全重新上电、LAN警告和方法健康监视方面能提供基本的远程可管理性。除了基本的IPMI功能和方法工作监视功能外,通过利用2个快闪记忆体之一储存以前的BIOS,mBMC还能实现BIOS快速元件的选择和保护。例如,在远程BIOS升级後方法不能启动时,远程管理人员可以切换回以前工作的BIOS映像来启动方法。一旦BIOS升级後,BIOS映像还能被锁住,可有效防止病毒对它的侵害。
I2C总线是由Philips公司开发的一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。主器件用于启动总线传送数据,并产生时钟以开放传送的器件,此时任何被寻址的器件均被认为是从器件.在总线上主和从、发和收的关系不是恒定的,而取决于此时数据传送方向。如果主机要发送数据给从器件,则主机首先寻址从器件,然后主动发送数据至从器件,最后由主机终止数据传送;如果主机要接收从器件的数据,首先由主器件寻址从器件.然后主机接收从器件发送的数据,最后由主机终止接收过程。在这种情况下.主机负责产生定时时钟和终止数据传送。
CPU中央处理器(central processing unit,简称CPU)作为计算机方法的运算和控制核心,是信息处理、程序运行的最终执行单元。
CPLD采用CMOS EPROM、EEPROM、快闪存储器和SRAM等编程技术,从而构成了高密度、高速度和低功耗的可编程逻辑器件。CPLD中的逻辑块类似于一个小规模PLD,通常一个逻辑块包含4~20个宏单元,每个宏单元一般由乘积项阵列、乘积项分配和可编程寄存器构成。每个宏单元有多种配置方式,各宏单元也可级联使用,因此可实现较复杂组合逻辑和时序逻辑功能。对集成度较高的CPLD,通常还提供了带片内RAM/ROM的嵌入阵列块。可编程互连通道主要提供逻辑块、宏单元、输入/输出引脚间的互连网络。输入/输出块(I/O块)提供内部逻辑到器件I/O引脚之间的接口。
为了便于对本发明的理解,下面以本发明硬盘背板LED无硬盘测试装置的原理,结合实施例中对硬盘背板LED进行无硬盘测试的过程,对本发明提供的硬盘背板LED无硬盘测试装置及方法做进一步的描述。
实施例1
请参考图1,本实施例提供一种硬盘背板LED无硬盘测试装置,包括:
CPLD,CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;CPLD包括解码器、数据选择器和寄存器,数据选择器的输入端和输出端均设有解码器;数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;具体的,第一测试路径对应Active状态,即读写状态,LED在该状态下闪烁;第二测试路径对应Locate状态,即当方法要定位找寻硬盘位子导就会持续恒亮;第三测试路径对应Fault状态,即当硬盘有异常时,Fault状态的LED就会闪烁。
CPLD还包括对外接口,对外接口连接解码器;对外接口连接外部控制器,外部控制器为指拨开关,本实施例中指拨开关具有三个档位,档位1对应第一测试路径,档位2对应第二测试路径,档位3对应第三测试路径。
在使用时,指拨开关将当前档位信号发送至CPLD,CPLD的解码器对档位信号进行解码处理,将处理后的档位信号发送至数据选择器,数据选择器将路径切换为档位信号对应的测试路径,切换后的测试路径信号由数据选择器输出端的解码器进行处理,并将处理后的路径信号发送至LED控制器,LED控制器根据处理后的路径信号控制LED点亮状态。例如指拨开关的当前档位为档位1,则解码器1对档位1信号进行处理发送至数据选择器,CPLD将数据选择器的路径切换至与档位1对应的第一测试路径(图1中的路径2),然后解码器2对路径信号进行处理,并将处理后的路径信号发送至硬盘背板的LED控制器,控制所有LED均处于Active状态。
同时,为了增加装置的适用性,将CPLD寄存器与解码器1连接,BMC通过I2C总线连接CPLD,BMC可将控制指令写入CPLD的寄存器,解码器1将寄存器中的指令进行处理,处理后的指令可控制数据选择器切换路径,通过控制数据选择器切换路径实现对LED状态的控制。
本实施例中优先将BMC来的控制讯号做为第一优先级可决定数据选择器的切换路径为何,BMC通过I2C interface,即可将数据选择器路径由0/1切换至2/3/4;只有在BMC管理失效的情况下再采用指拨开关的控制信号。
实施例2
请参考图2,本实施例提供一种硬盘背板LED无硬盘测试装置,包括:
CPLD,CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;CPLD包括解码器、数据选择器和寄存器,数据选择器的输入端和输出端均设有解码器;解码器包括解码器1和解码器2,数据选择器包括第一控制路径(路径0)和第二控制路径(路径1);第一控制路径连接CPU VPP接口,第二控制路径连接PCH的SGPIO接口;解码器1连接数据选择器的输入端,解码器2数据选择器的输出端。数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;具体的,第一测试路径对应Active状态,即读写状态,LED在该状态下闪烁;第二测试路径对应Locate状态,即当方法要定位找寻硬盘位子导就会持续恒亮;第三测试路径对应Fault状态,即当硬盘有异常时,Fault状态的LED就会闪烁。
CPLD还包括对外接口,对外接口连接解码器;对外接口连接外部控制器,外部控制器为指拨开关,本实施例中指拨开关具有三个档位,档位1对应第一测试路径,档位2对应第二测试路径,档位3对应第三测试路径。
在使用时,指拨开关将当前档位信号发送至CPLD,CPLD的解码器对档位信号进行解码处理,将处理后的档位信号发送至数据选择器,数据选择器将路径切换为档位信号对应的测试路径,切换后的测试路径信号由数据选择器输出端的解码器进行处理,并将处理后的路径信号发送至LED控制器,LED控制器根据处理后的路径信号控制LED点亮状态。例如指拨开关的当前档位为档位1,则解码器1对档位1信号进行处理发送至数据选择器,CPLD将数据选择器的路径切换至与档位1对应的第一测试路径(图1中的路径2),然后解码器2对路径信号进行处理,并将处理后的路径信号发送至硬盘背板的LED控制器,控制所有LED均处于Active状态。
同时,为了增加装置的适用性,将CPLD寄存器与解码器1连接,BMC通过I2C总线连接CPLD,BMC可将控制指令写入CPLD的寄存器,解码器1将寄存器中的指令进行处理,处理后的指令可控制数据选择器切换路径,通过控制数据选择器切换路径实现对LED状态的控制。
然而,在实际应用上,也遇过有时候BMC至BP的I2C Bus不通或是BMC软件开发尚未完整,而整个方法又全部装入方法机壳内,导致BMC无法点灯也无法去播动开关来确认硬盘背板是否可以正常点亮。本实施例令对外接口对接通用异步收发传输器,通用异步收发传输器连接外部控制终端。在BMC或是硬件上的开关皆无法正常使用的情况下,外部控制终端通过异步收发传输器向CPLD的寄存器写入控制指令,进而控制数据选择器进行路径切换,从而控制LED状态。
本实施例提供的硬盘背板LED无硬盘测试装置,通过设置CPLD直接对接解码器的对外接口,并在数据选择器增设路径,实现通过解码器直接控制数据选择器切换路径,通过切换路径生成LED状态控制信号,从而实现对LED状态的控制。本发明能够在无硬盘、无主板的情况下对硬盘背板的LED进行各种状态测试,工厂端可以能够快速确认LED物料或是PCBA打件是否有问题,且本发明能够通过多种途径对LED状态进行控制,充分考虑了硬盘背板在生成后的各种测试场景,提高了硬盘背板LED测试效率和质量。
实施例3
本实施例提供一种硬盘背板LED无硬盘测试装置,包括:
CPLD,CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;CPLD包括解码器、数据选择器和寄存器,数据选择器的输入端和输出端均设有解码器;解码器包括解码器1和解码器2,数据选择器包括第一控制路径(路径0)和第二控制路径(路径1);第一控制路径连接CPU VPP接口,第二控制路径连接PCH的SGPIO接口;解码器1连接数据选择器的输入端,解码器2数据选择器的输出端。数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;具体的,第一测试路径对应Active状态,即读写状态,LED在该状态下闪烁;第二测试路径对应Locate状态,即当方法要定位找寻硬盘位子导就会持续恒亮;第三测试路径对应Fault状态,即当硬盘有异常时,Fault状态的LED就会闪烁。
CPLD还包括对外接口,对外接口连接解码器;对外接口连接外部控制器,外部控制器为指拨开关,本实施例中指拨开关具有三个档位,档位1对应第一测试路径,档位2对应第二测试路径,档位3对应第三测试路径。
在使用时,指拨开关将当前档位信号发送至CPLD,CPLD的解码器对档位信号进行解码处理,将处理后的档位信号发送至数据选择器,数据选择器将路径切换为档位信号对应的测试路径,切换后的测试路径信号由数据选择器输出端的解码器进行处理,并将处理后的路径信号发送至LED控制器,LED控制器根据处理后的路径信号控制LED点亮状态。例如指拨开关的当前档位为档位1,则解码器1对档位1信号进行处理发送至数据选择器,CPLD将数据选择器的路径切换至与档位1对应的第一测试路径(图1中的路径2),然后解码器2对路径信号进行处理,并将处理后的路径信号发送至硬盘背板的LED控制器,控制所有LED均处于Active状态。
实施例4
本实施例提供一种硬盘背板LED无硬盘测试方法,包括以下步骤:
S1、通过设置指拨开关将CPLD的数据选择器实际路径切换至目标测试路径,所述目标测试路径为第一测试路径、第二测试路径和第三测试路径中的任一种;具体的,指拨开关将设置的开关位发送至CPLD解码器;解码器对接收的开关位进行信号转换后将转换后的开关位信号发送至数据选择器;数据选择器将实际路径切换至转换后的开关位信号对应的目标测试路径。
S2、通过将数据选择器的实际路径切换至目标测试路径,控制LED执行目标测试路径对应的控制状态;
S3、检验LED的实际状态是否与目标测试路径对应的控制状态一致,若是则判定硬盘背板LED通过测试。
在实际应用中,具体步骤为:
在系统完全没上硬盘的情况,将系统上电;
通过切换SW的3个开关,若播1,则让Active LED恒亮;
通过切换SW的3个开关,若播2,则让Locate LED恒亮;
通过切换SW的3个开关,若播3,则让Fault LED恒亮。
实施例5
本实施例提供一种硬盘背板LED无硬盘测试方法,包括以下步骤:
BMC填写CPLD内的寄存器,当写入启动至Active LED缓存器,则让Active LED恒亮;
BMC填写CPLD内的寄存器,当写入启动至Locate LED缓存器,则让Locate LED恒亮;
BMC填写CPLD内的寄存器,当写入启动至Fault LED缓存器,则让FaultLED恒亮。
实施例6
本实施例提供一种硬盘背板LED无硬盘测试,包括:
Uart路径填写CPLD内的寄存器,当写入启动至Active LED缓存器,则让ActiveLED恒亮;
Uart路径填写CPLD内的寄存器,当写入启动至Locate LED缓存器,则让LocateLED恒亮;
Uart路径填写CPLD内的寄存器,当写入启动至Fault LED缓存器,则让Fault LED恒亮。
实施例7
本实施例提供一种硬盘背板LED无硬盘测试方法,包括:
预先设定BMC的控制信号等级最高,根据BMC信号对LED状态进行控制:
BMC填写CPLD内的寄存器,当写入启动至Active LED缓存器,则让Active LED恒亮;
BMC填写CPLD内的寄存器,当写入启动至Locate LED缓存器,则让Locate LED恒亮;
BMC填写CPLD内的寄存器,当写入启动至Fault LED缓存器,则让FaultLED恒亮。
若BMC控制失败则接收指拨开关的控制信号,指拨开关的控制方法为:
通过切换SW的3个开关,若播1,则让Active LED恒亮;
通过切换SW的3个开关,若播2,则让Locate LED恒亮;
通过切换SW的3个开关,若播3,则让Fault LED恒亮。
每次控制LED状态后,查看LED的实际点亮状态,判断与控制状态是否一致,若一致则判定硬盘背板的LED正常,若不一致则判定硬盘背板不合格。
预先设定循环测试次数,例如测试10次,LED依次被设定为Active LED、LocateLED、Fault LED为测试一次,在循环测试10次后可以确保硬盘背板的准确性。
本实施例提供的硬盘背板LED无硬盘测试方法,通过设置CPLD直接对接解码器的对外接口,并在数据选择器增设路径,实现通过解码器直接控制数据选择器切换路径,通过切换路径生成LED状态控制信号,从而实现对LED状态的控制。本发明能够在无硬盘、无主板的情况下对硬盘背板的LED进行各种状态测试,工厂端可以能够快速确认LED物料或是PCBA打件是否有问题,且本发明能够通过多种途径对LED状态进行控制,充分考虑了硬盘背板在生成后的各种测试场景,提高了硬盘背板LED测试效率和质量。
本实施例提供的一种终端,该终端可以包括:处理器、存储器、硬盘背板及通信单元。这些组件通过一条或多条总线进行通信,本领域技术人员可以理解,图中示出的服务器的结构并不构成对本发明的限定,它既可以是总线形结构,也可以是星型结构,还可以包括比图示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
其中,该存储器可以用于存储处理器的执行指令,存储器可以由任何类型的易失性或非易失性存储终端或者它们的组合实现,如静态随机存取存储器(SRAM),电可擦除可编程只读存储器(EEPROM),可擦除可编程只读存储器(EPROM),可编程只读存储器(PROM),只读存储器(ROM),磁存储器,快闪存储器,磁盘或光盘。当存储器中的执行指令由处理器执行时,使得终端能够执行以下上述方法实施例中的部分或全部步骤。
处理器为存储终端的控制中心,利用各种接口和线路连接整个电子终端的各个部分,通过运行或执行存储在存储器内的软件程序和/或模块,以及调用存储在存储器内的数据,以执行电子终端的各种功能和/或处理数据。所述处理器可以由集成电路(IntegratedCircuit,简称IC)组成,例如可以由单颗封装的IC所组成,也可以由连接多颗相同功能或不同功能的封装IC而组成。举例来说,处理器可以仅包括中央处理器(Central ProcessingUnit,简称CPU)。在本发明实施方式中,CPU可以是单运算核心,也可以包括多运算核心。
通信单元,用于建立通信信道,从而使所述存储终端可以与其它终端进行通信。接收其他终端发送的用户数据或者向其他终端发送用户数据。
硬盘背板包括CPLD,CPLD控制硬盘背板的LED;CPLD包括解码器、数据选择器和寄存器,所述数据选择器的输入端和输出端均设有解码器;所述数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;所述CPLD还包括对外接口,所述对外接口连接解码器;所述对外接口连接外部控制器。
因此,本发明通过设置CPLD直接对接解码器的对外接口,并在数据选择器增设路径,实现通过解码器直接控制数据选择器切换路径,通过切换路径生成LED状态控制信号,从而实现对LED状态的控制。本发明能够在无硬盘、无主板的情况下对硬盘背板的LED进行各种状态测试,工厂端可以能够快速确认LED物料或是PCBA打件是否有问题,且本发明能够通过多种途径对LED状态进行控制,充分考虑了硬盘背板在生成后的各种测试场景,提高了硬盘背板LED测试效率和质量,本实施例所能达到的技术效果可以参见上文中的描述,此处不再赘述。
本说明书中各个实施例之间相同相似的部分互相参见即可。尤其,对于终端实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例中的说明即可。
在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的方法实施例仅仅是示意性的。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,方法或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
尽管通过参考附图并结合优选实施例的方式对本发明进行了详细描述,但本发明并不限于此。在不脱离本发明的精神和实质的前提下,本领域普通技术人员可以对本发明的实施例进行各种等效的修改或替换,而这些修改或替换都应在本发明的涵盖范围内/任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (8)
1.一种硬盘背板LED无硬盘测试方法,其特征在于,包括:
布置CPLD,所述CPLD设置在硬盘背板上,且CPLD控制硬盘背板的LED;所述CPLD包括解码器、数据选择器和寄存器,所述数据选择器的输入端和输出端均设有解码器;所述数据选择器包括第一测试路径、第二测试路径和第三测试路径,第一测试路径、第二测试路径和第三测试路径分别对应特定的LED控制状态;所述CPLD还包括对外接口,所述对外接口连接解码器;所述对外接口连接外部控制器;所述外部控制器为指拨开关;
通过设置指拨开关将CPLD的数据选择器实际路径切换至目标测试路径,所述目标测试路径为第一测试路径、第二测试路径和第三测试路径中的任一种;
通过将数据选择器的实际路径切换至目标测试路径,控制LED执行目标测试路径对应的控制状态;
检验LED的实际状态是否与目标测试路径对应的控制状态一致,若是则判定硬盘背板LED通过测试。
2.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,所述对外接口通过I2C总线连接BMC。
3.根据权利要求2所述的硬盘背板LED无硬盘测试方法,其特征在于,所述对外接口对接通用异步收发传输器,所述通用异步收发传输器连接外部控制终端。
4.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,所述解码器包括第一子解码器和第二子解码器,所述数据选择器包括第一控制路径和第二控制路径;所述第一控制路径连接CPU VPP接口,第二控制路径连接PCH的SGPIO接口;所述第一子解码器连接数据选择器的输入端,第二子解码器连接数据选择器的输出端。
5.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,通过设置指拨开关将CPLD的数据选择器实际路径切换至目标测试路径,包括:
指拨开关将设置的开关位发送至CPLD解码器;
解码器对接收的开关位进行信号转换后将转换后的开关位信号发送至数据选择器;
数据选择器将实际路径切换至转换后的开关位信号对应的目标测试路径。
6.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,所述方法还包括:
BMC将目标测试路径写入CPLD的寄存器;
CPLD根据寄存器内写入的目标测试路径将数据选择器的实际路径切换至目标测试路径。
7.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,所述方法还包括:
通过通用异步收发传输器向CPLD的寄存器写入目标测试路径;
CPLD根据寄存器内写入的目标测试路径将数据选择器的实际路径切换至目标测试路径。
8.根据权利要求1所述的硬盘背板LED无硬盘测试方法,其特征在于,所述方法还包括:
设置循环测试次数,根据循环测试次数循环切换目标测试路径执行测试,直至测试次数达到所述循环测试次数。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110722513.3A CN113608937B (zh) | 2021-06-28 | 2021-06-28 | 硬盘背板led无硬盘测试装置及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110722513.3A CN113608937B (zh) | 2021-06-28 | 2021-06-28 | 硬盘背板led无硬盘测试装置及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113608937A CN113608937A (zh) | 2021-11-05 |
CN113608937B true CN113608937B (zh) | 2023-07-18 |
Family
ID=78336894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110722513.3A Active CN113608937B (zh) | 2021-06-28 | 2021-06-28 | 硬盘背板led无硬盘测试装置及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113608937B (zh) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112527575A (zh) * | 2020-11-26 | 2021-03-19 | 浪潮电子信息产业股份有限公司 | 一种硬盘点灯测试方法、装置、设备及可读存储介质 |
-
2021
- 2021-06-28 CN CN202110722513.3A patent/CN113608937B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112527575A (zh) * | 2020-11-26 | 2021-03-19 | 浪潮电子信息产业股份有限公司 | 一种硬盘点灯测试方法、装置、设备及可读存储介质 |
Also Published As
Publication number | Publication date |
---|---|
CN113608937A (zh) | 2021-11-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI230329B (en) | Method and apparatus for embedded built-in self-test (BIST) of electronic circuits and systems | |
US7478299B2 (en) | Processor fault isolation | |
CN103477296B (zh) | 用于从bios prom配置可编程逻辑器件的装置 | |
KR20110124617A (ko) | 시스템-온-칩 및 그것의 디버깅 방법 | |
JP2000332205A (ja) | プロセッサ内蔵半導体集積回路装置 | |
US6851014B2 (en) | Memory device having automatic protocol detection | |
US9690602B2 (en) | Techniques for programming and verifying backplane controller chip firmware | |
CN103605542A (zh) | Fpga配置文件的在线升级装置 | |
US20150100298A1 (en) | Techniques for validating functionality of backplane controller chips | |
CN112306937B (zh) | 服务器中主板器件的设定选择电路、方法、设备及介质 | |
CN113608937B (zh) | 硬盘背板led无硬盘测试装置及方法 | |
CN115344308A (zh) | 安全启动装置及方法 | |
CN115221015A (zh) | 硬盘故障预警方法、系统、终端及存储介质 | |
CN113760800A (zh) | 基于bmc的串口路径选择方法、系统、终端及存储介质 | |
CN104678292A (zh) | 一种复杂可编程逻辑器件cpld测试方法和装置 | |
US11392325B2 (en) | Method and system for parallel flash memory programming | |
CN114996069A (zh) | 一种主板测试方法、装置以及介质 | |
CN114489743A (zh) | 一种片上可编程系统的程序烧写及加载运行方法 | |
EP3803603B1 (en) | Software-trace message sink peripheral | |
CN113765827B (zh) | 一种交换机固件保护系统 | |
CN113626821B (zh) | 服务器mac地址无线刷录方法、系统、终端及存储介质 | |
CN115422110B (zh) | 电子设备和PCIE Switch芯片的端口配置方法 | |
CN112015579A (zh) | 计算机装置与基本输入输出系统的检测方法 | |
CN115114101B (zh) | 一种链路测试方法、装置、系统和存储介质 | |
CN114443446B (zh) | 硬盘指示灯控制方法、系统、终端及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |