CN113516958B - 数位-类比转换器及源极驱动器 - Google Patents
数位-类比转换器及源极驱动器 Download PDFInfo
- Publication number
- CN113516958B CN113516958B CN202111047959.7A CN202111047959A CN113516958B CN 113516958 B CN113516958 B CN 113516958B CN 202111047959 A CN202111047959 A CN 202111047959A CN 113516958 B CN113516958 B CN 113516958B
- Authority
- CN
- China
- Prior art keywords
- bit
- selection
- efficiency
- digital
- analog
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明涉及数模转换技术领域,具体公开了一种数位‑类比转换器,包含一第一转换电路以及一第二转换电路。该第一转换电路用来根据该数位输入讯号,产生多个中继讯号。该第二转换电路耦接于该第一转换电路,用来根据一数位输入讯号及该多个中继讯号,产生一类比输出讯号。该第二转换电路包含一解码器以及多个开关。该解码器用来根据该数位输入讯号,产生一选择讯号。该多个开关用来根据该选择讯号,选择该多个中继讯号中的一者,以做为该类比输出讯号。该多个类比电压与该类比输出讯号之间形成多个讯号路径,且该多个讯号路径不通过该第二转换电路的该解码器。利用本发明,能够提高数位‑类比转换器的处理速度。
Description
技术领域
本发明涉及数模转换技术领域,尤其涉及一种具备较低RC延迟的数位-类比转换器及源极驱动器。
背景技术
随着液晶显示(Liquid Crystal Display,LCD)面板技术的进步,消费市场对高阶LCD面板的需求也随之增加。目前的高阶LCD面板指的是可支援高帧率(Frame Rate)、高色彩深度及具备高解析度的大尺寸面板;例如,帧率(Frame Rate)为120Hz、色彩深度为10位元(即可显示1024种灰阶的色彩)及解析度为8K(即7680*4320平方像素)的超高画质电视(Ultra High Definition Television,UHDTV)。
然而,为了满足上述应用需求,用来对输入讯号进行处理的数位-类比转换器(Digital-to-Analog, DAC)的处理速度也必须相对应地提高。因此,如何提高数位-类比转换器的处理速度,实乃本领域的重要课题之一。
发明内容
本发明要解决的技术问题是:为了解决现有技术中的数位-类比转换器处理速度较慢,导致LCD面板性能无法提高的技术问题。本发明提供一种数位-类比转换器及源极驱动器,其具备较低RC延迟,能够提升数位-类比转换器的处理速度。
本发明解决其技术问题所采用的技术方案是:一种数位-类比转换器,用于根据一数位输入讯号,选择多个类比电压中的一者,以将所述数位输入讯号转换为一类比输出讯号,所述数位-类比转换器包含:
一第一转换电路,用来根据所述数位输入讯号,产生多个中继讯号;以及
一第二转换电路,耦接于所述第一转换电路,用于根据所述数位输入讯号及所述多个中继讯号,产生所述类比输出讯号,其中,所述第二转换电路包含:
一解码器,用于根据所述数位输入讯号,产生一选择讯号;以及
多个开关,耦接于所述解码器,用于根据所述选择讯号,选择所述多个中继讯号中的一者,以做为所述类比输出讯号。
进一步地,所述多个类比电压与所述类比输出讯号之间形成多个讯号路径,所述多个讯号路径不通过所述第二转换电路的解码器。
进一步地,所述数位输入讯号包含n个位元,所述解码器为一m输入对2m输出的解码器,m、n为正整数,且2≦m≦n-1。也就是说,当解码器的输入讯号数量为m时,输出讯号数量为2m。
进一步地,所述多个开关的数量为2m个。
进一步地,所述多个讯号路径中的每一者通过(n-m+1)个开关传递所述多个类比电压中的一者和所述多个中继讯号中的一者。
进一步地,所述数位输入讯号包含(n-m)个最低效位元和m个最高效位元,所述第一转换电路用于根据所述(n-m)个最低效位元,产生所述多个中继讯号,且所述第二转换电路用于根据所述m个最高效位元及所述多个中继讯号,选择所述多个中继讯号中的一者,以做为所述类比输出讯号。
进一步地,当m为3时,所述数位输入讯号包含一第一高效位元、一第二高效位元以及一第三高效位元,选择号包含一第零选择位元、一第一选择位元、一第二选择位元、一第三选择位元、一第四选择位元、一第五选择位元、一第六选择位元和一第七选择位元,且所述解码器包含:
一第一反向器、一第二反向器和一第三反向器,所述第一反向器、所述第二反向器和所述第三反向器分别用于接收所述第三高效位元、所述第二高效位元和所述第一高效位元,据以产生所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元;以及
一第一及闸、一第二及闸、一第三及闸、一第四及闸、一第五及闸、一第六及闸、一第七及闸和一第八及闸,耦接于所述第一反向器、所述第二反向器和所述第三反向器,用于分别产生所述第零选择位元、所述第一选择位元、所述第二选择位元、所述第三选择位元、所述第四选择位元、所述第五选择位元、所述第六选择位元和所述第七选择位元。
进一步地,所述第一及闸根据所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元,产生所述第零选择位元;所述第二及闸根据所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元,产生所述第一选择位元;所述第三及闸根据所述第三高效位元的反向位元、所述第二高效位元和所述第一高效位元的反向位元,产生所述第二选择位元;所述第四及闸根据所述第三高效位元的反向位元、所述第二高效位元和所述第一高效位元,产生所述第三选择位元;所述第五及闸根据所述第三高效位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元,产生所述第四选择位元;所述第六及闸根据所述第三高效位元、所述第二高效位元的反向位元和所述第一高效位元,产生所述第五选择位元;所述第七及闸根据所述第三高效位元、所述第二高效位元和所述第一高效位元的反向位元,产生所述第六选择位元;以及所述第八及闸根据所述第三高效位元、所述第二高效位元和所述第一高效位元,产生所述第七选择位元。
一种源极驱动器,包含如上所述的数位-类比转换器,用于根据一数位输入讯号,选择多个类比电压中的一者,以将所述数位输入讯号转换为一类比输出讯号;
一运算放大器,耦接于所述数位-类比转换器,用来根据所述类比输出讯号,产生一通道输出讯号;以及
一通道开关,耦接于所述运算放大器,用来根据一通道控制讯号,输出所述通道输出讯号,以作为一源极输出讯号。
进一步地,所述运算放大器包含:
一正输入端,耦接于所述数位-类比转换器,用于接收所述类比输出讯号;
一负输入端;以及
一输出端,耦接于所述负输入端,用于输出所述通道输出讯号。
本发明的有益效果如下:
相比于现有技术,本发明的数位-类比转换器及源极驱动器利用解码器来对数位输入讯号中的部份位元进行解码,能够减少讯号路径上遭遇到的开关数量。当数位-类比转换器中的讯号路径上遭遇到的开关数量越少,则讯号路径的RC延迟越短,能够提高数位-类比转换器的处理速度。
附图说明
下面结合附图和实施例对本发明进一步说明。
图1为根据本发明实施例的源极驱动器的示意图。
图2为数位-类比转换器的逻辑电路示意图。
图3为图2的开关的等效电路示意图。
图4为根据本发明实施例的通道控制讯号、目标电压、类比输出讯号、通道输出讯号及源极输出讯号的电压对时间的示意图。
图5为另一通道控制讯号、目标电压、另一类比输出讯号、另一通道输出讯号及另一源极输出讯号的电压对时间的示意图。
图6为另一通道控制讯号、目标电压及另一类比输出讯号的电压对时间的示意图。
图7为根据本发明实施例的数位-类比转换器的示意图。
图8为根据本发明实施例图7的解码器的逻辑电路示意图。
图中:
1: 源极驱动器
10:数位-类比转换器一
20:数位-类比转换器二
70: 数位-类比转换器三
700: 解码器
22: 转换电路,71:第一转换电路,72:第二转换电路
91:第一反向器,92:第二反向器,93:第三反向器
901: 第一及闸,902:第二及闸,903:第三及闸,904:第四及闸,905:第五及闸,906:第六及闸,907:第七及闸,908:第八及闸
B[n-1]…B[0]: 反向位元
CH_CTR:通道控制讯号一
CH_CTR5: 通道控制讯号二
40: 通道开关
CH_OUT:通道输出讯号一
CH_OUT5: 通道输出讯号二
Cp: 寄生电容
D[7:0]: 选择讯号
D[7]…D[0]: 第七-第零选择位元
DAC_OUT:类比输出讯号一
DAC_OUT5:类比输出讯号二
Gray[2n-1]…Gray[0]: 类比电压
L[7]…L[0]: 中继讯号
IN: 数位输入讯号
30: 运算放大器
Ron: 电阻
SD_OUT:源极输出讯号一
SD_OUT5: 源极输出讯号二
S[n-1]…S[0]: 输入位元
50: 开关
TA: 数位-类比转换时间
TB:驱动时间一
TB6: 驱动时间二
VH:目标电压一
VL: 目标电压二
Vth: 临限电压。
具体实施方式
现在结合附图对本发明作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本发明的基本结构,因此其仅显示与本发明有关的构成。
如图1所示,源极驱动器1可应用于色彩深度为n位元的显示器,用于提供源极输出讯号给一条源极线(Source Line)或一条源极通道(Source Channel)。在结构上,源极驱动器1包含一数位-类比转换器一10、一运算放大器30以及一通道开关40。数位-类比转换器一10耦接于多个类比电压Gray[2n-1]…Gray[0],用于根据一数位输入讯号IN,选择多个类比电压Gray[2n-1]…Gray[0]中的一者,以将数位输入讯号IN转换为一类比输出讯号一DAC_OUT。数位输入讯号IN包含n个输入位元S[n-1]…S[0]。运算放大器30耦接于数位-类比转换器一10,用于根据类比输出讯号一DAC_OUT,产生一通道输出讯号一CH_CTR。通道开关40耦接于运算放大器30,用于根据一通道控制讯号一CH_CTR,输出通道输出讯号一CH_CTR,以作为一源极输出讯号一SD_OUT。运算放大器30包含一正输入端,耦接于数位-类比转换器一10,用于接收类比输出讯号一DAC_OUT;一负输入端;以及一输出端,耦接于负输入端,用于输出通道输出讯号一CH_CTR。于一实施例中,源极驱动器1可用于一液晶显示器,该液晶显示器的像素解析度为8K、色彩深度为10位元且帧率(Frame Rate)或更新率(Refresh Rate)为120赫兹。
当源极驱动器1应用于色彩深度为10个二进制位元(n=10)的显示器时,数位输入讯号IN包含十个输入位元S[9]…S[0],以表示单一像素的色彩的灰阶值(Grayscale)。因此,色彩深度为10位元的显示器可分辨并显示1024种灰阶的色彩。在实际应用中,数位-类比转换器一10根据数位输入讯号S[9]…S[0],从1024个类比电压Gray[1023]…Gray[0]中选择一者来作为类比输出讯号一DAC_OUT,使得显示器的特定显示像素可呈现具有特定灰阶的色彩。
如图2所示,数位-类比转换器二20为图1的数位-类比转换器一10的一种具体结构。数位-类比转换器二20为树状架构,透过串联的多个电阻对系统电压进行分压,以产生多个类比电压Gray[2n-1]…Gray[0]。接着,透过多个输入位元S[n-1]…S[0](及其反向位元B[n-1]…B[0])来导通某些开关50,以在类比电压与类比输出讯号一DAC_OUT之间形成讯号路径。如此一来,数位-类比转换器二20可根据多个输入位元S[n-1]…S[0] (及其反向位元B[n-1]…B[0]),选择多个类比电压Gray[2n-1]…Gray[0]中的一者,以将多个输入位元S[n-1]…S[0]转换为类比输出讯号一DAC_OUT。转换电路22为数位-类比转换器二20的一部分,用于根据多个输入位元S[n-1]、S[n-2]和S[n-3],导通某些开关50来形成讯号路径。举例来说,当输入位元S[n-1]、S[n-2]和S[n-3]为二进制位元“111”时,其B[n-1]、B[n-2]和B[n-3]为二进制位元“000”,则输入位元S[n-1]可导通两个并联开关中的一者,输入位元S[n-2]可导通四个并联开关中的两者,且输入位元S[n-3]可导通八个并联开关中的四者,以形成通过三个串联开关的讯号路径。
图3为图2的开关50的等效电路示意图。如图3所示,开关50可以是一电晶体,其电阻值为Ron且寄生电容值为Cp。经由实验或模拟可知,数位-类比转换器二20的开关50的电阻Ron与寄生电容Cp的大小决定了RC延迟的大小,对数位-类比转换器二20的处理速度的影响最为显著。当数位-类比转换器二20的讯号路径通过的开关50数量越多,RC延迟也越长。
传统上,提高数位-类比转换器二20的处理速度的作法大多为增加开关50的电晶体的纵横比(W/L Ratio)来降低电阻Ron,然而此作法会导致寄生电容Cp上升。另一种作法是在数位-类比转换器二20的电路架构下使用低临界电压Vth(Threshold Voltage)的电晶体,由于低临界电压Vth的电晶体的电阻Ron较小,因此所占的面积也较小,进而具备较低的寄生电容Cp,然而此作法的代价是昂贵的制造成本。
如图4所示,本实施例的通道控制讯号一CH_CTR、目标电压一VH和VL、类比输出讯号一DAC_OUT、通道输出讯号一CH_CTR及源极输出讯号一SD_OUT的电压随时间而变化。在图1的源极驱动器1的单一通道驱动期间(包含数位-类比转换时间TA和驱动时间一TB)中,当通道开关40侦测到控制讯号CH_CTR的上升边缘(Rising Edge)时,数位-类比转换时间TA开始,通道开关40关闭而断开源极通道,数位-类比转换器一10进行数位-类比转换,使得类比输出讯号一DAC_OUT逐渐上升。运算放大器30产生的通道输出讯号一CH_CTR随着类比输出讯号一DAC_OUT上升而上升。通道开关40输出的源极输出讯号一SD_OUT在数位-类比转换时间TA内保持在目标电压二VL。
当通道开关40侦测到控制讯号CH_CTR的下降边缘(Falling Edge)时,驱动时间一TB开始,通道开关40导通而连接源极通道,运算放大器30的输出端的通道输出讯号一CH_CTR的电压略为下降。然而,由于类比输出讯号一DAC_OUT已达目标电压一VH并大于通道输出讯号一CH_CTR,故运算放大器30将通道输出讯号一CH_CTR逐渐提高到目标电压一VH。通道开关40将通道输出讯号一CH_CTR作为源极输出讯号一SD_OUT而输出到源极通道。
周而复始地,当通道开关40再次侦测到控制讯号CH_CTR的上升边缘时,数位-类比转换时间TA再次开始;接着,当通道开关40再次侦测到控制讯号CH_CTR的下降边缘时,驱动时间一TB再次开始。由于显示器的线反转(Line Inversion)操作,故类比输出讯号一DAC_OUT、通道输出讯号一CH_CTR和源极输出讯号一SD_OUT由目标电压一VH下降到目标电压二VL。
如图5所示,本实施例的另一通道控制讯号二CH_CTR5、目标电压一VH和VL、另一类比输出讯号二DAC_OUT5、另一通道输出讯号二CH_CTR5及另一源极输出讯号二SD_OUT5的电压随时间而变化。在图1的源极驱动器1使用图2的数位-类比转换器二20的前提下,由于RC延迟太长,导致数位-类比转换器二20无法在数位-类比转换时间TA内将类比输出讯号二DAC_OUT5提高到目标电压一VH,造成显示器的画面黯淡、用户观感不佳的问题。
如图6所示,当显示器的帧率提高使得单一通道驱动期间的长度缩短,例如图6的驱动时间二TB6短于图4和图5的驱动时间一TB。在图1的源极驱动器1使用图2的数位-类比转换器二20的前提下,由于RC延迟太长,导致数位-类比转换器二20无法在数位-类比转换时间TA以及驱动时间二TB6内将类比输出讯号二DAC_OUT5提高到目标电压一VH,造成显示器的画面黯淡、用户观感不佳的问题。
由图4、图5和图6可看出,倘若数位-类比转换器一10可在数位-类比转换时间TA内,将类比输出讯号一DAC_OUT提高到目标电压一VH或VL,即可确保显示像素的亮度足够,进而改善显示器的画面黯淡、用户观感不佳的问题。据此,本发明提出了一种数位-类比转换器,其可使用较少的开关来传递类比电压,降低开关导致的RC延迟,进而提高数位-类比转换器一10的处理速度。
如图7至图8所示,数位-类比转换器三70为图1的数位-类比转换器一10的另一种结构,用于根据包含n个输入位元S[n-1]…S[0]的数位输入讯号,选择多个类比电压Gray[2n-1]…Gray[0]中的一者,以将数位输入讯号转换为一类比输出讯号一DAC_OUT。
在结构上,数位-类比转换器三70包含第一转换电路71和第二转换电路72。第一转换电路71用于根据包含n个输入位元S[n-1]…S[0]的数位输入讯号,产生多个中继讯号L[7]…L[0]。第二转换电路72耦接于第一转换电路71,用于根据包含n个输入位元S[n-1]…S[0]的数位输入讯号及多个中继讯号L[7]…L[0],产生类比输出讯号一DAC_OUT。第二转换电路72包含一解码器700以及多个开关。解码器700用于根据包含n个输入位元S[n-1]…S[0]的数位输入讯号,产生一选择讯号D[7:0],其中选择讯号D[7:0]包含多个选择位元D[7]…D[0]。多个开关用于根据选择讯号D[7:0],选择多个中继讯号L[7]…L[0]中的一者,以做为类比输出讯号一DAC_OUT。多个类比电压Gray[2n-1]…Gray[0]与类比输出讯号一DAC_OUT之间形成多个讯号路径,该多个讯号路径不通过(pass through)第二转换电路72的解码器700。
在操作上,在第一转换电路71中,当输入位元S[0]导通开关时,可选择多个类比电压Gray[2n-1]…Gray[0]中的奇数位(Odd Ordered)类比电压如Gray[2n-1]、Gray[2n-3]…及Gray[1];或者,当输入位元S[0]的反向位元B[0] 导通开关时,可选择偶数位的(EvenOrdered)类比电压如Gray[2n-2]、Gray[2n-4]…Gray[0]。当输入位元S[1] 导通开关时,可选择多个类比电压Gray[2n-1-1]…Gray[0]中的奇数位的类比电压如Gray[2n-1-1]、Gray[2n -1-3]…及Gray[1];或者,当输入位元S[1]的反向位元B[1] 导通开关时,可选择偶数位的类比电压如Gray[2n-1-2]、Gray[2n-1-4]…及Gray[0]。依此类推,当多个输入位元S[0]…输入位元S[n-4]或反向位元B[0]…位元B[n-4]分别导通开关时,可选择多个类比电压来作为多个中继讯号L[7]…L[0],并将之传递到第二转换电路72。接着,在第二转换电路72中,在解码器700产生多个选择位元D[7]…D[0]之后,当多个选择位元D[7]…D[0]中的一者导通开关时,可选择多个中继讯号L[7]…L[0]中的一者来做为类比输出讯号一DAC_OUT,并将之传递到运算放大器30(绘于图1)。
换言之,根据上述第一转换电路71和第二转换电路72的操作方式可知,第一转换电路71及多个开关形成多个讯号路径,用于传递多个类比电压Gray[2n-1]…Gray[0]和多个中继讯号L[7]…L[0]。
在本发明实施例中,数位输入讯号IN包含n个位元,解码器700为一m输入对2m输出的解码器,m、n为正整数,且2≦m≦n-1。除此之外,多个开关的数量为2m个。在此情况下,多个讯号路径中的每一者通过(n-m+1)个开关传递多个类比电压Gray[2n-1]…Gray[0]中的一者和多个中继讯号L[7]...L[0]中的一者。再者,多个中继讯号L[2m-1]...L[0]的数量为2m个,以分别对应解码器700的2m输出讯号。
举例来说,在图7的实施例中,假设数位输入讯号IN包含10个输入位元S[9]…S[0],数位输入讯号S[9]为最高效位元(Most Significant Bit,MSB),而数位输入讯号S[0]为最低效位元(Least Significant Bit,LSB)。解码器700为3输入对8输出的解码器,即n=10、m=3。并且,多个开关的数量为8个,且多个中继讯号L[7]...L[0]的数量为8个。在此情况下,多个讯号路径中的每一者通过10-3+1=8个开关传递多个类比电压Gray[1023]…Gray[0]中的一者和多个中继讯号L[7]...L[0]中的一者。相较之下,图2的数位-类比转换器二20的多个讯号路径中的每一者须通过10个开关来传递多个类比电压Gray[1023]…Gray[0]中的一者,以产生类比输出讯号一DAC_OUT。可见,本发明利用解码器700来对数位输入讯号IN中的部份位元进行解码,如此减少讯号路径上遭遇到的开关数量;意即于本发明的数位-类比转换器三70中,讯号路径上遭遇到的开关数量可减少(m-1)个。当讯号路径上遭遇到的开关数量越少,则讯号路径的RC延迟越短,借此提高数位-类比转换器三70的处理速度。
在一实施例中,解码器700为2输入对4输出的解码器,即m=2。并且,多个开关的数量为4个,且多个中继讯号的数量为4个。在此情况下,多个讯号路径中的每一者通过10-2+1=9个开关传递多个类比电压和多个中继讯号;意即于本发明的数位-类比转换器三70中,讯号路径上遭遇到的开关数量可减少1个。
在一实施例中,解码器700为4输入对16输出的解码器,即m=4。并且,多个开关的数量为16个,且多个中继讯号的数量为16个。在此情况下,多个讯号路径中的每一者通过10-4+1=7个开关传递多个类比电压和多个中继讯号;意即于本发明的数位-类比转换器三70中,讯号路径上遭遇到的开关数量可减少3个。
在其他实施例中,电路设计者应当衡量第一转换电路71和第二转换电路72的处理速度,判断适当的m值。详细来说,m值决定了第二转换电路72的m输入对2m输出的解码器和m个开关的处理速度或时间,第二转换电路72的处理速度不应比第一转换电路71的处理速度慢,或第二转换电路72的处理时间不应比第一转换电路71的处理时间长。
在一实施例中,数位输入讯号IN包含(n-m)个最低效位元和m个最高效位元,第一转换电路71用来根据(n-m)个最低效位元,产生多个中继讯号L[7]…L[0],且第二转换电路72用来根据m个最高效位元及多个中继讯号L[7]…L[0],选择多个中继讯号L[7]…L[0]中的一者,以做为类比输出讯号一DAC_OUT。
在一实施例中,当m为3时,数位输入讯号IN包含一第一高效输入位元S[n-1]、一第二高效输入位元S[n-2]以及一第三高效输入位元S[n-3],选择号包含一选择位元D[0]…D[7]。在结构上,解码器700包含多个反向器(Inverter)例如,第一反向器91、第二反向器92和第三反向器93,以及多个及闸(AND Gate)例如,第一及闸901、第二及闸902、第三及闸903、第四及闸904、第五及闸905、第六及闸906、第七及闸907和第八及闸908。第一反向器91、第二反向器92和第三反向器93分别用于接收第三高效输入位元S[n-3]、第二高效输入位元S[n-2]和第一高效输入位元S[n-1],据以产生反向位元B[n-3]、B[n-2]和B[n-1]。第一及闸901、第二及闸902、第三及闸903、第四及闸904、第五及闸905、第六及闸906、第七及闸907和第八及闸908耦接于第一反向器91、第二反向器92和第三反向器93,分别用来产生第零选择位元D[0]、第一选择位元D[1]、第二选择位元D[2]、第三选择位元D[3]、第四选择位元D[4]、第五选择位元D[5]、第六选择位元D[6]和第七选择位元D[7]。
在操作上,第一及闸901根据反向位元B[n-3]、反向位元B[n-2]和反向位元B[n-1],产生第零选择位元D[0]。第二及闸902根据反向位元B[n-3]、反向位元B[n-2]和第一高效输入位元S[n-1],产生第一选择位元D[1]。第三及闸903根据反向位元B[n-3]、第二高效输入位元S[n-2]和反向位元B[n-1],产生第二选择位元D[2]。第四及闸904根据反向位元B[n-3]、第二高效输入位元S[n-2]和第一高效输入位元S[n-1],产生第三选择位元D[3]。第五及闸905根据第三高效输入位元S[n-3]、反向位元B[n-2]和反向位元B[n-1],产生第四选择位元D[4]。第六及闸906根据第三高效输入位元S[n-3]、反向位元B[n-2]和第一高效输入位元S[n-1],产生第五选择位元D[5]。第七及闸907根据第三高效输入位元S[n-3]、第二高效输入位元S[n-2]和反向位元B[n-1],产生第六选择位元D[6]。第八及闸908根据第三高效输入位元S[n-3]、第二高效输入位元S[n-2]和第一高效输入位元S[n-1],产生第七选择位元D[7]。表1为根据本发明实施例图7的解码器真值表。
表1
综上所述,本发明的数位-类比转换器及源极驱动器利用解码器来对数位输入讯号中的部份位元进行解码,如此可减少讯号路径上遭遇到的开关数量。当数位-类比转换器中的讯号路径上遭遇到的开关数量越少,则讯号路径的RC延迟越短,借此提高数位-类比转换器的处理速度。
以上述依据本发明的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项发明技术思想的范围内,进行多样的变更以及修改。本项发明的技术性范围并不局限于说明书上的内容,必须要如权利要求范围来确定其技术性范围。
Claims (6)
1.一种数位-类比转换器,其特征在于,用于根据一数位输入讯号,选择多个类比电压中的一者,以将所述数位输入讯号转换为一类比输出讯号,所述数位-类比转换器包含:
一第一转换电路,用来根据所述数位输入讯号,产生多个中继讯号;以及
一第二转换电路,耦接于所述第一转换电路,用于根据所述数位输入讯号及所述多个中继讯号,产生所述类比输出讯号,其中,
所述第二转换电路包含:
一解码器,用于根据所述数位输入讯号,产生一选择讯号;所述选择讯号包含多个选择位元;
多个开关,耦接于所述解码器,用于根据所述选择讯号,选择所述多个中继讯号中的一者,以做为所述类比输出讯号;当多个选择位元中的一者导通所述开关时,可选择所述多个中继讯号中的一者来做为所述类比输出讯号一;
所述数位输入讯号包含n个位元,所述解码器为一m输入对2m输出的解码器,m、n为正整数,且2≦m≦n-1;所述多个开关的数量为2m个;
所述多个类比电压与所述类比输出讯号之间形成多个讯号路径,所述多个讯号路径不通过所述第二转换电路的解码器;所述数位输入讯号包含n-m个最低效位元和m个最高效位元,所述第一转换电路用于根据所述n-m个最低效位元,产生所述多个中继讯号,且所述第二转换电路用于根据所述m个最高效位元及所述多个中继讯号,选择所述多个中继讯号中的一者,以做为所述类比输出讯号一。
2.如权利要求1所述的数位-类比转换器,其特征在于,所述多个讯号路径中的每一者通过n-m+1个开关传递所述多个类比电压中的一者和所述多个中继讯号中的一者。
3.如权利要求1所述的数位-类比转换器,其特征在于,当m为3时,所述数位输入讯号包含一第一高效位元、一第二高效位元以及一第三高效位元,选择号包含一第零选择位元、一第一选择位元、一第二选择位元、一第三选择位元、一第四选择位元、一第五选择位元、一第六选择位元和一第七选择位元,且所述解码器包含:
一第一反向器、一第二反向器和一第三反向器,所述第一反向器、所述第二反向器和所述第三反向器分别用于接收所述第三高效位元、所述第二高效位元和所述第一高效位元,据以产生所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元;以及
一第一及闸、一第二及闸、一第三及闸、一第四及闸、一第五及闸、一第六及闸、一第七及闸和一第八及闸,耦接于所述第一反向器、所述第二反向器和所述第三反向器,分别用于产生所述第零选择位元、所述第一选择位元、所述第二选择位元、所述第三选择位元、所述第四选择位元、所述第五选择位元、所述第六选择位元和所述第七选择位元。
4.如权利要求3所述的数位-类比转换器,其特征在于,所述第一及闸根据所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元,产生所述第零选择位元;
所述第二及闸根据所述第三高效位元的反向位元、所述第二高效位元的反向位元和所述第一高效位元,产生所述第一选择位元;
所述第三及闸根据所述第三高效位元的反向位元、所述第二高效位元和所述第一高效位元的反向位元,产生所述第二选择位元;
所述第四及闸根据所述第三高效位元的反向位元、所述第二高效位元和所述第一高效位元,产生所述第三选择位元;
所述第五及闸根据所述第三高效位元、所述第二高效位元的反向位元和所述第一高效位元的反向位元,产生所述第四选择位元;
所述第六及闸根据所述第三高效位元、所述第二高效位元的反向位元和所述第一高效位元,产生所述第五选择位元;
所述第七及闸根据所述第三高效位元、所述第二高效位元和所述第一高效位元的反向位元,产生所述第六选择位元;以及
所述第八及闸根据所述第三高效位元、所述第二高效位元和所述第一高效位元,产生所述第七选择位元。
5.一种源极驱动器,其特征在于,包含如权利要求1所述的数位-类比转换器,用于根据一数位输入讯号,选择多个类比电压中的一者,以将所述数位输入讯号转换为一类比输出讯号;
一运算放大器,耦接于所述数位-类比转换器,用来根据所述类比输出讯号,产生一通道输出讯号;以及
一通道开关,耦接于所述运算放大器,用来根据一通道控制讯号,输出所述通道输出讯号,以作为一源极输出讯号。
6.如权利要求5所述的源极驱动器,其特征在于,所述运算放大器包含:
一正输入端,耦接于所述数位-类比转换器,用于接收所述类比输出讯号;
一负输入端;以及
一输出端,耦接于所述负输入端,用于输出所述通道输出讯号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111047959.7A CN113516958B (zh) | 2021-09-08 | 2021-09-08 | 数位-类比转换器及源极驱动器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111047959.7A CN113516958B (zh) | 2021-09-08 | 2021-09-08 | 数位-类比转换器及源极驱动器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113516958A CN113516958A (zh) | 2021-10-19 |
CN113516958B true CN113516958B (zh) | 2021-12-31 |
Family
ID=78063019
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111047959.7A Active CN113516958B (zh) | 2021-09-08 | 2021-09-08 | 数位-类比转换器及源极驱动器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113516958B (zh) |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100869858B1 (ko) * | 2007-06-27 | 2008-11-24 | (주)엠씨테크놀로지 | 액정 표시 장치, 그의 구동 장치, 디지털 아날로그 변환기및 출력 전압 증폭 회로 |
TWI386908B (zh) * | 2008-10-22 | 2013-02-21 | Au Optronics Corp | 伽瑪電壓轉換裝置 |
-
2021
- 2021-09-08 CN CN202111047959.7A patent/CN113516958B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113516958A (zh) | 2021-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7425941B2 (en) | Source driver of liquid crystal display | |
US8102352B2 (en) | Liquid crystal display device and data driving circuit thereof | |
JP4627078B2 (ja) | デジタルアナログ変換回路とデータドライバ及び表示装置 | |
JP5373680B2 (ja) | デジタルアナログ変換回路とデータドライバ及び表示装置 | |
TWI459358B (zh) | 液晶顯示器、液晶顯示器驅動電路及其驅動方法 | |
US20070097056A1 (en) | Driving method and data driving circuit of a display | |
US6522317B1 (en) | Liquid-crystal display apparatus incorporating drive circuit in single integrated assembly | |
US20090085905A1 (en) | Gamma-voltage generation device and liquid crystal display device | |
US20040164941A1 (en) | LCD source driving circuit having reduced structure including multiplexing-latch circuits | |
CN113516958B (zh) | 数位-类比转换器及源极驱动器 | |
US9633591B2 (en) | Digital-to-analog converter, programmable gamma correction buffer circuit and display apparatus | |
US8179389B2 (en) | Compact layout structure for decoder with pre-decoding and source driving circuit using the same | |
US8284139B2 (en) | Gamma voltage generating apparatus for generating interpolated gamma voltage and gamma voltage generator thereof | |
WO2018233053A1 (zh) | 显示面板的驱动电路、方法及显示装置 | |
US20070229440A1 (en) | Source driver of an lcd panel with reduced voltage buffers and method of driving the same | |
TWI436320B (zh) | 源極驅動器 | |
KR100551738B1 (ko) | 액정표시장치의 구동회로 | |
US7233272B1 (en) | Digital data driver and display device using the same | |
CN111292671B (zh) | 数据驱动电路及其驱动方法、和显示装置 | |
US20170092206A1 (en) | Pre-emphasis circuit | |
TW202312682A (zh) | 數位-類比轉換器及源極驅動器 | |
JP2008109616A (ja) | 非線形利得及び可変利得極性を有する電圧変換装置 | |
EP0655726A1 (en) | Grey level selecting circuit for a display driver | |
JPH07104716A (ja) | 表示装置 | |
US20090046047A1 (en) | Source driving apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right | ||
PE01 | Entry into force of the registration of the contract for pledge of patent right |
Denomination of invention: Digital-to-Analog Converters and Source Drivers Effective date of registration: 20220816 Granted publication date: 20211231 Pledgee: China Zheshang Bank Co.,Ltd. Changzhou Branch Pledgor: Changzhou Xinsheng Semiconductor Technology Co.,Ltd. Registration number: Y2022980012782 |