CN113506548A - 驱动装置、消除面板单端信号反射的方法及显示装置 - Google Patents

驱动装置、消除面板单端信号反射的方法及显示装置 Download PDF

Info

Publication number
CN113506548A
CN113506548A CN202110728227.8A CN202110728227A CN113506548A CN 113506548 A CN113506548 A CN 113506548A CN 202110728227 A CN202110728227 A CN 202110728227A CN 113506548 A CN113506548 A CN 113506548A
Authority
CN
China
Prior art keywords
signal
transmission line
signal transmission
flash memory
ground
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110728227.8A
Other languages
English (en)
Other versions
CN113506548B (zh
Inventor
陈伟
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202110728227.8A priority Critical patent/CN113506548B/zh
Publication of CN113506548A publication Critical patent/CN113506548A/zh
Application granted granted Critical
Publication of CN113506548B publication Critical patent/CN113506548B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请适用于面板驱动技术领域,提供了一种驱动装置、消除面板单端信号反射的方法及显示装置,其中,驱动装置包括:时序控制器、闪存芯片以及设于所述时序控制器与所述闪存芯片之间的信号传输线,时序控制器发出的信号的信号上升时间小于信号通过信号传输线所需的时间,从而消除信号传输过程中出现的信号反射问题,可以解决柔性扁平电缆排线无法同时满足单端信号和差分信号的阻抗匹配问题。

Description

驱动装置、消除面板单端信号反射的方法及显示装置
技术领域
本申请属于面板驱动技术领域,尤其涉及一种驱动装置、消除面板单端信号反射的方法及显示装置。
背景技术
目前,在液晶显示屏的驱动系统中,为了解决面板显示不均的问题,通常会增加一个校测校正的闪存(flash),通过闪存存储校正数据对数字信号进行阻抗校正,通用的flash目前均采用串行外设接口(Serial Peripheral Interface,SPI)接口,flash的时钟信号为单端的数字信号,单端数字信号需要做阻抗匹配。时序控制器(Timing Controller,TCON)输出的信号类型分为两种,单端的TTL信号和差分的数据信号,TCON芯片中输出单端的TTL信号引脚的输出阻抗为50欧姆,印刷电路板(PCBA)的单端信号输出阻抗为50欧姆,如果需要阻抗完全匹配则需要柔性扁平电缆的等效阻抗为50欧姆。
然而,TCON芯片中输出差分信号引脚的输出阻抗为100欧姆,PCBA板子的差分信号输出阻抗为100欧姆,如果需要阻抗完全匹配则需要柔性扁平电缆的等效阻抗为100欧姆,可是柔性扁平电缆的只能设计一种等效阻抗,要么是50欧姆,要么是100欧姆,无法同时满足单端信号和差分信号的完美匹配。
发明内容
有鉴于此,本申请实施例提供了一种驱动装置、消除面板单端信号反射的方法及显示装置,可以解决柔性扁平电缆排线无法同时满足单端信号和差分信号的阻抗匹配问题。
本申请实施例提供了一种驱动装置,包括:
时序控制器;
闪存芯片;以及
设于所述时序控制器与所述闪存芯片之间的信号传输线,所述时序控制器发出的信号的信号上升时间小于信号通过所述信号传输线所需的时间。
可选的,每个所述信号传输线上连接有一个对地电容,所述对地电容的第一端与所述信号传输线连接,所述对地电容的第二端接地。
可选的,所述对地电容为可变电容器。
可选的,所述对地电容的电容量C=1/(2π*f*R),其中,f为通过所述信号传输线的信号的频率,R为所述信号传输线的阻抗。
可选的,所述信号传输线为柔性扁平电缆排线。
可选的,所述闪存芯片通过串行外设接口与所述信号传输线连接。
可选的,所述闪存芯片用于存储信号补偿数据,所述信号补偿数据用于对所述时序控制器输出的数据信号进行补偿。
本申请实施例还提供了一种消除面板单端信号反射的方法,包括:
对时序控制器向闪存芯片发出的信号进行处理,以使所述时序控制器发出的信号的信号上升时间小于信号通过所述信号传输线所需的时间,其中,所述信号传输线设于所述时序控制器与所述闪存芯片之间。
可选的,所述方法还包括:在每个所述信号传输线上连接一个对地电容,所述对地电容的第一端与所述信号传输线连接,所述对地电容的第二端接地。
可选的,所述对地电容的电容量为:C=1/(2π*f*R),其中,f为通过所述信号传输线的信号的频率,R为所述信号传输线的阻抗。
本申请实施例还提供了一种显示装置,包括:显示面板;以及如包括如上述任一项所述的驱动装置,所述驱动装置用于驱动所述显示面板。
本申请实施例提供了一种驱动装置、消除面板单端信号反射的方法及显示装置,其中,驱动装置包括:时序控制器、闪存芯片以及设于所述时序控制器与所述闪存芯片之间的信号传输线,时序控制器发出的信号的信号上升时间小于信号通过信号传输线所需的时间,从而消除信号传输过程中出现的信号反射问题,可以解决柔性扁平电缆排线无法同时满足单端信号和差分信号的阻抗匹配问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例一提供的驱动装置的结构示意图;
图2为本申请实施例二提供的驱动装置的结构示意图;
图3为本申请实施例三提供的驱动装置的结构示意图;
图4为本申请实施例四提供的一种消除面板单端信号反射的方法的示意图;
图5为本申请实施例四提供的另一种消除面板单端信号反射的方法的示意图;
图6为本申请实施例五提供的一种显示装置的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
本申请的说明书和权利要求书及上述附图中的术语“包括”以及它们任何变形,意图在于覆盖不排他的包含。例如包含一系列步骤或单元的过程、方法或系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。此外,术语“第一”、“第二”和“第三”等是用于区别不同对象,而非用于描述特定顺序。
实施例一
本申请实施例提供了一种驱动装置,参见图1所示,驱动装置包括:时序控制器10、闪存芯片20以及设于时序控制器10与闪存芯片20之间的信号传输线30,时序控制器10发出的信号的信号上升时间小于信号通过信号传输线30所需的时间,从而消除信号传输过程中出现的信号反射问题。
在本实施例中,通过时序控制器10按照其未来的实际应用距离,计算得到一个安全的信号上升时间,此时时序控制器10发出的信号的信号上升时间小于信号通过信号传输线30所需的时间,从而确保信号反射在合理范围内,例如,T为信号上升时间,L为未来实际应用的最大传输距离,信号传输速度为v,则T*v<L,从而从信号反射源头彻底解决单端信号反射。
实施例二
在实施例二中,参见图2所示,每个信号传输线30上连接有一个对地电容40,对地电容40的第一端与信号传输线30连接,对地电容40的第二端接地。
在本实施例中,由于信号在传输介质上会存在阻抗变化,例如,信号从时序控制器10输出由控制板的PCBA传输到柔性扁平电缆,最后透过柔性扁平电缆传输到连接板的PCBA,在传输过程中信号会经历不同介质,不同的传输介质会造成信号的反射,因此,针对不同介质阻抗变化所造成的信号反射,在每个信号传输线路上增加对地电容40,用于消除由于阻抗变化导致的信号反射。
在一个实施例中,对地电容40为可调电容。
在一个实施例中,可调电容可以为贴片可调电容或者插件可调电容。
可调电容利用电容对高频信号呈现低阻抗的原理,调节合适的电容值,由于电容可以等效于小电阻,可以将信号反射的高频信号吸收以热能的方式散发到空气中,消除由于阻抗变化导致的信号反射。
在一个实施例中,对地电容40的电容量C=1/(2π*f*R),其中,f为通过信号传输线30的信号的频率,R为信号传输线30的阻抗。
在本实施中,可以设置一个控制单元,用于根据通过信号传输线30的信号的频率f确定对地电容40的电容值,并调节该对地电容40的电容值。
在一个实施例中,信号传输线30上的阻抗为22欧姆,对地电容40的电容值设置为15pF。
在一个实施例中,信号传输线30为柔性扁平电缆排线。
实施例三
在本实施例中,闪存芯片20通过串行外设接口21与信号传输线30连接。
串行外设接口(Serial Peripheral Interface,SPI)是一种同步外设接口,它可以使闪存芯片20与各种外围设备以串行方式进行通信以交换信息。SPI系统可直接与各个厂家生产的多种标准外围器件接口,它只需4条线:串行时钟线(SCK)、主机输入/从机输出数据线(MISO)、主机输出/从机输人数据线(MOSI)和低电平有效的从机选择线(NSS)。
在一个实施例中,闪存芯片20用于存储信号补偿数据,所述信号补偿数据用于对所述时序控制器输出的数据信号进行补偿。
在本实施例中,由于显示装置存在显示不均的问题,通常会增加一个校测校正的闪存芯片20,通过闪存芯片20存储校正数据对数字信号进行阻抗校正。
实施例四
本申请实施例还提供了一种消除面板单端信号反射的方法,参见图4所示,包括步骤S101。
S101:对时序控制器向闪存芯片发出的信号进行处理,以使所述时序控制器发出的信号的信号上升时间小于信号通过所述信号传输线所需的时间,其中,所述信号传输线设于所述时序控制器与所述闪存芯片之间。
在本实施例中,通过时序控制器按照其未来的实际应用距离,计算得到一个安全的信号上升时间,此时时序控制器发出的信号的信号上升时间小于信号通过信号传输线所需的时间,从而确保信号反射在合理范围内,例如,T为信号上升时间,L为未来实际应用的最大传输距离,信号传输速度为v,则T*v<L,从而从信号反射源头彻底解决单端信号反射。
在一个实施例中,参见图5所示,所述方法还包括:
S102:在每个所述信号传输线上连接一个对地电容,所述对地电容的第一端与所述信号传输线连接,所述对地电容的第二端接地。
在本实施例中,由于信号在传输介质上会存在阻抗变化,例如,信号从时序控制器输出由控制板的PCBA传输到柔性扁平电缆,最后透过柔性扁平电缆传输到连接板的PCBA,在传输过程中信号会经历不同介质,不同的传输介质会造成信号的反射,因此,针对不同介质阻抗变化所造成的信号反射,在每个信号传输线路上增加对地电容,用于消除由于阻抗变化导致的信号反射。
在一个实施例中,对每个信号传输线上的对地电容的电容量按照电容值计算公式进行调节,电容值计算公式为:C=1/(2π*f*R),其中,f为通过所述信号传输线的信号的频率,R为所述信号传输线的阻抗。
实施例五
本申请实施例还提供了一种显示装置,参见图6所示,显示装置50包括:显示面板52以及如包括如上述任一项实施例所述的驱动装置51,驱动装置51用于驱动显示面板52。
本申请实施例提供了一种驱动装置、消除面板单端信号反射的方法及显示装置,其中,驱动装置包括:时序控制器、闪存芯片以及设于所述时序控制器与所述闪存芯片之间的信号传输线,时序控制器发出的信号的信号上升时间小于信号通过信号传输线所需的时间,从而消除信号传输过程中出现的信号反射问题,可以解决柔性扁平电缆排线无法同时满足单端信号和差分信号的阻抗匹配问题。
所属领域的技术人员可以清楚地了解到,为了描述的方便和简洁,仅以上述各功能单元、模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能单元、模块完成,即将所述装置的内部结构划分成不同的功能单元或模块,以完成以上描述的全部或者部分功能。实施例中的各功能单元、模块可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中,上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。另外,各功能单元、模块的具体名称也只是为了便于相互区分,并不用于限制本申请的保护范围。上述系统中单元、模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的实施例中,应该理解到,所揭露的装置/伺服系统和方法,可以通过其它的方式实现。例如,以上所描述的装置/伺服系统实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通讯连接可以是通过一些接口,装置或单元的间接耦合或通讯连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
所述集成的模块/单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请实现上述实施例方法中的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法实施例的步骤。其中,所述计算机程序包括计算机程序代码,所述计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。所述计算机可读介质可以包括:能够携带所述计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、电载波信号、电信信号以及软件分发介质等。需要说明的是,所述计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。
以上所述实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围,均应包含在本申请的保护范围之内。

Claims (10)

1.一种驱动装置,其特征在于,包括:
时序控制器;
闪存芯片;以及
设于所述时序控制器与所述闪存芯片之间的信号传输线,所述时序控制器发出的信号的信号上升时间小于信号通过所述信号传输线所需的时间。
2.如权利要求1所述的驱动装置,其特征在于,所述信号传输线上连接有一个对地电容,所述对地电容的第一端与所述信号传输线连接,所述对地电容的第二端接地。
3.如权利要求2所述的驱动装置,其特征在于,所述对地电容为可调电容。
4.如权利要求3所述的驱动装置,其特征在于,所述可调电容的电容量C=1/(2π*f*R),其中,f为通过所述信号传输线的信号的频率,R为所述信号传输线的阻抗。
5.如权利要求4所述的驱动装置,其特征在于,所述信号传输线为柔性扁平电缆排线。
6.如权利要求1-5任一项所述的驱动装置,其特征在于,所述闪存芯片通过串行外设接口与所述信号传输线连接。
7.如权利要求1所述的驱动装置,其特征在于,所述闪存芯片用于存储信号补偿数据,所述信号补偿数据用于对所述时序控制器输出的数据信号进行补偿。
8.一种消除面板单端信号反射的方法,其特征在于,包括:
对时序控制器向闪存芯片发出的信号进行处理,以使所述时序控制器发出的信号的信号上升时间小于信号通过所述信号传输线所需的时间,其中,所述信号传输线设于所述时序控制器与所述闪存芯片之间。
9.如权利要求8所述的方法,其特征在于,所述方法还包括:在所述信号传输线上连接一个对地电容,所述对地电容的第一端与所述信号传输线连接,所述对地电容的第二端接地。
10.一种显示装置,其特征在于,包括:显示面板;以及如权利要求1-7任一项所述的驱动装置,所述驱动装置用于驱动所述显示面板。
CN202110728227.8A 2021-06-29 2021-06-29 驱动装置、消除面板单端信号反射的方法及显示装置 Active CN113506548B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110728227.8A CN113506548B (zh) 2021-06-29 2021-06-29 驱动装置、消除面板单端信号反射的方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110728227.8A CN113506548B (zh) 2021-06-29 2021-06-29 驱动装置、消除面板单端信号反射的方法及显示装置

Publications (2)

Publication Number Publication Date
CN113506548A true CN113506548A (zh) 2021-10-15
CN113506548B CN113506548B (zh) 2022-05-10

Family

ID=78009307

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110728227.8A Active CN113506548B (zh) 2021-06-29 2021-06-29 驱动装置、消除面板单端信号反射的方法及显示装置

Country Status (1)

Country Link
CN (1) CN113506548B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838095A (zh) * 2005-03-26 2006-09-27 鸿富锦精密工业(深圳)有限公司 高速信号传输电路
US20080310521A1 (en) * 2007-05-25 2008-12-18 Kanji Otsuka Signal transmission circuit and signal transmission system
CN101351964A (zh) * 2005-12-30 2009-01-21 霍尼韦尔国际公司 用于延长通用总线的线路长度的系统和方法
CN101432688A (zh) * 2005-12-30 2009-05-13 霍尼韦尔国际公司 用于线负载补偿和反射减少的反馈电路
CN105871353A (zh) * 2016-06-22 2016-08-17 迈普通信技术股份有限公司 一种多负载电路及装置
CN109389959A (zh) * 2018-12-12 2019-02-26 惠科股份有限公司 显示面板的驱动架构及方法
US10529288B2 (en) * 2017-08-03 2020-01-07 Lg Display Co., Ltd. Organic light-emitting display device and data processing method of organic light-emitting display device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1838095A (zh) * 2005-03-26 2006-09-27 鸿富锦精密工业(深圳)有限公司 高速信号传输电路
CN101351964A (zh) * 2005-12-30 2009-01-21 霍尼韦尔国际公司 用于延长通用总线的线路长度的系统和方法
CN101432688A (zh) * 2005-12-30 2009-05-13 霍尼韦尔国际公司 用于线负载补偿和反射减少的反馈电路
US20080310521A1 (en) * 2007-05-25 2008-12-18 Kanji Otsuka Signal transmission circuit and signal transmission system
CN105871353A (zh) * 2016-06-22 2016-08-17 迈普通信技术股份有限公司 一种多负载电路及装置
US10529288B2 (en) * 2017-08-03 2020-01-07 Lg Display Co., Ltd. Organic light-emitting display device and data processing method of organic light-emitting display device
CN109389959A (zh) * 2018-12-12 2019-02-26 惠科股份有限公司 显示面板的驱动架构及方法

Also Published As

Publication number Publication date
CN113506548B (zh) 2022-05-10

Similar Documents

Publication Publication Date Title
US20110285679A1 (en) Chip-on-glass type liquid crystal display device
US7596649B2 (en) Motherboard
CN104076544A (zh) 显示装置
KR20120072558A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US10607531B2 (en) Display driving circuit, driving method thereof and display apparatus
US20160380785A1 (en) Electronic apparatus and method for improving quality of transmitted signal, and system for the same
CN113506548B (zh) 驱动装置、消除面板单端信号反射的方法及显示装置
KR20150122582A (ko) 보상 회로, 정보 처리 장치, 보상 방법 및 프로그램
JP4450554B2 (ja) 全二重通信システムにおける受信機インピーダンスの較正装置
CN106501743A (zh) 一种数字示波器精度校准方法及装置
JP3886425B2 (ja) メモリモジュール及びメモリシステム
US20080170055A1 (en) Apparatus for receiving a signal and display apparatus having the same
US7834638B2 (en) Differential transmission circuit, disk array apparatus, and output signal setting method
US6680623B2 (en) Information processing apparatus having a reduced signal distortion between a module and a memory
CN105916303A (zh) 一种生成pcb板的方法及一种pcb板
CN108735179B (zh) 显示驱动装置、显示驱动组件和显示装置
US20100012365A1 (en) Printed circuit board
CN116136831A (zh) 一种能够驱动多种显示器的主板
CN112017581B (zh) 差分信号接口及采用该差分信号接口的显示装置
CN113939091A (zh) 链路静电阻抗器的阻抗匹配设计方法、装置、印制电路板
CN102820918B (zh) 具有高频预补偿的集成化光芯片及高速光通信器件
CN219575138U (zh) 显示驱动电路及显示模组
CN112398540B (zh) 光模块及包括其的信号处理系统
JP6551013B2 (ja) ケーブルハーネス装置、および電子機器
CN113176492B (zh) Poc电路的散射参数测量方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant