CN113485189A - 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质 - Google Patents

低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质 Download PDF

Info

Publication number
CN113485189A
CN113485189A CN202110780913.XA CN202110780913A CN113485189A CN 113485189 A CN113485189 A CN 113485189A CN 202110780913 A CN202110780913 A CN 202110780913A CN 113485189 A CN113485189 A CN 113485189A
Authority
CN
China
Prior art keywords
speed
low
program
chip microcomputer
program code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110780913.XA
Other languages
English (en)
Inventor
张和平
黄聪
吕一松
田剑彪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHAOXING DEVECHIP MICROELECTRONICS CO Ltd
Original Assignee
SHAOXING DEVECHIP MICROELECTRONICS CO Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHAOXING DEVECHIP MICROELECTRONICS CO Ltd filed Critical SHAOXING DEVECHIP MICROELECTRONICS CO Ltd
Priority to CN202110780913.XA priority Critical patent/CN113485189A/zh
Publication of CN113485189A publication Critical patent/CN113485189A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/042Programme control other than numerical control, i.e. in sequence controllers or logic controllers using digital processors
    • G05B19/0423Input/output
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25257Microcontroller

Abstract

本发明涉及一种针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其中,所述的系统包括电机控制程序模块,用于控制低速程序代码和高速程序代码;单片机程序运行模块,与电机控制程序模块相连接,用于运行低速程序代码和高速程序代码;单片机程序存储模块,与单片机程序运行模块相连接,用于存储低速程序代码和高速程序代码;超频使能开关控制模块,与单片机程序运行模块相连接,包括一超频使能开关,用于控制单片机程序的运行状态。本发明还涉及一种相应的方法、装置、存储器及其存储介质。采用了本发明的该系统、方法、装置、存储器及其存储介质,有效的提高了单片机的运行速度,同时避免了掉电数据丢失的问题。

Description

低速单片机实现代码高速运行且数据掉电不丢失的系统、方 法、装置、存储器及其存储介质
技术领域
本发明涉及电机控制技术领域,特别涉及单片机高速运行技术领域,具体是指一种针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其计算机可读存储介质。
背景技术
电机控制领域对专用单片机性能有独特的需求。表现在一部分核心程序需要高速运行,满足电机控制的实时性。其他的界面,辅助程序可以运行在相对较低的主频下。
单片机普遍采用FLASH存储器,EEPROM存储器,MTP(Multi-Time Programable)存储器或者OTP(One-Time Programable)存储器作为程序存储介质,优点是掉电数据不丢失,缺点是读取速度低,普遍在20Mhz以下。这类存储器统称为ROM存储器。
目前业界普遍采用低速单片机控制电机存在实时处理能力差,控制效果不佳的问题。也有用高速芯片比如FPGA,DSP等控制电机,控制效果比较好,但成本太高。
从电机控制的特点和成本综合考虑,一种在低速单片机基础上增加高速运算能力的方案更适合电机控制。
单片机的运行机制是从程序存储器中读取指令给内核进行运算。如果读取指令慢,那么内核运算就慢。但内核本身的可以工作在更高主频,所以单片机的运行速度主要受限于程序存储器的读取速度。如果将程序存储器更换成高读取速度的存储介质,那么单片机的运行速度就会变快。RAM存储器是一种高读取速度的存储介质,缺点是掉电会丢失数据,上电后必须重新写RAM数据,这不符合单片机的工作特点。单片机中本身也存在RAM存储器,用于保存运行过程中的数据,不能存放程序指令。如果对单片机进行适当的改造,把程序指令存在RAM中,并且单片机的内核可以从RAM中读取程序指令用于运行,那么就可以提高单片机运行速度。
发明内容
本发明的目的是克服了上述现有技术的缺点,提供了一种运行速度快且掉电数据不丢失的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其计算机可读存储介质。
为了实现上述目的,本发明的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其计算机可读存储介质如下:
该针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其主要特点是,所述的系统包括:
电机控制程序模块,用于控制低速程序代码和高速程序代码;
单片机程序运行模块,与所述的电机控制程序模块相连接,用于运行所述的低速程序代码和高速程序代码;
单片机程序存储模块,与所述的单片机程序运行模块相连接,用于存储所述的低速程序代码和高速程序代码;以及
超频使能开关控制模块,与所述的单片机程序运行模块相连接,包括一超频使能开关,用于控制单片机程序的运行状态。
较佳地,所述的低速程序代码和高速程序代码均存放在所述的单片机程序存储模块中。
较佳地,所述的单片机程序运行模块具体包括:
低速运行单元,用于运行所述的低速程序代码;以及
低速/高速运行单元,用于根据所述的超频使能开关的工作状态,选择运行所述的低速程序代码或者高速程序代码。
较佳地,所述的超频使能开关的工作状态包括:
超频使能开关关闭状态,所述的单片机进入低速运行模式并运行低速程序代码;
超频使能开关打开状态,所述的单片机进入高速运行模式并运行高速程序代码。
较佳地,所述的单片机程序存储模块具体包括:
ROM存储单元,用于存储所述的低速程序代码以及高速程序代码;以及
RAM存储单元,用于存储所述的高速程序代码。
该基于上述系统针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其主要特点是,所述的方法包括以下步骤:
(1)根据电机控制的需要,判断当前单片机是否进入低速运行模式,如果是,则进入步骤(2),否则,单片机进入高速运行模式,并执行步骤(3);
(2)所述的超频使能开关关闭,系统进入所述的低速运行模式,并执行步骤(4);
(3)所述的超频使能开关打开,系统进入所述的高速运行模式;
(4)完成单片机代码运行状态的控制。
较佳地,所述的步骤(2)具体包括以下步骤:
(2.1)所述的低速运行单元从所述的ROM存储单元中读取低速程序代码,所述的低速程序代码选择所述的低速运行模式;
(2.2)所述的低速/高速运行单元从所述的ROM存储单元中读取高速程序代码,所述的高速程序代码选择所述的低速运行模式。
较佳地,所述的步骤(3)具体包括以下步骤:
(3.1)所述的低速运行单元从所述的ROM存储单元中读取低速程序代码,所述的低速程序代码选择所述的低速运行模式;
(3.2)所述的低速/高速运行单元从所述的RAM存储单元中读取高速程序代码,所述的高速程序代码选择所述的高速运行模式。
更佳地,所述的步骤(3.1)之前还包括以下步骤:
(3.0)所述的超频使能开关在选择打开之前,将所述的高速程序代码从所述的ROM存储单元复制到所述的RAM存储单元中。
较佳地,所述的低速程序代码选择所述的低速运行模式具体为:
所述的单片机的程序指针PC落在所述的低速运行单元的低速运行区的范围内。
较佳地,所述的高速程序代码选择所述的高速运行模式具体为:
所述的单片机的程序指针PC落在所述的低速/高速运行单元的高速运行区的范围内。
较佳地,所述的超频使能开关打开时:
所述的程序指针PC从所述的低速运行区切换到所述的高速运行区,所述的单片机的主频自动从所述的低速时钟切换到高速时钟;或者
所述的程序指针PC从所述的高速运行区切换到所述的低速运行区,所述的单片机的主频自动从所述的高速时钟切换到低速时钟。
较佳地,所述的低速时钟的工作频率不大于30Mhz;
所述的高速时钟的工作频率大于30Mhz。
该用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的装置,其主要特点是,所述的装置包括:
处理器,被配置成执行计算机可执行指令;
存储器,存储一个或多个计算机可执行指令,所述计算机可执行指令被所述处理器执行时,实现上述所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
该用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的处理器,其主要特点是,所述的处理器被配置成执行计算机可执行指令,所述的计算机可执行指令被所述的处理器执行时,实现上述所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
该计算机可读存储介质,其主要特点是,其上存储有计算机程序,所述的计算机程序可被处理器执行以实现上述所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
采用了本发明的该针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其计算机可读存储介质,利用超频使能开关控制单片机程序的运行状态,在低速单片机基础上增加了高速运算能力,由于将低速程序代码和高速程序代码都存放在ROM存储单元中,能够有效的解决程序代码掉电不丢失的问题。同时,通过对单片机进行适当的改造,将程序指令从ROM存储单元复制到RAM存储单元中进行存放,单片机的内核可以从RAM中读取程序指令用于运行,以此提了高单片机运行速度。
附图说明
图1为本发明的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统的总体框架示意图。
图2为本发明的ROM存储单元的内部结构示意图。
图3为本发明的超频使能开关选择关闭时的ROM存储单元与单片机程序运行模块之间的运行状态示意图。
图4为本发明的超频使能开关选择关闭时的ROM存储单元与RAM存储单元之间的运行状态示意图。
图5为本发明的超频使能开关选择打开时的单片机程序存储模块与单片机程序运行模块之间的运行状态示意图。
图6为本发明的超频使能开关选择打开时单片机在低速运行区与高速运行区之间来回切换的运行状态示意图。
附图标记
100 低速程序代码
101 高速程序代码
102 低速运行单元
103 低速/高速运行单元
104 ROM存储单元
105 RAM存储单元
106 超频使能开关
107 程序指针PC
具体实施方式
为了能够更清楚地描述本发明的技术内容,下面结合具体实施例来进行进一步的描述。
在详细说明根据本发明的实施例前,应该注意到的是,在下文中,术语“包括”、“包含”或任何其他变体旨在涵盖非排他性的包含,由此使得包括一系列要素的过程、方法、物品或者设备不仅包含这些要素,而且还包含没有明确列出的其他要素,或者为这种过程、方法、物品或者设备所固有的要素。
请参阅图1所示,该针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其中,所述的系统包括:
电机控制程序模块,用于控制低速程序代码100和高速程序代码101;
单片机程序运行模块,与所述的电机控制程序模块相连接,用于运行所述的低速程序代码100和高速程序代码101;
单片机程序存储模块,与所述的单片机程序运行模块相连接,用于存储所述的低速程序代码100和高速程序代码101;以及
超频使能开关控制模块,与所述的单片机程序运行模块相连接,包括一超频使能开关106,用于控制单片机程序的运行状态。
作为本发明的优选实施方式,所述的低速程序代码100和高速程序代码101均存放在所述的单片机程序存储模块中。
作为本发明的优选实施方式,所述的单片机程序运行模块具体包括:
低速运行单元102,用于运行所述的低速程序代码100;以及
低速/高速运行单元103,用于根据所述的超频使能开关106的工作状态,选择运行所述的低速程序代码100或者高速程序代码101。
作为本发明的优选实施方式,所述的超频使能开关106的工作状态包括:
超频使能开关关闭状态,所述的单片机进入低速运行模式并运行低速程序代码100;
超频使能开关打开状态,所述的单片机进入高速运行模式并运行高速程序代码101。
请参阅图2所示,作为本发明的优选实施方式,所述的单片机程序存储模块具体包括:
ROM存储单元104,用于存储所述的低速程序代码100以及高速程序代码101;以及
RAM存储单元105,用于存储所述的高速程序代码101。
该基于上述系统针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其中,所述的方法包括以下步骤:
(1)根据电机控制的需要,判断当前单片机是否进入低速运行模式,如果是,则进入步骤(2),否则,单片机进入高速运行模式,并执行步骤(3);
(2)所述的超频使能开关106关闭,系统进入所述的低速运行模式,并执行步骤(4);
(3)所述的超频使能开关106打开,系统进入所述的高速运行模式;
(4)完成单片机代码运行状态的控制。
请参阅图3所示,作为本发明的优选实施方式,所述的步骤(2)具体包括以下步骤:
(2.1)所述的低速运行单元102从所述的ROM存储单元104中读取低速程序代码100,所述的低速程序代码100选择所述的低速运行模式;
(2.2)所述的低速/高速运行单元103从所述的ROM存储单元104中读取高速程序代码101,所述的高速程序代码101选择所述的低速运行模式。
请参阅图5所示,作为本发明的优选实施方式,所述的步骤(3)具体包括以下步骤:
(3.1)所述的低速运行单元102从所述的ROM存储单元104中读取低速程序代码100,所述的低速程序代码100选择所述的低速运行模式;
(3.2)所述的低速/高速运行单元103从所述的RAM存储单元105中读取高速程序代码101,所述的高速程序代码101选择所述的高速运行模式。
请参阅图4所示,作为本发明的优选实施方式,所述的步骤(3.1)之前还包括以下步骤:
(3.0)所述的超频使能开关106在选择打开之前,将所述的高速程序代码101从所述的ROM存储单元104复制到所述的RAM存储单元105中。
作为本发明的优选实施方式,所述的低速程序代码100选择所述的低速运行模式具体为:
所述的单片机的程序指针PC107落在所述的低速运行单元102的低速运行区的范围内。
作为本发明的优选实施方式,所述的高速程序代码101选择所述的高速运行模式具体为:
所述的单片机的程序指针PC107落在所述的低速/高速运行单元103的高速运行区的范围内。
请参阅图6所示,作为本发明的优选实施方式,所述的超频使能开关106打开时:
所述的程序指针PC107从所述的低速运行区切换到所述的高速运行区,所述的单片机的主频自动从所述的低速时钟切换到高速时钟;或者
所述的程序指针PC107从所述的高速运行区切换到所述的低速运行区,所述的单片机的主频自动从所述的高速时钟切换到低速时钟。
作为本发明的优选实施方式,所述的低速时钟的工作频率不大于30Mhz;
所述的高速时钟的工作频率大于30Mhz。
该用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的装置,其中,所述的装置包括:
处理器,被配置成执行计算机可执行指令;
存储器,存储一个或多个计算机可执行指令,所述计算机可执行指令被所述处理器执行时,实现上述所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
该用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的处理器,其中,所述的处理器被配置成执行计算机可执行指令,所述的计算机可执行指令被所述的处理器执行时,实现上述任一项所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
该计算机可读存储介质,其中,其上存储有计算机程序,所述的计算机程序可被处理器执行以实现上述针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
在本发明的一具体实施方式中,单片机在运行程序时,会不断在低速运行区和低速/高速运行区之间切换运行。
单片机的低速运行区指的是单片机的程序指针PC 107落在低速运行单元102的低速运行区范围内。单片机的高速运行区指的是单片机的程序指针PC 107落在低速/高速运行单元103的高速运行单元的高速运行区的范围内。
在本发明的一具体实施方式中,当超频使能开关106打开时,当程序指针PC 107从低速运行单元102的低速运行区范围切换到低速/高速运行单元103的高速运行区范围时,单片机主频自动从低速时钟(≤30Mhz)切换到高速时钟(>30Mhz);当程序指针PC107从低速/高速运行单元103的高速运行区范围切换到低速运行单元102的低速运行区范围时,单片机主频自动从高速时钟(>30Mhz)切换到低速时钟(≤30Mhz)。
在本发明的一具体实施方式中,所述的ROM存储单元具体为:ROM存储器;
在本发明的一具体实施方式中,所述的RAM存储单元具体为:RAM存储器。
流程图中或在此以其他方式描述的任何过程或方法描述可以被理解为,表示包括一个或更多个用于实现特定逻辑功能或过程的步骤的可执行指令的代码的模块、片段或部分,并且本发明的优选实施方式的范围包括另外的实现,其中可以不按所示出或讨论的顺序,包括根据所涉及的功能按基本同时的方式或按相反的顺序,来执行功能,这应被本发明的实施例所属技术领域的技术人员所理解。
应当理解,本发明的各部分可以用硬件、软件、固件或它们的组合来实现。在上述实施方式中,多个步骤或方法可以用存储在存储器中且由合适的指令执行装置执行的软件或固件来实现。
本技术领域的普通技术人员可以理解实现上述实施例方法携带的全部或部分步骤是可以通过程序来指令相关的硬件完成的,程序可以存储于一种计算机可读存储介质中,该程序在执行时,包括方法实施例的步骤之一或其组合。
此外,在本发明各个实施例中的各功能单元可以集成在一个处理模块中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,也可以存储在一个计算机可读取存储介质中。
上述提到的存储介质可以是只读存储器,磁盘或光盘等。
在本说明书的描述中,参考术语“一实施例”、“一些实施例”、“示例”、“具体示例”、或“实施例”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不一定指的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
采用了本发明的该针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其计算机可读存储介质,利用超频使能开关控制单片机程序的运行状态,在低速单片机基础上增加了高速运算能力,由于将低速程序代码和高速程序代码都存放在ROM存储单元中,能够有效的解决程序代码掉电不丢失的问题。同时,通过对单片机进行适当的改造,将程序指令从ROM存储单元复制到RAM存储单元中进行存放,单片机的内核可以从RAM中读取程序指令用于运行,以此提了高单片机运行速度。
在此说明书中,本发明已参照其特定的实施例作了描述。但是,很显然仍可以作出各种修改和变换而不背离本发明的精神和范围。因此,说明书和附图应被认为是说明性的而非限制性的。

Claims (16)

1.一种针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其特征在于,所述的系统包括:
电机控制程序模块,用于控制低速程序代码和高速程序代码;
单片机程序运行模块,与所述的电机控制程序模块相连接,用于运行所述的低速程序代码和高速程序代码;
单片机程序存储模块,与所述的单片机程序运行模块相连接,用于存储所述的低速程序代码和高速程序代码;以及
超频使能开关控制模块,与所述的单片机程序运行模块相连接,包括一超频使能开关,用于控制单片机程序的运行状态。
2.根据权利要求1所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其特征在于,所述的低速程序代码和高速程序代码均存放在所述的单片机程序存储模块中。
3.根据权利要求2所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其特征在于,所述的单片机程序运行模块具体包括:
低速运行单元,用于运行所述的低速程序代码;以及
低速/高速运行单元,用于根据所述的超频使能开关的工作状态,选择运行所述的低速程序代码或者高速程序代码。
4.根据权利要求3所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其特征在于,所述的超频使能开关的工作状态包括:
超频使能开关关闭状态,所述的单片机进入低速运行模式并运行低速程序代码;
超频使能开关打开状态,所述的单片机进入高速运行模式并运行高速程序代码。
5.根据权利要求4所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的系统,其特征在于,所述的单片机程序存储模块具体包括:
ROM存储单元,用于存储所述的低速程序代码以及高速程序代码;以及
RAM存储单元,用于存储所述的高速程序代码。
6.一种基于权利要求5所述的系统针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的方法包括以下步骤:
(1)根据电机控制的需要,判断当前单片机是否进入低速运行模式,如果是,则进入步骤(2),否则,单片机进入高速运行模式,并执行步骤(3);
(2)所述的超频使能开关关闭,系统进入所述的低速运行模式,并执行步骤(4);
(3)所述的超频使能开关打开,系统进入所述的高速运行模式;
(4)完成单片机代码运行状态的控制。
7.根据权利要求6所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的步骤(2)具体包括以下步骤:
(2.1)所述的低速运行单元从所述的ROM存储单元中读取低速程序代码,所述的低速程序代码选择所述的低速运行模式;
(2.2)所述的低速/高速运行单元从所述的ROM存储单元中读取高速程序代码,所述的高速程序代码选择所述的低速运行模式。
8.根据权利要求7所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的步骤(3)具体包括以下步骤:
(3.1)所述的低速运行单元从所述的ROM存储单元中读取低速程序代码,所述的低速程序代码选择所述的低速运行模式;
(3.2)所述的低速/高速运行单元从所述的RAM存储单元中读取高速程序代码,所述的高速程序代码选择所述的高速运行模式。
9.根据权利要求8所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的步骤(3.1)之前还包括以下步骤:
(3.0)所述的超频使能开关在选择打开之前,将所述的高速程序代码从所述的ROM存储单元复制到所述的RAM存储单元中。
10.根据权利要求8所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的低速程序代码选择所述的低速运行模式具体为:
所述的单片机的程序指针PC落在所述的低速运行单元的低速运行区的范围内。
11.根据权利要求10所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的高速程序代码选择所述的高速运行模式具体为:
所述的单片机的程序指针PC落在所述的低速/高速运行单元的高速运行区的范围内。
12.根据权利要求11所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,所述的超频使能开关打开时:
所述的程序指针PC从所述的低速运行区切换到所述的高速运行区,所述的单片机的主频自动从所述的低速时钟切换到高速时钟;或者
所述的程序指针PC从所述的高速运行区切换到所述的低速运行区,所述的单片机的主频自动从所述的高速时钟切换到低速时钟。
13.根据权利要求12所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法,其特征在于,
所述的低速时钟的工作频率不大于30Mhz;
所述的高速时钟的工作频率大于30Mhz。
14.一种用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的装置,其特征在于,所述的装置包括:
处理器,被配置成执行计算机可执行指令;
存储器,存储一个或多个计算机可执行指令,所述计算机可执行指令被所述处理器执行时,实现权利要求6至13中任一项所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
15.一种用于实现针对低速单片机超频模式下代码高速运行且数据掉电不丢失的处理器,其特征在于,所述的处理器被配置成执行计算机可执行指令,所述的计算机可执行指令被所述的处理器执行时,实现权利要求6至13中任一项所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
16.一种计算机可读存储介质,其特征在于,其上存储有计算机程序,所述的计算机程序可被处理器执行以实现权利要求6至13中任一项所述的针对低速单片机实现超频模式下代码高速运行且数据掉电不丢失的方法的各个步骤。
CN202110780913.XA 2021-07-09 2021-07-09 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质 Pending CN113485189A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110780913.XA CN113485189A (zh) 2021-07-09 2021-07-09 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110780913.XA CN113485189A (zh) 2021-07-09 2021-07-09 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质

Publications (1)

Publication Number Publication Date
CN113485189A true CN113485189A (zh) 2021-10-08

Family

ID=77938396

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110780913.XA Pending CN113485189A (zh) 2021-07-09 2021-07-09 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质

Country Status (1)

Country Link
CN (1) CN113485189A (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0392949A (ja) * 1989-09-06 1991-04-18 Fuji Electric Co Ltd メモリの切り換え方式
CN1198574A (zh) * 1997-03-31 1998-11-11 日本电气株式会社 在程序存储器容量增加时能抑制能耗的微型计算机
CN1205477A (zh) * 1998-07-16 1999-01-20 英业达股份有限公司 存储器替代方法及其装置
CN1532695A (zh) * 2003-03-07 2004-09-29 ���µ�����ҵ��ʽ���� 微机应用系统和微机、及信号处理系统和集成电路
CN1833221A (zh) * 2003-08-07 2006-09-13 松下电器产业株式会社 处理器集成电路和安装了处理器集成电路的产品开发方法
CN101819531A (zh) * 2009-02-27 2010-09-01 华硕电脑股份有限公司 超频控制装置及超频控制方法
CN201716716U (zh) * 2009-12-15 2011-01-19 深圳市杰和科技发展有限公司 一种基本输入输出系统只读存储器数据的备份系统
CN102200779A (zh) * 2011-04-01 2011-09-28 深圳市众鸿科技有限公司 一种车载电子系统及其能耗控制方法
CN104656875A (zh) * 2014-04-14 2015-05-27 技嘉科技股份有限公司 显示卡频率控制系统及频率控制方法
CN106945406A (zh) * 2017-04-01 2017-07-14 杭州旗捷科技有限公司 耗材芯片的操作方法、耗材芯片、耗材容器、耗材设备
CN107102868A (zh) * 2016-02-23 2017-08-29 北京兆易创新科技股份有限公司 嵌入式系统及其快速启动方法和装置
CN108694060A (zh) * 2017-04-11 2018-10-23 英特尔公司 利用高速和低速非易失性存储器来促进快速引导的技术

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0392949A (ja) * 1989-09-06 1991-04-18 Fuji Electric Co Ltd メモリの切り換え方式
CN1198574A (zh) * 1997-03-31 1998-11-11 日本电气株式会社 在程序存储器容量增加时能抑制能耗的微型计算机
CN1205477A (zh) * 1998-07-16 1999-01-20 英业达股份有限公司 存储器替代方法及其装置
CN1532695A (zh) * 2003-03-07 2004-09-29 ���µ�����ҵ��ʽ���� 微机应用系统和微机、及信号处理系统和集成电路
CN1833221A (zh) * 2003-08-07 2006-09-13 松下电器产业株式会社 处理器集成电路和安装了处理器集成电路的产品开发方法
CN101819531A (zh) * 2009-02-27 2010-09-01 华硕电脑股份有限公司 超频控制装置及超频控制方法
CN201716716U (zh) * 2009-12-15 2011-01-19 深圳市杰和科技发展有限公司 一种基本输入输出系统只读存储器数据的备份系统
CN102200779A (zh) * 2011-04-01 2011-09-28 深圳市众鸿科技有限公司 一种车载电子系统及其能耗控制方法
CN104656875A (zh) * 2014-04-14 2015-05-27 技嘉科技股份有限公司 显示卡频率控制系统及频率控制方法
CN107102868A (zh) * 2016-02-23 2017-08-29 北京兆易创新科技股份有限公司 嵌入式系统及其快速启动方法和装置
CN106945406A (zh) * 2017-04-01 2017-07-14 杭州旗捷科技有限公司 耗材芯片的操作方法、耗材芯片、耗材容器、耗材设备
CN108694060A (zh) * 2017-04-11 2018-10-23 英特尔公司 利用高速和低速非易失性存储器来促进快速引导的技术

Similar Documents

Publication Publication Date Title
US9274789B2 (en) In-application upgrade method for optical module firmware not breaking service
CN101901156B (zh) 一种处理器应用程序动态加载方法及其系统
CN114637387B (zh) 一种多核异构芯片的性能与功耗管理系统及方法
JP2009054192A (ja) 集積回路節電方法
JPH1097353A (ja) コンピュータシステム及び同システムに適用するレジューム処理方法
JP2004334486A (ja) ブートコードを用いた起動システム、及び起動方法
CN201765585U (zh) 一种处理器应用程序动态加载系统
US20100037042A1 (en) System for switching bios set-values
CN103116522B (zh) Dsp芯片的内核程序动态切换方法及控制系统
CN101727160B (zh) 协处理器系统工作模式的切换方法和装置及处理器系统
US7694182B2 (en) Debugging system and method
US7685439B2 (en) Method for effecting the controlled shutdown of data processing units
CN113485189A (zh) 低速单片机实现代码高速运行且数据掉电不丢失的系统、方法、装置、存储器及其存储介质
CN111752367B (zh) 固态硬盘功耗降低方法、装置、计算机设备和存储介质
CN102360300A (zh) 操作系统的启动方法及装置
CN201741409U (zh) 一种大容量nand flash扩展模块
CN113010236A (zh) 一种程序执行方法、装置、设备及存储介质
CN110121688B (zh) 判断加载程序的方法以及电子系统
JPH11338640A (ja) コンピュータシステムおよびデータ転送制御方法
CN101201741A (zh) 可在线系统编程的电路及在线系统编程的方法
JP2005078197A (ja) 省電力制御装置
CN113918001B (zh) 一种嵌入式网络设备系统升级数据保护装置和方法
CN101320347B (zh) 电脑系统和其控制处理器的方法
JP7101052B2 (ja) マイクロプロセッサ
KR101236393B1 (ko) 전자장치 및 그 제어방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20211008