CN113470582B - 一种pwm输出电路和液晶显示装置 - Google Patents

一种pwm输出电路和液晶显示装置 Download PDF

Info

Publication number
CN113470582B
CN113470582B CN202110855910.8A CN202110855910A CN113470582B CN 113470582 B CN113470582 B CN 113470582B CN 202110855910 A CN202110855910 A CN 202110855910A CN 113470582 B CN113470582 B CN 113470582B
Authority
CN
China
Prior art keywords
output
pwm
control module
signal
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110855910.8A
Other languages
English (en)
Other versions
CN113470582A (zh
Inventor
凌旺
王博然
王铮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
InfoVision Optoelectronics Kunshan Co Ltd
Original Assignee
InfoVision Optoelectronics Kunshan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by InfoVision Optoelectronics Kunshan Co Ltd filed Critical InfoVision Optoelectronics Kunshan Co Ltd
Priority to CN202110855910.8A priority Critical patent/CN113470582B/zh
Publication of CN113470582A publication Critical patent/CN113470582A/zh
Application granted granted Critical
Publication of CN113470582B publication Critical patent/CN113470582B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/3413Details of control of colour illumination sources

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Inverter Devices (AREA)

Abstract

本发明实施例公开了一种PWM输出电路和液晶显示装置。PWM输出电路包括上升沿控制模块、下降沿控制模块和输出控制模块。上升沿控制模块用于根据PWM输入信号生成信号相反的第一上升沿比较信号和第二上升沿比较信号。下降沿控制模块用于根据PWM输入信号生成下降沿比较信号,并由输出端输出。输出控制模块根据第一上升沿比较信号、第二上升沿比较信号和下降沿比较信号生成PWM输出信号。本发明实施例实现了PWM信号上升和/或下降位置的可控调节,提高了PWM信号的精度,降低了PWM信号的上升和/或下降时间超规应用风险。

Description

一种PWM输出电路和液晶显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种PWM输出电路和液晶显示装置。
背景技术
近年来,液晶显示技术已经广泛应用于诸如笔记本电脑(Note Book,NB)等电子产品的生产制造过程。由于液晶显示器(Liquid Crystal Display,LCD)不发光,为了实现NB产品的背光亮,LCD大多需要配备由脉冲宽度调制(Pulse Width Modulation,PWM)信号控制背光的逆变器。为了实现背光的精准控制,PWM信号的占空比测试是LCD系统匹配性测试项目的重中之重,在占空比测试环节中,PWM信号的上升和下降时间是测试人员的重点关注对象。
具体地,TCON芯片将PWM输入信号进行信号处理和逻辑控制,然而,现有的PWM输入信号存在上升时间(Rising Time,Tr)和/或下降时间(Falling Time,Tf)超规应用的情况。图1为现有的一种PWM输入信号的波形示意图。如图1所示,PWM输入信号的上升时间Tr为0.380μs,下降时间Tf为15.307μs,其中,下降时间超出了TCON芯片的应用要求。这种超规应用不仅会产生PWM信号上升和/或下降占空比失真现象,还会影响系统输出精度,并使得后端内容适应背光(Content Adaptive Brightness Control,CABC)电路无法正常实现动态背光调节功能。
发明内容
本发明实施例提供一种PWM输出电路和液晶显示装置,以提高PWM信号精度,降低PWM信号的上升和/或下降时间超规应用风险。
第一方面,本发明实施例提供了一种PWM输出电路,包括:
上升沿控制模块,包括输入端、第一输出端和第二输出端,所述上升沿控制模块的输入端接入PWM输入信号;所述上升沿控制模块用于根据所述PWM输入信号生成信号相反的第一上升沿比较信号和第二上升沿比较信号,所述第一上升沿比较信号由所述第一输出端输出,所述第二上升沿比较信号由所述第二输出端输出;
下降沿控制模块,包括输入端和输出端,所述下降沿控制模块的输入端接入所述PWM输入信号;所述下降沿控制模块用于根据所述PWM输入信号生成下降沿比较信号,并由所述输出端输出;
输出控制模块,包括第一输入端、第二输入端、第三输入端和输出端;所述输出控制模块的第一输入端与所述上升沿控制模块的第一输出端电连接,所述输出控制模块的第二输入端与所述下降沿控制模块的输出端电连接,所述输出控制模块的第三输入端与所述上升沿控制模块的第二输出端电连接,所述输出控制模块的输出端作为所述PWM输出电路的输出端;所述输出控制模块根据所述第一上升沿比较信号、第二上升沿比较信号和所述下降沿比较信号生成PWM输出信号。
可选地,所述上升沿控制模块包括:
第一参数设定单元,所述第一参数设定单元用于提供第一参考电压;
第一比较单元,所述第一比较单元包括第一输入端、第二输入端和输出端;所述第一比较单元的第一输入端接入所述PWM输入信号,所述第一比较单元的第二输入端与所述第一参数设定单元电连接,所述第一比较单元用于将所述PWM输入信号和所述第一参考电压比较,得到所述第一上升沿比较信号。
可选地,所述第一参数设定单元包括:
第一电阻,所述第一电阻的第一端接入电源电压,所述第一电阻的第二端与所述第一比较单元的第二输入端电连接;
第二电阻,所述第二电阻的第一端接地,所述第二电阻的第二端与所述第一电阻的第二端电连接;
所述第一电阻与所述第二电阻的阻值比大于1。
可选地,所述第一比较单元包括:
第一比较器,所述第一比较器的第一输入端接入所述PWM输入信号,所述第一比较器的第二输入端与所述第一参数设定单元电连接,所述第一比较器的输出端输出所述第二上升沿比较信号;
第一反相器,所述第一反相器的输入端与所述第一比较器的输出端电连接,所述第一反相器的输出端作为所述上升沿控制模块的第一输出端。
可选地,所述下降沿控制模块包括:
第二参数设定单元,所述第二参数设定单元用于提供第二参考电压;
第二比较单元,所述第二比较单元包括第一输入端、第二输入端和输出端;所述第二比较单元的第一输入端接入所述PWM输入信号,所述第二比较单元的第二输入端与所述第二参数设定单元电连接,所述第二比较单元用于将所述PWM输入信号和所述第二参考电压比较,得到所述下降沿比较信号。
可选地,所述第二参数设定单元包括:
第三电阻,所述第三电阻的第一端接入电源电压,所述第三电阻的第二端与所述第二比较单元的第二输入端电连接;
第四电阻,所述第四电阻的第一端接地,所述第四电阻的第二端与所述第三电阻的第二端电连接;
其中,所述第三电阻与所述第四电阻的阻值比小于1。
可选地,所述输出控制模块包括:
脉冲触发单元,包括第一输入端、第二输入端和输出端;所述脉冲触发单元的第一输入端与所述上升沿控制模块的第一输出端电连接,所述脉冲触发单元的第二输入端与所述下降沿控制模块的输出端电连接;
逻辑比较单元,包括第一输入端、第二输入端和输出端;所述逻辑比较单元的第一输入端与所述脉冲触发单元的输出端电连接,所述逻辑比较单元的第二输入端与所述上升沿控制模块的第二输出端电连接,所述逻辑比较单元的输出端输出所述PWM输出信号。
可选地,所述脉冲触发单元包括:
D触发器,所述D触发器的复位端与所述上升沿控制模块的第一输出端电连接,所述D触发器的时钟端与所述下降沿控制模块的输出端电连接,所述D触发器的触发端接入器件电压,所述D触发器的清除端接地,所述D触发器的输出端作为所述脉冲触发单元的输出端。
可选地,所述逻辑比较单元包括:
异或门,所述异或门的第一输入端与所述脉冲触发单元的输出端电连接,所述异或门的第二输入端与所述上升沿控制模块的第二输出端电连接,所述异或门的输出端输出所述PWM输出信号。
第二方面,本发明实施例还提供了一种液晶显示装置,包括:背光模组和本发明任意实施例提供的PWM输出电路,所述PWM输出电路与所述背光模组电连接,用于向所述背光模组提供PWM输出信号。
本发明实施例提供的PWM输出电路设置上升沿控制模块、下降沿控制模块和输出控制模块,其中,上升沿控制模块生成信号相反的第一上升沿比较信号和第二上升沿比较信号,以确定PWM输出信号的上升位置;下降沿控制模块生成下降沿比较信号,以确定PWM输出信号的下降位置;输出控制模块基于第一上升沿比较信号、第二上升沿比较信号和下降沿比较信号,生成PWM输出信号。与PWM输入信号相比,PWM输出信号的上升时间和下降时间较短,解决了现有PWM输出电路因PWM信号精度不足而产生上升和/或下降时间超规应用情况的问题,提高了PWM信号的精度。
附图说明
图1为现有的一种PWM输入信号的波形示意图;
图2是本发明实施例提供的一种PWM输出电路的结构示意图;
图3是本发明实施例提供的一种PWM输出电路的信号波形示意图;
图4是本发明实施例提供的一种PWM输入信号和PWM输出信号的波形示意图;
图5是本发明实施例提供的另一种PWM输出电路的结构示意图;
图6是本发明实施例提供的又一种PWM输出电路的结构示意图;
图7是本发明实施例提供的另一种PWM输出电路的波形示意图。
附图中,各附图标记所代表的特征列表如下:
100-上升沿控制模块;200-下降沿控制模块;300-输出控制模块;110-第一参数设定单元;120-第一比较单元;121-第一比较器;122-第一反相器;210-第二参数设定单元;220-第二比较单元;221-第二比较器;222-第二反相器;310-脉冲触发单元;320-逻辑比较单元;R1-第一电阻;R2-第二电阻;VCC-电源电压;VDD-器件电压;R3-第三电阻;R4-第四电阻;R5-第一上拉电阻;R6-第二上拉电阻。
具体实施方式
下面结合附图和实施例对本发明实施例作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅用于解释本发明实施例,而非对本发明实施例的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明实施例相关的部分而非全部结构。
图2是本发明实施例提供的一种PWM输出电路的结构示意图。如图2所示,PWM输出电路包括:上升沿控制模块100、下降沿控制模块200和输出控制模块300。
上升沿控制模块100包括输入端、第一输出端和第二输出端。上升沿控制模块100的输入端接入PWM输入信号PWMI。上升沿控制模块100用于根据PWM输入信号PWMI生成信号相反的第一上升沿比较信号S1’和第二上升沿比较信号S1,第一上升沿比较信号S1’由第一输出端输出,第二上升沿比较信号S1由第二输出端输出。
下降沿控制模块200包括输入端和输出端。下降沿控制模块200的输入端接入PWM输入信号PWMI。下降沿控制模块200用于根据PWM输入信号PWMI生成下降沿比较信号S2’,并由输出端输出。
输出控制模块300包括第一输入端、第二输入端、第三输入端和输出端。输出控制模块300的第一输入端与上升沿控制模块100的第一输出端电连接,输出控制模块300的第二输入端与下降沿控制模块200的输出端电连接,输出控制模块300的第三输入端与上升沿控制模块100的第二输出端电连接,输出控制模块300的输出端作为PWM输出电路的输出端。输出控制模块300根据第一上升沿比较信号S1’、第二上升沿比较信号S1和下降沿比较信号S2’生成PWM输出信号PWMO。
图3是本发明实施例提供的一种PWM输出电路的信号波形示意图。参见图3,第一上升沿比较信号S1’和第二上升沿比较信号S1信号相反,即第一上升沿比较信号S1’和第二上升沿比较信号S1的幅值、频率和占空比相同,但高低电平相反。下降沿比较信号S2’的脉冲宽度小于第一上升沿比较信号S1’的脉冲宽度。
示例性地,该PWM输出电路的工作原理为:当PWM输入信号PWMI开始由低电平变为高电平时,存在较长的上升时间,当PWM输入信号PWMI上升至第一阈值时,上升沿控制模块100控制第一上升沿比较信号S1’由高电平变为低电平,同时,第二上升沿比较信号S1由低电平变为高电平。输出控制模块300控制PWM输出信号PWMO由低电平变为高电平,以使PWM输出信号PWMO的高电平脉冲起始时间与PWM输入信号PWMI的高电平脉冲起始时间契合。其中,通过调整第一阈值的大小,可以调整PWM输出信号PWMO的高电平脉冲起始时间。
随着PWM输入信号PWMI的继续升高,升高至第二阈值时,下降沿控制模块200控制下降沿比较信号S2’由高电平变为低电平。当PWM输入信号PWMI开始由高电平变为低电平时,存在较长的下降时间,当PWM输入信号PWMI下降至第二阈值时,下降沿控制模块200控制下降沿比较信号S2’由低电平变为高电平。输出控制模块300控制PWM输出信号PWMO由高电平变为低电平,以使PWM输出信号PWMO的高电平脉冲终止时间与PWM输入信号PWMI的高电平脉冲终止时间契合。其中,通过调整第二阈值的大小,可以调整PWM输出信号PWMO的高电平脉冲终止时间。
随着PWM输入信号PWMI的继续降低,降低至第一阈值时,上升沿控制模块100控制第一上升沿比较信号S1’由低电平变为高电平,同时,第二上升沿比较信号S1由高电平变为低电平,输出控制模块300仍控制PWM输出信号PWMO为低电平。
图4是本发明实施例提供的一种PWM输入信号和PWM输出信号的波形示意图。参见图4,PWM输出信号PWMO的高电平脉冲起始时间与PWM输入信号PWMI的高电平脉冲起始时间契合,PWM输出信号PWMO的高电平脉冲终止时间与PWM输入信号PWMI的高电平脉冲终止时间契合。即PWM输出信号PWMO与PWM输入信号PWMI的占空比相同,可以以PWM输出信号PWMO代替PWM输入信号PWMI作为TCON芯片的输入。不同的是,第一上升沿比较信号S1’、第二上升沿比较信号S1和下降沿比较信号S2’的上升时间/下降时间均小于PWM输入信号PWMI的上升时间/下降时间,因此,PWM输出信号PWMO的上升时间/下降时间小于PWM输入信号PWMI。
本发明实施例提供的PWM输出电路设置上升沿控制模块100、下降沿控制模块200和输出控制模块300,其中,上升沿控制模块100生成信号相反的第一上升沿比较信号S1’和第二上升沿比较信号S1,以确定PWM输出信号PWMO的上升位置;下降沿控制模块200生成下降沿比较信号S2’,以确定PWM输出信号PWMO的下降位置;输出控制模块基于第一上升沿比较信号S1’、第二上升沿比较信号S1和下降沿比较信号S2’,生成PWM输出信号PWMO。与PWM输入信号PWMI相比,PWM输出信号PWMO的上升时间和下降时间较短,解决了现有PWM输出电路因PWM信号精度不足而产生上升和/或下降时间超规应用情况的问题,提高了PWM信号的精度。
图5是本发明实施例提供的另一种PWM输出电路的结构示意图。如图5所示,在上述各实施例的基础上,可选地,上升沿控制模块100包括第一参数设定单元110和第一比较单元120。第一参数设定单元110用于提供第一参考电压。第一比较单元120包括第一输入端、第二输入端和输出端。第一比较单元120的第一输入端接入PWM输入信号PWMI,第一比较单元120的第二输入端与第一参数设定单元110电连接,第一比较单元120用于将PWM输入信号PWMI和第一参考电压比较,得到第一上升沿比较信号S1’。
其中,第一参考电压的数值可以根据PWM输入信号PWMI的幅值进行适应性改变,例如,PWM输入信号PWMI的幅值为3.3V,设置第一参考电压为0.1V,以在PWM输入信号PWMI开始由低电平变化为高电平时,第一上升沿比较信号S1’翻转。
继续参见图5,在上述各实施例的基础上,可选地,下降沿控制模块200包括第二参数设定单元210和第二比较单元220。第二参数设定单元210用于提供第二参考电压。第二比较单元220包括第一输入端、第二输入端和输出端,第二比较单元220的第一输入端接入PWM输入信号PWMI,第二比较单元220的第二输入端与第二参数设定单元210电连接,第二比较单元220用于将PWM输入信号PWMI和第二参考电压比较,得到下降沿比较信号S2’。
其中,第二参考电压的数值可以根据PWM输入信号PWMI的幅值进行适应性改变,例如PWM输入信号PWMI的幅值为3.3V,设置第二参考电压为3.2V,以在PWM输入信号PWMI开始由高电平变化为低电平时,下降沿比较信号S2’翻转。
继续参见图5,在上述各实施例的基础上,可选地,第一参数设定单元110包括第一电阻R1和第二电阻R2。第一电阻R1的第一端接入电源电压VCC,第一电阻R1的第二端与第一比较单元120的第二输入端电连接。第二电阻R2的第一端接地,第二电阻R2的第二端与第一电阻R1的第二端电连接。第一电阻R1与第二电阻R2的阻值比大于1。
其中,第一电阻R1和第二电阻R2根据电阻阻值比对电源电压VCC分压,设置第一电阻R1与第二电阻R2的阻值比大于1,以使第一参考电压的值较小,有利于在PWM输入信号PWMI开始由低电平变化为高电平时,第一上升沿比较信号S1’翻转。示例性地,当电源电压VCC为3.3V,PWM输入信号PWMI的幅值为3.3V时,设定第一参考电压为0.1V,则第一电阻R1与第二电阻R2的阻值比为32,远大于1。本领域技术人员可以理解,第一电阻R1与第二电阻R2的阻值比越大,第一参考电压的值越小,在实际应用中可以根据需要进行设定。
继续参见图5,在上述各实施例的基础上,可选地,第一比较单元120包括第一比较器121和第一反相器122。第一比较器121的第一输入端接入PWM输入信号PWMI,第一比较器121的第二输入端与第一参数设定单元100电连接。第一反相器122的输入端与第一比较器121的输出端电连接,第一比较器121的输出端输出第二上升沿比较信号S1至第二输出端以及第一反相器122的输入端,第一反相器122的输出端作为上升沿控制模块100的第一输出端输出第一上升沿比较信号S1’。本发明实施例这样设置,以简单的电路结构实现了第一比较单元120的比较功能,易于实现,实用性较强。
继续参见图5,在上述各实施例的基础上,可选地,第二参数设定单元210包括第三电阻R3和第四电阻R4。第三电阻R3的第一端接入电源电压VCC,第三电阻R3的第二端与第二比较单元220的第二输入端电连接。第四电阻R4的第一端接地,第四电阻R4的第二端与第三电阻R3的第二端电连接。其中,第三电阻R3与第四电阻R4的阻值比小于1。
其中,第三电阻R3和第四电阻R4根据电阻阻值比对电源电压VCC分压,设置第三电阻R3与第四电阻R4的阻值比小于1,以使第二参考电压的值较大,有利于在PWM输入信号PWMI开始由高电平变化为低电平时,下降沿比较信号S2’翻转。示例性地,当电源电压VCC为3.3V,PWM输入信号PWMI的幅值为3.3V时,设定第二参考电压为3.2V,则第三电阻R3与第四电阻R4的阻值比为1/32,远小于1。本领域技术人员可以理解,第三电阻R3与第四电阻R4的阻值比越小,第二参考电压的值越大,在实际应用中可以根据需要进行设定。
继续参见图5,在上述各实施例的基础上,可选地,第二比较单元220包括第二比较器221和第二反相器222。第二比较器221的第一输入端接入PWM输入信号PWMI,第二比较器221的第二输入端与第二参数设定单元210电连接,第二比较器221的输出端输出待反相信号S2。第二反相器222的输入端与第二比较器221的输出端电连接,第二反相器222的输出端作为下降沿控制模块200的输出端输出下降沿比较信号S2’。本发明实施例这样设置,以简单的电路结构实现了第二比较单元220的比较功能,易于实现,实用性较强。
继续参见图5,在上述各实施例的基础上,可选地,第一比较单元120还包括第一上拉电阻R5,第一上拉电阻R5的第一端接入器件电压VDD,第一上拉电阻R5的第二端与第一反相器122的输入端电连接。第二比较单元220还包括第二上拉电阻R6,第二上拉电阻R6的第一端接入器件电压VDD,第二上拉电阻R6的第二端与第二反相器222的输入端电连接。
图6是本发明实施例提供的又一种PWM输出电路的结构示意图。如图7所示,在上述各实施例的基础上,可选地,输出控制模块300包括脉冲触发单元310和逻辑比较单元320。
脉冲触发单元310包括第一输入端、第二输入端和输出端。脉冲触发单元的310第一输入端与上升沿控制模块100的第一输出端电连接,脉冲触发单元310的第二输入端与下降沿控制模块200的输出端电连接。
逻辑比较单元320包括第一输入端、第二输入端和输出端。逻辑比较单元320的第一输入端与脉冲触发单元310的输出端电连接,逻辑比较单元320的第二输入端与上升沿控制模块100的第二输出端电连接,逻辑比较单元320的输出端输出PWM输出信号PWMO。
其中,脉冲触发单元310的第一输入端用于接入第一上升沿比较信号S1’,脉冲触发单元310的第二输入端用于接入下降沿比较信号S2’,脉冲触发单元310的输出端用于输出待比较信号Q。脉冲触发单元310用于根据第一上升沿比较信号S1’和下降沿比较信号S2’生成待比较信号Q。
逻辑比较单元320的第一输入端用于接入待比较信号Q,逻辑比较单元320的第二输入端用于接入第二上升沿比较信号S1。逻辑比较单元320用于根据待比较信号Q和第二上升沿比较信号S1生成PWM输出信号PWMO。
继续参见图6,在上述各实施例的基础上,可选地,脉冲触发单元310包括D触发器。D触发器的复位端与上升沿控制模块100的第一输出端电连接,接入第一上升沿比较信号S1’;D触发器的时钟端与下降沿控制模块200的输出端电连接,接入下降沿比较信号S2’;D触发器的触发端接入器件电压VDD,D触发器的清除端接地,D触发器的输出端作为脉冲触发单元的输出端,输出待比较信号Q。
本发明实施例通过设置第一反相器122和D触发器,能够实现PWM输出信号PWMO的持续输出。其原因在于:由于D触发器在正常情况下仅能触发一次,本发明实施例通过将第一上升沿比较信号S1’输入到D触发器的复位端,能够实现D触发器的连续触发输出,进而实现了PWM输出信号PWMO的持续输出。
继续参见图6,在上述各实施例的基础上,可选地,逻辑比较单元320包括异或门。异或门的第一输入端与脉冲触发单元310的输出端电连接,接入待比较信号Q;异或门的第二输入端与上升沿控制模块100的第二输出端电连接,接入第二上升沿比较信号S1;异或门的输出端输出PWM输出信号PWMO。
图7是本发明实施例提供的另一种PWM输出电路的波形示意图。参见图6和图7,示例性地,该PWM输出电路的工作原理为:当PWM输入信号PWMI开始由低电平变为高电平时,存在较长的上升时间,当PWM输入信号PWMI上升至第一阈值时,第一比较器121控制第二上升沿比较信号S1由低电平变为高电平,同时,第一反相器122控制第一上升沿比较信号S1’由高电平变为低电平。此时,由于下降沿控制模块200处于待触发状态,因而下降沿比较信号S2’保持高电平状态,与之相反地,待反相信号S2保持低电平状态。与此同时,由于第二上升沿比较信号S1由低电平变为高电平,D触发器控制待比较信号Q保持低电平状态,因而异或门控制PWM输出信号PWMO由低电平变为高电平,以使PWM输出信号PWMO的高电平脉冲起始时间与PWM输入信号PWMI的高电平脉冲起始时间契合。其中,通过调整第一阈值的大小,可以调整PWM输出信号PWMO的高电平脉冲起始时间。
随着PWM输入信号PWMI的继续升高,升高至第二阈值时,第二比较器221控制待反相信号S2由低电平变为高电平,同时,第二反相器222控制下降沿比较信号S2’由高电平变为低电平。当PWM输入信号PWMI开始由高电平变为低电平时,存在较长的下降时间,当PWM输入信号PWMI下降至第二阈值时,第二比较器221控制待反相信号S2由高电平变为低电平,同时,第二反相器222控制下降沿比较信号S2’由低电平变为高电平。此时,第一比较器121控制第二上升沿比较信号S1仍保持于高电平状态,与之相反地,第一反相器122控制第一上升沿比较信号S1’仍保持于低电平状态。与此同时,由于下降沿比较信号S2’由低电平变为高电平,D触发器控制待比较信号Q由低电平变为高电平,因而异或门控制PWM输出信号PWMO由高电平变为低电平以使PWM输出信号PWMO的高电平脉冲终止时间与PWM输入信号PWMI的高电平脉冲终止时间契合。其中,通过调整第二阈值的大小,可以调整PWM输出信号PWMO的高电平脉冲终止时间。
随着PWM输入信号PWMI的继续降低,降低至第一阈值时,第一比较器121控制第二上升沿比较信号S1由高电平变为低电平,同时,第一反相器122控制第一上升沿比较信号S1’由低电平变为高电平。此时,由于第一上升沿比较信号S1’输入到D触发器的复位端,当第一上升沿比较信号S1’由低电平变为高电平时,D触发器复位,因而待比较信号Q由高电平变为低电平,异或门仍控制PWM输出信号PWMO为低电平。
本发明实施例提供的输出控制模块300设置D触发器和异或门,D触发器基于第一上升沿比较信号S1’和下降沿比较信号S2’,生成待比较信号Q;异或门基于待比较信号Q和第二上升沿比较信号S1,生成PWM输出信号PWMO。与PWM输入信号PWMI相比,PWM输出信号PWMO的上升时间和下降时间较短,解决了现有PWM输出电路因PWM信号精度不足而产生上升和/或下降时间超规应用情况的问题,提高了PWM信号的精度。
本发明实施例还提供了一种液晶显示装置,包括背光模组和本发明任意实施例所提供的PWM输出电路,PWM输出电路与背光模组电连接,用于向背光模组提供PWM输出信号,其技术原理和实现的效果类似,不再赘述。
在上述各实施例的基础上,可选地,背光模组可以是任意一种前光式(FrontLight)或背光式(Back Light)背光模组,本发明实施例对此不进行限制。示例性地,背光模组的具体结构可以是侧光式结构、直下型结构或中空型结构等。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例。

Claims (9)

1.一种PWM输出电路,其特征在于,包括:
上升沿控制模块,包括输入端、第一输出端和第二输出端,所述上升沿控制模块的输入端接入PWM输入信号;所述上升沿控制模块用于根据所述PWM输入信号生成信号相反的第一上升沿比较信号和第二上升沿比较信号,所述第一上升沿比较信号由所述第一输出端输出,所述第二上升沿比较信号由所述第二输出端输出;
下降沿控制模块,包括输入端和输出端,所述下降沿控制模块的输入端接入所述PWM输入信号;所述下降沿控制模块用于根据所述PWM输入信号生成下降沿比较信号,并由所述输出端输出;
输出控制模块,包括第一输入端、第二输入端、第三输入端和输出端;所述输出控制模块的第一输入端与所述上升沿控制模块的第一输出端电连接,所述输出控制模块的第二输入端与所述下降沿控制模块的输出端电连接,所述输出控制模块的第三输入端与所述上升沿控制模块的第二输出端电连接,所述输出控制模块的输出端作为所述PWM输出电路的输出端;所述输出控制模块根据所述第一上升沿比较信号、第二上升沿比较信号和所述下降沿比较信号生成PWM输出信号;
其中,所述输出控制模块包括:
脉冲触发单元,包括第一输入端、第二输入端和输出端;所述脉冲触发单元的第一输入端与所述上升沿控制模块的第一输出端电连接,所述脉冲触发单元的第二输入端与所述下降沿控制模块的输出端电连接;
逻辑比较单元,包括第一输入端、第二输入端和输出端;所述逻辑比较单元的第一输入端与所述脉冲触发单元的输出端电连接,所述逻辑比较单元的第二输入端与所述上升沿控制模块的第二输出端电连接,所述逻辑比较单元的输出端输出所述PWM输出信号。
2.根据权利要求1所述的PWM输出电路,其特征在于,所述上升沿控制模块包括:
第一参数设定单元,所述第一参数设定单元用于提供第一参考电压;
第一比较单元,所述第一比较单元包括第一输入端、第二输入端和输出端;所述第一比较单元的第一输入端接入所述PWM输入信号,所述第一比较单元的第二输入端与所述第一参数设定单元电连接,所述第一比较单元用于将所述PWM输入信号和所述第一参考电压比较,得到所述第一上升沿比较信号。
3.根据权利要求2所述的PWM输出电路,其特征在于,所述第一参数设定单元包括:
第一电阻,所述第一电阻的第一端接入电源电压,所述第一电阻的第二端与所述第一比较单元的第二输入端电连接;
第二电阻,所述第二电阻的第一端接地,所述第二电阻的第二端与所述第一电阻的第二端电连接;
所述第一电阻与所述第二电阻的阻值比大于1。
4.根据权利要求2所述的PWM输出电路,其特征在于,所述第一比较单元包括:
第一比较器,所述第一比较器的第一输入端接入所述PWM输入信号,所述第一比较器的第二输入端与所述第一参数设定单元电连接,所述第一比较器的输出端输出所述第二上升沿比较信号;
第一反相器,所述第一反相器的输入端与所述第一比较器的输出端电连接,所述第一反相器的输出端作为所述上升沿控制模块的第一输出端。
5.根据权利要求1所述的PWM输出电路,其特征在于,所述下降沿控制模块包括:
第二参数设定单元,所述第二参数设定单元用于提供第二参考电压;
第二比较单元,所述第二比较单元包括第一输入端、第二输入端和输出端;所述第二比较单元的第一输入端接入所述PWM输入信号,所述第二比较单元的第二输入端与所述第二参数设定单元电连接,所述第二比较单元用于将所述PWM输入信号和所述第二参考电压比较,得到所述下降沿比较信号。
6.根据权利要求5所述的PWM输出电路,其特征在于,所述第二参数设定单元包括:
第三电阻,所述第三电阻的第一端接入电源电压,所述第三电阻的第二端与所述第二比较单元的第二输入端电连接;
第四电阻,所述第四电阻的第一端接地,所述第四电阻的第二端与所述第三电阻的第二端电连接;
其中,所述第三电阻与所述第四电阻的阻值比小于1。
7.根据权利要求1所述的PWM输出电路,其特征在于,所述脉冲触发单元包括:
D触发器,所述D触发器的复位端与所述上升沿控制模块的第一输出端电连接,所述D触发器的时钟端与所述下降沿控制模块的输出端电连接,所述D触发器的触发端接入器件电压,所述D触发器的清除端接地,所述D触发器的输出端作为所述脉冲触发单元的输出端。
8.根据权利要求1所述的PWM输出电路,其特征在于,所述逻辑比较单元包括:
异或门,所述异或门的第一输入端与所述脉冲触发单元的输出端电连接,所述异或门的第二输入端与所述上升沿控制模块的第二输出端电连接,所述异或门的输出端输出所述PWM输出信号。
9.一种液晶显示装置,其特征在于,包括:背光模组以及如权利要求1-8任一项所述的PWM输出电路,所述PWM输出电路与所述背光模组电连接,用于向所述背光模组提供PWM输出信号。
CN202110855910.8A 2021-07-28 2021-07-28 一种pwm输出电路和液晶显示装置 Active CN113470582B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110855910.8A CN113470582B (zh) 2021-07-28 2021-07-28 一种pwm输出电路和液晶显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110855910.8A CN113470582B (zh) 2021-07-28 2021-07-28 一种pwm输出电路和液晶显示装置

Publications (2)

Publication Number Publication Date
CN113470582A CN113470582A (zh) 2021-10-01
CN113470582B true CN113470582B (zh) 2022-07-15

Family

ID=77882888

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110855910.8A Active CN113470582B (zh) 2021-07-28 2021-07-28 一种pwm输出电路和液晶显示装置

Country Status (1)

Country Link
CN (1) CN113470582B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114567956B (zh) * 2022-03-09 2024-02-20 北京中瑞方兴科技有限公司 直流照明供电中应对轻载直流载波信号畸变的方法及系统

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124A (zh) * 2010-02-08 2010-07-21 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3676708A (en) * 1968-05-21 1972-07-11 Iwasaki Tsushinki Alkala Iwats Pulse generator for fast rise-time pulses
US3656009A (en) * 1970-09-04 1972-04-11 Sperry Rand Corp Non-linear transmission line current driver
DE602004005718T2 (de) * 2004-11-04 2007-12-27 Freelux S.R.L., Gazzada Schianno Verfahren zum Modulieren geformter Impulse
US20060244684A1 (en) * 2005-04-29 2006-11-02 Lg Electronics Inc. Plasma display apparatus and driving method thereof
JP4840328B2 (ja) * 2007-10-25 2011-12-21 住友電装株式会社 Pwm制御方法及び装置、並びに、調光装置
CN102497710B (zh) * 2011-12-30 2014-05-28 成都芯源系统有限公司 Led移相调光电路及其方法
CN103490750B (zh) * 2013-09-27 2016-05-18 北京无线电计量测试研究所 一种基于高速与门的超快脉冲产生电路
CN107016966B (zh) * 2017-05-10 2019-01-22 昆山龙腾光电有限公司 背光模组控制系统、控制方法及具有该系统的液晶模组
CN107527594B (zh) * 2017-09-22 2020-02-21 昆山龙腾光电股份有限公司 一种脉冲信号调整电路及液晶显示屏的背光驱动电路
CN108282159B (zh) * 2018-02-12 2021-10-29 歌尔股份有限公司 一种脉冲信号发生器
US11336267B2 (en) * 2018-08-28 2022-05-17 Sony Semiconductor Solutions Corporation Duty ratio correction circuit and signal generation circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101783124A (zh) * 2010-02-08 2010-07-21 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
CN113470582A (zh) 2021-10-01

Similar Documents

Publication Publication Date Title
US10234336B2 (en) Ring oscillators for temperature detection in wideband supply noise environments
US4959557A (en) Negative feedback circuit to control the duty cycle of a logic system clock
US7133038B2 (en) Highly efficient LCD driving voltage generating circuit and method thereof
US5935257A (en) Skew-reduction circuit and semiconductor device
US8174302B2 (en) Pulse signal generator, and method of generating pulse signal
US7863992B2 (en) Oscillator having comparator circuits having adjustable driving capabilities and method for operating the same
US7612592B2 (en) Programmable duty-cycle generator
EP3152636B1 (en) Clock swallowing apparatus and method for reducing voltage noise
CN113470582B (zh) 一种pwm输出电路和液晶显示装置
US20080252349A1 (en) Duty cycle correcting circuit
US7400179B2 (en) Digital power-on reset
US10840896B2 (en) Digital measurement circuit and memory system using the same
US8013669B2 (en) Dynamic power noise event counter
US10281501B2 (en) Peak current evaluation system and peak current evaluation method
KR20080014540A (ko) 반도체 메모리 장치의 파워 업 신호 트립 포인트 측정 회로 및 이를 이용한 파워 업 신호 트립 포인트 레벨 측정 방법
US20080133957A1 (en) Circuit to Reduce Power Supply Fluctuations in High Frequency/High Power Circuits
TWI599178B (zh) 高解析度之脈衝寬度調變器
US6278302B1 (en) Digital power-up reset circuit
CN104978297A (zh) 自适应输入/输出缓冲器及其使用方法
US5721501A (en) Frequency multiplier and semiconductor integrated circuit employing the same
US7595677B2 (en) Arbitrary clock circuit and applications thereof
US6266283B1 (en) Semiconductor memory device
CN113707066A (zh) 上电延时电路及显示装置
US20080007313A1 (en) Digital clock generator
US8754719B1 (en) Integrated circuit devices using analog dividers

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant