CN113468840A - 时序模型的建立方法 - Google Patents

时序模型的建立方法 Download PDF

Info

Publication number
CN113468840A
CN113468840A CN202010237508.9A CN202010237508A CN113468840A CN 113468840 A CN113468840 A CN 113468840A CN 202010237508 A CN202010237508 A CN 202010237508A CN 113468840 A CN113468840 A CN 113468840A
Authority
CN
China
Prior art keywords
path
victim
circuit
transmission delay
aggressive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010237508.9A
Other languages
English (en)
Other versions
CN113468840B (zh
Inventor
廖信雄
蔡旻修
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Global Unichip Corp
Original Assignee
Taiwan Semiconductor Manufacturing Co TSMC Ltd
Global Unichip Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Taiwan Semiconductor Manufacturing Co TSMC Ltd, Global Unichip Corp filed Critical Taiwan Semiconductor Manufacturing Co TSMC Ltd
Priority to CN202010237508.9A priority Critical patent/CN113468840B/zh
Publication of CN113468840A publication Critical patent/CN113468840A/zh
Application granted granted Critical
Publication of CN113468840B publication Critical patent/CN113468840B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Design And Manufacture Of Integrated Circuits (AREA)

Abstract

本发明提供一种时序模型的建立方法。时序模型的建立方法包括:识别电路区块中的为边界路径的至少一第一受害路径;依据第一受害路径上的传输延迟以决定是否移除第一受害路径对应的第一侵略路径;查找电路区块中,扇出数大于一默认值的多个高扇出电路组件;依据各高扇出电路组件的连接位置来决定是否移除各高扇出电路组件;识别各高扇出电路组件对应的多条第二受害路径,依据各第二受害路径的传输延迟以决定保留或移除各第二受害路径对应的第二侵略路径。本发明的时序模型建立方法可降低时序模型的复杂度。

Description

时序模型的建立方法
技术领域
本发明涉及一种时序模型的建立方法,尤其涉及一种集成电路的时序模型的建立方法。
背景技术
在现今的数字电路设计中,针对电路建立时序模型,并据以进行静态时序分析,是一个很重要的动作。而在电路设置日趋复杂的今天,要针对电路建立时序模型并执行静态时序分析,基于分析准确度的要求,不是需要耗费大量的分析时间,就是需要大量的硬件资源。因此,电路的时序模型建立动作,经常无法实时完成。
发明内容
本发明是针对一种多种时序模型的建立方法,可有效减低电路分析所需的时间。
根据本发明的实施例,时序模型的建立方法由一控制器来执行。时序模型的建立方法包括:识别电路区块中的为边界路径的至少一第一受害路径;依据第一受害路径上的传输延迟以决定是否移除第一受害路径对应的第一侵略路径;查找电路区块中,扇出数大于一默认值的多个高扇出电路组件;依据各高扇出电路组件的连接位置来决定是否移除各高扇出电路组件;识别各高扇出电路组件对应的多条第二受害路径,依据各第二受害路径的传输延迟以决定保留或移除各第二受害路径对应的第二侵略路径。
根据本发明的另一实施例,时序模型的建立方法包括:识别电路区块中的任一输入端与任一输出端间,未连接任一寄存器的至少一传输路径,并保留上述的传输路径;识别被保留的传输路径中的至少一多输入电路组件,保留多输入电路组件对应的驱动组件以及驱动组件对应的负载组件;以及,移除被保留的传输路径、被保留的驱动组件以及负载组件以外的电路组件。
根据本发明的另一实施例,时序模型的建立方法包括:依据集成电路的布局,识别出集成电路的多个周围电路区块以及多个内部电路区块;以及,针对各周围电路区块执行第一时序分析机制,针对各周围电路区块执行第二时序分析机制。其中,第一时序分析机制以及第二时序分析机制分别为如上所述的时序模型的建立方法。
基于上述,本发明实施例中针对电路区块中的受害路径以及对应侵略路径来进行分析,并依据受害路径上的传输延迟来判断是否移除侵略路径及其对应的电路组件。在不影响时序分析准确度的前提下,有效降低电路的时序模型的复杂度,提升静态时序分析的效率。
附图说明
包含附图以便进一步理解本发明,且附图并入本说明书中并构成本说明书的一部分。附图说明本发明的实施例,并与描述一起用于解释本发明的原理。
图1为电路区块中的侵略路径以及受害路径的关系示意图;
图2为本发明实施例的时序模型的建立方法的流程图;
图3A至图3C为本发明实施例的时序模型的建立方法的多个不同动作的示意图;
图4为本发明另一实施例的时序模型的建立方法的流程图;
图5A至图5B为本发明实施例的时序模型的建立方法的多个不同动作的示意图;
图6为本发明另一实施例的时序模型的建立方法的流程图;
图7为本发明实施例的集成电路的时序模型的建立方法的动作示意图;
图8为本发明实施例的建立时序模型的电子装置的示意图。
附图标号说明
310~360、510~540:电路区块;
700:集成电路;
710、720:电路分区;
800:电子装置;
810:控制器;
820:存储元件;
A1~A3:侵略路径;
AN1:多输入电路组件;
BF1~BF13:缓冲器;
CC1~CC3:耦合电容;
CL1~CL7:逻辑电路;
CLK1、CLK2:频率信号;
d1:间距;
DATA:数据信号;
FF1~FF10:寄存器;
IB1、IB2:内部电路区块;
IN1~IN4:输入端;
OU1~OU2:输出端;
PB1、PB2:周围电路区块;
RST:重置信号;
S210~S250、S410~S430、S610~S620:时序模型的建立步骤;
V1~V3:受害路径;
W1~W4:传输导线。
具体实施方式
现将详细地参考本发明的示范性实施例,示范性实施例的实例说明于附图中。只要有可能,相同元件符号在附图和描述中用来表示相同或相似部分。
先请参照图1,图1为电路区块中的侵略路径以及受害路径的关系示意图。在电路区块中,多个电路组件因为布局位置的关系,彼此间产生或大或小的耦合电容。在图1中,缓冲器BF1、BF2间的传输导线W1,可与缓冲器BF3、BF4间的传输导线W2产生耦合电容CC1;缓冲器BF5、BF6间的传输导线W3,可与缓冲器BF3、BF4间的传输导线W2产生耦合电容CC2;缓冲器BF7、BF8间的传输导线W4,则可与缓冲器BF3、BF4间的传输导线W2产生耦合电容CC3
在这些耦合电容CC1~CC3的效应下,传输导线W2上传输的信号,可能因为传输导线W1、W3、W4上的传输信号发生转态,而产生电压抖动的现象。在这样的条件下,传输导线W2所形成的路径可以称为受害路径。传输导线W1、W3、W4所形成的路径则可以称为侵略路径。
以下请参照图2,图2为本发明实施例的时序模型的建立方法的流程图。本发明实施例的时序模型的建立方法可以通过一控制器来执行。其中控制器可接收电路的门级网表(gate level netlist),并依据门级网表(gate level netlist)来执行时序模型的建立动作。
以下请同步参照图2以及图3A,其中图3A为本发明实施例的时序模型的建立方法的动作示意图。在步骤S210中,依据电路的门级网表,识别电路区块中的为边界(boundary)路径的一个或多个第一受害路径。其中,所谓的边界路径,可依据电路区块的输入端、输出端以及内部的寄存器来决定。在电路区块中,直接连接至电路区块的输入端、输出端的寄存器,可以视为边界寄存器。边界寄存器与对应的输入端、输出端的连接路径,则为边界路径。另外,电路区块中,当输入端与输出端间没有存在寄存器的情况下,输入端与输出端间形成的路径,也可以为边界路径。
在图3A中,电路区块310为原始的电路区块,电路区块320则为简化后的电路区块。电路区块310具有输入端IN1~IN3以及输出端OU1~OU2。其中输入端IN3接收频率信号CLK。电路区块310另包括组合逻辑电路CL1~CL7、寄存器FF1~FF10以及缓冲器BF1~BF4。针对电路区块310进行识别,通过步骤S210,可以判断输入端IN2以及寄存器FF9间,具有两个为受害路径V1、V2的边界路径。其中,受害路径V1对应的侵略路径A1形成在寄存器FF1、FF2间,受害路径V2对应的侵略路径A1形成在组合逻辑电路CL2以及寄存器FF4间。另外,通过步骤S210另判断出输出端OU2以及寄存器FF10间(通过组合逻辑电路CL7),具有受害路径V3。受害路径V3则对应侵略路径A3,其中侵略路径A3形成在组合逻辑电路CL3以及缓冲器BF2间。
接着,在步骤S220中,依据受害路径V1~V3上的传输延迟以决定是否移除受害路径V1~V3对应的侵略路径A1~A3。举例来说明,在电路区块310中,假设受害路径V1上的整合信号的传输延迟等于0,而受害路径V2、V3上的整合信号的传输延迟大于0。在步骤S220中,当受害路径(例如受害路径V2)上的传输延迟大于0时,仅保留对应的侵略路径(例如侵略路径A2)中的扇入驱动组件以及一个负载组件。对应至图3A,侵略路径A2的扇入驱动组件(寄存器FF3以及组合逻辑电路CL2)以及一个负载组件(缓冲器BF1)被保留。
另外,当受害路径(例如受害路径V1)上的传输延迟等于0时,则移除对应的侵略路径(例如侵略路径A1)的负载组件、驱动组件以及侵略路径与受害路径间的耦合电容。对应至图3A,需要被移除的构件为:侵略路径A1;侵略路径A1的负载组件(寄存器FF2)以及侵略路径A1与受害路径V1间的耦合电容。
值得一提的,在本实施例中,基于受害路径V3并非边界路径,因此即便受害路径V3上的传输延迟大于0,对应受害路径V3的侵略路径A3的驱动组件(寄存器FF5以及组合逻辑电路CL3);侵略路径A3的负载组件(寄存器FF6、FF7、缓冲器BF2以及组合逻辑电路CL4);侵略路径A3与受害路径V3间的耦合电容皆不被保留而需要被移除。
在此请注意,在本实施例中,寄存器FF1、FF8为边界寄存器,因此寄存器FF1、FF8与分别连接的组合逻辑电路CL1、CL5不会被移除。
经过上述步骤S210、S220的动作后,可获得简化后的电路区块320。
以下请参照图2以及图3B,图3B为本发明实施例的时序模型的建立方法的另一动作示意图。在图3B中,电路区块330为原始的电路区块,电路区块340则为简化后的电路区块。电路区块330包括寄存器FF1~FF5、组合逻辑电路CL1~CL3以及缓冲器BF1~BF12,电路区块330并具有输入端IN1~IN3以及输出端OU1。输入端IN2、IN3分别接收频率信号CLK1以及重置信号RST。
在图2中,步骤S230中,针对电路区块进行分析,并藉以找出扇出数大于一默认值的多个高扇出电路组件。对应电路区块330,其中输入端IN3对应连接的缓冲器BF3~BF12可被判断为高扇出电路组件。
接着,在步骤S240中,则依据各高扇出电路组件的连接位置来决定是否移除各高扇出电路组件。在细节上,步骤S240中,可在当高扇出电路组件连接在电路区块的输入端以及边界寄存器间时,决定保留此高扇出电路组件。相对的,若高扇出电路组件并非连接在电路区块的输入端以及边界寄存器间,而是连接在区块电路的输入端与内部寄存器间时,则移除此高扇出电路组件。对应图3B,在电路区块330中,缓冲器BF8、BF3连接在输入端IN3与边界寄存器(寄存器FF1)间,缓冲器BF9、BF10、BF11、BF12以及BF7连接在输入端IN3与另一边界寄存器(寄存器FF5)间。因此,缓冲器BF8、BF3、BF9、BF10、BF11、BF12以及BF7均被保留,缓冲器BF4~BF6则被移除。在本实施例中,寄存器FF2~FF4以及组合逻辑电路CL1、CL2可依据本发明实施例的前述步骤进行移除,并产生简化后电路区块340。
附带一提的,本实施例中的高扇出组件可以为传输频率信号CLK1的频率树中的电路组件,也可以为传输重置信号RST的传输树中的电路组件,但也不限于此。
以下请参照图2以及图3C,图3C为本发明实施例的时序模型的建立方法的另一动作示意图。在图3C中,电路区块350为原始电路区块,电路区块360则为简化后电路区块。电路区块350包括缓冲器BF1~BF11、寄存器FF1~FF以及组合逻辑电路CL1~CL4,并具有输入端IN1~IN3以及输出端OU1。电路区块360的输入端IN2、IN3分别接收频率信号CLK1以及重置信号RST。
承续步骤S240,在步骤S250中,识别各高扇出电路组件对应的多条受害路径,依据各受害路径的传输延迟以决定保留或移除各受害路径对应的侵略路径。其中,步骤S250中的受害路径,是针对电路区块中的多个边界路径进行分析,并找出边界路径中可能受侵略路径影响的信号传输路径。对应电路区块350,在电路区块350的边界路径中,可识别出组合逻辑电路CL1以及寄存器FF1间的受害路径V1,以及组合逻辑电路CL4以及寄存器FF5间的受害路径V2。受害路径V1对应至缓冲器BF5的输出端上的侵略路径A1,受害路径V2则对应至缓冲器BF8的输出端上的侵略路径A2。缓冲器BF5、BF8皆为高扇出电路组件。
接着,步骤S250并依据受害路径的传输延迟以决定保留或移除受害路径对应的侵略路径,并在各受害路径的传输延迟大于0时,仅保留连接至侵略路径的扇入驱动组件以及一个负载组件;以及,在各受害路径的传输延迟等于0时,移除侵略路径以及侵略路径的负载组件、驱动组件以及侵略路径与各受害路径间的耦合电容。
对应电路区块350,假设受害路径V1上的信号整合传输延迟大于0,则保留连接至侵略路径A1的扇入驱动组件(缓冲器BF9、BF3、BF4、BF5)以及一个负载组件(寄存器FF2)。相对的,假设受害路径V2上的信号整合传输延迟等于0,则移除侵略路径A2以及侵略路径A2的负载组件(寄存器FF4)、驱动组件(缓冲器BF6~BF8)以及侵略路径A2与受害路径V2间的耦合电容。
另外,在本实施例中,寄存器FF3、组合逻辑CL2、CL3可依据本发明实施例的前述多个步骤进行移除。
依据上述动作,简化后的电路区块360可以被产生。
请参照图4,图4为本发明另一实施例的时序模型的建立方法的流程图。其中,时序模型的建立方法可通过一控制器,依据电路的门级网表来执行。在步骤S410中,识别电路区块中的任一输入端与任一输出端间,未连接任一寄存器的一个或多个传输路径,并保留识别出的传输路径。在此请同步参照图4以及图5A,其中图5A为本发明实施例的时序模型的建立方法的一动作示意图。其中,电路区块510为原始电路区块,电路区块520为简化后电路区块。电路区块510包括寄存器FF1~FF5、缓冲器BF1~BF12、多输入组件AN1以及组合逻辑电路CL1~CL3,并具有输入端IN1~IN4以及输出端OU1~OU3。其中,输入端IN2~IN4分别接收频率信号CLK1、数据信号DATA以及频率信号CLK2。
依据步骤S410,输入端IN3与输出端OU2间,未连接任一寄存器,且输入端IN4与输出端OU3间,同样未连接任一寄存器。因此输入端IN3与输出端OU2间的传输路径,以及输入端IN4与输出端OU3间的传输路径可以被保留。也就是说,输入端IN3与输出端OU2与其间的缓冲器BF2、BF7、BF9、BF11需被保留,输入端IN4与输出端OU3与其间的缓冲器BF3、BF8、BF10、BF12需被保留。接着,执行步骤S420。
在步骤S420中,识别被保留的传输路径中的至少一多输入电路组件,保留多输入电路组件对应的至少一驱动组件以及一个负载组件。对应电路区块520,其中输入端IN3与输出端OU2间的被保留传输路径中所具有的多输入电路组件AN1可被示别出。多输入电路组件AN1对应的驱动组件(输入端IN2、缓冲器BF1、BF4以及寄存器FF2)则可以被保留,且上述驱动组件的负载组件(缓冲器BF5)需要被保留。
接着,在步骤S430中,使电路区块中,除上述判断为需要被保留的电路组件外,其余的电路组件均需被移除。对应电路区块510,除输入端IN2~IN4、寄存器FF2、缓冲器BF1~BF5、BF7~BF12、多输入电路组件AN1以及输出端OU2、OU3需被保留外,其余的电路组件均需被移除,并藉以产生简化后电路区块520。
以下并请参照图5B,图5B为本发明实施例的时序模型的建立方法的另一动作示意图。其中,电路区块530以及540分别为原始电路区块以及简化后电路区块。电路区块530包括寄存器FF1~FF5、缓冲器BF1~BF13以及组合逻辑电路CL1,并具有输入端IN1~IN4以及输出端OU1~OU3。
在本发明实施例中,延续图4的动作流程,时序模型的建立方法更包括识别传输路径中的一个或多个受害路径以及对应的侵略路径。并依据受害路径的传输延迟以决定是否移除对应的侵略路径。对应电路区块530,输入端IN3与输出端OU2间的传输路径中,具有受害路径V1、V2。输入端IN4与输出端OU3间的传输路径中,具有受害路径V3。受害路径V1、V2分别对应侵略路径A1、A2,受害路径V3对应侵略路径A3。
在图5B中,受害路径V1的传输延迟大于0。因此,侵略路径A1的驱动组件(缓冲器BF1)、负载组件(寄存器FF1)以及受害路径V1与侵略路径A1间的耦合电容被保留。关于受害路径V2、V3,受害路径V2的传输延迟等于0,而受害路径V3的传输延迟大于0。但由于受害路径V3非为边界路径,因此,侵略路径A2、A3对应的驱动组件以及负载组件(寄存器FF2~FF5、缓冲器BF5、BF7以及组合逻辑电路CL1)、侵略路径A2与受害路径V2间的耦合电容以及侵略路径A3与受害路径V3间的耦合电容均被移除。如此一来,简化后的电路区块540可以被产生。
以下请参照图6,图6为本发明另一实施例的时序模型的建立方法的流程图。图6的动作流程通过控制器来执行,并在步骤S610中,依据集成电路的布局,识别出集成电路的多个周围电路区块以及多个内部电路区块。且在步骤S620中,针对各周围电路区块执行第一时序分析机制,针对各周围电路区块执行第二时序分析机制。其中,第一时序分析机制可依据本发明图2实施例的动作流程来执行,第二时序分析机制可依据本发明图4实施例的动作流程来执行,并藉以建立集成电路的时序模型。
在此请同步参照图6以及图7,其中图7为本发明实施例的集成电路的时序模型的建立方法的动作示意图。其中,集成电路700依据布局位置可具有两个电路分区710、720。其中,电路分区710具有多个周围电路区块PB1以及多个内部电路区块IB1,电路分区720则具有多个周围电路区块PB2以及多个内部电路区块IB2。在电路分区710中,周围电路区块PB1环绕在内部电路区块IB1外部。在电路分区720中,周围电路区块PB2环绕在内部电路区块IB2外部。此外,电路分区710以及720间,可具有一个间距d1,其中间距d1例如大于10微米(micro meter)。
在本实施例中,集成电路700中的电路分区也可以为一个,或为大于2个的多个,并没有限制必要为两个。图7的为仅只是说明用的范例,不用以限缩本发明的实施范畴。
请参照图8,图8为本发明实施例的建立时序模型的电子装置的示意图。电子装置800包括控制器810以及存储元件820。控制器810可用以执行如图2、图4以及图6的动作流程。存储元件820耦接至控制器810,并可用以储存电路的门级网表,以及控制器810运作过程所需要的各类信息。控制器810并可依据所建立的时序模型来对电路执行静态时序分析动作(Static Timing Analysis,STA),并提供电路设计者可针对所设计的电路进行较佳的时序安排。
在本实施例中,控制器810可以为任意形式具运算能力的处理器(processor)。存储元件820则可以为任意型式的内存、硬式磁盘驱动器或光盘等本领域技术人员熟知的数据储存装置,没有一定的限制。
通过本发明实施例的动作流程所建立的时序模型,在不影响正确性的前提下,控制器810可快速完成对电路执行的静态时序分析动作,提升所设计的电路的正确度。
综上所述,本发明针对电路区块中的受害路径以及对应侵略路径来进行分析,并依据受害路径上的传输延迟来判断是否移除侵略路径及其对应的电路组件。在不影响时序分析准确度的前提下,有效降低电路的时序模型的复杂度,提升静态时序分析的效率。本发明并针对集成电路中,布局在不同位置的电路区块,依据本发明实施例的不同机制来进行电路区块的分析及简化动作,藉以产生时序模型。
最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

Claims (16)

1.一种时序模型的建立方法,其特征在于,包括:
提供控制器以执行:
识别电路区块中为边界路径的至少一第一受害路径;
依据所述至少一第一受害路径上的传输延迟以决定是否移除所述至少一第一受害路径对应的至少一第一侵略路径;
查找电路区块中,扇出数大于默认值的多个高扇出电路组件;
依据各所述高扇出电路组件的连接位置来决定是否移除各所述高扇出电路组件;以及
识别各所述高扇出电路组件对应的多条第二受害路径,依据各所述第二受害路径的传输延迟以决定保留或移除各所述第二受害路径对应的至少一第二侵略路径。
2.根据权利要求1所述的时序模型的建立方法,其特征在于,依据所述至少一第一受害路径上的传输延迟以决定是否移除所述至少一第一受害路径对应的所述至少一第一侵略路径的步骤包括:
当所述至少一第一受害路径上的传输延迟大于0时,仅保留所述至少一第一侵略路径中的扇入驱动组件以及一负载组件;以及
当所述至少一第一受害路径上的传输延迟等于0时,移除所述至少一第一侵略路径。
3.根据权利要求1所述的时序模型的建立方法,其特征在于,当所述至少一第一受害路径上的传输延迟等于0时,移除所述至少一第一侵略路径的步骤更包括:
移除所述至少一第一侵略路径的负载组件、驱动组件以及所述至少一第一侵略路径与所述至少一第一受害路径间的耦合电容。
4.根据权利要求1所述的时序模型的建立方法,其特征在于,依据各所述高扇出电路组件的连接位置来决定是否移除各所述高扇出电路组件的步骤包括:
当各所述高扇出电路组件连接在所述电路区块的输入端以及边界寄存器间,保留各所述高扇出电路组件;以及
当各所述高扇出电路组件连接在所述电路区块的输入端以及非所述边界寄存器的内部寄存器间,移除各所述高扇出电路组件。
5.根据权利要求1所述的时序模型的建立方法,其特征在于,依据各所述第二受害路径的传输延迟以决定保留或移除各所述第二受害路径对应的所述至少一第二侵略路径的步骤包括:
当各所述第二受害路径的传输延迟大于0时,仅保留连接所述至少一第二侵略路径的一扇入驱动组件以及一负载组件;以及
当各所述第二受害路径的传输延迟等于0时,移除所述至少一第二侵略路径以及所述至少一第二侵略路径的负载组件、驱动组件以及所述至少一第二侵略路径与各所述第二受害路径间的耦合电容。
6.根据权利要求1所述的时序模型的建立方法,其特征在于,所述边界路径直接连接至所述电路区块的输入端或所述电路区块的输出端。
7.一种时序模型的建立方法,其特征在于,包括:
提供控制器以执行:
识别电路区块中的任一输入端与任一输出端间,未连接任一寄存器的至少一传输路径,并保留所述至少一传输路径;
识别被保留的所述至少一传输路径中的至少一多输入电路组件,保留所述至少一多输入电路组件对应的至少一驱动组件以及所述至少一驱动组件的一负载组件;以及
移除被保留的所述至少一传输路径、被保留的所述至少一驱动组件以及所述负载组件以外的电路组件。
8.根据权利要求7所述的时序模型的建立方法,其特征在于,更包括:
识别所述至少一传输路径中的至少一受害路径以及对应的至少一侵略路径;以及
依据所述至少一受害路径的传输延迟以决定是否移除所述至少一侵略路径。
9.根据权利要求8所述的时序模型的建立方法,其特征在于,依据所述至少一受害路径的传输延迟以决定是否移除所述至少一侵略路径的步骤包括:
当所述至少一受害路径的传输延迟大于0时,仅保留所述至少一侵略路径上的一扇入驱动组件以及一负载组件;以及
当所述至少一受害路径的传输延迟等于0时,移除所述至少一侵略路径以及所述至少一侵略路径对应连接的多个电路组件。
10.一种时序模型的建立方法,其特征在于,包括:
提供控制器以执行:
依据集成电路的布局,识别出所述集成电路的多个周围电路区块以及多个内部电路区块;以及
针对各所述周围电路区块执行第一时序分析机制,针对各所述周围电路区块执行第二时序分析机制,
其中所述第一时序分析机制包括:
识别各所述周围电路区块中的为边界路径的至少一第一受害路径;
依据所述至少一第一受害路径上的传输延迟以决定是否移除所述至少一第一受害路径对应的至少一第一侵略路径;
查找电路区块中,扇出数大于一默认值的多个高扇出电路组件;
依据各所述高扇出电路组件的连接位置来决定是否移除各所述高扇出电路组件;以及
识别各所述高扇出电路组件对应的多条第二受害路径,依据各所述第二受害路径的传输延迟以决定保留或移除各所述第二受害路径对应的至少一第二侵略路径,
其中所述第二时序分析机制包括:
识别各所述内部电路区块中的任一输入端与任一输出端间,未连接任一寄存器的至少一传输路径,并保留所述至少一传输路径;
识别被保留的所述至少一传输路径中的至少一多输入电路组件,保留所述至少一多输入电路组件对应的至少一驱动组件以及所述至少一驱动组件的一负载组件;以及
移除被保留的所述至少一传输路径、被保留的所述至少一驱动组件以及所述负载组件以外的电路组件。
11.根据权利要求10所述的时序模型的建立方法,其特征在于,依据所述至少一第一受害路径上的传输延迟以决定是否移除所述至少一第一受害路径对应的所述至少一第一侵略路径的步骤包括:
当所述至少一第一受害路径上的传输延迟大于0时,仅保留所述至少一第一侵略路径中的一扇入驱动组件以及一负载组件;以及
当所述至少一第一受害路径上的传输延迟等于0时,移除所述至少一第一侵略路径。
12.根据权利要求11所述的时序模型的建立方法,其特征在于,当所述至少一第一受害路径上的传输延迟等于0时,移除所述至少一第一侵略路径的步骤更包括:
移除所述至少一第一侵略路径的负载组件、驱动组件以及所述至少一第一侵略路径与所述至少一第一受害路径间的耦合电容。
13.根据权利要求11所述的时序模型的建立方法,其特征在于,依据各所述高扇出电路组件的连接位置来决定是否移除各所述高扇出电路组件的步骤包括:
当各所述高扇出电路组件连接在各所述周围电路区块的输入端以及一边界寄存器间,保留各所述高扇出电路组件;以及
当各所述高扇出电路组件连接在各所述周围电路区块的输入端以及非所述边界寄存器的内部寄存器间,移除各所述高扇出电路组件。
14.根据权利要求10所述的时序模型的建立方法,其特征在于,依据各所述第二受害路径的传输延迟以决定保留或移除各所述第二受害路径对应连接的所述多个电路组件的步骤包括:
当各所述第二受害路径的传输延迟大于0时,仅保留连接所述第二侵略路径的扇入驱动组件以及一负载组件;以及
当各所述第二受害路径的传输延迟等于0时,移除所述第二侵略路径以及所述第二侵略路径的负载组件、驱动组件以及所述第二侵略路径与各所述第二受害路径间的耦合电容。
15.根据权利要求10所述的时序模型的建立方法,其特征在于,所述第二时序分析机制更包括:
识别所述至少一传输路径中的至少一第三受害路径以及对应的至少一第三侵略路径;以及
依据所述至少一第三受害路径的传输延迟以决定是否移除所述至少一第三侵略路径。
16.根据权利要求15所述的时序模型的建立方法,其特征在于,依据所述至少一第三受害路径的传输延迟以决定是否移除所述至少一第三路径的步骤包括:
当所述至少一受害路径的传输延迟大于0时,仅保留所述至少一第三侵略路径上的扇入驱动组件以及一负载组件;以及
当所述至少一受害路径的传输延迟等于0时,移除所述至少一第三侵略路径以及所述至少一第三侵略路径对应连接的多个电路组件。
CN202010237508.9A 2020-03-30 2020-03-30 时序模型的建立方法 Active CN113468840B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010237508.9A CN113468840B (zh) 2020-03-30 2020-03-30 时序模型的建立方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010237508.9A CN113468840B (zh) 2020-03-30 2020-03-30 时序模型的建立方法

Publications (2)

Publication Number Publication Date
CN113468840A true CN113468840A (zh) 2021-10-01
CN113468840B CN113468840B (zh) 2024-05-28

Family

ID=77866022

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010237508.9A Active CN113468840B (zh) 2020-03-30 2020-03-30 时序模型的建立方法

Country Status (1)

Country Link
CN (1) CN113468840B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030051222A1 (en) * 2001-08-29 2003-03-13 Williams Ted E. Integrated circuit chip design
US7596483B1 (en) * 1998-07-02 2009-09-29 Lsi Corporation Determining timing of integrated circuits
US20090307645A1 (en) * 2008-06-04 2009-12-10 Buck Nathan C Method and system for analyzing cross-talk coupling noise events in block-based statistical static timing
US8543954B1 (en) * 2007-08-31 2013-09-24 Cadence Design Systems, Inc. Concurrent noise and delay modeling of circuit stages for static timing analysis of integrated circuit designs
CN105264605A (zh) * 2013-07-01 2016-01-20 英特尔公司 用于不匹配信号接收器的时序控制

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7596483B1 (en) * 1998-07-02 2009-09-29 Lsi Corporation Determining timing of integrated circuits
US20030051222A1 (en) * 2001-08-29 2003-03-13 Williams Ted E. Integrated circuit chip design
US8543954B1 (en) * 2007-08-31 2013-09-24 Cadence Design Systems, Inc. Concurrent noise and delay modeling of circuit stages for static timing analysis of integrated circuit designs
US20090307645A1 (en) * 2008-06-04 2009-12-10 Buck Nathan C Method and system for analyzing cross-talk coupling noise events in block-based statistical static timing
CN105264605A (zh) * 2013-07-01 2016-01-20 英特尔公司 用于不匹配信号接收器的时序控制

Also Published As

Publication number Publication date
CN113468840B (zh) 2024-05-28

Similar Documents

Publication Publication Date Title
CN111856258B (zh) 用于芯片的测试的方法、设备、存储介质和相应的芯片
US5930148A (en) Method and system for verifying a digital circuit design including dynamic circuit cells that utilize diverse circuit techniques
US8832629B2 (en) Method for optimising cell variant selection within a design process for an integrated circuit device
US10140409B2 (en) Large cluster persistence during placement optimization of integrated circuit designs
US20240012466A1 (en) Methods And Apparatus For Selectively Extracting And Loading Register States
JP3887231B2 (ja) クロストーク解析方法並びにそれを用いた電子回路装置の設計方法、設計支援方法、設計システム及び作成方法
EP3822840A2 (en) Method, apparatus, computer storage medium and program for authenticating a chip design
US20080104552A1 (en) Power consumption optimizing method for semiconductor integrated circuit and semiconductor designing apparatus
CN113781354B (zh) 图像噪点抑制方法、装置、计算设备及存储介质
US6810515B2 (en) Process of restructuring logics in ICs for setup and hold time optimization
CN113468840B (zh) 时序模型的建立方法
US11176301B2 (en) Noise impact on function (NIOF) reduction for integrated circuit design
TWI749497B (zh) 時序模型的建立方法
US10481814B1 (en) Architecture for asynchronous memory transfer for kernels implemented in integrated circuits
US9280626B2 (en) Efficiently determining Boolean satisfiability with lazy constraints
US10289786B1 (en) Circuit design transformation for automatic latency reduction
US10565340B2 (en) Field-effect transistor placement optimization for improved leaf cell routability
US20030225559A1 (en) Verification of multi-cycle paths
US9852259B2 (en) Area and/or power optimization through post-layout modification of integrated circuit (IC) design blocks
CN117907812B (zh) 电路检测方法及装置、电子设备、存储介质、程序产品
US8966422B1 (en) Median line based critical timing path optimization
US20230418556A1 (en) Static cmos-based full adder circuits
CN117454832B (zh) 电路芯片中数据通道的布线方法、装置、设备及介质
CN117933156B (zh) 基于门级网表的毛刺功耗优化方法、电子设备和介质
US7418684B1 (en) Systems, methods, and apparatus to perform static timing analysis and optimization for multi-mode clock circuit networks

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant