CN113394251A - 显示装置 - Google Patents
显示装置 Download PDFInfo
- Publication number
- CN113394251A CN113394251A CN202110216169.0A CN202110216169A CN113394251A CN 113394251 A CN113394251 A CN 113394251A CN 202110216169 A CN202110216169 A CN 202110216169A CN 113394251 A CN113394251 A CN 113394251A
- Authority
- CN
- China
- Prior art keywords
- electrode
- disposed
- transistor
- display device
- dlj
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005684 electric field Effects 0.000 claims 2
- 239000010410 layer Substances 0.000 description 130
- 239000013256 coordination polymer Substances 0.000 description 13
- 239000000463 material Substances 0.000 description 12
- 101100072419 Caenorhabditis elegans ins-6 gene Proteins 0.000 description 11
- 239000004065 semiconductor Substances 0.000 description 11
- 101000685663 Homo sapiens Sodium/nucleoside cotransporter 1 Proteins 0.000 description 9
- 102100023116 Sodium/nucleoside cotransporter 1 Human genes 0.000 description 9
- 102100021541 Sodium/nucleoside cotransporter 2 Human genes 0.000 description 9
- 101100310222 Caenorhabditis briggsae she-1 gene Proteins 0.000 description 8
- 102100036725 Epithelial discoidin domain-containing receptor 1 Human genes 0.000 description 8
- 101710131668 Epithelial discoidin domain-containing receptor 1 Proteins 0.000 description 8
- 101100347614 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) MYO4 gene Proteins 0.000 description 8
- 230000015654 memory Effects 0.000 description 8
- 238000000034 method Methods 0.000 description 8
- 101150099986 she-1 gene Proteins 0.000 description 8
- 239000000758 substrate Substances 0.000 description 8
- 101100421778 Arabidopsis thaliana SNL2 gene Proteins 0.000 description 7
- 101000821827 Homo sapiens Sodium/nucleoside cotransporter 2 Proteins 0.000 description 7
- 102100040678 Programmed cell death protein 1 Human genes 0.000 description 7
- 101150043410 SHE2 gene Proteins 0.000 description 7
- 239000012790 adhesive layer Substances 0.000 description 7
- 239000010408 film Substances 0.000 description 7
- 101150080924 CNE1 gene Proteins 0.000 description 6
- 101150088884 SNL1 gene Proteins 0.000 description 6
- 230000003667 anti-reflective effect Effects 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 6
- 238000005538 encapsulation Methods 0.000 description 6
- 230000006870 function Effects 0.000 description 6
- 101150032953 ins1 gene Proteins 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- 239000010409 thin film Substances 0.000 description 6
- 101100179596 Caenorhabditis elegans ins-3 gene Proteins 0.000 description 5
- 101100179594 Caenorhabditis elegans ins-4 gene Proteins 0.000 description 5
- 101100072420 Caenorhabditis elegans ins-5 gene Proteins 0.000 description 5
- 101100166255 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CEP3 gene Proteins 0.000 description 5
- 239000012044 organic layer Substances 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 230000002829 reductive effect Effects 0.000 description 4
- 101100498823 Caenorhabditis elegans ddr-2 gene Proteins 0.000 description 3
- 102100027668 Carboxy-terminal domain RNA polymerase II polypeptide A small phosphatase 1 Human genes 0.000 description 3
- 101710134395 Carboxy-terminal domain RNA polymerase II polypeptide A small phosphatase 1 Proteins 0.000 description 3
- 102100027667 Carboxy-terminal domain RNA polymerase II polypeptide A small phosphatase 2 Human genes 0.000 description 3
- 101710134389 Carboxy-terminal domain RNA polymerase II polypeptide A small phosphatase 2 Proteins 0.000 description 3
- 101150089655 Ins2 gene Proteins 0.000 description 3
- 101100495436 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CSE4 gene Proteins 0.000 description 3
- 239000008186 active pharmaceutical agent Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 229910003460 diamond Inorganic materials 0.000 description 3
- 239000010432 diamond Substances 0.000 description 3
- 230000000670 limiting effect Effects 0.000 description 3
- PUPNJSIFIXXJCH-UHFFFAOYSA-N n-(4-hydroxyphenyl)-2-(1,1,3-trioxo-1,2-benzothiazol-2-yl)acetamide Chemical compound C1=CC(O)=CC=C1NC(=O)CN1S(=O)(=O)C2=CC=CC=C2C1=O PUPNJSIFIXXJCH-UHFFFAOYSA-N 0.000 description 3
- 230000001681 protective effect Effects 0.000 description 3
- 239000002096 quantum dot Substances 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 102100027674 CTD small phosphatase-like protein Human genes 0.000 description 2
- 101710156847 CTD small phosphatase-like protein Proteins 0.000 description 2
- 101100498819 Caenorhabditis elegans ddr-1 gene Proteins 0.000 description 2
- 239000004642 Polyimide Substances 0.000 description 2
- 101710089372 Programmed cell death protein 1 Proteins 0.000 description 2
- 101710123669 Sodium/nucleoside cotransporter 2 Proteins 0.000 description 2
- 101100072652 Xenopus laevis ins-b gene Proteins 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- 229920002457 flexible plastic Polymers 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 229920000139 polyethylene terephthalate Polymers 0.000 description 2
- 239000005020 polyethylene terephthalate Substances 0.000 description 2
- 229920001721 polyimide Polymers 0.000 description 2
- 101100179824 Caenorhabditis elegans ins-17 gene Proteins 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 101000618467 Hypocrea jecorina (strain ATCC 56765 / BCRC 32924 / NRRL 11460 / Rut C-30) Endo-1,4-beta-xylanase 2 Proteins 0.000 description 1
- 101000726252 Mus musculus Cysteine-rich secretory protein 1 Proteins 0.000 description 1
- 101000726081 Mus musculus Cysteine-rich secretory protein 3 Proteins 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000005283 ground state Effects 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 230000005525 hole transport Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- -1 polyethylene terephthalate Polymers 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/126—Shielding, e.g. light-blocking means over the TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/123—Connection of the pixel electrodes to the thin film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/40—OLEDs integrated with touch screens
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/805—Electrodes
- H10K59/8051—Anodes
- H10K59/80516—Anodes combined with auxiliary electrodes, e.g. ITO layer combined with metal lines
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
公开了一种显示装置,其包括:晶体管;发光元件,其设置在晶体管上,并且包括第一电极、在第一电极上的第二电极、以及在第一电极和第二电极之间的发射层;数据线,其与发光元件间隔开;以及屏蔽电极,其与第一电极设置在相同的水平处。当在平面图中观察时,屏蔽电极与数据线重叠并沿着数据线延伸。
Description
相关申请的交叉引用
本申请要求于2020年3月11日提交的第10-2020-0029917号韩国专利申请的优先权和权益,该韩国专利申请出于所有目的通过引用并入本文,如同在本文中充分阐述一样。
技术领域
本发明涉及显示装置。
背景技术
在本发明的示例性实施方式和实现方式中,诸如智能电话、数码相机、膝上型计算机、导航系统和智能电视的电子产品包括用于向用户显示图像的显示装置。显示装置生成图像,并向用户提供显示在显示屏幕上的图像。
显示装置可以包括生成图像的显示面板以及位于显示面板上并检测外部输入的输入感测部分。输入感测部分包括检测外部图像的多个感测电极。
当向显示面板提供驱动显示面板的第一驱动信号时,并且当向感测部分提供驱动感测部分的第二驱动信号时,显示装置可能受到因第一驱动信号和第二驱动信号之间的信号干扰而产生的噪声的影响。
在本背景技术部分中公开的以上信息仅用于理解本发明构思的背景技术,并且因此,它可以包含不构成现有技术的信息。
发明内容
本发明的一些实施方式提供了一种能够减少因信号干扰而产生的噪声的显示装置。
本发明构思的其它特征将在下面的描述中进行阐述,并且将从该描述部分地显而易见,或者可以通过本发明构思的实践而习得。
根据本发明的一些示例性实施方式,显示装置包括:晶体管;发光元件,其设置在晶体管上,发光元件包括第一电极、在第一电极上的第二电极以及在第一电极与第二电极之间的发射层;数据线,其与发光元件间隔开;以及屏蔽电极,其设置在与第一电极的水平相同的水平处。当在平面中观察时,屏蔽电极与数据线重叠并且沿着数据线延伸。
在一些实施方式中,当在平面中观察时,屏蔽电极的宽度可以等于或大于数据线的宽度。
在一些实施方式中,当在平面中观察时,屏蔽电极可以设置到与数据线的边缘相邻的位置。
在一些实施方式中,当在平面中观察时,屏蔽电极可以设置到与第一电极相邻的位置。
在一些实施方式中,当在平面中观察时,屏蔽电极可以设置成围绕第一电极。
在一些实施方式中,显示装置还可以包括设置在发光元件上方的感测部分。屏蔽电极可以设置在感测部分和数据线之间。
在一些实施方式中,显示装置还可以包括设置在晶体管和发光元件之间的连接电极。连接电极可以将晶体管连接到第一电极。
在一些实施方式中,连接电极可以包括:第一连接电极,其位于晶体管上并且连接到晶体管;以及第二连接电极,其设置在第一连接电极和第一电极之间,第二连接电极连接到第一连接电极和第一电极。
在一些实施方式中,数据线可以设置在与第二连接电极的水平相同的水平处。
在一些实施方式中,显示装置还可以包括:第一电力线,其接收被施加到第一电极的第一电压;以及第二电力线,其接收被施加到第二电极的第二电压。第二电压可以小于第一电压。
在一些实施方式中,第一电力线可以设置在与第一连接电极的水平相同的水平处。
在一些实施方式中,屏蔽电极可以连接到第二电力线。
在一些实施方式中,屏蔽电极可以连接到第二电力线和第二电极。
在一些实施方式中,屏蔽电极可以连接到第一电力线。
在一些实施方式中,发光元件可以设置成多个。屏蔽电极可以设置成多个。多个屏蔽电极可以设置到与多个发光元件的第一电极相邻的位置。
在一些实施方式中,显示装置还可以包括:第一显示区域,其包括透射区域和在透射区域周围的第一像素;以及第二显示区域,其位于第一显示区域周围。第二显示区域可以包括第二像素。第一像素和第二像素中的每个可以包括晶体管和发光元件。
在一些实施方式中,当在平面中观察时,在第一显示区域中,屏蔽电极的宽度可以大于数据线的宽度。屏蔽电极可以设置到与数据线的边缘相邻的位置。
在一些实施方式中,当在平面中观察时,在第二显示区域中,屏蔽电极可以设置到与第一电极相邻的位置。
根据本发明的一些示例性实施方式,显示装置包括:晶体管;发光元件,其设置在晶体管上,发光元件包括第一电极、在第一电极上的第二电极、以及在第一电极和第二电极之间的发射层;数据线,其与发光元件间隔开;以及屏蔽电极,其设置在与第一电极的水平相同的水平处,并且在平面图中与数据线重叠。屏蔽电极延伸到第二电极的边缘并且可以连接到第二电极。
在一些实施方式中,当在平面中观察时,屏蔽电极的宽度可以等于或大于数据线的宽度。屏蔽电极可以设置成围绕第一电极。
根据本发明的一些示例实施方式,显示装置包括:第一显示区域,其包括透射区域和在透射区域周围的第一像素;第二显示区域,其在第一显示区域周围,第二显示区域包括第二像素;多条数据线,其连接到第一像素和第二像素;以及屏蔽电极,其设置在数据线上。第一像素和第二像素中的每个包括晶体管以及设置在晶体管上的发光元件,发光元件包括第一电极、在第一电极上的第二电极、以及在第一电极和第二电极之间的发射层。屏蔽电极可以设置在与第一电极的水平相同的水平处,并且可以在平面图中与数据线重叠。当在平面中观察时,在第二显示区域中的屏蔽电极的平面面积大于在第一显示区域中的屏蔽电极的平面面积。
在一些实施方式中,在第一显示区域中,屏蔽电极可以设置到与数据线的边缘相邻的位置。在第二显示区域中,屏蔽电极可以设置到与第一电极相邻的位置。
将理解的是,前面的概述性描述和下面的详细描述二者都是示例性的和说明性的,并且旨在提供对所要求保护的本发明的进一步说明。
附图说明
包括附图以提供对本发明的进一步理解,并且将附图并入本说明书中并构成本说明书的一部分,附图示出了本发明的示例性实施方式并且与说明书一起用于说明本发明构思。
图1示出了根据本发明的一些实施方式的显示装置的立体图。
图2示例性地示出了图1中描绘的显示装置的剖视图。
图3示例性地示出了图2中描绘的显示面板的剖视图。
图4示出了图3中描绘的显示面板的平面图。
图5示例性地示出了图4中描绘的一个像素的等效电路图。
图6示例性地示出了与图5中描绘的发光元件对应的区域的剖视图。
图7示出了图2中描绘的输入感测部分的平面图。
图8示出了图7中描绘的第一区域的放大图。
图9示出了沿着图8的线I-I'截取的剖视图。
图10示出了图7中描绘的第二区域的放大图。
图11部分地示出了图4中描绘的显示面板的平面图。
图12示例性地示出了图11中描绘的一个发射区域及其相邻区域的剖视图。
图13部分地示出了根据本发明的一些实施方式的显示面板的平面图。
图14示例性地示出了图13中描绘的一个发射区域及其相邻区域的剖视图。
图15部分地示出了根据本发明的一些实施方式的显示面板的平面图。
图16示例性地示出了图15中描绘的一个发射区域及其相邻区域的剖视图。
图17部分地示出了根据本发明的一些实施方式的显示面板的平面图。
图18示出了根据本发明的一些实施方式的显示装置的平面图。
图19部分地示出了图18中描绘的第一显示区域的平面图。
图20部分地示出了图18中描绘的第一显示区域和第二显示区域的剖视图。
图21示出了图20中描绘的第一像素和第二像素的剖视图。
具体实施方式
在下面的描述中,出于说明的目的,对许多具体细节进行阐述以提供对本发明的各种示例性实施方式或实现方式的透彻理解。如本文中所使用的,“实施方式”和“实现方式”是可互换的词语,其是采用本文中公开的本发明构思中的一个或多个的装置或方法的非限制性示例。然而,显而易见的是,可以在没有这些具体细节或者具有一个或多个等同布置的情况下对各种示例性实施方式进行实践。在其它实例中,为了避免不必要地模糊各种示例性实施方式,以框图形式示出公知的结构和装置。此外,各种示例性实施方式可以是不同的,但不一定是排他的。例如,在不背离本发明构思的情况下,示例性实施方式的特定形状、配置和特性可以在另一示例性实施方式中使用或实施。
除非另有说明,否则示出的示例性实施方式应被理解为提供一些方式的不同细节的示例性特征,其中可以在实践中以所述一些方式来实施本发明构思。因此,除非另有说明,否则在不背离本发明构思的情况下,各种实施方式的特征、部件、模块、层、膜、面板、区域和/或方面等(下文中,单独称为或统称为“元件”)可以另行组合、分离、互换和/或重新布置。
在附图中使用交叉影线和/或阴影通常是为了使相邻元件之间的边界清楚。因此,除非有说明,否则交叉影线或阴影的存在或不存在都不传达或指示对特定材料、材料性质、尺寸、比例、图示元件之间的共性和/或元件的任何其他特性、属性、性质等的任何偏好或要求。此外,在附图中,出于清楚和/或描述的目的,元件的尺寸和相对尺寸可以被夸大。当可以不同地实施示例性实施方式时,具体处理顺序可以与所描述的顺序不同地执行。例如,两个连续地描述的过程可以基本上同时地执行,或者以与所描述的顺序相反的顺序执行。此外,相同的附图标记表示相同的元件。
当诸如层的元件被称为位于另一元件或层“上”、“连接至”或“联接至”另一元件或层时,其可以直接位于另一元件或层上、直接连接至或联接至另一元件或层,或者可以存在介于中间的元件或层。然而,当元件或层被称为“直接位于”另一元件或层“上”、“直接连接至”或“直接联接至”另一元件或层时,不存在介于中间的元件或层。为此,术语“连接”可以表示在存在或者不存在介于中间的元件的情况下的物理连接、电连接和/或流体连接。此外,DR1轴、DR2轴和DR3轴不限于直角坐标系的三个轴(诸如,x轴、y轴和z轴),且可以以更宽泛的含义进行解释。例如,DR1轴、DR2轴和DR3轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个”和“选自由X、Y和Z构成的集合中的至少一个”可以解释为仅X、仅Y、仅Z或者X、Y和Z中的两个或更多个的任何组合,诸如,以XYZ、XYY、YZ和ZZ为例。如本文中所使用的,术语“和/或”包括相关所列项目中的一个或多个的任何和所有组合。
虽然术语“第一”、“第二”等可以在本文中用于描述各种类型的元件,但是这些元件不应受这些术语的限制。这些术语用于将一个元件与另一元件区分开。因此,在不背离本公开的教导的情况下,下面讨论的第一元件可以称为第二元件。
诸如“下面(beneath)”、“下方(below)”、“之下(under)”、“下(lower)”、“上方(above)”、“上(upper)”、“之上(over)”、“较高(higher)”、“侧(side)”(例如,如“侧壁(sidewall)”中那样)等的空间相对术语可以在本文中用于描述性目的,并且从而用于描述如附图中所示的一个元件与另一(些)元件的关系。除了附图中描绘的取向之外,空间相对术语旨在涵盖设备在使用、操作和/或制造中的不同取向。例如,如果将附图中的设备翻转,则描述为在其它元件或特征“下方”或“下面”的元件将随之取向为在其它元件或特征“上方”。因此,示例性术语“下方”可以涵盖上方和下方两种取向。此外,设备可以以其它方式取向(例如,旋转90度或处于其它取向),并且因而相应地解释本文中所使用的空间相对描述词。
本文中使用的术语是出于描述特定实施方式的目的,而非旨在进行限制。除非上下文另有明确指示,否则如本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式。此外,当在本说明书中使用时,术语“包含”、“包含有”、“包括”和/或“包括有”表示所陈述的特征、整体、步骤、操作、元件、部件和/或其集合的存在,但不排除一个或多个其它特征、整体、步骤、操作、元件、部件和/或其集合的存在或添加。还应注意的是,如本文中所使用的,术语“基本上”、“约”和其它类似术语用作近似术语而不用作程度术语,并且因此用于为本领域普通技术人员将认识到的测量值、计算值和/或提供值中的固有偏差留有余量。
以下仅在本申请包括剖面图时使用:
本文中参照剖面图和/或分解图对各种示例性实施方式进行描述,所述剖面图和/或分解图是理想化示例性实施方式和/或中间结构的示意图。因此,将预期由例如制造技术和/或公差而导致的与图示形状的偏差。因此,本文中公开的示例性实施方式不应该一定被理解为受限于特定示出的区域形状,而是将包括由例如制造引起的形状上的偏差。以这种方式,附图中示出的区域本质上可为示意性的,并且这些区域的形状可以不反映装置的区域的实际形状,并且因此不一定旨在进行限制。
在本申请包括功能块和/或需要硬件、软件或固件支持时,选择以下列出的选项A和B之一:
选项A:
按照本领域中的惯例,针对功能性块、单元和/或模块,附图中描述并示出了一些示例性实施方式。本领域技术人员将理解的是,这些块、单元和/或模块通过可使用基于半导体的制备技术或其它制造技术而形成的电子(或光学)电路(诸如,逻辑电路、分立部件、微处理器、硬布线电路、存储器元件、布线连接等)物理上地实现。在块、单元和/或模块通过微处理器或其它类似硬件实施的情况下,可使用软件(例如,微代码)对所述块、单元和/或模块进行编程和控制以执行本文中讨论的各种功能,并且可选地,可以由固件和/或软件来驱动它们。还考虑到的是,每个块、单元和/或模块可以通过专用硬件进行实施,或者实施为执行一些功能的专用硬件与执行其它功能的处理器(例如,一个或多个编程式微处理器和相关电路)的组合。此外,在不背离本发明构思的范围的情况下,一些示例性实施方式的每个块、单元和/或模块可以在物理上划分成两个或更多个交互且分立的块、单元和/或模块。此外,在不背离本发明构思的范围的情况下,一些示例性实施方式的块、单元和/或模块可以物理地组合成更复杂的块、单元和/或模块。
选项B:
在示例性实施方式中,XXXXX和/或其一个或多个部件可以经由一个或多个通用和/或专用部件(诸如,一个或多个分立电路、数字信号处理芯片、集成电路、专用集成电路、微处理器、处理器、可编程阵列、现场可编程阵列、指令集处理器等)来实施。
根据一个或多个示例性实施方式,本文中描述的特征、功能、过程等可经由软件、硬件(例如,通用处理器、数字信号处理(DSP)芯片、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等)、固件或其组合来实施。以这种方式,XXXXX和/或其一个或多个部件可包括一个或多个存储器(未示出)或以其它方式与一个或多个存储器(未图示)相关联,所述存储器包括配置成使得XXXXX和/或其一个或多个部件执行本文中所描述的特征、功能、过程等中的一个或多个的代码(例如,指令)。
存储器可以是参与向一个或多个软件、硬件和/或固件部件提供代码以使其运行的任何介质。这种存储器可以以任何合适的形式实施,包括但不限于非易失性介质、易失性介质和传输介质。非易失性介质包括例如光盘或磁盘。易失性介质包括动态存储器。传输介质包括同轴线缆、铜线和光纤。传输介质也可以采用声波、光波或电磁波的形式。计算机可读介质的常见形式包括例如软盘、柔性盘、硬盘、磁带、任何其它磁性介质、光盘只读存储器(CD-ROM)、可重写光盘(CD-RW)、数字视频盘(DVD)、可重写DVD(DVD-RW)、任何其它光学介质、穿孔卡、纸带、光学标记片、具有孔或其它光学可识别标记的图案的任何其它物理介质、随机存取存储器(RAM)、可编程只读存储器(PROM)和可擦除可编程只读存储器(EPROM)、FLASH-EPROM、任何其它存储器芯片或盒式磁带、载波或可从其被例如控制器/处理器读取信息的任何其它介质。
除非另有限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的含义相同的含义。术语,诸如在常用词典中限定的术语,应解释为具有与其在相关技术的语境中的含义一致的含义,并且不应以理想化或过度正式的含义进行解释,除非本文中明确地如此限定。
在本说明书中,当特定部件(或区域、层、部分等)被称为“在”另一(些)部件“上”、“连接到”或“联接到”另一(些)部件时,特定部件可以直接设置在另一(些)部件上、直接连接到或直接联接到另一(些)部件,或者在它们之间可以存在至少一个介于中间的部件。
相同的附图标记表示相同的部件。此外,在附图中,为了有效地说明技术内容,夸大了部件的厚度、比例和尺寸。
术语“和/或”包括由相关部件限定的一个或多个组合。
将理解的是,虽然本文中可以使用术语第一、第二等来描述各种部件,但是这些部件不应受这些术语的限制。这些术语仅用于将一个部件与另一部件区分开。例如,在不背离本发明的范围的情况下,第一部件可以被称为第二部件,并且第二部件可以被称为第一部件。除非上下文另有明确说明,否则单数形式旨在也包括复数形式。
此外,本文中使用术语“下面”、“下”、“上方”、“上”来描述附图中所示的一个部件与另一(些)部件的关系。除了附图中描绘的取向之外,相对术语旨在包括不同的取向。
除非另有限定,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本领域普通技术人员通常理解的含义相同的含义。此外,如在常用词典中限定的术语应被理解为具有与本领域限定的含义相同的含义或者具有本领域语境中限定的含义,并且不应以理想化或过度正式的含义进行解释,除非在本文中明确限定。
应理解的是,术语“包括”、“包含”、“具有”等用于指定所陈述的特征、整体、步骤、操作、部件、元件或其组合的存在,但不排除一个或多个其它特征、整体、步骤、操作、部件、元件或其组合的存在或添加。
下面将结合附图对本发明的一些实施方式进行详细描述。
图1示出了根据本发明的一些实施方式的显示装置的立体图。
参照图1,根据本发明的一些实施方式的显示装置DD可以具有矩形形状,其具有在第一方向DR1上延伸的长边和在与第一方向DR1相交的第二方向DR2上延伸的短边。然而,本发明不限于此,并且显示装置DD可以具有多种形状,诸如圆形形状或多边形形状。
第三方向DR3在本文中限定为与由第一方向DR1和第二方向DR2形成的平面基本上垂直地相交的方向。在本说明书中,短语“当在平面中观察时”意为“当在第三方向DR3上观察时”。
显示装置DD可以具有顶表面,并且顶表面可以限定为显示表面DS,并且可以具有由第一方向DR1和第二方向DR2形成的平面。显示表面DS可以向用户提供从显示装置DD生成的图像IM。
显示表面DS可以包括显示区域DA和在显示区域DA周围的非显示区域NDA。显示区域DA可以显示图像IM,而非显示区域NDA可以不显示图像IM。非显示区域NDA可以围绕显示区域DA,并且可以向显示装置DD提供印刷有特定颜色的边缘。
显示装置DD可以用于诸如电视、监视器或户外广告牌的大型显示设备。此外,显示装置DD可以用于小型和中型电子产品,诸如个人计算机、膝上型计算机、个人数字终端、汽车导航系统、游戏机、智能电话、平板计算机或相机。提供这些产品作为示例性实施方式,并且在不背离本发明构思的情况下,显示装置DD可以用于任何其它电子产品。
图2示例性地示出了图1中描绘的显示装置的剖视图。
图2示例性地示出了当在第一方向DR1上观察时的显示装置DD的剖面。
参照图2,显示装置DD可以包括显示面板DP、输入感测部分ISP、抗反射层RPL、窗WIN、面板保护膜PPF以及第一粘合剂层AL1至第三粘合剂层AL3。显示面板DP可以是柔性显示面板。例如,显示面板DP可以包括设置在柔性衬底上的多个电子元件。
根据本发明的一些实施方式的显示面板DP可以是发射显示面板,但是本发明不一定限于此。例如,显示面板DP可以是有机发光显示面板或量子点发光显示面板。有机发光显示面板的发射层可以包括有机发光材料。量子点发光显示面板的发射层可以包括量子点或量子棒。下面将描述使用有机发光显示面板作为显示面板DP的示例。
输入感测部分ISP可以设置在显示面板DP上。输入感测部分ISP可以包括使用电容方法来检测外部输入的多个传感器(未示出)。输入感测部分ISP可以在其制造期间直接制造在显示面板DP上。然而,本发明不限于此,并且当制造显示面板DP时,输入感测部分ISP可以以面板的形式单独制造,并且然后通过粘合剂附接到显示面板DP。
抗反射层RPL可以设置在输入感测部分ISP上。抗反射层RPL可以降低从显示装置DD的外部朝向显示面板DP入射的外部光的反射率。例如,抗反射层RPL可以包括延迟器和偏振器中的一个或多个。
窗WIN可以设置在抗反射层RPL上。窗WIN可以保护显示面板DP、输入感测部分ISP和抗反射层RPL免受外部划痕和冲击的影响。
面板保护膜PPF可以设置在显示面板DP下方。面板保护膜PPF可以保护显示面板DP的下部分。面板保护膜PPF可以包括柔性塑料材料,诸如聚对苯二甲酸乙二醇酯(PET)。
第一粘合剂层AL1可以设置在显示面板DP和面板保护膜PPF之间。第一粘合剂层AL1可以将显示面板DP和面板保护膜PPF彼此附接。第二粘合剂层AL2可以设置在抗反射层RPL和输入感测部分ISP之间。第二粘合剂层AL2可以将抗反射层RPL和输入感测部分ISP彼此附接。第三粘合剂层AL3可以设置在窗WIN和抗反射层RPL之间。第三粘合剂层AL3可以将窗WIN和抗反射层RPL彼此附接。
图3示例性地示出了图2中描绘的显示面板的剖视图。
图3示例性地示出了当在第一方向DR1上观察时显示面板DP的剖面。
参照图3,显示面板DP可以包括衬底SUB、设置在衬底SUB上的电路元件层DP-CL、设置在电路元件层DP-CL上的显示元件层DP-OLED以及设置在显示元件层DP-OLED上的薄膜封装层TFE。
衬底SUB可以包括显示区域DA和在显示区域DA周围的非显示区域NDA。衬底SUB可以包括柔性塑料材料,诸如聚酰亚胺(PI)。显示元件层DP-OLED可以设置在显示区域DA上。
多个像素可以设置在电路元件层DP-CL和显示元件层DP-OLED中。像素中的每个可以包括设置在电路元件层DP-CL中的晶体管,并且还可以包括设置在显示元件层DP-OLED中并且连接到晶体管的发光元件。像素的配置将在下面进行进一步详细讨论。
薄膜封装层TFE可以设置在电路元件层DP-CL上以覆盖显示元件层DP-OLED。薄膜封装层TFE可以包括顺序堆叠的无机层、有机层和无机层。无机层可以包括无机材料,并且可以保护像素免受水分和/或氧气的影响。有机层可以包括有机材料,并且可以保护像素不受诸如灰尘颗粒的异物的影响。
图4示出了图3中描绘的显示面板的平面图。
参照图4,显示装置DD可以包括显示面板DP、扫描驱动器SDV、数据驱动器DDV、发射驱动器EDV、印刷电路板PCB、时序控制器T-CON和感测控制器S-CON。显示面板DP可以具有矩形形状,其具有在第一方向DR1上延伸的长边和在第二方向DR2上延伸的短边。显示面板DP可以包括显示区域DA和在显示区域DA周围的非显示区域NDA。
显示面板DP可以包括多个像素PX、多条扫描线SL1至SLm、多条数据线DL1至DLn、多条发射线EL1至ELm、第一控制线CSL1和第二控制线CSL2、第一电力线PL1和第二电力线PL2、连接线CNL以及多个第一焊盘PD1。下标“m”和“n”是自然数。
像素PX可以设置在显示区域DA中。扫描驱动器SDV和发射驱动器EDV可以设置在非显示区域NDA中,并且与显示面板DP的相应长边相邻。数据驱动器DDV可以在非显示区域NDA中设置成与显示面板DP的短边之一相邻。当在平面中观察时,数据驱动器DDV可以与显示面板DP的底端相邻。数据驱动器DDV可以以集成电路芯片的形式制造,并且可以安装在显示面板DP上。
扫描线SL1至SLm可以在第二方向DR2上延伸以与像素PX和扫描驱动器SDV连接。数据线DL1至DLn可以在第一方向DR1上延伸,以与像素PX和数据驱动器DDV连接。发射线EL1至ELm可以在第二方向DR2上延伸,以与像素PX和发射驱动器EDV连接。
第一电力线PL1可以在第一方向DR1上延伸,以设置在非显示区域NDA中。第一电力线PL1可以设置在显示区域DA和发射驱动器EDV之间,或者设置在显示区域DA和扫描驱动器SDV之间,但是本发明不一定限于此。
连接线CNL可以在第二方向DR2上延伸,并且可以在第一方向DR1上布置。连接线CNL可以连接到第一电力线PL1和像素PX。可以通过第一电力线PL1和联接到第一电力线PL1的连接线CNL向像素PX提供第一电压。
连接线CNL可以与第一电力线PL1一体地形成,并且可以从第一电力线PL1延伸。然而,本发明不限于此,并且连接线CNL可以位于与第一电力线PL1的水平不同的水平处,并且可以通过分开设置的连接电极连接到第一电力线PL1。连接线CNL可以被称为第一电力线PL1。
第二电力线PL2可以设置在非显示区域NDA中。第二电力线PL2可以沿着显示面板DP的长边以及沿着未在其周围设置数据驱动器DDV的短边延伸。第二电力线PL2可以设置在扫描驱动器SDV和发射驱动器EDV的外侧。虽然未示出,但是第二电力线PL2可以朝向显示区域DA延伸以与像素PX连接。第二电力线PL2可以向像素PX提供小于第一电压的第二电压。
第一控制线CSL1可以连接到扫描驱动器SDV,并且当在平面中观察时,可以朝向显示面板DP的底端延伸。第二控制线CSL2可以连接到发射驱动器EDV,并且当在平面中观察时,可以朝向显示面板DP的底端延伸。数据驱动器DDV可以设置在第一控制线CSL1和第二控制线CSL2之间。
显示面板DP可以在与其底端相邻的位置上设置有第一焊盘PD1。第一焊盘PD1可以连接到数据驱动器DDV、第一电力线PL1、第二电力线PL2、第一控制线CSL1和第二控制线CSL2。数据线DL1至DLn可以连接到数据驱动器DDV,并且数据驱动器DDV可以连接到与数据线DL1至DLn对应的第一焊盘PD1。
印刷电路板PCB可以连接到第一焊盘PD1。时序控制器T-CON和感测控制器S-CON可以各自以集成电路芯片的形式制造,并且可以安装在印刷电路板PCB上。时序控制器T-CON可以通过印刷电路板PCB连接到与数据驱动器DDV以及第一控制线CSL1和第二控制线CSL2联接的第一焊盘PD1。虽然未示出,但是印刷电路板PCB可以在其上设置有电压生成器,该电压生成器产生第一电压和第二电压,并连接到与第一电力线PL1和第二电力线PL2联接的第一焊盘PD1。
时序控制器T-CON可以生成扫描控制信号、数据控制信号和发射控制信号。扫描控制信号可以通过第一控制线CSL1被提供给扫描驱动器SDV。发射控制信号可以通过第二控制线CSL2被提供给发射驱动器EDV。数据控制信号可以被提供给数据驱动器DDV。时序控制器T-CON可以向数据驱动器DDV提供图像信号。
响应于扫描控制信号,扫描驱动器SDV可以生成多个扫描信号,并且扫描信号可以通过扫描线SL1至SLm被施加到像素PX。响应于数据控制信号,数据驱动器DDV可以生成与图像信号对应的多个数据电压。数据电压可以通过数据线DL1至DLn被提供给像素PX。响应于发射控制信号,发射驱动器EDV可以生成多个发射信号,并且发射信号可以通过发射线EL1至ELm被施加到像素PX。
响应于扫描信号,可以向像素PX提供数据电压。响应于发射信号,像素PX可以发射其亮度对应于数据电压的光,从而显示图像。发射信号可以控制像素PX的光发射时序。
感测控制器S-CON可以通过印刷电路板PCB连接到输入感测部分ISP的第二焊盘和第三焊盘,所述第二焊盘和第三焊盘将在下面进行讨论。感测控制器S-CON可以向输入感测部分ISP提供配置成驱动输入感测部分ISP的信号。
图5示例性地示出了图4中描绘的一个像素的等效电路图。
参照图5,像素PX可以包括发光元件OLED和像素电路CC。像素电路CC可以包括多个晶体管T1至T7和电容器CAP。晶体管T1至T7(下文中,称为第一晶体管至第七晶体管)中的每个可以包括输入电极(或源电极)、输出电极(或漏电极)和控制电极(或栅电极)。在本说明书中,输入电极和输出电极中的一个可以被称为第一电极,并且输入电极和输出电极中的另一个可以被称为第二电极。
可以通过第五晶体管T5向第一晶体管T1的第一电极提供第一电压ELVDD,并且可以通过第六晶体管T6将第一晶体管T1的第二电极联接到发光元件OLED的阳极电极。可以向发光元件OLED的阴极电极提供小于第一电压ELVDD的第二电压ELVSS。
第一晶体管T1可以限定为驱动晶体管。根据施加到第一晶体管T1的控制电极的电压,第一晶体管T1可以控制流过发光元件OLED的电流的量。
第二晶体管T2可以联接在数据线DLj和第一晶体管T1的第一电极之间,并且第二晶体管T2的控制电极可以联接到第i扫描线SLi。下标“i”和“j”是自然数。当向第二晶体管T2提供来自第i扫描线SLi的第i扫描信号时,第二晶体管T2可以被导通以将数据线DLj电联接到第一晶体管T1的第一电极。
第三晶体管T3可以联接在第一晶体管T1的第二电极和第一晶体管T1的控制电极之间。第三晶体管T3的控制电极可以联接到第i扫描线SLi。当向第三晶体管T3提供来自第i扫描线SLi的第i扫描信号时,第三晶体管T3可以被导通以将第一晶体管T1的第二电极和第一晶体管T1的控制电极彼此电联接。当第三晶体管T3导通时,第一晶体管T1可以以二极管类型联接。
第四晶体管T4可以联接在节点ND和初始化电力生成器(未示出)之间。第四晶体管T4的控制电极可以联接到第(i-1)扫描线SLi-1。当向第四晶体管T4提供来自第(i-1)扫描线SLi-1的第(i-1)扫描信号时,第四晶体管T4可以被导通以向节点ND提供初始化电压Vint。
第五晶体管T5可以联接在连接线CNL和第一晶体管T1的第一电极之间。第一电力线PL1可以通过连接线CNL、第五晶体管T5、第一晶体管T1和第六晶体管T6连接到发光元件OLED。第五晶体管T5的控制电极可以联接到第i发射线ELi。
第六晶体管T6可以联接在第一晶体管T1的第二电极和发光元件OLED的阳极电极之间。第六晶体管T6的控制电极可以联接到第i发射线ELi。
第七晶体管T7可以联接在初始化电力生成器(未示出)和发光元件OLED的阳极电极之间。第七晶体管T7的控制电极可以联接到第(i+1)扫描线SLi+1。当向第七晶体管T7提供来自第(i+1)扫描线SLi+1的第(i+1)扫描信号时,第七晶体管T7可以被导通以向发光元件OLED的阳极电极提供初始化电压Vint。
电容器CAP可以设置在连接线CNL和节点ND之间。电容器CAP可以存储数据电压。当第五晶体管T5和第六晶体管T6导通时,可以根据存储在电容器CAP中的电压来确定流过第一晶体管T1的电流的量。可以向发光元件OLED提供通过第六晶体管T6的电流,从而生成光。
图6示例性地示出了与图5中描绘的发光元件对应的区域的剖视图。
图6示例性地示出了第一晶体管T1和第六晶体管T6的剖面。
参照图6,发光元件OLED可以包括第一电极AE、第二电极CE、空穴控制层HCL、电子控制层ECL和发射层EML。第一电极AE可以是阳极电极,并且第二电极CE可以是阴极电极。
第一晶体管T1和第六晶体管T6以及发光元件OLED可以设置在衬底SUB上。显示区域DA可以包括与像素PX中的相应一个对应的发射区域PA、以及在发射区域PA周围的非发射区域NPA。发光元件OLED可以设置在发射区域PA中。
缓冲层BFL可以设置在衬底SUB上,并且缓冲层BFL可以是无机层。半导体图案可以设置在缓冲层BFL上。半导体图案可以包括多晶硅。然而,本发明不限于此,半导体图案可以包括非晶硅或金属氧化物。半导体图案可以特定地布置在像素PX的发射区域PA中。
半导体图案可以具有根据半导体图案是否被掺杂而改变的电特性。半导体图案可以包括掺杂区和未掺杂区。掺杂区可以注入n型或p型杂质。掺杂区的电导率可以大于未掺杂区的电导率,并且掺杂区基本上可以用作电极,诸如晶体管的源极部或漏极部。未掺杂区基本上可以对应于晶体管的有源部(或沟道部)。
第一晶体管T1可以具有由半导体图案形成的源极部S1、有源部A1和漏极部D1,并且第六晶体管T6可以具有由半导体图案形成的源极部S6、有源部A6和漏极部D6。第一绝缘层INS1可以设置在半导体图案上。第一晶体管T1的栅极部G1和第六晶体管T6的栅极部G6可以设置在第一绝缘层INS1上。第二绝缘层INS2可以设置在栅极部G1和G6上。虚设电极DME可以设置在第二绝缘层INS2上。第三绝缘层INS3可以设置在虚设电极DME上。
连接电极CNE可以设置在第六晶体管T6和发光元件OLED之间。连接电极CNE可以将第六晶体管T6和发光元件OLED彼此连接。连接电极CNE可以包括第一连接电极CNE1和在第一连接电极CNE1上的第二连接电极CNE2。第二连接电极CNE2可以设置在第一连接电极CNE1和第一电极AE之间。第一连接电极CNE1可以连接到第六晶体管T6,并且第二连接电极CNE2可以连接到第一电极AE。
第一连接电极CNE1可以设置在第三绝缘层INS3上,并且可以通过限定在第一绝缘层INS1至第三绝缘层INS3中的第一接触孔CH1连接到漏极部D6。第四绝缘层INS4可以设置在第一连接电极CNE1上。第五绝缘层INS5可以设置在第四绝缘层INS4上。第二连接电极CNE2可以设置在第五绝缘层INS5上。第二连接电极CNE2可以通过限定在第四绝缘层INS4和第五绝缘层INS5中的第二接触孔CH2连接到第一连接电极CNE1。
第六绝缘层INS6可以设置在第二连接电极CNE2上。电路元件层DP-CL可以限定成包括从缓冲层BFL到第六绝缘层INS6的部件。第一绝缘层INS1至第六绝缘层INS6可以是无机层或有机层。
第一电极AE可以设置在第六绝缘层INS6上。第一电极AE可以通过限定在第六绝缘层INS6中的第三接触孔CH3连接到第二连接电极CNE2。像素限定层PDL可以设置在第一电极AE和第六绝缘层INS6上,并且像素限定层PDL可以暴露第一电极AE的一部分。像素限定层PDL可以具有暴露第一电极AE的所述部分的开口PX_OP。
空穴控制层HCL可以设置在第一电极AE和像素限定层PDL上。空穴控制层HCL可以设置成在发射区域PA和非发射区域NPA中共用。空穴控制层HCL可以包括空穴传输层和空穴注入层。
发射层EML可以设置在空穴控制层HCL上。发射层EML可以设置在与开口PX_OP对应的区域中。发射层EML可以包括有机发光材料和无机发光材料中的一种或多种。发射层EML可以生成红光、绿光和蓝光中的一种。
电子控制层ECL可以设置在发射层EML和空穴控制层HCL上。电子控制层ECL可以设置成在发射区域PA和非发射区域NPA中共用。电子控制层ECL可以包括电子传输层和电子注入层。
第二电极CE可以设置在电子控制层ECL上。第二电极CE可以设置成在像素PX中共用。薄膜封装层TFE可以设置在发光元件OLED上。设置发光元件OLED的部分可以限定为显示元件层DP-OLED。
第一电压ELVDD可以被施加到第一电极AE,并且第二电压ELVSS可以被施加到第二电极CE。注入到发射层EML中的空穴和电子可以彼此结合以产生激子,并且发光元件OLED可以在激子返回到基态时发光。发光元件OLED可以发光以显示图像。
图7示出了图2中描绘的输入感测部分的平面图。
参照图7,输入感测部分ISP可以包括多个感测电极SE1和SE2、多条布线SNL1和SNL2、以及多个第二焊盘PD2和多个第三焊盘PD3。感测电极SE1和SE2、布线SNL1和SNL2、以及第二焊盘PD2和第三焊盘PD3可以设置在薄膜封装层TFE上。
输入感测部分ISP可以具有包括有效区域AA和在有效区域AA周围的非有效区域NAA的平面区域。有效区域AA可以与显示区域DA重叠,并且非有效区域NAA可以与非显示区域NDA重叠。感测电极SE1和SE2可以设置在有效区域AA中,并且第二焊盘PD2和第三焊盘PD3可以设置在非有效区域NAA中。
布线SNL1和SNL2可以连接到感测电极SE1和SE2的端部,并且可以朝向非有效区域NAA延伸以与第二焊盘PD2和第三焊盘PD3连接。第二焊盘PD2和第三焊盘PD3可以连接到以上讨论的印刷电路板PCB。以上讨论的感测控制器S-CON可以通过印刷电路板PCB连接到第二焊盘PD2和第三焊盘PD3。
感测电极SE1和SE2可以包括在第一方向DR1上延伸并且在第二方向DR2上布置的多个第一感测电极SE1,并且还可以包括在第二方向DR2上延伸并且在第一方向DR1上布置的多个第二感测电极SE2。第二感测电极SE2可以延伸成与第一感测电极SE1相交,并且可以与第一感测电极SE1绝缘。
布线SNL1和SNL2可以包括连接到第一感测电极SE1的多条第一信号线SNL1以及连接到第二感测电极SE2的多条第二信号线SNL2。第一信号线SNL1可以连接到第二焊盘PD2。第二信号线SNL2可以连接到第三焊盘PD3。
第一感测电极SE1可以限定为输出感测电极,并且第二感测电极SE2可以限定为输入感测电极。输入感测部分ISP可以以互检测模式驱动。例如,驱动信号可以通过第二信号线SNL2输入到第二感测电极SE2,并且感测信号可以通过第一信号线SNL1从第一感测电极SE1输出。
第一感测电极SE1中的每个可以包括在第一方向DR1上布置的多个第一感测部分SP1以及将第一感测部分SP1彼此连接的多个连接图案CP。连接图案CP中的每个可以设置于在第一方向DR1上彼此相邻的两个第一感测部分SP1之间,并且可以将所述两个第一感测部分SP1彼此连接。
第二感测电极SE2中的每个可以包括在第二方向DR2上布置的多个第二感测部分SP2以及从第二感测部分SP2延伸的多个延伸图案EP。延伸图案EP中的每个可以设置于在第二方向DR2上彼此相邻的两个第二感测部分SP2之间,并且可以从所述两个第二感测部分SP2延伸。
第一感测部分SP1和第二感测部分SP2可以各自具有网格形状。第一感测部分SP1可以设置成与第二感测部分SP2间隔开并与第二感测部分SP2交替地设置,且在第一感测部分SP1和第二感测部分SP2之间没有重叠。第一感测部分SP1和第二感测部分SP2可以产生电容。延伸图案EP可以不与连接图案CP重叠。
第一感测部分SP1和第二感测部分SP2以及延伸图案EP可以位于相同的水平处。连接图案CP可以位于与第一感测部分SP1和第二感测部分SP2以及延伸图案EP的水平不同的水平处。
图8示出了图7中描绘的第一区域AA1的放大图。
参照图8,第一感测部分SP1和第二感测部分SP2中的每个可以包括在第一对角线方向DDR1上延伸的多个第一分支BP1、以及在第二对角线方向DDR2上延伸的多个第二分支BP2,从而具有网格形状。
第一对角线方向DDR1可以限定成指示在由第一方向DR1和第二方向DR2形成的平面上与第一方向DR1和第二方向DR2相交的方向。第二对角线方向DDR2可以限定成指示在由第一方向DR1和第二方向DR2形成的平面上与第一对角线方向DDR1相交的方向。例如,第一方向DR1和第二方向DR2可以彼此垂直地相交,并且第一对角线方向DDR1和第二对角线方向DDR2可以彼此垂直地相交。
第一感测部分SP1和第二感测部分SP2中的每个的第一分支BP1可以与第一感测部分SP1和第二感测部分SP2中的每个的第二分支BP2相交,并且第一感测部分SP1和第二感测部分SP2中的每个的第一分支BP1和第二分支BP2可以彼此一体地形成。第一分支BP1和第二分支BP2可以限定触摸开口TOP,触摸开口TOP中的每个具有菱形形状。
连接图案CP可以在不与延伸图案EP重叠的情况下延伸,并且可以将第一感测部分SP1彼此连接。连接图案CP可以通过多个接触孔TC-CH连接到第一感测部分SP1。连接图案CP可以在穿过与第二感测部分SP2重叠的区域之后朝向第一感测部分SP1延伸。连接图案CP可以限定为第一导电图案。
延伸图案EP可以设置在第一感测部分SP1之间,并且可以从第二感测部分SP2延伸。第二感测部分SP2和延伸图案EP可以彼此一体地形成。延伸图案EP可以具有网格形状。延伸图案EP、第一感测部分SP1和第二感测部分SP2可以由相同的材料形成,并且可以通过同时进行图案化来形成。延伸图案EP、第一感测部分SP1和第二感测部分SP2可以位于相同的水平处,并且可以限定为第二导电图案。
连接图案CP可以包括第一延伸部EX1和第二延伸部EX2,第二延伸部EX2的形状与第一延伸部EX1的形状对称。延伸图案EP可以设置在第一延伸部EX1和第二延伸部EX2之间。第一延伸部EX1可以延伸穿过与在第二方向DR2上相邻的第二感测部分SP2中的一个重叠的区域,并且可以连接到第一感测部分SP1。第二延伸部EX2可以延伸穿过与在第二方向DR2上相邻的第二感测部分SP2中的另一个重叠的区域,并且可以连接到第一感测部分SP1。
基于其相对位置,第一感测部分SP1在下文中限定为上侧第一感测部分SP1或下侧第一感测部分SP1。此外,基于其相对位置,第二感测部分SP2在下文中限定为左侧第二感测部分SP2或右侧第二感测部分SP2。
第一延伸部EX1和第二延伸部EX2中的每个的一侧可以通过多个接触孔TC-CH连接到下侧第一感测部分SP1。第一延伸部EX1和第二延伸部EX2中的每个的与其所述一侧相对的另一侧可以通过多个接触孔TC-CH连接到上侧第一感测部分SP1。下面将在图9中示出接触孔TC-CH的结构。
第一延伸部EX1可以包括在第一对角线方向DDR1上延伸的第一子延伸部EX1_1和第二子延伸部EX1_2、在第二对角线方向DDR2上延伸的第三子延伸部EX1_3和第四子延伸部EX1_4、在第二对角线方向DDR2上延伸的第一子导电图案SCP1、以及在第一对角线方向DDR1上延伸的第二子导电图案SCP2。
第一子延伸部EX1_1和第二子延伸部EX1_2中的每个的一侧可以通过多个接触孔TC-CH连接到下侧第一感测部分SP1。第三子延伸部EX1_3和第四子延伸部EX1_4中的每个的一侧可以通过多个接触孔TC-CH连接到上侧第一感测部分SP1。
第一子延伸部EX1_1可以具有从第三子延伸部EX1_3的与其所述一侧相对的另一侧延伸的另一侧,并且第二子延伸部EX1_2可以具有从第四子延伸部EX1_4的与其所述一侧相对的另一侧延伸的另一侧。第一子导电图案SCP1可以在第二对角线方向DDR2上从第四子延伸部EX1_4的所述另一侧朝向第一子延伸部EX1_1延伸。第二子导电图案SCP2可以在第一对角线方向DDR1上从第二子延伸部EX1_2的所述另一侧朝向第三子延伸部EX1_3延伸。
第一子延伸部EX1_1至第四子延伸部EX1_4以及第一子导电图案SCP1和第二子导电图案SCP2可以彼此一体地形成。
第一子延伸部EX1_1和第二子延伸部EX1_2可以延伸成与右侧第二感测部分SP2的第二分支BP2中的一个相交,第二分支BP2中的所述一个与下侧第一感测部分SP1相邻。右侧第二感测部分SP2的第一分支BP1可以均不设置在与第一子延伸部EX1_1和第二子延伸部EX1_2以及第二子导电图案SCP2重叠的区域中。
第三子延伸部EX1_3和第四子延伸部EX1_4可以延伸成与右侧第二感测部分SP2的第一分支BP1中的一个相交,第一分支BP1中的所述一个与上侧第一感测部分SP1相邻。右侧第二感测部分SP2的第二分支BP2可以均不设置在与第三子延伸部EX1_3和第四子延伸部EX1_4以及第一子导电图案SCP1重叠的区域中。
第二延伸部EX2可以包括在第二对角线方向DDR2上延伸的第五子延伸部EX2_1和第六子延伸部EX2_2、在第一对角线方向DDR1上延伸的第七子延伸部EX2_3和第八子延伸部EX2_4、在第一对角线方向DDR1上延伸的第三子导电图案SCP3、以及在第二对角线方向DDR2上延伸的第四子导电图案SCP4。
左侧第二感测部分SP2可以具有与右侧第二感测部分SP2的结构对称的结构,并且第二延伸部EX2可以具有与第一延伸部EX1的结构对称的结构。因此,下文将省略对第五子延伸部EX2_1至第八子延伸部EX2_4以及第三子导电图案SCP3和第四子导电图案SCP4的描述。
图9示出了沿着图8的线I-I'截取的剖视图。
参照图9,电介质层IOL可以设置在薄膜封装层TFE上。电介质层IOL可以是无机层。连接图案CP可以设置在电介质层IOL上。第一电介质层TC-IL1可以设置在连接图案CP和电介质层IOL上。第一电介质层TC-IL1可以是无机层或有机层。第一感测部分SP1和第二感测部分SP2可以设置在第一电介质层TC-IL1上。与第二感测部分SP2一体形成的延伸图案EP也可以设置在第一电介质层TC-IL1上。
连接图案CP可以通过限定在第一电介质层TC-IL1中的多个接触孔TC-CH连接到第一感测部分SP1。第一电介质层TC-IL1可以在其上设置有覆盖第一感测部分SP1和第二感测部分SP2的第二电介质层TC-IL2。第二电介质层TC-IL2可以是有机层。
图10示出了图7中描绘的第二区域AA2的放大图。
图10示例性地示出了发射区域PA1、PA2和PA3以及第一感测部分SP1和第二感测部分SP2。
参照图10,图6中所示的发射区域PA可以是发射区域PA1、PA2和PA3中的一个。发射区域PA1、PA2和PA3可以布置在第一对角线方向DDR1和第二对角线方向DDR2上。第一分支BP1和第二分支BP2可以与发射区域PA1、PA2和PA3之间的非发射区域NPA重叠。
发射区域PA1、PA2和PA3可以包括各自显示红色的多个第一发射区域PA1、各自显示绿色的多个第二发射区域PA2、以及各自显示蓝色的多个第三发射区域PA3。第三发射区域PA3可以大于第一发射区域PA1,并且第一发射区域PA1可以大于第二发射区域PA2。
发射区域PA1、PA2和PA3可以各自具有菱形形状。触摸开口TOP可以与发射区域PA1、PA2和PA3重叠。触摸开口TOP可以具有与发射区域PA1、PA2和PA3的菱形形状和尺寸对应的菱形形状和尺寸。
当第一感测部分SP1和第二感测部分SP2被设置在非发射区域NPA中时,从发射区域PA1、PA2和PA3生成的光可以正常地发射而不受第一感测部分SP1和第二感测部分SP2的影响。
图11部分地示出了图4中描绘的显示面板的平面图。
图11示例性地示出了在第一发射区域PA1、第二发射区域PA2和第三发射区域PA3周围的平面。
参照图11,数据线DLj、DLj+1、DLj+2和DLj+3可以在第二方向DR2上布置,同时与第一发射区域PA1、第二发射区域PA2和第三发射区域PA3间隔开。因此,数据线DLj、DLj+1、DLj+2和DLj+3可以与设置在第一发射区域PA1、第二发射区域PA2和第三发射区域PA3中的发光元件OLED间隔开。数据线DLj、DLj+1、DLj+2和DLj+3可以彼此间隔开,同时在第一方向DR1和第二方向DR2二者上延伸。
第一发射区域PA1、第二发射区域PA2和第三发射区域PA3可以各自设置在数据线DLj、DLj+1、DLj+2和DLj+3中的相邻的数据线之间。第一发射区域PA1可以设置在数据线DLj和数据线DLj+1之间。第二发射区域PA2可以设置在数据线DLj+1和数据线DLj+2之间。第三发射区域PA3可以设置在数据线DLj+2和数据线DLj+3之间。
第一电极AE可以各自设置在数据线DLj、DLj+1、DLj+2和DLj+3中的相邻的数据线之间。第一电极AE可以在第一方向DR1上延伸,同时与发射区域PA1、PA2和PA3重叠。图11示例性地示出了当在平面中观察时与第一电极AE重叠的第二接触孔CH2和第三接触孔CH3。
第一发射区域PA1、第二发射区域PA2和第三发射区域PA3可以具有不同的尺寸。相应地,与具有不同尺寸的发射区域PA1、PA2和PA3对应的接触孔CH2和CH3也可以具有不同的尺寸,同样地第一电极AE也可以具有不同的尺寸。
在本发明的一些实施方式中,显示面板DP可以包括当在平面中观察时与数据线DLj、DLj+1、DLj+2和DLj+3重叠的屏蔽电极SHE。屏蔽电极SHE可以沿着数据线DLj、DLj+1、DLj+2和DLj+3延伸。图11示例性地示出了斜线剖面线来指示屏蔽电极SHE。
屏蔽电极SHE可以形成为具有单个主体,其包括跨过第一发射区域PA1、第二发射区域PA2和第三发射区域PA3地彼此间隔开并且在第一方向DR1和第二方向DR2上延伸的多个片段。因此,当在平面中观察时,屏蔽电极SHE可以设置成围绕第一发射区域PA1、第二发射区域PA2和第三发射区域PA3。此外,当在平面中观察时,屏蔽电极SHE可以被放置成围绕第一电极AE。
屏蔽电极SHE可以与第一电极AE间隔开并与之绝缘。当在平面中观察时,屏蔽电极SHE可以具有比数据线DLj、DLj+1、DLj+2和DLj+3中的每条的宽度W2大的宽度W1。然而,这仅仅是示例性的。当在平面中观察时,屏蔽电极SHE可以具有与数据线DLj、DLj+1、DLj+2和DLj+3中的每条的宽度相同的宽度。
宽度W1可以限定成指示屏蔽电极SHE的在第一方向DR1上延伸的部分在第二方向DR2上的宽度。此外,宽度W1可以限定成指示屏蔽电极SHE的在第二方向DR2上延伸的另一部分在第一方向DR1上的宽度。
宽度W2可以限定成指示数据线DLj、DLj+1、DLj+2和DLj+3中的每条的在第一方向DR1上延伸的部分在第二方向DR2上的宽度。此外,宽度W2可以限定成指示数据线DLj、DLj+1、DLj+2和DLj+3中的每条的在第二方向DR2上延伸的另一部分在第一方向DR1上的宽度。
当在平面中观察时,屏蔽电极SHE可以设置成延伸到与数据线DLj、DLj+1、DLj+2和DLj+3中的每条的边缘相邻的位置。屏蔽电极SHE可以位于与第一电极AE的水平相同的水平处,并且将参照图12进一步详细讨论这种配置。
图12示例性地示出了图11中描绘的一个发射区域及其相邻的区域的剖视图。
参照图12,第一电力线PL1可以设置在第三绝缘层INS3上,而第四绝缘层INS4可以设置在第一电力线PL1上。从图11的平面图省略了第一电力线PL1。例如,图12的第一电力线PL1可以是从图4的第一电力线PL1延伸的连接线CNL。在下文中,连接线CNL被称为第一电力线PL1。
第一电力线PL1可以位于与第一连接电极CNE1的水平相同的水平处。如以上讨论的,第一电力线PL1可以接收配置成用于施加到第一电极AE的第一电压ELVDD。第一电力线PL1可以由与第一连接电极CNE1的材料相同的材料形成,并且可以通过与第一连接电极CNE1同时被图案化来形成。
数据线DLj和DLj+1可以设置在第五绝缘层INS5上,并且第六绝缘层INS6可以设置在数据线DLj和DLj+1上。数据线DLj和DLj+1可以设置在与连接电极CNE的水平相同的水平处。例如,数据线DLj和DLj+1可以设置在与第二连接电极CNE2的水平相同的水平处。数据线DLj和DLj+1可以由与第二连接电极CNE2的材料相同的材料形成,并且可以通过与第二连接电极CNE2同时被图案化来形成。
屏蔽电极SHE可以设置在第六绝缘层INS6上,并且像素限定层PDL可以设置在屏蔽电极SHE上。屏蔽电极SHE可以设置在数据线DLj和DLj+1上并且与数据线DLj和DLj+1重叠。屏蔽电极SHE可以位于与第一电极AE的水平相同的水平处。屏蔽电极SHE可以由与第一电极AE的材料相同的材料形成,并且可以通过与第一电极AE同时被图案化来形成。
缓冲层BFL和第一绝缘层INS1可以朝向非显示区域NDA延伸。第二绝缘层INS2至第六绝缘层INS6和像素限定层PDL可以延伸到非显示区域NDA的一部分。
在非显示区域NDA中,第二电力线PL2可以设置在第一绝缘层INS1上。如以上讨论的,第二电力线PL2可以接收配置成用于施加到第二电极CE的第二电压ELVSS。第二电力线PL2可以由与栅极部G1和G6的材料相同的材料形成,并且可以通过与栅极部G1和G6同时被图案化来形成。
第二电极CE可以朝向非显示区域NDA延伸以与第二电力线PL2连接。屏蔽电极SHE可以朝向非显示区域NDA延伸以与第二电力线PL2连接。屏蔽电极SHE可以在非显示区域NDA中与第三绝缘层INS3共面,并且在显示区域DA中,在第六绝缘层INS6之上延伸,与像素限定层PDL共面并且在像素限定层PDL内。因此,第二电压ELVSS可以被施加到屏蔽电极SHE。屏蔽电极SHE可以朝向非显示区域NDA延伸,从而也与第二电极CE电连接。屏蔽电极SHE可以朝向第二电极CE的边缘延伸以与第二电极CE连接。
在非显示区域NDA中,屏蔽电极SHE可以设置在第二电极CE下方,并且可以与第二电极CE共面。此外,在非显示区域NDA中,屏蔽电极SHE可以设置在第二电力线PL2上。
输入感测部分ISP可以设置在发光元件OLED上。包括连接图案CP的第一导电图案CNT1可以与非发射区域NPA重叠,并且包括第一感测部分SP1和第二感测部分SP2的第二导电图案CNT2可以与非发射区域NPA重叠。当在平面中观察时,第一导电图案CNT1和第二导电图案CNT2可以在第三方向DR3上与屏蔽电极SHE重叠。
屏蔽电极SHE的部分可以设置在数据线DLj和DLj+1与第一导电图案CNT1和第二导电图案CNT2之间。第一电压ELVDD和第二电压ELVSS可以各自是直流电压。
施加到数据线DLj和DLj+1的信号可以影响施加到第一导电图案CNT1和第二导电图案CNT2的信号。相反地,施加到第一导电图案CNT1和第二导电图案CNT2的信号可以影响施加到数据线DLj和DLj+1的信号。这种现象可以限定为信号干扰,并且信号干扰可以向显示装置DD生成噪声。
当向其提供直流电压或第二电压ELVSS的屏蔽电极SHE设置在数据线DLj和DLj+1与第一导电图案CNT1和第二导电图案CNT2之间时,屏蔽电极SHE可以减少信号干扰。因此,可以减少因信号干扰而产生的噪声。
图13部分地示出了根据本发明的一些实施方式的显示面板的平面图。图14示例性地示出了图13中描绘的一个发射区域及其相邻区域的剖视图。
图13示例性地示出了与图11的平面图对应的平面图,并且图14示例性地示出了与图12的剖视图对应的剖视图。参照图13和图14,下面将侧重于与图11和图12中所示的部件不同的部件。相同的部件被分配相同的附图标记。
参照图13,当在平面中观察时,屏蔽电极SHE_1可以设置成延伸到与第一电极AE中的每个相邻的位置。第一发射区域PA1、第二发射区域PA2和第三发射区域PA3以及第一电极AE可以设置在由屏蔽电极SHE_1限定的开口SH-OP中。屏蔽电极SHE_1可以具有比图11和图12中所示的屏蔽电极SHE的平面面积更大的平面面积。
参照图14,屏蔽电极SHE_1可以在第三方向DR3上设置在数据线DLj和DLj+1与第一导电图案CNT1和第二导电图案CNT2之间,这可以使得减少因信号干扰而产生的噪声。
图15部分地示出了根据本发明的一些实施方式的显示面板的平面图。图16示例性地示出了图15中描绘的一个发射区域及其相邻区域的剖视图。
图15示例性地示出了与图11的平面图对应的平面图,并且图16示例性地示出了与图12的剖视图对应的剖视图。参照图15和图16,下面将侧重于与图11和图12中所示的部件不同的部件。
参照图15,当在平面中观察时,屏蔽电极SHE_2可以设置成延伸到与第一电极AE中的每个相邻的位置。屏蔽电极SHE_2可以具有与图13和图14中所示的屏蔽电极SHE_1的平面面积相同的平面面积。
第一电力线PL1可以设置成在图15的第一方向DR1上延伸,并且在不同的位置中与屏蔽电极SHE_2重叠。图15示例性地示出了虚线来指示第一电力线PL1。第一电力线PL1的数量可以对应于数据线DLj、DLj+1、DLj+2和DLj+3的数量。
参照图16,屏蔽电极SHE_2可以通过限定在第四绝缘层INS4、第五绝缘层INS5和第六绝缘层INS6中的第四接触孔CH4连接到第一电力线PL1。在该实施方式和其它实施方式中,屏蔽电极SHE_2可以不连接到第二电力线PL2。因此,可以通过第一电力线PL1向屏蔽电极SHE_2提供第一电压ELVDD。
当向其提供直流电压或第一电压ELVDD的屏蔽电极SHE_2被设置在数据线DLj和DLj+1与第一导电图案CNT1和第二导电图案CNT2之间时,可以因屏蔽电极SHE_2而减少信号干扰,并且因此可以减少噪声。
图17部分地示出了根据本发明的一些实施方式的显示面板的平面图。
图17示例性地示出了与图11的平面图对应的平面图。参照图17,下面将侧重于与图11中所示的部件不同的部件。
参照图17,当在平面中观察时,在第二方向DR2上彼此分离的多个屏蔽电极SHE_3可以设置成在不同的位置中与相应的第一电力线PL1重叠。第一发射区域PA1、第二发射区域PA2和第三发射区域PA3以及第一电极AE可以设置在相邻的屏蔽电极SHE_3之间。屏蔽电极SHE_3可以设置成延伸到与第一电极AE相邻的位置。
屏蔽电极SHE_3可以通过第四接触孔CH4连接到第一电力线PL1。屏蔽电极SHE_3连接到第一电力线PL1的配置可以与图16中所示的屏蔽电极SHE_2连接到第一电力线PL1的配置基本上相同。
虽然未示出剖面,但与屏蔽电极SHE_2类似,屏蔽电极SHE_3可以设置在数据线DLj和DLj+1与第一导电图案CNT1和第二导电图案CNT2之间,从而减少因信号干扰而产生的噪声。
图18示出了根据本发明的一些实施方式的显示装置的平面图。图19部分地示出了图18中描绘的第一显示区域的平面图。
参照图18和图19,显示装置DD_1可以包括显示区域DA和在显示区域DA周围的非显示区域NDA。非显示区域NDA可以围绕显示区域DA。显示区域DA可以包括第一显示区域DA1和在第一显示区域DA1周围的第二显示区域DA2。第二显示区域DA2可以围绕第一显示区域DA1。
至少一个相机CAM可以设置在第一显示区域DA1中。此外,可以在第一显示区域DA1中设置多个第一像素PX1。第一显示区域DA1可以具有多个透射区域TA,第一像素PX1不设置在该透射区域TA中。透射区域TA可以沿着第一方向DR1和第二方向DR2布置。第一像素PX1可以设置在相应的透射区域TA周围。例如,第一像素PX1可以设置在透射区域TA之间。
多个第二像素PX2可以设置在第二显示区域DA2中。第二像素PX2的配置可以与第一像素PX1的配置基本上相同。
图20部分地示出了图18中描绘的第一显示区域和第二显示区域的剖视图。图21示出了图20中描绘的第一像素和第二像素的剖视图。
在图20中,电路元件层DP-CL以单层的形式示例性地示出。
参照图20,相机CAM可以设置在衬底SUB下方并且与第一显示区域DA1重叠。发光元件OLED可以不设置在透射区域TA中。在第一显示区域DA1中的发光元件OLED可以显示图像。此外,相机CAM可以设置成通过透射区域TA利用外部光OLT拍摄外部图像。
在第一显示区域DA1中,可以在电路元件层DP-CL上设置第一屏蔽电极SHE1。在第二显示区域DA2中,可以在电路元件层DP-CL上设置第二屏蔽电极SHE2。
参照图20和图21,第一屏蔽电极SHE1和第二屏蔽电极SHE2可以具有比数据线DLh和DLk的宽度大的宽度。第一屏蔽电极SHE1可以设置成延伸到与数据线DLk的边缘相邻的位置。下标“h”和“k”是自然数。第一屏蔽电极SHE1可以与图11和图12中所示的屏蔽电极SHE基本上相同。
第二屏蔽电极SHE2可以设置成延伸到与第二像素PX2的第一电极AE相邻的位置。第二屏蔽电极SHE2可以与图13和图14中所示的屏蔽电极SHE_1基本上相同。因此,第二屏蔽电极SHE2可以具有比第一屏蔽电极SHE1的平面面积大的平面面积。
外部光OLT可以通过第一显示区域DA1被提供给相机CAM。当第一屏蔽电极SHE1配置成与第二屏蔽电极SHE2具有类似的尺寸时,第一屏蔽电极SHE1可能减小外部光OLT的透射率。在本发明的一些实施方式中,当第一屏蔽电极SHE1被设置到与数据线DLk的边缘相邻的位置时,由于该第一屏蔽电极SHE1,可以防止外部光OLT的透射率降低。
第一像素PX1可以设置在第一显示区域DA1中,但是为了增加光的透射率,第一像素PX1可以不设置在第一显示区域DA1中。在这种情况下,第一屏蔽电极SHE1可以不设置在第一显示区域DA1中,并且只有第二屏蔽电极SHE2可以设置在第二显示区域DA2中。
根据本发明的一些实施方式,屏蔽电极设置在数据线和感测部分之间,以减少因信号干扰而产生的噪声。
虽然结合本发明的一些示例性实施方式对本发明进行了描述,但是本领域的技术人员将理解的是,在不背离由所附权利要求限定的本发明的精神和范围的情况下,可以以多种方式修改或改变本发明。此外,在本文中公开的实施方式不旨在限制本发明的技术精神,并且在权利要求及其等同内的所有技术精神应当被解释为包括在本发明中。
Claims (10)
1.显示装置,包括:
晶体管;
发光元件,设置在所述晶体管上,所述发光元件包括第一电极、在所述第一电极上的第二电极以及在所述第一电极与所述第二电极之间的发射层;
数据线,与所述发光元件间隔开;以及
屏蔽电极,与所述第一电极设置在相同水平处,其中,当在平面图中观察时,所述屏蔽电极与所述数据线重叠并且沿着所述数据线延伸。
2.根据权利要求1所述的显示装置,其中,当在所述平面图中观察时,所述屏蔽电极的宽度与所述数据线的宽度相同或大于所述数据线的所述宽度。
3.根据权利要求2所述的显示装置,其中,当在所述平面图中观察时,所述屏蔽电极设置到与所述数据线的边缘相邻的位置。
4.根据权利要求2所述的显示装置,其中,当在所述平面图中观察时,所述屏蔽电极设置到与所述第一电极相邻的位置。
5.根据权利要求1所述的显示装置,其中,当在所述平面图中观察时,所述屏蔽电极设置成围绕所述第一电极。
6.根据权利要求1所述的显示装置,还包括设置在所述发光元件上方的感测部分,
其中,所述屏蔽电极设置在所述感测部分与所述数据线之间。
7.根据权利要求1所述的显示装置,还包括设置在所述晶体管与所述发光元件之间的连接电极,所述连接电极将所述晶体管连接到所述第一电极,
其中,所述连接电极包括:
第一连接电极,位于所述晶体管上并且连接到所述晶体管;以及
第二连接电极,设置在所述第一连接电极与所述第一电极之间,所述第二连接电极连接到所述第一连接电极和所述第一电极,以及
其中,所述数据线设置在与所述第二连接电极的水平相同的水平处。
8.根据权利要求7所述的显示装置,还包括:
第一电力线,接收施加到所述第一电极的第一电压;以及
第二电力线,接收施加到所述第二电极的第二电压,所述第二电压小于所述第一电压,
其中,所述第一电力线设置在与所述第一连接电极的水平相同的水平处。
9.根据权利要求8所述的显示装置,其中,所述屏蔽电极连接到所述第二电力线以及所述第二电极。
10.根据权利要求8所述的显示装置,其中,所述屏蔽电极连接到所述第一电力线,以及
其中,
所述发光元件设置成多个,
所述屏蔽电极设置成多个,以及
多个所述屏蔽电极设置到与多个所述发光元件的所述第一电极相邻的位置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2020-0029917 | 2020-03-11 | ||
KR1020200029917A KR20210115084A (ko) | 2020-03-11 | 2020-03-11 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113394251A true CN113394251A (zh) | 2021-09-14 |
Family
ID=77617333
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110216169.0A Pending CN113394251A (zh) | 2020-03-11 | 2021-02-26 | 显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11659748B2 (zh) |
KR (1) | KR20210115084A (zh) |
CN (1) | CN113394251A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022140923A1 (zh) * | 2020-12-28 | 2022-07-07 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
KR20240122656A (ko) | 2023-02-03 | 2024-08-13 | 삼성디스플레이 주식회사 | 표시 장치 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130005660A (ko) | 2011-07-07 | 2013-01-16 | 삼성전자주식회사 | 터치스크린패널 액정디스플레이장치 |
US10008513B2 (en) | 2013-09-05 | 2018-06-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20160128518A (ko) * | 2015-04-28 | 2016-11-08 | 삼성디스플레이 주식회사 | 표시장치 및 그 제조방법 |
CN108292488A (zh) | 2016-01-21 | 2018-07-17 | 苹果公司 | 有机发光二极管显示器的电源和数据路由结构 |
KR102552266B1 (ko) * | 2018-01-31 | 2023-07-07 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102707313B1 (ko) | 2019-08-01 | 2024-09-19 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2020
- 2020-03-11 KR KR1020200029917A patent/KR20210115084A/ko unknown
- 2020-12-16 US US17/123,118 patent/US11659748B2/en active Active
-
2021
- 2021-02-26 CN CN202110216169.0A patent/CN113394251A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
KR20210115084A (ko) | 2021-09-27 |
US11659748B2 (en) | 2023-05-23 |
US20210288126A1 (en) | 2021-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107219660B (zh) | 一种阵列基板、显示面板和显示装置 | |
CN109273484B (zh) | 显示装置 | |
CN110911449A (zh) | 显示装置 | |
EP4123716B1 (en) | Display substrate and display apparatus | |
US20230263023A1 (en) | Display device | |
CN112670319A (zh) | 显示设备 | |
CN113394251A (zh) | 显示装置 | |
KR20220117372A (ko) | 표시 장치 | |
CN114122301A (zh) | 显示装置及用于制造显示装置的方法 | |
CN112786658A (zh) | 显示装置 | |
CN220476241U (zh) | 显示装置 | |
US12093493B2 (en) | Display device | |
EP3869263A1 (en) | Display device | |
US11450836B2 (en) | Display device | |
CN113745278B (zh) | 显示装置 | |
CN221151903U (zh) | 显示装置 | |
US12001238B2 (en) | Display device and manufacturing method thereof | |
US20240284753A1 (en) | Sensing part and display device including the same | |
US20220020777A1 (en) | Display device | |
CN116367682A (zh) | 显示装置 | |
KR20230157547A (ko) | 표시 장치 | |
KR20220023926A (ko) | 표시 장치 | |
CN117425372A (zh) | 显示装置和该显示装置的制造方法 | |
CN118695714A (zh) | 显示装置 | |
CN113707698A (zh) | 一种透明显示面板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |