CN113257187B - 一种像素电路及其驱动方法、显示装置 - Google Patents

一种像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN113257187B
CN113257187B CN202110675000.1A CN202110675000A CN113257187B CN 113257187 B CN113257187 B CN 113257187B CN 202110675000 A CN202110675000 A CN 202110675000A CN 113257187 B CN113257187 B CN 113257187B
Authority
CN
China
Prior art keywords
transistor
electrically connected
voltage
unit
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110675000.1A
Other languages
English (en)
Other versions
CN113257187A (zh
Inventor
刘炳麟
曾章和
张皓东
吴桐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Shiya Technology Co Ltd
Original Assignee
Shanghai Shiya Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Shiya Technology Co Ltd filed Critical Shanghai Shiya Technology Co Ltd
Priority to CN202110675000.1A priority Critical patent/CN113257187B/zh
Publication of CN113257187A publication Critical patent/CN113257187A/zh
Application granted granted Critical
Publication of CN113257187B publication Critical patent/CN113257187B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种像素电路及其驱动方法、显示装置,包括:存储单元的第一端与正电源电压端电连接,第二端与驱动晶体管的栅极电连接;驱动晶体管的第一极与正电源电压端电连接;开关单元的控制端与发光控制线电连接,第一端与驱动晶体管的第二极电连接,第二端与发光单元的第一端电连接;发光单元的第二端与第一负电源电压端电连接;数据写入单元的第一端与数据线电连接,第二端与驱动晶体管的第二极电连接,第三端与发光单元的第一端电连接,被配置为控制驱动晶体管的第二极与发光单元的第一端连接或者断开。本发明实施例以抑制写入到驱动晶体管的栅极的电压的抖动。

Description

一种像素电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)是当今显示器研究领域的热点之一,与液晶显示器(Liquid Crystal Display,LCD)相比,OLED显示器具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域,OLED显示器已经开始取代传统的LCD。
与LCD利用稳定的电压控制亮度不同,OLED显示器属于电流驱动,需要稳定的电流来控制发光。现有设计中,通常将数据信号直接写入到驱动晶体管MP的栅极,由于驱动晶体管具有较高的电子迁移率,电压抖动被写入到驱动晶体管的栅极。
发明内容
本发明提供一种像素电路及其驱动方法、显示装置,以抑制写入到驱动晶体管的栅极的电压的抖动。
第一方面,本发明实施例提供一种像素电路,包括存储单元、驱动晶体管、开关单元、发光单元和数据写入单元;
所述存储单元的第一端与正电源电压端电连接,第二端与所述驱动晶体管的栅极电连接;
所述驱动晶体管的第一极与所述正电源电压端电连接;
所述开关单元的控制端与发光控制线电连接,第一端与所述驱动晶体管的第二极电连接,第二端与所述发光单元的第一端电连接;
所述发光单元的第二端与第一负电源电压端电连接;
所述数据写入单元的第一端与数据线电连接,第二端与所述驱动晶体管的第二极电连接,第三端与所述发光单元的第一端电连接,被配置为控制所述驱动晶体管的第二极与所述发光单元的第一端连接或者断开。
第二方面,本发明实施例提供一种用于第一方面所述像素电路的驱动方法,包括:
在补偿阶段,向数据线施加数据电压,数据写入单元的第三端响应于数据写入单元的第一端输入的数据电压将响应电压写入到发光单元的第一端;
在发光阶段,向第一扫描线施加第一扫描截止电压,向发光控制线施加发光导通电压,开关单元的控制端响应于所述发光导通电压将驱动晶体管的第二极与所述发光单元的第一端连接,所述发光单元在流经所述驱动晶体管的电流驱动下发光。
第三方面,本发明实施例提供一种显示装置,包括第一方面所述的像素电路。
本发明实施例中,数据信号写入到数据写入单元的第一端,数据写入单元的第三端反馈出一个灰阶电压,产生灰阶电流,并改变第一节点的电压值,即,间接地将数据电压写入到驱动晶体管的栅极,并利用发光单元的IV特性不敏感,即,利用发光单元的电流随着电压变化幅度比较小,发光单元的反应迟缓的特性,使数据写入单元的第三端的电压抖动被有效的抑制,从而抑制写入到驱动晶体管的栅极的电压的抖动。
附图说明
图1为本发明实施例提供的一种像素电路的电路结构示意图;
图2为本发明实施例提供的另一种像素电路的电路结构示意图;
图3为本发明实施例提供的另一种像素电路的电路结构示意图;
图4为本发明实施例提供的另一种像素电路的电路结构示意图;
图5为本发明实施例提供的另一种像素电路的电路结构示意图;
图6为本发明实施例提供的另一种像素电路的电路结构示意图;
图7为本发明实施例提供的另一种像素电路的电路结构示意图;
图8为本发明实施例提供的一种像素电路的驱动方法的流程图;
图9为本发明实施例提供的一种像素电路的时序图;
图10为本发明实施例提供的另一种像素电路的时序图;
图11为本发明实施例提供的一种显示装置的示意图;
图12为本发明实施例提供的一种显示装置的电路结构示意图;
图13为本发明实施例提供的另一种显示装置的电路结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1为本发明实施例提供的一种像素电路的电路结构示意图,参考图1,像素电路包括存储单元10、驱动晶体管MP、开关单元20、发光单元30和数据写入单元50。其中,存储单元10的第一端与正电源电压端PVDD电连接,存储单元10的第二端与驱动晶体管MP的栅极电连接。驱动晶体管MP的第一极与正电源电压端PVDD电连接。开关单元20的控制端与发光控制线EMIT电连接,开关单元20的第一端与驱动晶体管MP的第二极电连接,开关单元20的第二端与发光单元30的第一端电连接。发光单元30的第二端与第一负电源电压端PVEE1电连接。数据写入单元50的第一端与数据线DATA电连接,数据写入单元50的第二端与驱动晶体管MP的第二极电连接,数据写入单元50的第三端与发光单元30的第一端电连接,数据写入单元50被配置为控制驱动晶体管MP的第二极与发光单元30的第一端连接或者断开。示例性地,在补偿阶段,数据写入单元50被配置为控制驱动晶体管MP的第二极与发光单元30的第一端连接;在发光阶段,数据写入单元50被配置为控制驱动晶体管MP的第二极与发光单元30的第一端断开。
本发明实施例中,数据写入单元50的第一端与数据线DATA电连接,数据写入单元50的第二端与驱动晶体管MP的第二极电连接。在补偿阶段,可以将数据线DATA上的数据信号写入数据写入单元50的第一端,数据写入单元50的第三端反馈出一个灰阶电压,并写入发光单元30的第一端,从而产生灰阶电流。由于补偿阶段第一节点N1与第二节点N2电连接,产生的灰阶电流对存储单元10充电,该过程相当于将数据写入单元50的第三端的灰阶电压写入到第一节点N1,即第一节点N1的电压值与数据写入单元50的第一端写入的数据信号有关。现有设计中,通常将数据信号直接写入到驱动晶体管MP的栅极,由于驱动晶体管MP具有较高的电子迁移率,电压抖动(例如在1V基础上上下波动0.1V)被写入到驱动晶体管MP的栅极。而本发明实施例中,数据信号写入到数据写入单元50的第一端,数据写入单元50的第三端反馈出一个灰阶电压,产生灰阶电流,并改变第一节点N1的电压值,即,间接地将数据电压写入到驱动晶体管MP的栅极,并利用发光单元30的IV特性不敏感,即,利用发光单元30的电流随着电压变化幅度比较小,发光单元30的反应迟缓的特性,使数据写入单元50的第三端的电压抖动被有效的抑制,从而抑制写入到驱动晶体管MP的栅极的电压的抖动。
可选地,参考图1,像素电路还包括阈值补偿单元40,阈值补偿单元40的控制端与第一扫描线SCAN1电连接,阈值补偿单元40的第一端与驱动晶体管MP的栅极电连接,阈值补偿单元40的第二端与驱动晶体管MP的第二极电连接,被配置为控制驱动晶体管MP的栅极与驱动晶体管MP的第二极连接或者断开。驱动晶体管MP的栅极、存储单元10的第二端和阈值补偿单元40的第一端连接至第一节点N1;驱动晶体管MP的第二极、阈值补偿单元40的第二端和开关单元20的第一端连接至第二节点N2。
本发明实施例提供的像素电路包括阈值补偿单元40,阈值补偿单元40的控制端与第一扫描线SCAN1电连接,阈值补偿单元40的第一端与驱动晶体管MP的栅极电连接,阈值补偿单元40的第二端与驱动晶体管MP的第二极电连接,向第一扫描线SCAN1施加第一扫描导通电压时,阈值补偿单元40的控制端响应于第一扫描导通电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极连接,从而将第一节点N1与第二节点N2导通电连接,第一节点N1的电压等于第二节点N2的电压,第二节点N2的电压与施加数据电压后产生的灰阶电流相关,当驱动晶体管MP的阈值电压发生变化时,灰阶电流发生相应的变化,该变化反应在第二节点N2的电压数值上,因此,第一节点N1的电压反应出驱动晶体管MP的阈值电压大小,实现了侦测驱动晶体管MP的阈值电压。第一节点N1的电压被存储单元10存储,驱动晶体管MP的阈值电压对发光电流的影响被记载在第一节点N1中。在后续发光阶段,驱动晶体管MP对发光单元30驱动时,驱动晶体管MP的阈值电压对发光电流的影响被补偿阶段存储在第一节点N1的电压抵消,从而本发明实施例提供的像素电路可以自动对驱动晶体管MP的阈值电压进行补偿,使得发光电流不受驱动晶体管的阈值电压波动的影响,提升各发光单元30的显示均一性。需要说明的是,在补偿阶段,施加数据电压后产生的灰阶电流也会导致发光单元30发光,灰阶电流实际上也是发光电流。
示例性地,阈值补偿单元40将驱动晶体管MP的栅极与驱动晶体管MP的第二极连 接,第一节点N1的电压与第二节点N2电压相同。发光电流
Figure 246003DEST_PATH_IMAGE001
满足:
Figure 34967DEST_PATH_IMAGE002
(1)
其中,
Figure DEST_PATH_IMAGE003
为驱动晶体管MP的载流子迁移率,
Figure 261549DEST_PATH_IMAGE004
为单位面积氧化层电容,
Figure 595185DEST_PATH_IMAGE005
为驱动 晶体管MP的宽长比,
Figure 339150DEST_PATH_IMAGE006
为驱动晶体管MP的阈值电压,
Figure 576097DEST_PATH_IMAGE007
为驱动晶体管MP的栅源电压 差。
驱动晶体管MP的栅源电压差
Figure 380105DEST_PATH_IMAGE007
满足:
Figure 702502DEST_PATH_IMAGE008
(2)
其中,
Figure 46895DEST_PATH_IMAGE009
为驱动晶体管MP的源极电压,驱动晶体管MP的源极电压可以为正电源电 压端PVDD的电压,
Figure 13714DEST_PATH_IMAGE010
为驱动晶体管MP的栅极电压。
由上述公式(1)和公式(2)可得第一节点N1的电压
Figure 378837DEST_PATH_IMAGE011
满足:
Figure 798317DEST_PATH_IMAGE012
(3)
由上述公式(3)可知,在补偿阶段,驱动晶体管MP的栅极会根据发光电流
Figure 510183DEST_PATH_IMAGE013
自 适应得到相应的第一节点N1的电压
Figure 331508DEST_PATH_IMAGE011
,并存入存储单元10中。在后续发光阶段,驱动晶体 管MP对发光单元30驱动时,将公式(3)代入到公式(1)可知,驱动晶体管MP的阈值电压对发 光电流的影响被补偿阶段存储在第一节点N1的电压抵消,这一过程实现了发光电流
Figure 336373DEST_PATH_IMAGE013
与驱动晶体管MP的阈值电压
Figure 367783DEST_PATH_IMAGE006
无关的目的,即,达到补偿驱动晶体管MP的阈值电压的 目的,从而使得发光电流不受驱动晶体管的阈值电压波动的影响,提升各发光单元30的显 示均一性。
图2为本发明实施例提供的另一种像素电路的电路结构示意图,参考图2,阈值补偿单元40包括第一晶体管M1,第一晶体管M1的栅极与第一扫描线SCAN1电连接,第一晶体管M1的第一极与驱动晶体管MP的栅极电连接,第一晶体管M1的第二极与驱动晶体管MP的第二极电连接。向第一扫描线SCAN1施加第一扫描导通电压时,第一晶体管M1导通,将驱动晶体管MP的栅极与驱动晶体管MP的第二极连接,从而将第一节点N1与第二节点N2导通电连接,以侦测驱动晶体管MP的阈值电压。向第一扫描线SCAN1施加第一扫描截止电压时,第一晶体管M1截止,将驱动晶体管MP的栅极与驱动晶体管MP的第二极断开。
图3为本发明实施例提供的另一种像素电路的电路结构示意图,参考图3,数据写入单元50包括第二晶体管M2,第二晶体管M2的栅极与数据线DATA电连接,第二晶体管M2的第一极与驱动晶体管MP的第二极电连接,第二晶体管M2的第二极与发光单元30的第一端电连接。本发明实施例中,将数据线DATA上的数据信号写入第二晶体管M2的栅极,第二晶体管M2的第二极反馈出一个灰阶电压,并写入发光单元30的第一端。数据线DATA直接连接到第二晶体管M2的栅极,在发光阶段,发光电流经过开关单元20传递至发光单元30,第二晶体管M2被开关单元20短路,从而数据写入单元50不会影响发光单元30的发光。
图4为本发明实施例提供的另一种像素电路的电路结构示意图,参考图4,数据写入单元50还包括第三晶体管M3,第三晶体管M3的栅极与第二扫描线SCAN2电连接,第三晶体管M3的第一极与数据线DATA电连接,第三晶体管M3的第二极与第二晶体管M2的栅极电连接。本发明实施例中,由于在第二晶体管M2的栅极与数据线DATA之间串接一个第三晶体管M3。故而,在需要将数据信号写入第二晶体管M2的栅极时,可以控制第三晶体管M3导通,控制第二晶体管M2的栅极与数据线DATA连接。在将数据信号写入第二晶体管M2的栅极之后,控制第三晶体管M3截止,控制第二晶体管M2的栅极与数据线DATA断开。进一步地,显示装置包括多个行列排布的像素电路,每一条数据线DATA与一列中多个像素电路的第二晶体管M2的栅极电连接。在某一行像素电路的第二晶体管M2的栅极写入数据信号时,可以控制其他行像素电路的第三晶体管M3截止,控制其他行像素电路中第二晶体管M2的栅极与数据线DATA断开,避免发光异常。
图5为本发明实施例提供的另一种像素电路的电路结构示意图,参考图5,像素电路还包括第四晶体管M4,第四晶体管M4的栅极与复位端RESET电连接,第四晶体管M4的第一极与数据线DATA电连接,第四晶体管M4的第二极与第二负电源电压端PVEE2电连接。本发明实施例中,在需要将数据信号写入第二晶体管M2的栅极时,可以控制第三晶体管M3导通,控制第二晶体管M2的栅极与数据线DATA连接。在将数据信号写入第二晶体管M2的栅极之后,可以控制第三晶体管M3导通,以及控制第四晶体管M4导通,将第二负电源电压端PVEE2的电压写入到第二晶体管M2的栅极,第二晶体管M2的栅极的电压低于第二晶体管M2的第二极的电压,第二晶体管M2可以完全关断,从而数据写入单元50不会影响发光单元30的发光。其中,第一负电源电压端PVEE 1和第二负电源电压端PVEE 2可以具有相同的电压。进一步地,在补偿阶段,数据线DATA用于传输数据信号。在空闲阶段,数据线DATA还可以用于传输第二负电源电压端PVEE2的电压,数据线DATA的复用减少了像素电路中导线的数量,提高了集成度,有利于实现像素电路及显示装置的小型化。其中,空闲阶段例如可以包括复位阶段。
图6为本发明实施例提供的另一种像素电路的电路结构示意图,图7为本发明实施例提供的另一种像素电路的电路结构示意图,参考图6和图7,存储单元10可以包括存储电容Cst,存储电容Cst的第一极板与正电源电压端PVDD电连接,存储电容Cst的第二极板与驱动晶体管MP的栅极电连接。开关单元20可以包括第五晶体管M5,第五晶体管M5的栅极与发光控制线EMIT电连接,第五晶体管M5的第一极与驱动晶体管MP的第二极电连接,第五晶体管M5的第二极与发光单元30的第一端电连接。在补偿阶段,可以控制第五晶体管M5截止。在发光阶段,可以控制第五晶体管M5导通,发光电流经过第五晶体管M5传递至发光单元30,数据写入单元50被开关单元20短路,从而数据写入单元50不会影响发光单元30的发光。发光单元30包括有机发光单元,有机发光单元包括阳极、发光功能层和阴极,有机发光单元的阳极与开关单元20的第二端电连接,有机发光单元的阴极与第一负电源电压端PVEE1电连接。发光功能层包括发光材料层,以及空穴注入层、空穴传输层、电子阻挡层、空穴阻挡层、电子传输层和电子注入层中的至少一个。光线在发光材料层中产生,其产生过程如下:在外加电场的作用下,电子和空穴分别从阴极和阳极注入发光材料层并复合产生激子,激子在外加电场的作用下迁移,能量传递给发光材料层中的发光分子,并激发电子从基态跃迁到激发态,激发态能量通过辐射跃迁的方式来释放能量,便产生了光线。空穴注入层、空穴传输层、电子阻挡层、空穴阻挡层、电子传输层和电子注入层为辅助膜层,是为了提高发光功能层中光线的产出效率。
可选地,参考图7,第二晶体管M2为N型晶体管。第二晶体管M2的第二极响应于第二晶体管M2的栅极的数据电压产生灰阶电压。第二晶体管M2的栅极被施加第二负电源电压端PVEE2的电压时,第二晶体管M2完全截止。
示例性地,参考图7,第四晶体管M4可以为N型晶体管。第四晶体管M4的栅极响应于高电平电压导通,响应于低电平电压截止。在其他实施方式中,第四晶体管M4还可以为P型晶体管。
可选地,参考图7,驱动晶体管MP、第二晶体管M2和第三晶体管M3均为P型晶体管。驱动晶体管MP、第二晶体管M2和第三晶体管M3的栅极响应于高电平电压截止,响应于低电平电压导通。本发明实施例中,将驱动晶体管MP、第二晶体管M2和第三晶体管M3设置为P型晶体管,将驱动晶体管MP、第二晶体管M2和第三晶体管M3设置为同一类型的晶体管,以简化制作工艺。进一步地,第一晶体管M1和第五晶体管M5还可以为P型晶体管。在其他实施方式中,驱动晶体管MP、第一晶体管M1、第二晶体管M2、第三晶体管M3和第五晶体管M5中的至少一个还可以为N型晶体管。
图8为本发明实施例提供的一种像素电路的驱动方法的流程图,图9为本发明实施例提供的一种像素电路的时序图,参考图8和图9,并结合参考-图7,该驱动方法包括:
S110、在补偿阶段,向数据线DATA施加数据电压,数据写入单元50的第三端响应于数据写入单元50的第一端输入的数据电压将响应电压写入到发光单元30的第一端。
其中,响应电压即为灰阶电压。从而产生灰阶电流。由于补偿阶段第一节点N1与第二节点N2电连接,产生的灰阶电流对存储单元10充电,该过程相当于将数据写入单元50的第三端的灰阶电压写入到第一节点N1,即第一节点N1的电压值与数据写入单元50的第一端写入的数据信号有关。
S120、在发光阶段,向第一扫描线SCAN1施加第一扫描截止电压,向发光控制线EMIT施加发光导通电压,阈值补偿单元40的控制端响应于第一扫描截止电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极断开,开关单元20的控制端响应于发光导通电压将驱动晶体管MP的第二极与发光单元30的第一端连接,发光单元30在流经驱动晶体管MP的电流驱动下发光。
示例性地,参考图6和图9,在发光阶段,向第一扫描线SCAN1施加高电平电压,第一晶体管M1的栅极响应于高电平电压,将第一晶体管M1截止,驱动晶体管MP的栅极与驱动晶体管MP的第二极断开。由于存储电容Cst的存储作用,第一节点N1维持补偿阶段的电压。向发光控制线EMIT施加低电平电压,第五晶体管M5的栅极响应于低电平电压,将第五晶体管M5导通。发光电流流经驱动晶体管MP、第五晶体管M5和发光单元30,从而驱动发光单元30发光。
本发明实施例提供的像素电路的驱动方法用于驱动上述像素电路,在补偿阶段,向第一扫描线SCAN1施加第一扫描导通电压时,阈值补偿单元40的控制端响应于第一扫描导通电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极连接,从而将第一节点N1与第二节点N2导通电连接,第一节点N1的电压等于第二节点N2的电压,第二节点N2的电压与施加数据电压后产生的灰阶电流相关,当驱动晶体管MP的阈值电压发生变化时,灰阶电流发生相应的变化,该变化反应在第二节点N2的电压数值上,因此,第一节点N1的电压反应出驱动晶体管MP的阈值电压 大小,实现了侦测驱动晶体管MP的阈值电压。第一节点N1的电压被存储单元10存储,驱动晶体管MP的阈值电压对发光电流的影响被记载在第一节点N1中。在后续发光阶段,驱动晶体管MP对发光单元30驱动时,驱动晶体管MP的阈值电压对发光电流的影响被补偿阶段存储在第一节点N1的电压抵消,从而本发明实施例提供的像素电路可以自动对驱动晶体管MP的阈值电压进行补偿,使得发光电流不受驱动晶体管的阈值电压波动的影响,提升各发光单元30的显示均一性。
可选地,像素电路还包括阈值补偿单元40,阈值补偿单元40的控制端与第一扫描线SCAN1电连接,阈值补偿单元40的第一端与驱动晶体管MP的栅极电连接,阈值补偿单元40的第二端与驱动晶体管MP的第二极电连接,被配置为控制驱动晶体管MP的栅极与驱动晶体管MP的第二极连接或者断开。像素电路的驱动方法还包括:在补偿阶段,向第一扫描线SCAN1施加第一扫描导通电压,向发光控制线EMIT施加发光截止电压,阈值补偿单元40的控制端响应于第一扫描导通电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极连接,开关单元20的控制端响应于发光截止电压将驱动晶体管MP的第二极与发光单元30的第一端断开。
示例性地,参考图6和图9,在补偿阶段,向发光控制线EMIT施加高电平电压,第五晶体管M5的栅极响应于高电平电压,将第五晶体管M5截止。向第一扫描线SCAN1施加低电平电压,第一晶体管M1的栅极响应于低电平电压,将第一晶体管M1导通,驱动晶体管MP的栅极与驱动晶体管MP的第二极连接,第一节点N1的电压等于第二节点N2的电压,以侦测驱动晶体管MP的阈值电压。第一节点N1的电压被存储电容Cst存储。 在发光阶段,阈值补偿单元40的控制端响应于第一扫描截止电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极断开。
图10为本发明实施例提供的另一种像素电路的时序图,参考图7和图10,数据写入单元50包括第二晶体管M2和第三晶体管M3,第二晶体管M2的第一极与驱动晶体管MP的第二极电连接,第二晶体管M2的第二极与发光单元30的第一端电连接。第三晶体管M3的栅极与第二扫描线SCAN2电连接,第三晶体管M3的第一极与数据线DATA电连接,第三晶体管M3的第二极与第二晶体管M2的栅极电连接。像素电路的驱动方法还包括:在补偿阶段,向第二扫描线SCAN2施加第二扫描导通电压,第三晶体管M3的栅极响应于第二扫描导通电压将数据线DATA与第二晶体管M2的栅极连接。在发光阶段,向第二扫描线SCAN2施加第二扫描截止电压,第三晶体管M3的栅极响应于第二扫描截止电压将数据线DATA与第二晶体管M2的栅极断开。
可选地,参考图7和图10,像素电路还包括第四晶体管M41,第四晶体管M4的栅极与复位端RESET电连接,第四晶体管M4的第一极与数据线DATA电连接,第四晶体管M4的第二极与第二负电源电压端PVEE2电连接。驱动方法还包括复位阶段,复位阶段位于补偿阶段与发光阶段之间。在复位阶段,向发光控制线EMIT施加发光截止电压,向第一扫描线SCAN1施加第一扫描截止电压,向第二扫描线SCAN2施加第二扫描导通电压,向复位端RESET施加复位导通电压,开关单元20的控制端响应于发光截止电压将驱动晶体管MP的第二极与发光单元30的第一端断开,阈值补偿单元40的控制端响应于第一扫描截止电压将驱动晶体管MP的栅极与驱动晶体管MP的第二极断开,第三晶体管M3的栅极响应于第二扫描导通电压将数据线DATA与第二晶体管M2的栅极连接,第四晶体管M4的栅极响应于复位导通电压将数据线DATA与第二负电源电压端PVEE2连接,以将第二负电源电压端PVEE2与第二晶体管M2的栅极连接,将第二晶体管M2截止。
示例性地,参考图7和图10,在补偿阶段,向发光控制线EMIT施加高电平电压,第五晶体管M5截止。向第一扫描线SCAN1施加低电平电压,第一晶体管M1导通,第二节点N2的电压等于第一节点N1的电压,将第二节点N2的电压采集并保存到存储电容Cst。向第二扫描线SCAN2施加低电平电压,第三晶体管M3导通。向复位端RESET施加低电平电压,第四晶体管M4截止,从而可以向数据线DATA上施加数据电压信号,数据电压经过第三晶体管M3的传输,被写入到第二晶体管M2的栅极,第二晶体管M2的第二极响应于第二晶体管M的栅极的数据电压产生相应电压(即灰阶电压)。在复位阶段,向发光控制线EMIT施加高电平电压,第五晶体管M5截止。向第一扫描线SCAN1施加高电平电压,第一晶体管M1截止。向复位端RESET施加高电平电压,第四晶体管M4导通,将第二负电源电压端PVEE2的电压写入到第二晶体管M2的栅极,第二晶体管M2的栅极的电压低于第二晶体管M2的第二极的电压,第二晶体管M2的栅极电压小于第二晶体管M2的源极电压,第二晶体管M2可以完全关断,从而数据写入单元50不会影响发光单元30的发光。在发光阶段,向发光控制线EMIT施加低电平电压,第五晶体管M5导通,发光电流经过第五晶体管M5传递至发光单元30,数据写入单元50被开关单元20短路,从而数据写入单元50不会影响发光单元30的发光。向第一扫描线SCAN1施加高电平电压,第一晶体管M1截止。向第二扫描线SCAN2施加高电平电压,第三晶体管M3截止。需要说明的是,图10所示,反向复位端XRESET的时序信号与复位端RESET的时序信号相反,当复位端RESET为高电平电压时,反向复位端XRESET为低电平电压;当复位端RESET为低电平电压时,反向复位端XRESET为高电平电压。
本发明实施例还提供一种显示装置,图11是本发明实施例提供的一种显示装置的示意图,本发明实施例提供的显示装置1000包括上述的任一像素电路。由于显示装置1000采用上述像素电路,因此显示装置1000同样具有上述实施例像素电路的有益效果。需要说明的是,本发明实施例提供的显示装置1000还可以包括其他用于支持显示装置正常工作的电路及器件。上述的显示装置1000可以为手机、平板电脑、电子相框中的一种,上述显示装置还可以为近眼显示装置,如虚拟现实显示装置、增强现实显示装置,头盔显示装置、智能眼镜等。
图12为本发明实施例提供的一种显示装置的电路结构示意图,参考图12,显示装置包括多个行列排布的像素电路(由于篇幅有限,图12中仅以1行2列方式排列的2个像素电路进行示意),每一条第一扫描线SCAN1与一行中多个像素电路的第一晶体管M1的栅极电连接。每一条数据线DATA与一列中多个像素电路的第二晶体管M2的栅极电连接。显示装置还可以包括多个放大器U1,放大器U1的反向输入端与放大器U1的输出端电连接,放大器U1的输出端与数据线DATA电连接,用于为数据线DATA施加数据电压。放大器U1的同向输入端还可以与伽马电路(图12中未示出)电连接。
图13为本发明实施例提供的另一种显示装置的电路结构示意图,参考图13,每一条第一扫描线SCAN1与一行中多个像素电路的第三晶体管M3的栅极电连接。显示装置还包括传输门60,传输门60的一端与放大器U1的输出端电连接,传输门60的另一端与数据线DATA电连接,用于在第四晶体管M4导通时截止,并在第四晶体管M4截止时导通。
需要说明的是,现有设计中,通常将像素电路和施加数据信号的驱动电路分开设置,将像素电路形成在基板(即显示面板的基板)上,将施加数据信号的驱动电路设置在驱动芯片内,面板厂商和芯片厂商分别生产显示面板和驱动芯片,本发明实施例中,如图12和图13所示,放大器U1与像素电路集成在一起,而不是将放大器U1设置于外购的驱动芯片中,从而提高了集成度,有利于实现显示装置的小型化,因此尤其适用于硅基oled等集成度高、体积小的产品。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (12)

1.一种像素电路,其特征在于,包括存储单元、驱动晶体管、开关单元、发光单元和数据写入单元;
所述存储单元的第一端与正电源电压端电连接,第二端与所述驱动晶体管的栅极电连接;
所述驱动晶体管的第一极与所述正电源电压端电连接;
所述开关单元的控制端与发光控制线电连接,第一端与所述驱动晶体管的第二极电连接,第二端与所述发光单元的第一端电连接;
所述发光单元的第二端与第一负电源电压端电连接;
所述数据写入单元的第一端与数据线电连接,第二端与所述驱动晶体管的第二极电连接,第三端与所述发光单元的第一端电连接,被配置为控制所述驱动晶体管的第二极与所述发光单元的第一端连接或者断开;
所述像素电路还包括阈值补偿单元,所述阈值补偿单元的控制端与第一扫描线电连接,第一端与所述驱动晶体管的栅极电连接,第二端与所述驱动晶体管的第二极电连接,被配置为控制所述驱动晶体管的栅极与所述驱动晶体管的第二极连接或者断开。
2.根据权利要求1所述的像素电路,其特征在于,所述阈值补偿单元包括第一晶体管,所述第一晶体管的栅极与所述第一扫描线电连接,第一极与所述驱动晶体管的栅极电连接,第二极与所述驱动晶体管的第二极电连接。
3.根据权利要求1所述的像素电路,其特征在于,所述数据写入单元包括第二晶体管,所述第二晶体管的栅极与所述数据线电连接,第一极与所述驱动晶体管的第二极电连接,第二极与所述发光单元的第一端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述数据写入单元还包括第三晶体管,所述第三晶体管的栅极与第二扫描线电连接,第一极与所述数据线电连接,第二极与所述第二晶体管的栅极电连接。
5.根据权利要求4所述的像素电路,其特征在于,还包括第四晶体管,所述第四晶体管的栅极与复位端电连接,第一极与所述数据线电连接,第二极与第二负电源电压端电连接。
6.根据权利要求3所述的像素电路,其特征在于,所述第二晶体管为N型晶体管。
7.根据权利要求4所述的像素电路,其特征在于,所述驱动晶体管、所述第二晶体管和所述第三晶体管均为P型晶体管。
8.一种用于如权利要求1所述像素电路的驱动方法,其特征在于,包括:
在补偿阶段,向数据线施加数据电压,数据写入单元的第三端响应于所述数据写入单元的第一端输入的数据电压将响应电压写入到发光单元的第一端;
在发光阶段,向第一扫描线施加第一扫描截止电压,向发光控制线施加发光导通电压,开关单元的控制端响应于所述发光导通电压将驱动晶体管的第二极与所述发光单元的第一端连接,所述发光单元在流经所述驱动晶体管的电流驱动下发光。
9.根据权利要求8所述的驱动方法,其特征在于,所述像素电路还包括阈值补偿单元,所述阈值补偿单元的控制端与所述第一扫描线电连接,第一端与所述驱动晶体管的栅极电连接,第二端与所述驱动晶体管的第二极电连接;
所述驱动方法还包括:
在所述补偿阶段,向所述第一扫描线施加第一扫描导通电压,向所述发光控制线施加发光截止电压,所述阈值补偿单元的控制端响应于所述第一扫描导通电压将所述驱动晶体管的栅极与所述驱动晶体管的第二极连接,所述开关单元的控制端响应于所述发光截止电压将所述驱动晶体管的第二极与所述发光单元的第一端断开。
10.根据权利要求9所述的驱动方法,其特征在于,所述数据写入单元包括第二晶体管和第三晶体管,所述第二晶体管的第一极与所述驱动晶体管的第二极电连接,第二极与所述发光单元的第一端电连接;所述第三晶体管的栅极与第二扫描线电连接,第一极与所述数据线电连接,第二极与所述第二晶体管的栅极电连接;
在所述补偿阶段,向所述第二扫描线施加第二扫描导通电压,所述第三晶体管的栅极响应于所述第二扫描导通电压将所述数据线与所述第二晶体管的栅极连接;
在发光阶段,向所述第二扫描线施加第二扫描截止电压,所述第三晶体管的栅极响应于所述第二扫描截止电压将所述数据线与所述第二晶体管的栅极断开。
11.根据权利要求10所述的驱动方法,其特征在于,所述像素电路还包括第四晶体管,所述第四晶体管的栅极与复位端电连接,第一极与所述数据线电连接,第二极与第二负电源电压端电连接;
所述驱动方法还包括复位阶段,所述复位阶段位于所述补偿阶段与所述发光阶段之间;
在所述复位阶段,向所述发光控制线施加发光截止电压,向所述第一扫描线施加第一扫描截止电压,向所述第二扫描线施加第二扫描导通电压,向所述复位端施加复位导通电压,所述开关单元的控制端响应于所述发光截止电压将所述驱动晶体管的第二极与所述发光单元的第一端断开,所述阈值补偿单元的控制端响应于所述第一扫描截止电压将驱动晶体管的栅极与所述驱动晶体管的第二极断开,所述第三晶体管的栅极响应于所述第二扫描导通电压将所述数据线与所述第二晶体管的栅极连接,所述第四晶体管的栅极响应于所述复位导通电压将所述数据线与所述第二负电源电压端连接,以将所述第二负电源电压端与所述第二晶体管的栅极连接,将所述第二晶体管截止。
12.一种显示装置,其特征在于,包括权利要求1-7任一项所述的像素电路。
CN202110675000.1A 2021-06-18 2021-06-18 一种像素电路及其驱动方法、显示装置 Active CN113257187B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110675000.1A CN113257187B (zh) 2021-06-18 2021-06-18 一种像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110675000.1A CN113257187B (zh) 2021-06-18 2021-06-18 一种像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN113257187A CN113257187A (zh) 2021-08-13
CN113257187B true CN113257187B (zh) 2021-09-28

Family

ID=77188510

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110675000.1A Active CN113257187B (zh) 2021-06-18 2021-06-18 一种像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN113257187B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109903727A (zh) * 2019-04-22 2019-06-18 云谷(固安)科技有限公司 一种数字驱动像素电路、显示面板和显示装置
CN110660360A (zh) * 2019-10-12 2020-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111799318A (zh) * 2020-07-28 2020-10-20 武汉天马微电子有限公司 一种显示面板及显示装置
CN112233619A (zh) * 2020-11-17 2021-01-15 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6128738B2 (ja) * 2012-02-28 2017-05-17 キヤノン株式会社 画素回路及びその駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109903727A (zh) * 2019-04-22 2019-06-18 云谷(固安)科技有限公司 一种数字驱动像素电路、显示面板和显示装置
CN110660360A (zh) * 2019-10-12 2020-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111799318A (zh) * 2020-07-28 2020-10-20 武汉天马微电子有限公司 一种显示面板及显示装置
CN112233619A (zh) * 2020-11-17 2021-01-15 上海天马有机发光显示技术有限公司 像素驱动电路及其驱动方法、显示面板及显示装置
CN112634832A (zh) * 2020-12-31 2021-04-09 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Also Published As

Publication number Publication date
CN113257187A (zh) 2021-08-13

Similar Documents

Publication Publication Date Title
CN108206008B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
US12002423B2 (en) Pixel driving circuit, method for driving the same, and display panel
US11328663B2 (en) Pixel driving circuit, driving method thereof, and display device
US9589505B2 (en) OLED pixel circuit, driving method of the same, and display device
WO2017031909A1 (zh) 像素电路及其驱动方法、阵列基板、显示面板及显示装置
CN106991968B (zh) 像素补偿电路及补偿方法、显示装置
CN108538249B (zh) 像素驱动电路及方法、显示装置
CN111599308B (zh) 显示装置及其控制方法、电子设备
CN109559686B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
US10679548B2 (en) Array substrate and driving method, display panel and display device
US11922881B2 (en) Pixel circuit and driving method thereof, array substrate and display apparatus
CN111754939B (zh) 一种像素电路及其驱动方法、显示装置
CN113327550B (zh) 像素电路和显示面板
CN110992891B (zh) 一种像素驱动电路、驱动方法和显示基板
US12027114B2 (en) Pixel driving circuit, method for driving the same and display device
CN110100275A (zh) 像素阵列基板及其驱动方法、显示面板、显示装置
US11854481B1 (en) Display panel and display device
US12067938B2 (en) Pixel circuit and display device and method of driving same
US11893934B2 (en) Pixel driving circuit, pixel driving method, display apparatus and method for controlling the same
CN114724516B (zh) 显示面板及其控制方法、显示装置
CN113257187B (zh) 一种像素电路及其驱动方法、显示装置
US20240161681A1 (en) Pixel driving circuit and driving method thereof, and display panel
CN114299847B (zh) 发光器件驱动电路及显示面板
US20240046863A1 (en) Light-emitting driving circuit, backlight module and display panel
CN114882834A (zh) 像素驱动电路、像素驱动方法和显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20210813

Assignee: Vision Technology Co.,Ltd.

Assignor: Shanghai Shiya Technology Co.,Ltd.

Contract record no.: X2023310000037

Denomination of invention: A pixel circuit and its driving method and display device

Granted publication date: 20210928

License type: Exclusive License

Record date: 20230321

EC01 Cancellation of recordation of patent licensing contract
EC01 Cancellation of recordation of patent licensing contract

Assignee: Vision Technology Co.,Ltd.

Assignor: Shanghai Shiya Technology Co.,Ltd.

Contract record no.: X2023310000037

Date of cancellation: 20240319

EE01 Entry into force of recordation of patent licensing contract
EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20210813

Assignee: Vision Technology Co.,Ltd.

Assignor: Shanghai Shiya Technology Co.,Ltd.

Contract record no.: X2024310000077

Denomination of invention: A pixel circuit, its driving method, and display device

Granted publication date: 20210928

License type: Exclusive License

Record date: 20240703