CN113206663A - 一种时钟产生电路以及芯片 - Google Patents
一种时钟产生电路以及芯片 Download PDFInfo
- Publication number
- CN113206663A CN113206663A CN202110461242.0A CN202110461242A CN113206663A CN 113206663 A CN113206663 A CN 113206663A CN 202110461242 A CN202110461242 A CN 202110461242A CN 113206663 A CN113206663 A CN 113206663A
- Authority
- CN
- China
- Prior art keywords
- clock
- signal
- clock signal
- switching control
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 claims abstract description 17
- 230000001360 synchronised effect Effects 0.000 claims description 44
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 32
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 26
- 238000010586 diagram Methods 0.000 description 14
- 239000013078 crystal Substances 0.000 description 6
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000010355 oscillation Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
Landscapes
- Electronic Switches (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明提供一种时钟产生电路以及芯片,其中,时钟产生电路包括:锁相环电路,用于接收第一时钟信号并进行处理以产生第二时钟信号;动态切换电路,接收第一时钟信号和第二时钟信号,根据时钟选择信号而选择性地输出第一时钟信号或第二时钟信号,并在时钟切换过程中确保输出的时钟信号无毛刺。
Description
技术领域
本发明涉及时钟控制领域,特别是涉及一种时钟产生电路以及芯片。
背景技术
PLL(Phase Locked Loop,锁相环)用来产生高频时钟信号,使ASIC(application-specific integrated circuit,特定应用的集成电路)正常工作。一般的晶振由于工艺与成本原因,频率做不到很高,而在高频应用时,需要利用锁相环路实现高频的时钟信号。
现有的时钟信号在切换时,受切换时刻影响,切换出的时钟可能会有毛刺产生,时钟的毛刺会导致亚稳态在整个系统传播,从而影响整个系统的稳定性。
发明内容
本发明提供一种时钟产生电路以及芯片,其能够在时钟切换过程中确保输出的时钟信号无毛刺。
为解决上述技术问题,本发明提供的第一个技术方案为:提供一种时钟产生电路,包括:锁相环电路,用于接收第一时钟信号并进行处理以产生第二时钟信号;动态切换电路,接收第一时钟信号和第二时钟信号,根据时钟选择信号而选择性地输出第一时钟信号或第二时钟信号,并在时钟切换过程中确保输出的时钟信号无毛刺。
其中,动态切换电路包括:同步门控模块,接收第一时钟信号和第二时钟信号,对切换控制信号进行跨时钟域处理,以及对第一时钟信号和第二时钟信号进行遮蔽,根据跨时钟域处理后的切换控制信号而选择性地输出遮蔽后的第一时钟信号或第二时钟信号,并产生反馈信号;互锁模块,接收时钟选择信号和反馈信号,以产生切换控制信号,从而使第一时钟信号和第二时钟信号对应的切换控制信号互锁,以保证在时钟切换过程中选择输出的第一时钟信号或第二时钟信号无毛刺;时钟输出模块,连接同步门控模块以接收同步门控模块选择输出的第一时钟信号或第二时钟信号,并进行输出。
其中,同步门控模块包括:第一同步门控单元,接收第一时钟信号,并连接互锁模块以接收第一切换控制信号,对第一切换控制信号进行跨时钟域处理,以及对第一时钟信号进行遮蔽,根据跨时钟域处理后的第一切换控制信号而选择性地输出遮蔽后的第一时钟信号,并产生第一反馈信号;第二同步门控单元,接收第二时钟信号,并连接互锁模块以接收第二切换控制信号,对第二切换控制信号进行跨时钟域处理,以及对第二时钟信号进行遮蔽,根据跨时钟域处理后的第二切换控制信号而选择性地输出遮蔽后的第二时钟信号,并产生第二反馈信号;其中,互锁模块接收第一同步门控单元的第一反馈信号,根据第一反馈信号和时钟选择信号而产生第二切换控制信号;互锁模块还接收第二同步门控单元的第二反馈信号,根据第二反馈信号和时钟选择信号而产生第一切换控制信号,以使第一切换控制信号和第二切换控制信号互锁。
其中,第一同步门控单元或第二同步门控单元包括:跨时钟域子单元,接收第一时钟信号或第二时钟信号作为时钟信号,并连接互锁模块以接收第一切换控制信号或第二切换控制信号,对第一切换控制信号或第二切换控制信号进行跨时钟域处理,并以跨时钟域处理后的第一切换控制信号或第二切换控制信号作为使能信号;门控器,其使能端接收使能信号,其时钟输入端接收第一时钟信号或第二时钟信号,以根据使能信号而对第一时钟信号或第二时钟信号进行遮蔽,并选择性地在时钟输出端输出遮蔽后的第一时钟信号或第二时钟信号;反馈子单元,连接跨时钟域子单元以接收使能信号,对使能信号反相后以产生第一反馈信号或第二反馈信号。
其中,跨时钟域子单元包括:第一寄存器,其时钟端用于接收第一时钟信号或第二时钟信号,其数据输入端用于接收第一切换控制信号或第二切换控制信号,其复位端用于接收复位信号;第二寄存器,其时钟端用于接收第一时钟信号或第二时钟信号,其数据输入端连接第一寄存器的数据输出端,其复位端用于接收复位信号,其数据输出端用于输出跨时钟域处理后的第一切换控制信号或第二切换控制信号以作为使能信号。
其中,反馈子单元包括:反相器,其输入端连接跨时钟域子单元的输出端,以接收使能信号并对使能信号进行反相;第三寄存器,其时钟端用于接收第一时钟信号或第二时钟信号,其数据输入端用于连接反相器的输出端,其复位端用于接收复位信号,其数据输出端用于输出第一反馈信号或第二反馈信号。
其中,互锁模块包括:非门,其输入端用于接收时钟选择信号;第一与门,其第一输入端用于连接非门的输出端,其第二输入端用于接收第二反馈信号,其输出端用于产生第一切换控制信号;第二与门,其第一输入端用于接收时钟选择信号,其第二输入端用于接收第一反馈信号,其输出端用于产生第二切换控制信号。
其中,时钟输出模块包括:或门,其第一输入端用于连接第一同步门控单元,其第二输入端用于连接第二同步门控单元。
其中,第一时钟信号为源时钟信号,第二时钟信号为锁相环电路对源时钟信号倍频产生的倍频时钟信号。
为解决上述技术问题,本发明提供的第二个技术方案为:提供一种芯片,包括上述任意一项的时钟产生电路。
本发明的有益效果,区别于现有技术的情况,本发明提供的时钟产生电路利用锁相环对第一时钟信号进行处理以产生第二时钟信号,动态切换电路接收第一时钟信号和第二时钟信号,根据时钟选择信号选择性的输出第一时钟信号或者第二时钟信号,并且在时钟切换过程中确保输出的时钟信号无毛刺。以此能够在时钟切换过程中确保输出的时钟信号无毛刺。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
图1为本发明时钟产生电路的第一实施例的功能模块示意图;
图2为本发明时钟产生电路的第二实施例的功能模块示意图;
图3为本发明时钟产生电路的第三实施例的功能模块示意图;
图4为图3所示的时钟产生电路的一具体实施例的结构示意图;
图5a-图5b为现有技术中时钟产生电路输出的第一时钟信号和第二时钟信号的波形图;
图6a-图6b为图4所示的时钟产生电路输出的第一时钟信号和第二时钟信号的波形图。
图7是本发明芯片的一实施例的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参见图1,为本发明时钟产生电路的一实施例的功能模块示意图,具体的,时钟产生电路包括锁相环电路11以及动态切换线路12。锁相环电路11就是锁定相位的环路。是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,一般用于闭环跟踪电路。
其中,锁相环电路11用于接收第一时钟信号CLK0并进行处理以产生第二时钟信号CLK1,其中,第一时钟信号CLK0为从外部晶振电路接收的源时钟信号,第二时钟信号CLK1为锁相环电路11输出的倍频时钟信号。
动态切换电路12接收第一时钟信号CLK0和第二时钟信号CLK1,根据时钟选择信号而选择性地输出第一时钟信号CLK0或第二时钟信号CLK1,并在时钟切换过程中确保输出的时钟信号无毛刺。具体的,时钟选择信号为从BP(baseband processor,基频处理器)总线接收的信号。
请结合图2,其中,动态切换电路12包括同步门控模块121、互锁模块122以及时钟输出模块123。其中,同步门控模块121接收第一时钟信号CLK0和第二时钟信号CLK1,并从互锁模块122接收切换控制信号P。对切换控制信号P进行跨时钟域处理,以及对第一时钟信号CLK0和第二时钟信号CLK1进行遮蔽,根据跨时钟域处理后的切换控制信号P而选择性地输出遮蔽后的第一时钟信号CLK0或第二时钟信号CLK1,并产生反馈信号L。互锁模块122接收时钟选择信号Sel和反馈信号L,以产生切换控制信号P,从而使第一时钟信号CLK0和第二时钟信号CLK1对应的切换控制信号P互锁,以保证在时钟切换过程中选择输出的第一时钟信号CLK0或第二时钟信号CLK1无毛刺。时钟输出模块123连接同步门控模块121以接收同步门控模块121选择输出的第一时钟信号CLK0或第二时钟信号CLK1,并进行输出。
具体的,请结合图3,同步门控模块121包括第一同步门控单元1211以及第二同步门控单元1212。其中,第一同步门控单元1211连接外部晶振电路,接收第一时钟信号CLK0,并连接互锁模块122以接收第一切换控制信号P1,对第一切换控制信号P1进行跨时钟域处理,以及对第一时钟信号CLK0进行遮蔽,根据跨时钟域处理后的第一切换控制信号P1而选择性地输出遮蔽后的第一时钟信号CLK0,并产生第一反馈信号L1。
第二同步门控单元1212接收第二时钟信号CLK1,并连接互锁模块122以接收第二切换控制信号P2,对第二切换控制信号P2进行跨时钟域处理,以及对第二时钟信号CLK1进行遮蔽,根据跨时钟域处理后的第二切换控制信号P2而选择性地输出遮蔽后的第二时钟信号CLK1,并产生第二反馈信号L2。
其中,互锁模块122接收第一同步门控单元1211的第一反馈信号L1,根据第一反馈信号L1和时钟选择信号Sel而产生第二切换控制信号P2。互锁模块122还接收第二同步门控单元1212的第二反馈信号L2,根据第二反馈信号L2和时钟选择信号sel而产生第一切换控制信号P1,以使第一切换控制信号P1和第二切换控制信号P2互锁。进而使得时钟输出模块123输出的第一时钟信号CLK0以及第二时钟信号CLK1无毛刺。
请参见图4,为图3所示的时钟产生电路的一具体实施例的结构示意图。其中,第一同步门控单元1211包括:跨时钟域子单元13、门控器14以及反馈子单元15。其中,跨时钟域子单元13接收第一时钟信号CLK0作为时钟信号,并从互锁模块122接收第一切换控制信号P1,对第一切换控制信号P1进行跨时钟域处理,并以跨时钟域处理后的第一切换信号P1作为使能信号。门控器14包括使能端en、时钟输入端in以及时钟输出端out。其中,门控器14的使能端en接收使能信号,时钟输入端in接收第一时钟信号CLK0,以根据使能信号而对第一时钟信号CLK0进行遮蔽,并选择性的在时钟输出端out输出遮蔽后的第一时钟信号CLK0。反馈子单元15连接跨时钟域子单元13,以接收使能信号,对使能信号反相后以产生第一反馈信号L1。
第二同步门控单元1212包括:跨时钟域子单元13、门控器14以及反馈子单元15。其中,跨时钟域子单元13接收第二时钟信号CLK1作为时钟信号,并从互锁模块122接收第二切换控制信号P2,对第二切换控制信号P2进行跨时钟域处理,并以跨时钟域处理后的第二切换信号P2作为使能信号。门控器14包括使能端en、时钟输入端in以及时钟输出端out。其中,门控器14的使能端en接收使能信号,时钟输入端in接收第二时钟信号CLK1,以根据使能信号而对第二时钟信号CLK1进行跨时钟域处理,并选择性的在时钟输出端out输出遮蔽后的第二时钟信号CLK1。反馈子单元15连接跨时钟域子单元13,以接收使能信号,对使能信号反相后以产生第二反馈信号L2。
具体的,在一实施例中,跨时钟域子单元13包括:第一寄存器R1以及第二寄存器R2。第一同步门控单元1211中的跨时钟域子单元13中的第一寄存器R1的时钟端用于接收第一时钟信号CLK0,其数据输入端用于接收第一切换信号P1,其复位端用于接收复位信号Rst_n。第二寄存器R2时钟端用于接收第一时钟信号CLK0,其数据输入端连接第一寄存器的数据输出端,其复位端用于接收复位信号Rst_n,其数据输出端用于输出跨时钟域处理后的第一切换控制信号P1以作为使能信号。第二同步门控单元1212中的跨时钟域子单元13中的第一寄存器R1的时钟端用于接收第二时钟信号CLK1,其数据输入端用于接收第二切换信号P2,其复位端用于接收复位信号Rst_n。第二寄存器R2时钟端用于接收第二时钟信号CLK1,其数据输入端连接第一寄存器的数据输出端,其复位端用于接收复位信号Rst_n,其数据输出端用于输出跨时钟域处理后的第二切换控制信号P2以作为使能信号。
反馈子单元15包括:反相器N以及第三寄存器R3。其中,在第一同步门控单元1211中,反相器N的输入端连接跨时钟域子单元13的输出端,以接收使能信号并对使能信号进行反相。其中,使能信号为跨时钟域处理的第一切换控制信号P1。第三寄存器R3的时钟端用于接收第一时钟信号CLK0,其数据输入端用于连接反相器N的输出端,其复位端用于接收复位信号Rst_n,其数据输出端用于输出第一反馈信号L1。在第二同步门控单元1212中,反相器N的输入端连接跨时钟域子单元13的输出端,以接收使能信号并对使能信号进行反相。其中,使能信号为跨时钟域处理后的第二切换控制信号P2。第三寄存器R3的时钟端用于接收第二时钟信号CLK1,其数据输入端用于连接反相器N的输出端,其复位端用于接收复位信号Rst_n,其数据输出端用于输出第二反馈信号L2。本申请中,第三寄存器R3选用置位寄存器,从而能够保证反馈信号复位时保持常1。
具体的,在一实施例中,互锁模块122包括非门B以及第一与门A1、第二与门A2。其中,非门B的输入端用于接收时钟选择信号sel。第一与门A1的第一输入端用于连接非门B的输出端,第一与门A1的第二输入端用于接收第二反馈信号L2,第一与门A1的输出端用于产生第一切换控制信号P1。第二与门A2的第一输入端用于接收时钟选择信号sel,第二与门A2的第二输入端用于接收第一反馈信号L1,其输出端用于产生第二切换控制信号P2。
时钟输出模块123包括:或门C,或门C的第一输入端用于连接第一同步门控单元1211,其第二输入端用于连接第二同步门控单元1212,输出端选择性输出第一时钟信号CLK0或第二时钟信号CLK1。
本申请中,第一时钟信号CLK0为源时钟信号,第二时钟信号CLK1为锁相环电路11对源时钟信号倍频产生的倍频时钟信号。
本申请的时钟产生电路,对每一路时钟都有对应同步门控单元对切换控制信号进行时钟遮蔽,在切换过程中,能够将第一时钟信号和第二时钟信号对应的切换控制信号互锁,从而保证在时钟切换过程中选择输出的第一时钟信号或第二时钟信号无毛刺。并且,本申请的时钟产生电路输出的时钟信号一路为外部晶振电路提供的源时钟信号(第一时钟信号CLK0),另一路为锁相环电路输出的倍频时钟信号(第二时钟信号CLK1)。因此,在锁相环电路发生异常不工作时,仍有时钟信号输出,且切换时不受锁相环输出时钟的影响,从而能够保证系统的可靠性。
如图5a-图5b所示,其为现有的时钟产生电路的第一时钟信号以及第二时钟信号切换时的波形示意图。其中,图5a为从第二时钟信号CLK1切换至第一时钟信号CLK0的切换波形图。如图所示,切换后的时钟信号CLK_mux存在时钟毛刺Q。图5b为从第一时钟信号CLK0切换至第二时钟信号CLK1的切换波形图。如图所示,切换后的时钟信号CLK_mux存在时钟毛刺Q。时钟毛刺的产生是时钟选择信号的不确定性导致的,时钟毛刺会严重影响系统的稳定性。
如图6a-图6b,其为图4的时钟产生电路的第一时钟信号以及第二时钟信号切换时的波形示意图。其中,图6a为从第二时钟信号CLK1切换至第一时钟信号CLK0的切换波形图。切换后的时钟信号CLK_mux不存在时钟毛刺。图6b为从第一时钟信号CLK0切换至第二时钟信号CLK1的切换波形图。如图所示,切换后的时钟信号CLK_mux不存在时钟毛刺。本申请的方案能够提高系统的稳定性。
请参见图7,为本发明芯片的一实施例的结构示意图。具体的,芯片70包括时钟产生电路71,时钟产生电路71为上述图1至图4任一实施例所示的时钟产生电路。具体的,本申请的时钟产生电路71对每一路时钟都有对应同步门控单元对切换控制信号进行跨时钟域处理,在切换过程中,能够将第一时钟信号和第二时钟信号对应的切换控制信号互锁,从而保证在时钟切换过程中选择输出的第一时钟信号或第二时钟信号无毛刺。并且,本申请的时钟产生电路输出的时钟信号一路为外部晶振电路提供的源时钟信号(第一时钟信号CLK0),另一路为锁相环电路输出的倍频时钟信号(第二时钟信号CLK1)。以此,在锁相环电路发生异常不工作时,仍有时钟信号输出,且切换时不受锁相环输出时钟的影响,从而能够保证系统的可靠性。
以上仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。
Claims (10)
1.一种时钟产生电路,其特征在于,包括:
锁相环电路,用于接收第一时钟信号并进行处理以产生第二时钟信号;
动态切换电路,接收所述第一时钟信号和所述第二时钟信号,根据时钟选择信号而选择性地输出所述第一时钟信号或所述第二时钟信号,并在时钟切换过程中确保输出的时钟信号无毛刺。
2.根据权利要求1所述的时钟产生电路,其特征在于,所述动态切换电路包括:
同步门控模块,接收所述第一时钟信号和所述第二时钟信号,对切换控制信号进行跨时钟域处理,以及对所述第一时钟信号和所述第二时钟信号进行遮蔽,根据跨时钟域处理后的所述切换控制信号而选择性地输出遮蔽后的所述第一时钟信号或所述第二时钟信号,并产生反馈信号;
互锁模块,接收所述时钟选择信号和所述反馈信号,以产生所述切换控制信号,从而使所述第一时钟信号和所述第二时钟信号对应的所述切换控制信号互锁,以保证在时钟切换过程中选择输出的所述第一时钟信号或所述第二时钟信号无毛刺;
时钟输出模块,连接所述同步门控模块以接收所述同步门控模块选择输出的所述第一时钟信号或所述第二时钟信号,并进行输出。
3.根据权利要求2所述的时钟产生电路,其特征在于,所述同步门控模块包括:
第一同步门控单元,接收所述第一时钟信号,并连接所述互锁模块以接收第一切换控制信号,对所述第一切换控制信号进行跨时钟域处理,以及对所述第一时钟信号进行遮蔽,根据跨时钟域处理后的所述第一切换控制信号而选择性地输出遮蔽后的所述第一时钟信号,并产生第一反馈信号;
第二同步门控单元,接收所述第二时钟信号,并连接所述互锁模块以接收第二切换控制信号,对所述第二切换控制信号进行跨时钟域处理,以及对所述第二时钟信号进行遮蔽,根据跨时钟域处理后的所述第二切换控制信号而选择性地输出遮蔽后的所述第二时钟信号,并产生第二反馈信号;
其中,所述互锁模块接收所述第一同步门控单元的所述第一反馈信号,根据所述第一反馈信号和所述时钟选择信号而产生所述第二切换控制信号;所述互锁模块还接收所述第二同步门控单元的所述第二反馈信号,根据所述第二反馈信号和所述时钟选择信号而产生所述第一切换控制信号,以使所述第一切换控制信号和所述第二切换控制信号互锁。
4.根据权利要求3所述的时钟产生电路,其特征在于,所述第一同步门控单元或所述第二同步门控单元包括:
跨时钟域子单元,接收所述第一时钟信号或所述第二时钟信号作为时钟信号,并连接所述互锁模块以接收所述第一切换控制信号或所述第二切换控制信号,对所述第一切换控制信号或所述第二切换控制信号进行跨时钟域处理,并以跨时钟域处理后的所述第一切换控制信号或所述第二切换控制信号作为使能信号;
门控器,其使能端接收所述使能信号,其时钟输入端接收所述第一时钟信号或所述第二时钟信号,以根据所述使能信号而对所述第一时钟信号或所述第二时钟信号进行遮蔽,并选择性地在时钟输出端输出遮蔽后的所述第一时钟信号或所述第二时钟信号;
反馈子单元,连接所述跨时钟域子单元以接收所述使能信号,对所述使能信号反相后以产生所述第一反馈信号或所述第二反馈信号。
5.根据权利要求4所述的时钟产生电路,其特征在于,所述跨时钟域子单元包括:
第一寄存器,其时钟端用于接收所述第一时钟信号或所述第二时钟信号,其数据输入端用于接收所述第一切换控制信号或所述第二切换控制信号,其复位端用于接收复位信号;
第二寄存器,其时钟端用于接收所述第一时钟信号或所述第二时钟信号,其数据输入端连接所述第一寄存器的数据输出端,其复位端用于接收所述复位信号,其数据输出端用于输出跨时钟域处理后的所述第一切换控制信号或所述第二切换控制信号以作为所述使能信号。
6.根据权利要求4所述的时钟产生电路,其特征在于,所述反馈子单元包括:
反相器,其输入端连接所述跨时钟域子单元的输出端,以接收所述使能信号并对所述使能信号进行反相;
第三寄存器,其时钟端用于接收所述第一时钟信号或所述第二时钟信号,其数据输入端用于连接所述反相器的输出端,其复位端用于接收所述复位信号,其数据输出端用于输出所述第一反馈信号或所述第二反馈信号。
7.根据权利要求3所述的时钟产生电路,其特征在于,所述互锁模块包括:
非门,其输入端用于接收所述时钟选择信号;
第一与门,其第一输入端用于连接所述非门的输出端,其第二输入端用于接收所述第二反馈信号,其输出端用于产生所述第一切换控制信号;
第二与门,其第一输入端用于接收所述时钟选择信号,其第二输入端用于接收所述第一反馈信号,其输出端用于产生所述第二切换控制信号。
8.根据权利要求3所述的时钟产生电路,其特征在于,所述时钟输出模块包括:
或门,其第一输入端用于连接所述第一同步门控单元,其第二输入端用于连接所述第二同步门控单元。
9.根据权利要求1所述时钟产生电路,其特征在于,所述第一时钟信号为源时钟信号,所述第二时钟信号为所述锁相环电路对所述源时钟信号倍频产生的倍频时钟信号。
10.一种芯片,其特征在于,包括如权利要求1-9任意一项所述的时钟产生电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110461242.0A CN113206663B (zh) | 2021-04-27 | 2021-04-27 | 一种时钟产生电路以及芯片 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110461242.0A CN113206663B (zh) | 2021-04-27 | 2021-04-27 | 一种时钟产生电路以及芯片 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113206663A true CN113206663A (zh) | 2021-08-03 |
CN113206663B CN113206663B (zh) | 2024-05-28 |
Family
ID=77029248
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110461242.0A Active CN113206663B (zh) | 2021-04-27 | 2021-04-27 | 一种时钟产生电路以及芯片 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113206663B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102201802A (zh) * | 2011-03-28 | 2011-09-28 | 东南大学 | 防毛刺时钟选择器的时序优化方法及其电路 |
CN103631318A (zh) * | 2012-08-20 | 2014-03-12 | 上海华虹集成电路有限责任公司 | 无毛刺时钟切换电路 |
CN106484029A (zh) * | 2016-09-29 | 2017-03-08 | 天津大学 | 安全无毛刺时钟切换结构 |
-
2021
- 2021-04-27 CN CN202110461242.0A patent/CN113206663B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102201802A (zh) * | 2011-03-28 | 2011-09-28 | 东南大学 | 防毛刺时钟选择器的时序优化方法及其电路 |
CN103631318A (zh) * | 2012-08-20 | 2014-03-12 | 上海华虹集成电路有限责任公司 | 无毛刺时钟切换电路 |
CN106484029A (zh) * | 2016-09-29 | 2017-03-08 | 天津大学 | 安全无毛刺时钟切换结构 |
Also Published As
Publication number | Publication date |
---|---|
CN113206663B (zh) | 2024-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10511312B1 (en) | Metastable-free output synchronization for multiple-chip systems and the like | |
KR100398480B1 (ko) | 디엘엘 회로, 이를 사용하는 반도체 장치 및 지연 제어 방법 | |
US6600345B1 (en) | Glitch free clock select switch | |
US6242953B1 (en) | Multiplexed synchronization circuits for switching frequency synthesized signals | |
US5535377A (en) | Method and apparatus for low latency synchronization of signals having different clock speeds | |
JP4357692B2 (ja) | 非整数周波数分割装置 | |
US6049887A (en) | Method and apparatus for propagating a signal between synchronous clock domains operating at a non-integer frequency ratio | |
KR100195855B1 (ko) | 소수배 시스템에 있어서 클록 동기 체계 | |
US6806755B1 (en) | Technique for glitchless switching of asynchronous clocks | |
US6624681B1 (en) | Circuit and method for stopping a clock tree while maintaining PLL lock | |
US5961649A (en) | Method and apparatus for propagating a signal between synchronous clock domains operating at a non-integer frequency ratio | |
US6653876B2 (en) | Method and apparatus for synthesizing a clock signal using a compact and low power delay locked loop (DLL) | |
US5045715A (en) | Circuit for generating stretched clock phases on a cycle by cycle basis | |
CN113206663B (zh) | 一种时钟产生电路以及芯片 | |
US11106237B2 (en) | Shift registers | |
US20030074595A1 (en) | Dynamic clock generator with rising edge alignment enable signal | |
US5969548A (en) | Frequency divider with low power consumption | |
US6815991B2 (en) | Clock frequency multiplier | |
KR101349587B1 (ko) | 단일 클럭 경로를 사용하는 1분주이상의 클럭 분주 회로 | |
JP3235087B2 (ja) | マイクロプロセッサ用のクロック発生装置 | |
JP2012105049A (ja) | 位相周波数比較回路及びpll回路 | |
US6092129A (en) | Method and apparatus for communicating signals between circuits operating at different frequencies | |
US7893713B2 (en) | Mixed signal integrated circuit | |
US6642756B1 (en) | Frequency multiplier design | |
US6819726B2 (en) | Dynamic phase alignment circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 710000 floor 4, block a, No. 38, Gaoxin 6th Road, Zhangba street, high tech Zone, Xi'an, Shaanxi Patentee after: Xi'an Ziguang Guoxin Semiconductor Co.,Ltd. Country or region after: China Address before: 710000 floor 4, block a, No. 38, Gaoxin 6th Road, Zhangba street, high tech Zone, Xi'an, Shaanxi Patentee before: XI''AN UNIIC SEMICONDUCTORS Co.,Ltd. Country or region before: China |
|
CP03 | Change of name, title or address |