CN113194161A - 一种服务器系统mmioh基地址的设置方法、装置 - Google Patents

一种服务器系统mmioh基地址的设置方法、装置 Download PDF

Info

Publication number
CN113194161A
CN113194161A CN202110452757.4A CN202110452757A CN113194161A CN 113194161 A CN113194161 A CN 113194161A CN 202110452757 A CN202110452757 A CN 202110452757A CN 113194161 A CN113194161 A CN 113194161A
Authority
CN
China
Prior art keywords
mmioh
base address
server system
minimum
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110452757.4A
Other languages
English (en)
Other versions
CN113194161B (zh
Inventor
王兵
钱慧娟
杨少俊
姚藩益
罗鹏芳
李道童
张炳会
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yingxin Computer Technology Co Ltd
Original Assignee
Shandong Yingxin Computer Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yingxin Computer Technology Co Ltd filed Critical Shandong Yingxin Computer Technology Co Ltd
Priority to CN202110452757.4A priority Critical patent/CN113194161B/zh
Publication of CN113194161A publication Critical patent/CN113194161A/zh
Priority to PCT/CN2022/088576 priority patent/WO2022228315A1/zh
Priority to US18/039,482 priority patent/US11847086B2/en
Application granted granted Critical
Publication of CN113194161B publication Critical patent/CN113194161B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/50Address allocation
    • H04L61/5046Resolving address allocation conflicts; Testing of addresses
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2284Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by power-on test, e.g. power-on self test [POST]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/27Built-in tests
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4221Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/16Memory access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/695Types of network addresses using masks or ranges of addresses
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stored Programmes (AREA)

Abstract

本申请公开了一种服务器系统MMIOH基地址的设置方法,包括:在服务器系统进行开机自检的过程中,检测服务器系统中所有内存的总容量,并根据MMIO规范和总容量确定服务器系统的最小MMIOH基地址;若根据白名单能够计算出服务器系统中所配置目标PCIE设备所对应的目标MMIOH基地址范围,同时,最小MMIOH基地址在目标MMIOH基地址范围之内,则将该基地址判定为服务器系统的MMIOH基地址,并将该基地址存储至服务器系统的BIOS。由于该方法可以免去人工手动对服务器系统MMIOH基地址进行设定时的繁琐过程,所以,通过该方法就可以提高在对服务器系统MMIOH基地址进行设定时的效率与准确性。

Description

一种服务器系统MMIOH基地址的设置方法、装置
技术领域
本发明涉及计算机技术领域,特别涉及一种服务器系统MMIOH基地址的设置方法、装置、设备及介质。
背景技术
通过MMIO(Memory Mapping I/O,内存映射I/O)规范能够将服务器系统的外围设备映射到服务器系统的内存空间中,这样就会更加便于CPU(Central Processing Unit,中央处理器)对外围设备的访问。因此,MMIO规范在服务器技术领域得到了十分广泛的应用。
目前,在设定服务器系统的MMIOH(Memory Mapping I/O High,IO设备的信息映射到内存地址的高端内存空间)基地址时,服务器厂商会预先根据服务器的配置情况给服务器系统默认设置一个合理的MMIOH基地址,从而保证服务器系统的正常运行。当服务器系统的内存更换之后,或者是服务器系统更换了对MMIOH基地址有不同设置要求的PCIE(Peripheral Component Interconnect Express,高速串行计算机扩展总线标准)设备时,就需要重新设定服务器系统的MMIOH基地址。在现有技术中,通常是有两种方法来对服务器系统的MMIOH基地址进行重新设定,也即,一种方法是人工手动进入BIOS界面利用工具或命令将服务器系统的MMIOH基地址修改为合适的值,另一种方法是通过修改BIOS代码将服务器系统的MMIOH基地址修改为合适的值。但是,这两种服务器系统MMIOH基地址的设定方法不仅效率低下,而且,也容易出错。针对这一技术问题,现在还没有较为有效的解决办法。
发明内容
有鉴于此,本发明的目的在于提供一种服务器系统MMIOH基地址的设定方法、装置、设备及介质,以提高在对服务器系统MMIOH基地址进行设定时的效率与准确性。其具体方案如下:
一种服务器系统MMIOH基地址的设置方法,包括:
在服务器系统进行开机自检的过程中,检测所述服务器系统中所有内存的总容量,并根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址;
检测所述服务器系统中所配置的PCIE设备,得到目标PCIE设备;
若根据白名单能够计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比;其中,所述白名单为根据所述MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
若所述最小MMIOH基地址在所述目标MMIOH基地址范围之内,则将所述最小MMIOH基地址判定为所述服务器系统的MMIOH基地址,并将所述最小MMIOH基地址存储至所述服务器系统的BIOS。
优选的,还包括:
预先将所述白名单写入至所述BIOS。
优选的,还包括:
若根据所述白名单无法计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则提示第一预警信息,并将所述最小MMIOH基地址设定为所述服务器系统的MMIOH基地址。
优选的,所述根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址的过程,包括:
基于所述MMIO规范,确定X+2MB的第一计算值,并以0.5TB为单位对所述第一计算值进行取整,得到第二计算值;其中,X为所述总容量,MB为兆字节,TB为太字节;
将所述第二计算值设定为所述服务器系统的最小MMIOH基地址。
优选的,所述将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比的过程之后,还包括:
若所述最小MMIOH基地址不在所述目标MMIOH基地址范围之内,则提示第二预警信息,并将所述最小MMIOH基地址设定为所述服务器系统的MMIOH基地址。
优选的,还包括:
根据所述第二预警信息对所述目标PCIE设备进行调整。
相应的,本发明还公开了一种服务器系统MMIOH基地址的设置装置,包括:
内存检测模块,用于在服务器系统进行开机自检的过程中,检测所述服务器系统中所有内存的总容量,并根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址;
设备检测模块,用于检测所述服务器系统中所配置的PCIE设备,得到目标PCIE设备;
地址计算模块,用于若根据白名单能够计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比;其中,所述白名单为根据所述MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
地址确定模块,用于若所述最小MMIOH基地址在所述目标MMIOH基地址范围之内,则将所述最小MMIOH基地址判定为所述服务器系统的MMIOH基地址,并将所述最小MMIOH基地址存储至所述服务器系统的BIOS。
相应的,本发明还公开了一种服务器系统MMIOH基地址的设置设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如前述所公开的一种服务器系统MMIOH基地址的设置方法的步骤。
相应的,本发明还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如前述所公开的一种服务器系统MMIOH基地址的设置方法的步骤。
可见,在本发明中,是预先根据MMIO规范和对MMIOH基地址有设置要求的PCIE设备设置白名单;当服务器系统进行开机自检时,则检测服务器系统中所有内存的总容量,并根据MMIO规范和服务器系统物理内存的总容量确定服务器系统的最小MMIOH基地址;然后,再检测服务器系统中所配置的PCIE设备,得到目标PCIE设备;如果根据白名单能够计算出目标PCIE设备所对应的目标MMIOH基地址范围时,则将最小MMIOH基地址与目标MMIOH基地址范围进行对比;如果最小MMIOH基地址在目标MMIOH基地址范围之内,则将最小MMIOH基地址判定为服务器系统的MMIOH基地址,并将最小MMIOH基地址存储至服务器系统的BIOS中。显然,相较于现有技术而言,由于该方法可以免去人工手动对服务器系统MMIOH基地址进行设定时的繁琐过程,所以,通过该方法就可以显著提高在对服务器系统MMIOH基地址进行设定时的效率与准确性。相应的,本发明所提供的一种服务器系统MMIOH基地址的设定装置、设备及介质,同样具有上述有益效果。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本发明实施例所提供的一种服务器系统MMIOH基地址的设置方法的流程图;
图2为本发明实施例所提供的一种服务器系统MMIOH基地址的设置装置的结构图;
图3为本发明实施例所提供的一种服务器系统MMIOH基地址的设置设备的结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参见图1,图1为本发明实施例所提供的一种服务器系统MMIOH基地址的设置方法的流程图,该设置方法包括:
步骤S11:在服务器系统进行开机自检的过程中,检测服务器系统中所有内存的总容量,并根据MMIO规范和总容量确定服务器系统的最小MMIOH基地址;
步骤S12:检测服务器系统中所配置的PCIE设备,得到目标PCIE设备;
步骤S13:若根据白名单能够计算出目标PCIE设备所对应的目标MMIOH基地址范围时,则将最小MMIOH基地址与目标MMIOH基地址范围进行对比;
其中,白名单为根据MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
步骤S14:若最小MMIOH基地址在目标MMIOH基地址范围之内,则将最小MMIOH基地址判定为服务器系统的MMIOH基地址,并将最小MMIOH基地址存储至服务器系统的BIOS。
在本实施例中,是提供了一种服务器系统MMIOH基地址的设置方法,通过该设置方法可以显著提高在对服务器系统MMIOH基地址进行设定时的效率与准确性。
可以理解的是,因为服务器中有一部分GPU、网卡等PCIE设备对于MMIOH基地址是有一定设置要求、不能随意进行设定,并且,根据MMIO规范,服务器系统的MMIOH基地址与服务器系统的内存容量也有相应的设定关系。因此,在本实施例中,需要预先根据MMIO规范中对PCIE设备MMIOH基地址有特殊设置要求的规定以及对MMIOH基地址有特殊设置要求的PCIE设备来设置白名单,也即,预先将MMIO规范中对PCIE设备MMIOH基地址有特殊设置要求的PCIE设备以及对MMIOH基地址有特殊设置要求的PCIE设备整理成白名单。
具体的,在本实施例中,首先是根据服务器系统的内存容量来设定服务器系统的MMIOH基地址,也即,在服务器进行开机自检的过程中,检测服务器系统中所有物理内存的总容量,并根据MMIO规范和服务器系统所有内存的总容量来确定服务器系统的最小MMIOH基地址。
当确定出服务器系统的最小MMIOH基地址时,则检测服务器系统中所配置的PCIE设备,得到目标PCIE设备。需要说明的是,在本实施例中,目标PCIE设备既可以是服务器系统中所有配置的PCIE设备,也可以是服务器系统中对MMIOH基地址有特殊设置要求的PCIE设备。然后,将目标PCIE设备与白名单进行对比,并根据白名单来计算服务器系统中目标PCIE设备所对应的目标MMIOH基地址范围。
如果根据预先所设置的白名单能够计算出服务器系统中目标PCIE设备所对应的目标MMIOH基地址范围时,则将最小MMIOH基地址与目标MMIOH基地址范围进行对比,以判断最小MMIOH基地址与目标MMIOH基地址范围是否发生冲突。假设最小MMIOH基地址为Y,服务器系统中目标PCIE设备所对应的目标MMIOH基地址范围为(A,B),如果最小MMIOH基地址Y在目标MMIOH基地址范围(A,B)之内,则说明最小MMIOH基地址与目标MMIOH基地址范围没有发生冲突,在此情况下,就可以将最小MMIOH基地址Y判定为服务器系统的MMIOH基地址,并将最小MMIOH基地址Y存储到服务器系统的BIOS当中。
相较于现有技术而言,通过本实施例所提供的服务器系统MMIOH基地址的设置方法,由于可以避免人工手动对服务器系统MMIOH基地址进行设置的繁琐过程,利用该方法可以在不同应用场景中根据服务器系统的内存容量和服务器系统中所配置的PCIE设备来自适应的对服务器系统的MMIOH基地址进行设定,这样不仅可以大大节省研发人员在对服务器进行研发、测试和生产过程中所需要投入的人力成本,而且,也可以节省服务器在生产时所需要的时间,同时,利用该方法也可以保证服务器系统MMIOH基地址在设置过程中的准确性与可靠性。
此外,在现有技术中,如果是通过修改BIOS代码来编译生成新的BIOS版本,研发人员就需要在每一次变更服务器系统MMIOH基地址时重新开发一个BIOS版本,这样不仅会增加研发人员的开发成本,而且,也会增加服务器的测试成本和生产成本,同时,也会造成BIOS代码版本的混乱以及增加在对BIOS版本进行管理时的管控难度。而通过本实施例所提供的服务器系统MMIOH基地址的设置方法,由于不会产生多余的BIOS版本,因此,通过该方法就可以显著减少BIOS代码版本的数量以及对BIOS代码版本进行管理时的管控难度,并且,也可以显著提高服务器的生产效率。
可见,在本实施例中,是预先根据MMIO规范和对MMIOH基地址有设置要求的PCIE设备设置白名单;当服务器系统进行开机自检时,则检测服务器系统中所有内存的总容量,并根据MMIO规范和服务器系统物理内存的总容量确定服务器系统的最小MMIOH基地址;然后,再检测服务器系统中所配置的PCIE设备,得到目标PCIE设备;如果根据白名单能够计算出目标PCIE设备所对应的目标MMIOH基地址范围时,则将最小MMIOH基地址与目标MMIOH基地址范围进行对比;如果最小MMIOH基地址在目标MMIOH基地址范围之内,则将最小MMIOH基地址判定为服务器系统的MMIOH基地址,并将最小MMIOH基地址存储至服务器系统的BIOS中。显然,相较于现有技术而言,由于该方法可以免去人工手动对服务器系统MMIOH基地址进行设定时的繁琐过程,所以,通过该方法就可以显著提高在对服务器系统MMIOH基地址进行设定时的效率与准确性。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,上述服务器系统MMIOH基地址的设置方法还包括:
预先将白名单写入至BIOS。
在实际应用中,可以预先将整理好的白名单写入到服务器系统的BIOS中。能够想到的是,当将白名单写入到服务器系统的BIOS当中时,就可以免去从远程服务器端调用白名单的繁琐过程,在此情况下,服务器系统就可以直接从BIOS中调取白名单,并根据白名单来计算服务器系统中目标PCIE设备所对应的目标MMIOH基地址范围。
显然,通过本实施例所提供的技术方案,就可以进一步提高在对服务器系统MMIOH基地址进行设置时的速度与效率。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,上述服务器系统MMIOH基地址的设置方法还包括:
若根据白名单无法计算出目标PCIE设备所对应的目标MMIOH基地址范围时,则提示第一预警信息,并将最小MMIOH基地址设定为服务器系统的MMIOH基地址。
可以理解的是,在实际操作过程中,还可能会遇到根据白名单无法计算出目标PCIE设备所对应的目标MMIOH基地址范围的情况。也即,服务器系统中不同PCIE设备所对应的MMIOH基地址出现了冲突,在此情况下,就无法根据白名单计算出目标PCIE设备所对应的目标MMIOH基地址范围。
当出现上述情况时,为了使得工作人员可以及时知悉到服务器系统无法根据白名单计算出目标PCIE设备所对应的目标MMIOH基地址范围,此时,服务器系统就会提示第一预警信息,并在BIOS中打印显示第一预警信息,以供用户进行分析与参考。与此同时,服务器系统会将基于服务器系统物理内存最大容量所计算得到的最小MMIOH基地址设置为服务器系统的MMIOH基地址。
显然,通过本实施例所提供的技术方案,可以保证本申请所提供服务器系统MMIOH基地址在设置过程中的全面性与完整性。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,上述步骤:根据MMIO规范和总容量确定服务器系统的最小MMIOH基地址的过程,包括:
基于MMIO规范,确定X+2MB的第一计算值,并以0.5TB为单位对第一计算值进行取整,得到第二计算值;其中,X为总容量,MB为兆字节,TB为太字节;
将第二计算值设定为服务器系统的最小MMIOH基地址。
可以理解的是,根据MMIO规范的规定,服务器系统的MMIOH基地址要比服务器系统中所有内容的总容量大2MB以上,因此,在本实施例中,为了使得服务器系统的最小MMIOH基地址满足上述要求,首先是确定X+2MB的第一计算值,然后,再以0.5TB为单位对第一计算值进行取整,得到第二计算值,并将第二计算值设定为服务器系统的最小MMIOH基地址。
比如:如果根据X+2MB计算得到的值为3.02TB,那么,以0.5TB为单位对3.02TB进行取整,就会得到3.5TB,也即,此时会将服务器系统的最小MMIOH基地址设置为3.5TB;如果根据X+2MB计算得到的值为3.6TB,那么,以0.5TB为单位对3.6TB进行取整,就会得到4TB,也即,此时会将服务器系统的最小MMIOH基地址设置为4TB。
可见,通过本实施例所提供的技术方案,可以保证服务器系统最小MMIOH基地址在设置过程中的可靠性。
基于上述实施例,本实施例对技术方案作进一步的说明与优化,作为一种优选的实施方式,上述步骤:将最小MMIOH基地址与目标MMIOH基地址范围进行对比的过程之后,还包括:
若最小MMIOH基地址不在目标MMIOH基地址范围之内,则提示第二预警信息,并将最小MMIOH基地址设定为服务器系统的MMIOH基地址。
如果服务器系统的最小MMIOH基地址Y不在目标MMIOH基地址范围(A,B)之内,也即,最小MMIOH基地址Y大于目标MMIOH基地址范围(A,B)中的最大MMIOH基地址B,或者,最小MMIOH基地址Y小于目标MMIOH基地址范围(A,B)的最小MMIOH基地址A,则说明最小MMIOH基地址与目标MMIOH基地址范围发生了冲突,从而导致服务器系统无法确定出MMIOH基地址。
在此情况下,服务器系统就会提示第二预警信息,并在BIOS中打印显示第二预警信息,以供用户分析与参考。与此同时,服务器系统会将基于服务器系统物理内存最大容量所计算得到的最小MMIOH基地址设置为服务器系统的MMIOH基地址。
作为一种优选的实施方式,上述服务器系统MMIOH基地址的设置方法还包括:
根据第二预警信息对目标PCIE设备进行调整。
可以理解的是,由于第二预警信息中蕴含着服务器系统无法正常确定出服务器系统MMIOH基地址的具体原因,所以,在实际应用中,当工作人员获取得到第二预警信息时,就可以根据第二预警信息对服务器系统中的目标PCIE设备进行调整。也即,根据第二预警信息将服务器系统中的某些PCIE设备去除或者是将服务器系统中的某些PCIE设备替换为其它类型的PCIE设备。基于同样的原理,工作人员也可以根据第一预警信息中所蕴含的信息内容来对服务器系统中的目标PCIE设备进行调整,此处不作具体赘述。
显然,通过本实施例所提供的技术方案,就可以相对保证服务器系统在后续使用过程中的安全性。
请参见图2,图2为本发明实施例所提供的一种服务器系统MMIOH基地址的设置装置的结构图,该设置装置包括:
内存检测模块21,用于在服务器系统进行开机自检的过程中,检测服务器系统中所有内存的总容量,并根据MMIO规范和总容量确定服务器系统的最小MMIOH基地址;
设备检测模块22,用于检测服务器系统中所配置的PCIE设备,得到目标PCIE设备;
地址计算模块23,用于若根据白名单能够计算出目标PCIE设备所对应的目标MMIOH基地址范围时,则将最小MMIOH基地址与目标MMIOH基地址范围进行对比;其中,白名单为根据MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
地址确定模块24,用于若最小MMIOH基地址在目标MMIOH基地址范围之内,则将最小MMIOH基地址判定为服务器系统的MMIOH基地址,并将最小MMIOH基地址存储至服务器系统的BIOS。
本发明实施例所提供的一种服务器系统MMIOH基地址的设置装置,具有前述所公开的一种服务器系统MMIOH基地址的设置方法所具有的有益效果。
请参见图3,图3为本发明实施例所提供的一种服务器系统MMIOH基地址的设置设备的结构图,该设置设备包括:
存储器31,用于存储计算机程序;
处理器32,用于执行计算机程序时实现如前述所公开的一种服务器系统MMIOH基地址的设置方法的步骤。
本发明实施例所提供的一种服务器系统MMIOH基地址的设置设备,具有前述所公开的一种服务器系统MMIOH基地址的设置方法所具有的有益效果。
相应的,本发明实施例还提供了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如前述所公开的一种服务器系统MMIOH基地址的设置方法的步骤。
本发明实施例所提供的一种计算机可读存储介质,具有前述所公开的一种服务器系统MMIOH基地址的设置方法所具有的有益效果。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的一种服务器系统MMIOH基地址的设置方法、装置、设备及介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (9)

1.一种服务器系统MMIOH基地址的设置方法,其特征在于,包括:
在服务器系统进行开机自检的过程中,检测所述服务器系统中所有内存的总容量,并根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址;
检测所述服务器系统中所配置的PCIE设备,得到目标PCIE设备;
若根据白名单能够计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比;其中,所述白名单为根据所述MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
若所述最小MMIOH基地址在所述目标MMIOH基地址范围之内,则将所述最小MMIOH基地址判定为所述服务器系统的MMIOH基地址,并将所述最小MMIOH基地址存储至所述服务器系统的BIOS。
2.根据权利要求1所述的设置方法,其特征在于,还包括:
预先将所述白名单写入至所述BIOS。
3.根据权利要求1所述的设置方法,其特征在于,还包括:
若根据所述白名单无法计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则提示第一预警信息,并将所述最小MMIOH基地址设定为所述服务器系统的MMIOH基地址。
4.根据权利要求1所述的设置方法,其特征在于,所述根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址的过程,包括:
基于所述MMIO规范,确定X+2MB的第一计算值,并以0.5TB为单位对所述第一计算值进行取整,得到第二计算值;其中,X为所述总容量,MB为兆字节,TB为太字节;
将所述第二计算值设定为所述服务器系统的最小MMIOH基地址。
5.根据权利要求1至4任一项所述的设置方法,其特征在于,所述将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比的过程之后,还包括:
若所述最小MMIOH基地址不在所述目标MMIOH基地址范围之内,则提示第二预警信息,并将所述最小MMIOH基地址设定为所述服务器系统的MMIOH基地址。
6.根据权利要求5所述的设置方法,其特征在于,还包括:
根据所述第二预警信息对所述目标PCIE设备进行调整。
7.一种服务器系统MMIOH基地址的设置装置,其特征在于,包括:
内存检测模块,用于在服务器系统进行开机自检的过程中,检测所述服务器系统中所有内存的总容量,并根据MMIO规范和所述总容量确定所述服务器系统的最小MMIOH基地址;
设备检测模块,用于检测所述服务器系统中所配置的PCIE设备,得到目标PCIE设备;
地址计算模块,用于若根据白名单能够计算出所述目标PCIE设备所对应的目标MMIOH基地址范围时,则将所述最小MMIOH基地址与所述目标MMIOH基地址范围进行对比;其中,所述白名单为根据所述MMIO规范和对MMIOH基地址有设置要求的PCIE设备所设置的名单;
地址确定模块,用于若所述最小MMIOH基地址在所述目标MMIOH基地址范围之内,则将所述最小MMIOH基地址判定为所述服务器系统的MMIOH基地址,并将所述最小MMIOH基地址存储至所述服务器系统的BIOS。
8.一种服务器系统MMIOH基地址的设置设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至6任一项所述的一种服务器系统MMIOH基地址的设置方法的步骤。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至6任一项所述的一种服务器系统MMIOH基地址的设置方法的步骤。
CN202110452757.4A 2021-04-26 2021-04-26 一种服务器系统mmioh基地址的设置方法、装置 Active CN113194161B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202110452757.4A CN113194161B (zh) 2021-04-26 2021-04-26 一种服务器系统mmioh基地址的设置方法、装置
PCT/CN2022/088576 WO2022228315A1 (zh) 2021-04-26 2022-04-22 一种服务器系统mmioh基地址的设置方法、装置
US18/039,482 US11847086B2 (en) 2021-04-26 2022-04-22 Method and apparatus for configuring MMIOH base address of server system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110452757.4A CN113194161B (zh) 2021-04-26 2021-04-26 一种服务器系统mmioh基地址的设置方法、装置

Publications (2)

Publication Number Publication Date
CN113194161A true CN113194161A (zh) 2021-07-30
CN113194161B CN113194161B (zh) 2022-07-08

Family

ID=76979279

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110452757.4A Active CN113194161B (zh) 2021-04-26 2021-04-26 一种服务器系统mmioh基地址的设置方法、装置

Country Status (3)

Country Link
US (1) US11847086B2 (zh)
CN (1) CN113194161B (zh)
WO (1) WO2022228315A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022228315A1 (zh) * 2021-04-26 2022-11-03 山东英信计算机技术有限公司 一种服务器系统mmioh基地址的设置方法、装置
CN116346781A (zh) * 2023-03-13 2023-06-27 苏州浪潮智能科技有限公司 一种地址空间分配方法、服务器、电子设备和存储介质

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104809083A (zh) * 2014-01-25 2015-07-29 鸿富锦精密工业(深圳)有限公司 获取网卡硬件地址的方法
US20150242330A1 (en) * 2014-02-26 2015-08-27 Red Hat Israel, Ltd. Guest-programmable location of advanced configuration and power interface (acpi) tables in virtualized systems
CN105893289A (zh) * 2016-03-30 2016-08-24 华为技术有限公司 内存映射输入输出地址分配方法、装置及计算机系统
US20170286149A1 (en) * 2015-01-27 2017-10-05 Huawei Technologies Co., Ltd. Method for Managing Memory of Virtual Machine, Physical Host, PCIE Device and Configuration Method Thereof, and Migration Management Device
WO2017181853A1 (zh) * 2016-04-20 2017-10-26 阿里巴巴集团控股有限公司 动态分配内存的方法、装置及系统
CN111367764A (zh) * 2020-03-06 2020-07-03 苏州浪潮智能科技有限公司 一种pcie监控方法、系统、设备及计算机存储介质
CN112000593A (zh) * 2020-07-31 2020-11-27 瑞芯微电子股份有限公司 一种PCIe设备管理方法及其运行系统

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2182444A4 (en) 2007-08-24 2011-04-27 Fujitsu Ltd METHOD FOR RESTRICTING REQUIREMENTS FOR PCI DEVICE INPUT / OUTPUT SPACE
TWI598745B (zh) * 2016-03-08 2017-09-11 神雲科技股份有限公司 資料傳輸方法及伺服器
US10331557B1 (en) * 2017-12-29 2019-06-25 American Megatrends International, Llc Distribution of memory address resources to bus devices in a multi-processor computing system
CN109656630B (zh) 2018-12-27 2021-09-17 龙芯中科技术股份有限公司 配置空间的访问方法、装置、架构及储存介质
JP2020173603A (ja) 2019-04-10 2020-10-22 株式会社日立製作所 デバイス通信制御モジュールおよびデバイス通信制御方法
CN113194161B (zh) 2021-04-26 2022-07-08 山东英信计算机技术有限公司 一种服务器系统mmioh基地址的设置方法、装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104809083A (zh) * 2014-01-25 2015-07-29 鸿富锦精密工业(深圳)有限公司 获取网卡硬件地址的方法
US20150242330A1 (en) * 2014-02-26 2015-08-27 Red Hat Israel, Ltd. Guest-programmable location of advanced configuration and power interface (acpi) tables in virtualized systems
US20170286149A1 (en) * 2015-01-27 2017-10-05 Huawei Technologies Co., Ltd. Method for Managing Memory of Virtual Machine, Physical Host, PCIE Device and Configuration Method Thereof, and Migration Management Device
CN105893289A (zh) * 2016-03-30 2016-08-24 华为技术有限公司 内存映射输入输出地址分配方法、装置及计算机系统
WO2017181853A1 (zh) * 2016-04-20 2017-10-26 阿里巴巴集团控股有限公司 动态分配内存的方法、装置及系统
CN111367764A (zh) * 2020-03-06 2020-07-03 苏州浪潮智能科技有限公司 一种pcie监控方法、系统、设备及计算机存储介质
CN112000593A (zh) * 2020-07-31 2020-11-27 瑞芯微电子股份有限公司 一种PCIe设备管理方法及其运行系统

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022228315A1 (zh) * 2021-04-26 2022-11-03 山东英信计算机技术有限公司 一种服务器系统mmioh基地址的设置方法、装置
US11847086B2 (en) 2021-04-26 2023-12-19 Shandong Yingxin Computer Technologies Co., Ltd. Method and apparatus for configuring MMIOH base address of server system
CN116346781A (zh) * 2023-03-13 2023-06-27 苏州浪潮智能科技有限公司 一种地址空间分配方法、服务器、电子设备和存储介质
CN116346781B (zh) * 2023-03-13 2024-06-11 苏州浪潮智能科技有限公司 一种地址空间分配方法、服务器、电子设备和存储介质

Also Published As

Publication number Publication date
CN113194161B (zh) 2022-07-08
US11847086B2 (en) 2023-12-19
US20230350834A1 (en) 2023-11-02
WO2022228315A1 (zh) 2022-11-03

Similar Documents

Publication Publication Date Title
KR100873943B1 (ko) 비휘발성 컴퓨터 메모리를 독출하기 위한 시스템 및 방법
US7945815B2 (en) System and method for managing memory errors in an information handling system
CN113194161B (zh) 一种服务器系统mmioh基地址的设置方法、装置
US20020178404A1 (en) Method for prioritizing bus errors
CN104254840A (zh) 在计算机系统中的存储器转储和分析
US20140181577A1 (en) Systematic mitigation of memory errors
CN111158968A (zh) Bios配置信息自检方法、装置及存储介质
US11822419B2 (en) Error information processing method and device, and storage medium
CN109634524B (zh) 一种数据处理守护进程的数据分区配置方法、装置及设备
CN111694684A (zh) 存储设备的异常构造方法、装置、电子设备及存储介质
CN116521414A (zh) 故障代码定位方法、云端服务器、系统及存储介质
CN115359834B (zh) 一种盘仲裁区域检测方法、装置、设备及可读存储介质
CN114048465B (zh) 一种堆栈状态检测方法、装置、设备及存储介质
CN115269252A (zh) 应用程序故障处理方法、装置、设备及存储介质
US7844783B2 (en) Method for automatically detecting an attempted invalid access to a memory address by a software application in a mainframe computer
CN102455979A (zh) 受损存储单元的资料保护方法
US11960732B2 (en) Method for identifying hard drive transitionally and finally with drive letter identification and electronic device
CN116431387A (zh) 数据库的物理备份方法、存储介质与计算机设备
CN118259925A (zh) 一种Windows操作系统安装方法、装置、设备及存储介质
CN115794679A (zh) Pcie ssd硬盘的逻辑地址测试方法以及相关装置
CN118093459A (zh) Usb设备类型检测方法、装置、电子设备及存储介质
EP3557422A1 (en) Method for accessing code sram, and electronic device
CN111694700A (zh) 一种监测dcpmm内存性能的方法、装置、终端及存储介质
US20070121162A1 (en) Method, Apparatus, and Computer Program Product for Memory Paging
JPH0756741A (ja) Ipl装置指定方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant