CN113066804A - 显示面板和显示装置 - Google Patents
显示面板和显示装置 Download PDFInfo
- Publication number
- CN113066804A CN113066804A CN202110308898.9A CN202110308898A CN113066804A CN 113066804 A CN113066804 A CN 113066804A CN 202110308898 A CN202110308898 A CN 202110308898A CN 113066804 A CN113066804 A CN 113066804A
- Authority
- CN
- China
- Prior art keywords
- plate
- display panel
- substrate
- conductive pattern
- conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 123
- 239000003990 capacitor Substances 0.000 claims abstract description 22
- 229910052751 metal Inorganic materials 0.000 claims description 43
- 239000002184 metal Substances 0.000 claims description 43
- 238000005516 engineering process Methods 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 11
- 239000000463 material Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 238000001514 detection method Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000005286 illumination Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000002096 quantum dot Substances 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Geometry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
本公开涉及显示技术领域,尤其涉及一种显示面板和显示装置。能够减少光照干扰,从而能够提高驱动晶体管在NBIS下的阈值电压稳定性。一种显示面板,包括:衬底基板;以及设置于衬底基板上的像素驱动电路,像素驱动电路包括:驱动晶体管和电容器;驱动晶体管包括:栅极和有源层,驱动晶体管的有源层包括有源部、第一导电部和第二导电部,栅极相比于有源层远离衬底基板,有源部包括与栅极齐平的边沿;电容器包括:沿衬底基板的厚度方向,相对设置的第一极板和第二极板,第一极板与驱动晶体管的栅极耦接,第二极板设置于栅极远离衬底基板的一侧,且第二极板能够遮光,有源部与栅极齐平的边沿在衬底基板上的正投影位于第二极板在衬底基板上的正投影以内。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
自发光显示装置例如有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板具有自发光、轻薄、功耗低、色彩还原度好、反应灵敏以及广视角等有点,已经被越来越广泛的应用在手机、笔记本电脑以及电视等显示设备中,成为目前市场的主流。
发明内容
本发明的主要目的在于,提供一种显示面板和显示装置。能够减少光照干扰,从而能够提高驱动晶体管在NBIS下的阈值电压稳定性。
为达到上述目的,本发明采用如下技术方案:
一方面,提供一种显示面板,包括:衬底基板;以及设置于所述衬底基板上的像素驱动电路,所述像素驱动电路包括:驱动晶体管和电容器;所述驱动晶体管包括:栅极和有源层,所述驱动晶体管的所述有源层包括有源部、第一导电部和第二导电部,所述栅极相比于所述有源层远离所述衬底基板,所述有源部包括与所述栅极齐平的边沿;所述电容器包括:沿所述衬底基板的厚度方向,相对设置的第一极板和第二极板,所述第一极板与所述驱动晶体管的栅极耦接,所述第二极板设置于所述栅极远离所述衬底基板的一侧,且所述第二极板能够遮光,所述有源部与栅极齐平的边沿在所述衬底基板上的正投影位于所述第二极板在所述衬底基板上的正投影以内。
在一些实施例中,所述驱动晶体管的所述有源部位于所述第二极板在所述衬底基板上的正投影以内;或者,所述第二极板上设置有开口,所述第二极板具有内边沿和外边沿,所述开口的边沿构成所述第二极板的内边沿,所述驱动晶体管的所述有源部与栅极齐平的边沿在所述衬底基板上的正投影位于所述第二极板的外边沿在所述衬底基板上的正投影,和所述第二极板的内边沿在所述衬底基板上的正投影之间。
在一些实施例中,所述驱动晶体管还包括:第一导电图案;所述驱动晶体管的所述第一导电部具有第一接触部,所述驱动晶体管的所述第二导电部具有第二接触部;所述第一接触部与所述第一导电图案接触,所述第二接触部与所述第二极板接触。
在一些实施例中,所述第一导电图案和所述第二极板同层设置,且所述第一接触部相比于所述第二接触部远离所述有源部。
在一些实施例中,所述像素驱动电路还包括:第一开关晶体管;所述第一开关晶体管包括有源层,所述第一开关晶体管的有源层包括有源部、第一导电部和第二导电部;所述第一开关晶体管的所述第一导电部用于接收复位信号或提供感测信号,所述第一开关晶体管的所述第二导电部与所述第二极板耦接。
在一些实施例中,所述像素驱动电路还包括:设置于所述驱动晶体管的有源层靠近所述衬底基板一侧的遮光金属层;所述驱动晶体管的有源部在所述衬底基板上的正投影位于所述遮光金属层在所述衬底基板上的正投影以内,且所述遮光金属层与所述第二极板耦接。
在一些实施例中,在所述像素驱动电路还包括第一开关晶体管的情况下,所述像素驱动电路还包括:第二导电图案;所述第一开关晶体管的所述第二导电部具有第三接触部,所述第三接触部与所述第二导电图案接触;所述第二极板与所述第二导电图案连接为一体结构,或者,所述第二极板在所述衬底基板上的正投影和所述第二导电图案在所述衬底基板上的正投影之间具有间隙,且所述第二导电图案和所述第二极板分别与所述遮光金属层耦接。
在一些实施例中,所述第一开关晶体管的有源层和所述驱动晶体管的有源层同层设置,所述第二导电图案和所述第二极板同层设置;所述像素驱动电路还包括设置于所述第一开关晶体管的有源层和所述第二导电图案之间的第一绝缘层,以及设置于第一开关晶体管的有源层和遮光金属层之间的第二绝缘层;所述第一绝缘层中设置有第一过孔,所述第二绝缘层中设置有第二过孔,所述第一过孔和所述第二过孔在所述衬底基板上的正投影重叠,所述第二导电图案通过所述第一过孔与所述第三接触部接触,所述遮光金属层通过所述第二过孔与所述第三接触部耦接。
在一些实施例中,所述第二导电图案在第一方向和第二方向上均与所述第二极板正对,所述第一方向和所述第二方向是平行于所述衬底基板所在的平面,且相互垂直的两个方向。
在一些实施例中,所述第一极板与所述驱动晶体管的有源层同层设置,且所述第一极板在所述衬底基板上的正投影与所述第二极板在所述衬底基板上的正投影重叠。
在一些实施例中,所述像素驱动电路还包括:第二开关晶体管;所述第二开关晶体管包括有源层,所述第二开关晶体管的有源层包括有源部、第一导电部和第二导电部;所述第二开关晶体管的第一导电部用于接收数据信号,所述第二开关晶体管的第二导电部与所述驱动晶体管的栅极耦接。
在一些实施例中,还包括:设置于衬底基板上的电源线;所述像素驱动电路中所述驱动晶体管的第一导电部与所述电源线耦接。
在一些实施例中,在所述驱动晶体管还包括第一导电图案的情况下,所述电源线与所述第一导电图案同层设置,且所述电源线与所述第一导电图案接触。
在一些实施例中,在所述像素驱动电路还包括遮光金属层的情况下,所述显示面板还包括:与所述遮光金属层同层设置的第三导电图案,所述第三导电图案分别与所述驱动晶体管的第一导电部和所述电源线耦接。
在一些实施例中,还包括:设置于所述衬底基板上的感测信号线;所述第一开关晶体管的第一导电部与所述感测信号线耦接。
在一些实施例中,还包括:与所述遮光金属层同层设置的第四导电图案,所述第四导电图案分别与所述第一开关晶体管的所述第一导电部和所述感测信号线耦接。
在一些实施例中,还包括:设置于所述衬底基板上,且与所述像素驱动电路耦接的发光器件;所述发光器件发出的光自远离所述衬底基板的一侧出射。
另一方面,提供一种显示装置,包括:如上所述的显示面板。
本公开的实施例提供一种显示面板和显示装置,通过使电容器的第二极板设置在顶栅结构的驱动晶体管中栅极远离有源层的一侧,在发光器件在像素驱动电路的驱动下发光时,由于第二极板能够遮光,且有源部与栅极齐平的边沿在衬底基板上的正投影位于第二极板在衬底基板上的正投影以内,因此,能够防止发光器件发出的光从有源部与栅极齐平的边沿照射到有源部上,与相关技术中,有源部有源部与栅极齐平的部分边沿在衬底基板上的正投影位于第二极板在衬底基板上的正投影相比,能够减少光照干扰,从而能够提高驱动晶体管在NBIS下的阈值电压稳定性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为根据一些实施例的显示面板的俯视结构图;
图2为根据一些实施例的一种像素驱动电路的俯视结构图;
图3为根据一些实施例的基于图2在A-A’方向的剖视结构图;
图4为相关技术提供的一种像素驱动电路的俯视结构图;
图5为相关技术提供的另一种像素驱动电路的俯视结构图;
图6为相关技术提供的一种基于图4和图5在A-A’方向的剖视结构图;
图7为相关技术提供的一种基于图4和图5在B-B’方向的剖视结构图;
图8为相关技术提供的一种基于图4和图5在C-C’方向的剖视结构图;
图9为根据一些实施例的另一种像素驱动电路的俯视结构图;
图10为根据一些实施例的基于图9在A-A’方向的剖视结构图;
图11为根据一些实施例的又一种像素驱动电路的俯视结构图;
图12为根据一些实施例的基于图11在B-B’方向的剖视结构图;
图13为根据一些实施例的3T1C型像素驱动电路的等效电路图;
图14为根据一些实施例的两个电容器并联的结构图;
图15为根据一些实施例的一种显示面板的俯视结构图。
具体实施方式
下面将结合附图,对本公开一些实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开所提供的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本公开保护的范围。
除非上下文另有要求,否则,在整个说明书和权利要求书中,术语“包括(comprise)”及其其他形式例如第三人称单数形式“包括(comprises)”和现在分词形式“包括(comprising)”被解释为开放、包含的意思,即为“包含,但不限于”。在说明书的描述中,术语“一个实施例(one embodiment)”、“一些实施例(some embodiments)”、“示例性实施例(exemplary embodiments)”、“示例(example)”、“特定示例(specific example)”或“一些示例(some examples)”等旨在表明与该实施例或示例相关的特定特征、结构、材料或特性包括在本公开的至少一个实施例或示例中。上述术语的示意性命名不一定是指同一实施例或示例。此外,所述的特定特征、结构、材料或特点可以以任何适当方式包括在任何一个或多个实施例或示例中。
以下,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本公开实施例的描述中,除非另有说明,“多个”的含义是两个或两个以上。
“A、B和C中的至少一个”与“A、B或C中的至少一个”具有相同含义,均包括以下A、B和C的组合:仅A,仅B,仅C,A和B的组合,A和C的组合,B和C的组合,及A、B和C的组合。
“A和/或B”,包括以下三种组合:仅A,仅B,及A和B的组合。
本文中“适用于”或“被配置为”的使用意味着开放和包容性的语言,其不排除适用于或被配置为执行额外任务或步骤的设备。
另外,“基于”的使用意味着开放和包容性,因为“基于”一个或多个所述条件或值的过程、步骤、计算或其他动作在实践中可以基于额外条件或超出所述的值。
如本文所使用的那样,“约”或“近似”包括所阐述的值以及处于特定值的可接受偏差范围内的平均值,其中所述可接受偏差范围如由本领域普通技术人员考虑到正在讨论的测量以及与特定量的测量相关的误差(即,测量系统的局限性)所确定。
如本文所使用的那样,相同的附图标记既可以信号线和信号端也可以表示与信号线和信号端所对应的信号。
本文参照作为理想化示例性附图的剖视图和/或平面图描述了示例性实施方式。在附图中,为了清楚,放大了层和区域的厚度。因此,可设想到由于例如制造技术和/或公差引起的相对于附图的形状的变动。因此,示例性实施方式不应解释为局限于本文示出的区域的形状,而是包括因例如制造而引起的形状偏差。例如,示为矩形的蚀刻区域通常将具有弯曲的特征。因此,附图中所示的区域本质上是示意性的,且它们的形状并非旨在示出设备的区域的实际形状,并且并非旨在限制示例性实施方式的范围。
本公开的一些实施例提供了一种显示装置,显示装置例如可以为OLED(OrganicLight-Emitting Diode,有机发光二极管)显示装置、QLED(Quantum Dot Light EmittingDiodes,量子点发光二极管)显示装置、MicroLED(Micro Light Emitting Diodes,微发光二极管)、miniLED(mini Light Emitting Diodes,迷你发光二极管)显示装置等中的一种。
下面以该显示装置为OLED显示装置为例,对该显示装置的结构进行介绍。
显示装置例如包括显示面板,如图1所示,显示面板具有显示区A和设置于显示区A周边的周边区S。显示区A包括多个亚像素区P,周边区S用于布线,如栅极驱动电路100。
在一些实施例中,继续参见图1,显示面板包括:衬底基板1,以及设置于衬底基板1上,且位于亚像素区P的像素驱动电路10,和与像素驱动电路10耦接的发光器件20,栅极驱动电路100与像素驱动电路10连接,发光器件20在像素驱动电路10的驱动下发光。
上述像素驱动电路10例如可以为2T1C型的像素驱动电路,也可以为3T1C型的像素驱动电路,还可以为7T1C型的像素驱动电路,其中T代表薄膜晶体管(Thin-filmtransistor,TFT),C代表存储电容,2T1C型即表示包括2个TFT和1个存储电容Cst的像素驱动电路10,依次类推。
无论上述哪种像素驱动电路10,TFT,尤其是金属氧化物半导体TFT在光照条件下TFT器件特性将发生退化,此外,在光照时NBS下即NBIS(Negative gate biasillumination stress,负栅偏压光照应力)TFT器件转移特性将发生明显的负向漂移,具体表现为在NBIS下阈值电压(Vth)负漂。因此,提高TFT在NBIS下的阈值电压稳定性显得尤为重要。
在一些实施例中,如图2所示,像素驱动电路10包括驱动晶体管T1和电容器Cst。驱动晶体管T1包括栅极g和有源层11,驱动晶体管T1的有源层11包括有源部11a、第一导电部11b和第二导电部11c,栅极g相比于有源层11远离衬底基板1,有源部11a包括与栅极g齐平的边沿i。也即,驱动晶体管T1为顶栅型晶体管,有源部11a即为沟道区(是指有源层11与栅极g交叠的区域),有源部11a的材料可以为金属半导体材料,如IGZO(indium gallium zincoxide,氧化铟镓锌),第一导电部11b和第二导电部11c可以为对IGZO导体化处理后的材料,分别作为驱动晶体管T1的源极区和漏极区(如图2所示,源极区和漏极区是位于有源部11a两侧的区域)。
电容器Cst包括:沿衬底基板1的厚度方向,相对设置的第一极板C1和第二极板C2。第一极板C1与驱动晶体管T1的栅极g耦接,第二极板C2设置于栅极g远离衬底基板1的一侧,且第二极板C2能够遮光,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内。
其中,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内,是指,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影与第二极板C2在衬底基板1上的正投影重叠,且有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影和第二极板C2的边沿在衬底基板1上的正投影之间具有间隙。
由有源部11a是有源层11上与栅极g具有交叠区域的部分,可以得知,有源部11a的边沿可以包括两部分,第一部分是与栅极g的边沿齐平的部分,第二部分是与有源层11的边沿齐平的部分j。
其中,有源部11A的边沿与栅极g的边沿齐平的部分即为有源部11a与栅极g的边沿齐平的边沿i。如图2所示,有源部11a与栅极g齐平的边沿i可以包括上边沿i1和下边沿i2。这样一来,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内,是指,上边沿i1和下边沿i2在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内。
这样,在发光器件20在像素驱动电路10的驱动下发光时,由于第二极板C2能够遮光,且有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内,因此,能够防止发光器件20发出的光从有源部11a与栅极g齐平的边沿i(如图2所示的上边沿i1和下边沿i2)照射到有源部11a上,与相关技术中,如图4、图5和图6所示,有源部11a与栅极g齐平的部分边沿(如图4中的下边沿i2)在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内相比,能够减少光照干扰,从而能够提高驱动晶体管T1在NBIS下的阈值电压稳定性。
基于此,在一些实施例中,发光器件20发出的光自远离衬底基板1的一侧出射。也即,该显示面板可以为顶发射型显示面板。
在一些实施例中,有源部11a与栅极g齐平边沿i在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内,具有两种可能的情况,第一种情况,如图2和图3所示,有源部11a在衬底基板1上的正投影位于第二极板C2在衬底基板1上的正投影以内。也即,有源部11a在衬底基板1上的正投影与第二极板C2在衬底基板1上的正投影重叠,且有源部11a的所有边沿(包括边沿i和边沿j)与第二极板C2的边沿之间具有间隙。第二种情况,如图9和图10所示,第二极板C2上设置有开口K,第二极板C2具有内边沿和外边沿,开口K的边沿构成第二极板C2的内边沿,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影位于第二极板C2的外边沿在衬底基板1上的正投影,和第二极板C2的内边沿在衬底基板1上的正投影之间。也即,有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影与第二极板C2在衬底基板1上的正投影重叠,且有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影与第二极板C2的外边沿在衬底基板1上的正投影之间,以及有源部11a与栅极g齐平的边沿i在衬底基板1上的正投影与第二极板C2的内边沿在衬底基板1上的正投影之间均具有间隙。
在一些实施例中,开口K可以是封闭的,也即如图9所示,开口K的边沿构成第二极板C2的内边沿,第二极板C2的内边沿和第二极板C2的外边沿之间具有间隙。在另一些实施例中,如图11所示,开口K也可以是形成在第二极板C2的外边沿上的缺口,这时,有源部11a的部分边沿(如可以是上述有源部11a的边沿中与有源层11的边沿齐平的部分j)未被第二极板C2遮盖。
这里,与上述第一种情况相比,在第二种情况下,继续参见图9和图11,通过对发光器件20发出的光从有源部11a与栅极g齐平的边沿i照射到有源部11a进行遮挡,能够在尽可能减少光照的情况下,通过开口K对有源部11a进行光照,为后续产线光学检测TFT沟道区不良提供便利。
在一些实施例中,驱动晶体管T1的源极区和漏极区分别作为驱动晶体管T1的源极和漏极。
在另一些实施例中,如图2和图3所示,驱动晶体管T1还可以包括:第一导电图案12a。驱动晶体管T1的第一导电部11b具有第一接触部M,驱动晶体管T1的第二导电部11c具有第二接触部L,第一接触部M与第一导电图案12a接触,第二接触部L与第二极板C2接触。也即,第一导电图案12a和第二极板C2上的一部分分别作为驱动晶体管T1的源极和漏极。
其中,根据上述第二极板C2设置于栅极g远离衬底基板1的一侧,可以得知,第二极板C2和第二导电部11c之间设置有绝缘层,因此,第二极板C2与第二导电部11c之间可以通过设置在绝缘层中的过孔接触,而第一导电图案12a可以与第二极板C2同层设置,也可以与第二极板C2不同层设置,在第一导电图案12a与第二极板C2同层设置的情况下,第一导电图案12a同样可以通过设置在绝缘层中的过孔与第一导电部11b接触,在第一导电图案12a与第二极板C2不同层的情况下,示例的,第一导电图案12a可以与第一导电部11b直接接触,也即,第一导电图案12a和第一导电部11b之间不存在其他层。
在一些实施例中,如图2和图3所示,第一导电图案12a与第二极板C2同层设置,且第一接触部M相比于第二接触部L远离有源部11a。
根据上述在第一导电图案12a与第二极板C2同层设置的情况下,第一导电图案12a和第一导电部11b,以及第二极板C2和第二导电部11c均通过设置于绝缘层中的过孔分别与第一接触部M和第二接触部L接触,可以得知,在第一接触部M相比于第二接触部L远离有源部11a的情况下,有利于第一导电图案12a和第二极板C2之间具有较大的间隙,避免第一导电图案12a和第二极板C2之间发生短路。
在一些实施例中,如图2、图9和图11所示,像素驱动电路10还包括第一开关晶体管T2,第一开关晶体管T2包括有源层13,第一开关晶体管T2的有源层13包括有源部13a、第一导电部13b和第二导电部13c。第一开关晶体管T2的第一导电部13b用于接收复位信号或提供感测信号Sense,其中,复位信号用于对发光器件的阳极进行复位,感测信号用于计算驱动晶体管T1的阈值电压。第一开关晶体管T2的第二导电部13c与第二极板C2耦接。
也即,上述像素驱动电路10可以为3T1C型的像素驱动电路,3T1C型的像素驱动电路的等效电路图如图13所示,此时,第一开关晶体管T2的第一导电部13c、第二极板C2和发光器件20的阳极相交于S点,基于此,可通过感测信号线Sense感测驱动晶体管T1的参数,以通过外部方式进行阈值电压的补偿。
在这些实施例中,与上述驱动晶体管T1相类似地,第一开关晶体管T2的第一导电部13b和第二导电部13c也可以作为第一开关晶体管T2的源极和漏极,分别与感测信号线Sense和第二极板C2耦接。
在一些实施例中,如图2、图9和图11所示,像素驱动电路10还包括:设置于驱动晶体管T1的有源层11a靠近衬底基板1一侧的遮光金属层14。驱动晶体管T1的有源部11a在衬底基板1上的正投影位于遮光金属层14在衬底基板1上的正投影以内。遮光金属层14与第二极板C2耦接。
其中,驱动晶体管T1的有源部11a在衬底基板1上的正投影位于遮光金属层14在衬底基板1上的正投影以内,是指,驱动晶体管T1的有源部11a在衬底基板1上的正投影完全位于遮光金属层13在衬底基板1上的正投影以内,且驱动晶体管T1的有源部11a的边沿在衬底基板1上的正投影与遮光金属层14的边沿在衬底基板1上的正投影之间具有间隙。
在这些实施例中,通过设置遮光金属层14,能够避免光线从衬底基板1一侧照射到有源部11a上,从而能够进一步提高TFT的光照稳定性,避免驱动晶体管在NBIS下发生阈值电压漂移。同时,通过设置遮光金属层14,在第一极板C1与驱动晶体管T1的有源层11a同层设置的情况下,如图14所示,还能够使遮光金属层13和第一极板C1构成与电容器Cst并联的另一电容器,从而可以增大像素驱动电路10中电容器Cst的存储电容的电容量,进一步避免显示面板画面显示不均。
在一些实施例中,如图9、图10、图11和图12所示,第一开关晶体管T2还包括:第二导电图案15。第一开关晶体管T2的第二导电部13c具有第三接触部V,第三接触部V与第二导电图案15接触。如图11所示,第二极板C2与第二导电图案15连接为一体结构,这时,可以通过第二导电图案15和/或第二极板C2与遮光金属层14耦接,从而实现第二极板C2与遮光金属层14耦接。或者,如图9所示,第二极板C2在衬底基板1上的正投影和第二导电图案15在衬底基板1上的正投影之间具有间隙,且第二导电图案15和第二极板C2分别与遮光金属层14耦接,从而实现第一开关晶体管T2的第二导电部14c通过第二导电图案15和遮光金属层14与第二极板C2耦接。
在这些实施例中,遮光金属层14还起到辅助电极的作用,可以提高第二极板C2和第一开关晶体管T1的第二导电部14c连接的导电效果。
在一些实施例中,如图9、图11和图12所示,第一开关晶体管T2的有源层13和驱动晶体管T1的有源层11同层设置,第二导电图案15与第二极板C2同层设置,像素驱动电路10还包括设置于第一开关晶体管T2的有源层13a和第二导电图案15之间的第一绝缘层16,以及设置于第一开关晶体管T2的有源层13a和遮光金属层14之间的第二绝缘层17。第一绝缘层16中设置有第一过孔h1,第二绝缘层17中设置有第二过孔h2,第一过孔h1和第二过孔h2在衬底基板1上的正投影重叠。第二导电图案15通过第一过孔h1与第三接触部V耦接,遮光金属层14通过第二过孔h2与第三接触部V耦接。
在这些实施例中,通过使第一过孔h1和第二过孔h2在衬底基板1上的正投影重叠,与相关技术中,如图4、图5、图7和图8所示,第一过孔h1和第二过孔h2分别占用一定的空间,以实现第一开关晶体管T2的第二导电部14c分别与第二导电图案15和遮光金属层14耦接相比,采用第二导电部14c作为搭接层,通过同一位置处的过孔即可将第一开关晶体管T2的第二导电部14c分别与遮光金属层14和第二导电图案15耦接,从而能够节省空间。
在一些实施例中,如9和图11所示,第二导电图案15在第一方向(如图4和图11中箭头a所示方向)和第二方向(如图9和图11中箭头b所示方向)上均与第二极板C2正对,第一方向和第二方向是平行于衬底基板1所在的平面,且相互垂直的两个方向。
如图9和图11所示,为第二导电图案15与第二极板C2的位置关系的一种示例,与相关技术中,如图4和图5所示,第二导电图案15通过第二过孔h2与遮光金属层14耦接,第二导电图案15仅在第一方向上与第二极板C2正对相比,可以增大第二极板C2的面积。同时,在第一极板C1与有源层11同层设置的情况下,还能够增大第一极板C1的面积,从而能够增大电容器Cst的存储电容的电容量。
在一些实施例中,如图9和图11所示,第一极板C1与有源层11a同层设置,且第一极板C1在衬底基板1上的正投影与第二极板C2在衬底基板1上的正投影重叠。
在这些实施例中,仍然以图9和图11为例,在第二导电图案15在第二方向上与第二极板C2正对的情况下,由于第一极板C1在衬底基板1上的正投影与第二极板C2在衬底基板1上的正投影重叠,因此,与相关技术中如图4所示相比,能够进一步增大电容器Cst的存储电容的电容量。
在一些实施例中,如图11所示,像素驱动电路还包括:第二开关晶体管T3。第二开关晶体管T3包括有源层18,第二开关晶体管T3的有源层18包括有源部18a、第一导电部18b和第二导电部18c。第二开关晶体管T3的第一导电部18b用于接收数据信号,第二开关晶体管T3的第二导电部18c与驱动晶体管T1的栅极g耦接。
在这些实施例中,第二开关晶体管T3的第一导电部18b和第二导电部18c同样可以作为第二开关晶体管T3的源极和漏极。
参考图13所示的3T1C的等效电路图,第二开关晶体管T3的第二导电部18c与驱动晶体管T1的栅极g连接于G点。
在一些实施例中,如图15所示,显示面板还包括:设置于衬底基板上的电源线ELVDD。像素驱动电路中驱动晶体管T1的第一导电部11b与电源线ELVDD耦接。通过电源线ELVDD向驱动晶体管T1写入ELVDD信号。
在一些实施例中,如图15所示,在驱动晶体管T1还包括第一导电图案12a的情况下,电源线ELVDD可以与第一导电图案12a同层设置,且电源线线ELVDD与第一导电图案12a接触。
在一些实施例中,如图15所示,在像素驱动电路10还包括遮光金属层14的情况下,显示面板还包括:与遮光金属层14同层设置的第三导电图案19。第三导电图案19分别与驱动晶体管T1的第一导电部11b和电源线ELVDD耦接。第三导电图案19可以作为辅助电极,有利于提高驱动晶体管T1的第一导电部11b和电源线ELVDD连接的导电效果。
在此,需要说明的是,在显示面板中,如图1所示,多个亚像素区P可以呈阵列形式排布。且电源线ELVDD可以为多条,每条电源线ELVDD沿亚像素区P的列方向排列,至少一列像素驱动电路10与一条电源线ELVDD连接。
在一些实施例中,如图15所示,显示面板还可以包括:设置于衬底基板上的感测信号线Sense。第一开关晶体管T2的第一导电部13b与感测信号线Sense耦接。在复位阶段,感测信号线Sense提供复位信号至节点S,以对驱动件2的阳极进行复位,在感测阶段,节点S的信号通过第一开关晶体管T2传输至感测信号线Sense的信号即为感测信号Sense,感测信号用于计算驱动晶体管T1的阈值电压。
在一些实施例中,感测信号线Sense可以与电源线ELVDD平行,且与电源线ELVDD同层设置。
在一些实施例中,如图15所示,显示面板还包括:与遮光金属层14同层设置的第四导电图案30,第四导电图案30分别与第一开关晶体管T2的第一导电部13b部和感测信号线Sense耦接。第四导电图案30可以作为辅助电极,有利于提高第一开关晶体管T2的第一导电部13b部和感测信号线Sense连接的导电效果。
在一些实施例中,如图15所示,显示面板还可以包括:设置于衬底基板1上的数据线Data。第二开关晶体管T3的第一导电部18b与数据线Data耦接。通过数据线Data向第二开关晶体管T3写入数据信号。
在一些实施例中,数据线Data、感测信号线Sense和电源线ELVDD可以与第二极板C2同层设置。
其中,数据线Data、感测信号线Sense、电源线ELVDD和第二极板C2的材料可以选自铜(Cu)、铝(Al)、钼(Mo)、钛(Ti)、铬(Cr)和钨(W)的金属单质以及这些金属单质构成的金属合金。
基于上述,以下,将结合图13和图15所示,对像素驱动电路的工作过程进行描述。
其中,如图13和图15所示,第一栅极信号端G1被配置为接收第一栅极信号G1,第二栅极信号端G2被配置为接收第二栅极信号G2,数据线Data被配置为接收数据信号Data,该数据信号Data例如包括检测数据信号Data1和显示数据信号Data2,电源线ELVDD被配置为接收电源电压信号ELVDD,该电源电压信号ELVDD的范围例如为-5V~5V,电源电压信号端ELVSS被配置为接收电源电压信号ELVSS,该电源电压信号ELVSS例如为固定电压信号,例如为小于或等于0V的电压信号;感测信号线Sense被配置为提供复位信号或获得感测信号Sense,其中,复位信号用于对发光器件20的阳极进行复位,感测信号用于计算驱动晶体管T1的阈值电压。
当像素驱动电路工作在一图像帧(1Frame)的消隐时段时,像素驱动电路的工作过程例如为:在第一栅极信号端G1提供的第一栅极信号G11的控制下,第二开关晶体管T3开启,通过数据线Data向节点G传输检测数据信号Data1;在第二栅极信号端G2提供的第二栅极信号G21的控制下,第一开关晶体管T2开启,将节点S的信号通过第一开关晶体管T2传输至感测信号线Sense;当检测数据信号Data1和电源电压信号ELVDD使得节点G控制第二开关晶体管T3截止时,测量出感测信号线Sense上的感测信号Sense的大小,便可根据检测数据信号Data1与感测信号Sense之差计算出驱动晶体管T1的阈值电压Vth。
上述过程中,通过控制感测晶体管测量出了感测信号Sense,从而计算出了驱动晶体管的阈值电压,计算出驱动晶体管的阈值电压后再将该阈值电压补偿进显示数据信号Data2中,从而便完成了对像素驱动电路的外部补偿。参考图15所示,在进行外部补偿时,像素驱动电路需要接收第一栅极信号G11和第二栅极信号G21,以打开第一开关晶体管T2和第二开关晶体管T3,此时感测信号端Sense处于悬浮状态,其相当于电容;感测数据信号Data1控制驱动晶体管T1打开后,电源电压信号ELVDD将传输至节点S,对节点S充电直至节点S的电位不再变化,此时节点G的电位与节点S的电位之差则等于驱动晶体管T1的阈值电压,而第一开关晶体管T2也处于开启状态,节点S的信号通过第一开关晶体管T2传输至感测信号端Sense的信号即为感测信号Sense,此时感测信号Sense的大小等于节点S的电位,所以可以通过计算感测数据信号Data1和感测信号Sense之差计算出驱动晶体管T1的阈值电压。
当像素驱动电路工作在一图像帧的显示时段时,像素驱动电路的工作过程例如包括复位阶段、数据写入阶段和发光阶段。
在复位阶段,在第二栅极信号端G2提供的第二栅极信号G22的控制下,第一开关晶体管T2开启,将感测信号端Sense提供的复位信号传输至节点S,以对发光器件20的阳极进行复位。
在数据写入阶段,在第一栅极信号端G1提供的第一栅极信号G12的控制下,第二开关晶体管T3开启,将数据线Data提供的显示数据信号Data2传输至节点G,并对存储电容Cst进行充电。
在发光阶段,在节点G的控制下,驱动晶体管T3开启,存储电容Cst开始向节点G放电,使得节点G的电位保持一段时间,从而保证驱动晶体管T3的开启时间。驱动晶体管T3开启后,在电源线ELVDD提供的电源电压信号ELVDD和其栅极电压的控制下,向发光器件20输出驱动信号,驱动信号例如为驱动电流,在驱动信号的控制下,发光器件20开始发光。
在像素驱动电路工作在一图像帧的过程中,第一栅极信号端G1和第二栅极信号端G2所接收的栅极信号均由栅极驱动电路提供。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (18)
1.一种显示面板,包括:
衬底基板;以及
设置于所述衬底基板上的像素驱动电路,所述像素驱动电路包括:驱动晶体管和电容器;
所述驱动晶体管包括:栅极和有源层,所述驱动晶体管的所述有源层包括有源部、第一导电部和第二导电部,所述栅极相比于所述有源层远离所述衬底基板,所述有源部包括与所述栅极齐平的边沿;
所述电容器包括:沿所述衬底基板的厚度方向,相对设置的第一极板和第二极板,所述第一极板与所述驱动晶体管的栅极耦接,所述第二极板设置于所述栅极远离所述衬底基板的一侧,且所述第二极板能够遮光,所述有源部与栅极齐平的边沿在所述衬底基板上的正投影位于所述第二极板在所述衬底基板上的正投影以内。
2.根据权利要求1所述的显示面板,其中,
所述驱动晶体管的所述有源部位于所述第二极板在所述衬底基板上的正投影以内;
或者,
所述第二极板上设置有开口,所述第二极板具有内边沿和外边沿,所述开口的边沿构成所述第二极板的内边沿,所述驱动晶体管的所述有源部与栅极齐平的边沿在所述衬底基板上的正投影位于所述第二极板的外边沿在所述衬底基板上的正投影,和所述第二极板的内边沿在所述衬底基板上的正投影之间。
3.根据权利要求1所述的显示面板,其中,所述驱动晶体管还包括:第一导电图案;
所述驱动晶体管的所述第一导电部具有第一接触部,所述驱动晶体管的所述第二导电部具有第二接触部;所述第一接触部与所述第一导电图案接触,所述第二接触部与所述第二极板接触。
4.根据权利要求3所述的显示面板,其中,所述第一导电图案和所述第二极板同层设置,且所述第一接触部相比于所述第二接触部远离所述有源部。
5.根据权利要求1所述的显示面板,其中,所述像素驱动电路还包括:第一开关晶体管;
所述第一开关晶体管包括有源层,所述第一开关晶体管的有源层包括有源部、第一导电部和第二导电部;
所述第一开关晶体管的所述第一导电部用于接收复位信号或提供感测信号,所述第一开关晶体管的所述第二导电部与所述第二极板耦接。
6.根据权利要求1~5任一项所述的显示面板,其中,所述像素驱动电路还包括:设置于所述驱动晶体管的有源层靠近所述衬底基板一侧的遮光金属层;
所述驱动晶体管的有源部在所述衬底基板上的正投影位于所述遮光金属层在所述衬底基板上的正投影以内,且所述遮光金属层与所述第二极板耦接。
7.根据权利要求6所述的显示面板,其中,在所述像素驱动电路还包括第一开关晶体管的情况下,所述像素驱动电路还包括:第二导电图案;
所述第一开关晶体管的所述第二导电部具有第三接触部,所述第三接触部与所述第二导电图案接触;
所述第二极板与所述第二导电图案连接为一体结构,或者,所述第二极板在所述衬底基板上的正投影和所述第二导电图案在所述衬底基板上的正投影之间具有间隙,且所述第二导电图案和所述第二极板分别与所述遮光金属层耦接。
8.根据权利要求7所述的显示面板,其中,所述第一开关晶体管的有源层和所述驱动晶体管的有源层同层设置,所述第二导电图案和所述第二极板同层设置;
所述像素驱动电路还包括设置于所述第一开关晶体管的有源层和所述第二导电图案之间的第一绝缘层,以及设置于第一开关晶体管的有源层和遮光金属层之间的第二绝缘层;
所述第一绝缘层中设置有第一过孔,所述第二绝缘层中设置有第二过孔,所述第一过孔和所述第二过孔在所述衬底基板上的正投影重叠,所述第二导电图案通过所述第一过孔与所述第三接触部接触,所述遮光金属层通过所述第二过孔与所述第三接触部耦接。
9.根据权利要求7或8所述的显示面板,其中,
所述第二导电图案在第一方向和第二方向上均与所述第二极板正对,所述第一方向和所述第二方向是平行于所述衬底基板所在的平面,且相互垂直的两个方向。
10.根据权利要求1所述的显示面板,其中,
所述第一极板与所述驱动晶体管的有源层同层设置,且所述第一极板在所述衬底基板上的正投影与所述第二极板在所述衬底基板上的正投影重叠。
11.根据权利要求1~5任一项所述的显示面板,其中,
所述像素驱动电路还包括:第二开关晶体管;
所述第二开关晶体管包括有源层,所述第二开关晶体管的有源层包括有源部、第一导电部和第二导电部;
所述第二开关晶体管的第一导电部用于接收数据信号,所述第二开关晶体管的第二导电部与所述驱动晶体管的栅极耦接。
12.根据权利要求1~5任一项所述的显示面板,还包括:设置于衬底基板上的电源线;
所述像素驱动电路中所述驱动晶体管的第一导电部与所述电源线耦接。
13.根据权利要求12所述的显示面板,其中,
在所述驱动晶体管还包括第一导电图案的情况下,所述电源线与所述第一导电图案同层设置,且所述电源线与所述第一导电图案接触。
14.根据权利要求12所述的显示面板,其中,在所述像素驱动电路还包括遮光金属层的情况下,所述显示面板还包括:与所述遮光金属层同层设置的第三导电图案,所述第三导电图案分别与所述驱动晶体管的第一导电部和所述电源线耦接。
15.根据权利要求6所述的显示面板,还包括:设置于所述衬底基板上的感测信号线;
所述第一开关晶体管的第一导电部与所述感测信号线耦接。
16.根据权利要求15所述的显示面板,还包括:与所述遮光金属层同层设置的第四导电图案,所述第四导电图案分别与所述第一开关晶体管的所述第一导电部和所述感测信号线耦接。
17.根据权利要求1~5任一项所述的显示面板,还包括:设置于所述衬底基板上,且与所述像素驱动电路耦接的发光器件;
所述发光器件发出的光自远离所述衬底基板的一侧出射。
18.一种显示装置,包括:如权利要求1~17任一项所述的显示面板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110308898.9A CN113066804B (zh) | 2021-03-23 | 2021-03-23 | 显示面板和显示装置 |
PCT/CN2021/132197 WO2022199081A1 (zh) | 2021-03-23 | 2021-11-22 | 显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110308898.9A CN113066804B (zh) | 2021-03-23 | 2021-03-23 | 显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113066804A true CN113066804A (zh) | 2021-07-02 |
CN113066804B CN113066804B (zh) | 2023-04-18 |
Family
ID=76563171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110308898.9A Active CN113066804B (zh) | 2021-03-23 | 2021-03-23 | 显示面板和显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN113066804B (zh) |
WO (1) | WO2022199081A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022199081A1 (zh) * | 2021-03-23 | 2022-09-29 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150097856A (ko) * | 2014-02-17 | 2015-08-27 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
CN108206010A (zh) * | 2016-12-16 | 2018-06-26 | 乐金显示有限公司 | 薄膜晶体管基板及包括薄膜晶体管基板的显示装置 |
US20190164999A1 (en) * | 2017-11-29 | 2019-05-30 | Lg Display Co., Ltd. | Thin-Film Transistor Array Substrate and Organic Light-Emitting Display Device Including the Same |
CN110190091A (zh) * | 2019-05-15 | 2019-08-30 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其制作方法 |
CN111180491A (zh) * | 2020-01-02 | 2020-05-19 | 京东方科技集团股份有限公司 | 显示装置及其显示面板、显示面板的制作方法 |
CN111276499A (zh) * | 2020-03-26 | 2020-06-12 | 合肥鑫晟光电科技有限公司 | 显示用基板及其制备方法、显示装置 |
CN111341814A (zh) * | 2020-03-11 | 2020-06-26 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示面板的制作方法 |
CN210984240U (zh) * | 2019-12-12 | 2020-07-10 | 京东方科技集团股份有限公司 | 驱动背板及显示面板 |
US20200294446A1 (en) * | 2018-11-08 | 2020-09-17 | Boe Technology Group Co., Ltd. | Display substrate and manufacturing method thereof, display device |
CN111834465A (zh) * | 2019-12-09 | 2020-10-27 | 云谷(固安)科技有限公司 | 阵列基板、显示面板及显示装置 |
CN111863837A (zh) * | 2020-07-13 | 2020-10-30 | 武汉华星光电半导体显示技术有限公司 | 阵列基板和显示面板 |
CN112259595A (zh) * | 2020-10-30 | 2021-01-22 | 武汉天马微电子有限公司 | 一种阵列基板以及显示面板 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113066804B (zh) * | 2021-03-23 | 2023-04-18 | 合肥鑫晟光电科技有限公司 | 显示面板和显示装置 |
-
2021
- 2021-03-23 CN CN202110308898.9A patent/CN113066804B/zh active Active
- 2021-11-22 WO PCT/CN2021/132197 patent/WO2022199081A1/zh active Application Filing
Patent Citations (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150097856A (ko) * | 2014-02-17 | 2015-08-27 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
CN108206010A (zh) * | 2016-12-16 | 2018-06-26 | 乐金显示有限公司 | 薄膜晶体管基板及包括薄膜晶体管基板的显示装置 |
US20190164999A1 (en) * | 2017-11-29 | 2019-05-30 | Lg Display Co., Ltd. | Thin-Film Transistor Array Substrate and Organic Light-Emitting Display Device Including the Same |
US20200294446A1 (en) * | 2018-11-08 | 2020-09-17 | Boe Technology Group Co., Ltd. | Display substrate and manufacturing method thereof, display device |
CN110190091A (zh) * | 2019-05-15 | 2019-08-30 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及其制作方法 |
CN111834465A (zh) * | 2019-12-09 | 2020-10-27 | 云谷(固安)科技有限公司 | 阵列基板、显示面板及显示装置 |
CN210984240U (zh) * | 2019-12-12 | 2020-07-10 | 京东方科技集团股份有限公司 | 驱动背板及显示面板 |
CN111180491A (zh) * | 2020-01-02 | 2020-05-19 | 京东方科技集团股份有限公司 | 显示装置及其显示面板、显示面板的制作方法 |
CN111341814A (zh) * | 2020-03-11 | 2020-06-26 | 深圳市华星光电半导体显示技术有限公司 | 显示面板及显示面板的制作方法 |
CN111276499A (zh) * | 2020-03-26 | 2020-06-12 | 合肥鑫晟光电科技有限公司 | 显示用基板及其制备方法、显示装置 |
CN111863837A (zh) * | 2020-07-13 | 2020-10-30 | 武汉华星光电半导体显示技术有限公司 | 阵列基板和显示面板 |
CN112259595A (zh) * | 2020-10-30 | 2021-01-22 | 武汉天马微电子有限公司 | 一种阵列基板以及显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022199081A1 (zh) * | 2021-03-23 | 2022-09-29 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2022199081A1 (zh) | 2022-09-29 |
CN113066804B (zh) | 2023-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11404002B2 (en) | Pixel unit, compensation method of pixel unit, display device and manufacturing method of display device | |
US11264443B2 (en) | Display substrate with light shielding layer and manufacturing method thereof, and display panel | |
CN108122928B (zh) | 包括多类型薄膜晶体管的有机发光显示装置 | |
US10510302B2 (en) | Electroluminescent display device | |
US11489029B2 (en) | Transparent display substrate including capacitor overlapping driving and switching TFTs, and manufacturing method therefor | |
US11315977B2 (en) | Photosensitive assembly and method for preparing the same, array substrate, and display device | |
US20150179724A1 (en) | Organic light emitting diode display device and method of fabricating the same | |
CN109326624B (zh) | 像素电路、其制造方法及显示装置 | |
US20210098549A1 (en) | Thin film transistor array substrate and organic light emitting diode panel | |
KR20150080355A (ko) | 유기 발광 디스플레이 장치와 이의 제조 방법 | |
CN105789266A (zh) | 一种oled阵列基板及其制备方法、显示装置 | |
US9547036B2 (en) | Organic light emitting diode display, and fabricating and inspecting methods thereof | |
CN111682031B (zh) | 一种显示基板及其制备方法、显示装置 | |
US20220102461A1 (en) | Display device, display panel and method of manufacturing display panel | |
US20070012926A1 (en) | Display device with reduced number of wires and manufacturing method thereof | |
US10868103B2 (en) | Wiring structure and manufacture method thereof, OLED array substrate and display device | |
KR20140022523A (ko) | 박막 트랜지스터 기판과 그 제조방법 및 그를 이용한 유기 발광장치 | |
CN114974120B (zh) | 半导体基板及其驱动方法、半导体显示装置 | |
CN113066804B (zh) | 显示面板和显示装置 | |
US20230337496A1 (en) | Display substrate, manufacturing method thereof, and display device | |
US20240040880A1 (en) | Display panel and display device | |
KR102449066B1 (ko) | 표시장치용 어레이기판 및 그 제조방법 | |
US20220376019A1 (en) | Array substrate and display device | |
US20240172476A1 (en) | Display Substrate and Display Apparatus | |
US7095171B2 (en) | Active matrix organic electroluminescent device and fabricating method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |