CN113035114B - 显示驱动模组及电子设备 - Google Patents

显示驱动模组及电子设备 Download PDF

Info

Publication number
CN113035114B
CN113035114B CN202110431549.6A CN202110431549A CN113035114B CN 113035114 B CN113035114 B CN 113035114B CN 202110431549 A CN202110431549 A CN 202110431549A CN 113035114 B CN113035114 B CN 113035114B
Authority
CN
China
Prior art keywords
sub
driving
line
circuit
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110431549.6A
Other languages
English (en)
Other versions
CN113035114A (zh
Inventor
杨文强
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vivo Mobile Communication Co Ltd
Original Assignee
Vivo Mobile Communication Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vivo Mobile Communication Co Ltd filed Critical Vivo Mobile Communication Co Ltd
Priority to CN202110431549.6A priority Critical patent/CN113035114B/zh
Publication of CN113035114A publication Critical patent/CN113035114A/zh
Application granted granted Critical
Publication of CN113035114B publication Critical patent/CN113035114B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请公开了一种显示驱动模组及电子设备,属于通信技术领域。显示驱动模组,包括显示驱动芯片、至少两条并联的子像素驱动线路、多条数据输出线路和降噪线路;每条数据输出线路和降噪线路均电连接在显示驱动芯片上,每条子像素驱动线路电连接在多条数据输出线路上;降噪线路位于至少两条子像素驱动线路中的一条或者多条子像素驱动线路的周侧,降噪线路用于减少子像素驱动线路向外发射的电磁波。这样,这样在子像素驱动线路依次驱动每条数据输出线路时,产生的电磁波在降噪线路的作用下减少,使得显示驱动模组对外发射的电磁波的减少,进而降低了显示驱动模组在驱动时对其它电学器件造成的信号干扰。

Description

显示驱动模组及电子设备
技术领域
本申请属于通信技术领域,具体涉及一种显示驱动模组及电子设备。
背景技术
随着电子的不断发展,电子设备的性能也越来越强大,为使用户具有更佳的视觉体验,电子设备包括的显示模组的显示区域正在逐步提高。目前,为提高显示模组的显示区域,通常采用窄变框的设计以提升显示模组的屏占比。
相关技术中,基于生产成本的考虑,通常将显示驱动芯片设置在显示模组包括的玻璃面板上,为了适应窄边框的设计,驱动走线通常采用双面走线或者更窄的走线等,进而使得线路扇出和多路复用器沿着显示模组的长轴的方向缩短。
然而,在实现本申请过程中,发明人发现相关技术中至少存在如下问题:由于线路扇出和多路复用器沿着显示模组的长轴的方向缩短,因此使得显示驱动芯片和驱动走线的布局趋近于电子设备的边缘位置,又由于电子设备的边缘位置通常设置有天线,因此显示驱动芯片和驱动走线容易对天线造成信号干扰,使得天线的通讯信号减弱,进而使得天线的可靠性降低,且影响用户体验。
发明内容
本申请实施例的目的是提供一种显示驱动模组及电子设备,能够解决显示驱动模组中的驱动芯片和驱动走线容易对天线造成信号干扰的问题。
第一方向,本申请实施例提供了一种显示驱动模组,包括显示驱动芯片、至少两条并联的子像素驱动线路、多条数据输出线路和降噪线路;
每条所述数据输出线路和所述降噪线路均电连接在所述显示驱动芯片上,每条所述子像素驱动线路电连接在多条所述数据输出线路上;
所述降噪线路位于至少两条所述子像素驱动线路中的一条或者多条所述子像素驱动线路的周侧,所述降噪线路用于减少所述子像素驱动线路向外发射的电磁波。
第二方面,本申请实施例提供了一种电子设备,所述电子设备包括第一方面所述的显示驱动模组;
所述天线位于所述显示驱动模组中的所述子像素驱动线路的一侧。
在本申请实施例中,由于降噪线路位于至少两条子像素驱动线路中的一条或者多条子像素驱动线路的周侧,降噪线路用于减少子像素驱动线路向外发射的电磁波,因此在信号屏蔽线路处于通电状态的情况下,信号屏蔽线路可以减少子像素驱动线路中向外发射的电磁波,这样在子像素驱动线路依次驱动每条数据输出线路时,产生的电磁波在降噪线路的作用下减少,使得显示驱动模组对外发射的电磁波的减少,进而降低了显示驱动模组在驱动时对其它电学器件造成的信号干扰。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例提供的第一种显示驱动模组的线路示意图;
图2是本申请实施例提供的第二种显示驱动模组的线路示意图;
图3是本申请实施例提供的第三种显示驱动模组的线路示意图;
图4是本申请实施例提供的显示驱动模组和天线的位置示意图;
图5是本申请实施例提供的子像素驱动线路的驱动原理示意图;
图6是本申请实施例提供的子像素驱动线路的控制时序图。
附图标记:
1-显示驱动芯片;2-子像素驱动线路;3-数据输出线路;4-降噪线路;5-天线;6-多路复用器;7-中框;8-玻璃面板;31-薄膜晶体管;41-驱动控制线路;42-接地环路;43-接地线路;431-跟随线路;432-接地子线路。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员获得的所有其他实施例,都属于本申请保护的范围。
本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本申请的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
在介绍本申请实施例提供的显示驱动模组之前,首先对显示驱动模组的应用场景以及存在的技术问题坐如下介绍:
为提高显示模组的显示区域,通常采用窄变框的设计以提升显示模组的屏占比。如图4所示,基于生产成本的考虑,通常将显示驱动模组包括的显示驱动芯片1以及多路复用器6的相关驱动走线设置在显示模组包括的玻璃面板8上,为了适应窄边框的设计,相关驱动走线通常采用双面走线或者更窄的走线等,进而使得线路扇出和多路复用器6沿着显示模组的长轴的方向缩短。然而,由于线路扇出和多路复用器沿着显示模组的长轴的方向缩短,因此使得显示驱动芯片1和多路复用器6的相关驱动走线的布局趋近于电子设备的边缘位置。而为了方便用户使用,即避免用户在手持电子设备时触碰到天线5,通常将电子设备的通讯天线5设置在电子设备的下边框位置,即靠近中框7的位置,使得天线5产生的电磁信号和显示驱动芯片1和多路复用器6的相关驱动走线产生的电磁信号具有干扰区域,干扰区域如图4中的A所示,因此导致显示驱动芯片1和多路复用器6的相关驱动走线容易对天线5造成信号干扰,使得天线的通讯信号减弱。
基于此,申请实施例以提供一种显示驱动模组及电子设备,以解决上述显示驱动模组中的显示驱动芯片1和多路复用器6的相关驱动走线对天线造成信号干扰的问题,具体实施例如图1、图2和图3所示。下面将结合附图对本发明实施例一的显示驱动模组的结构进行详地细说明。
图1是本申请实施例提供的显示驱动模组的结构示意图,图2是本申请实施例提供的第二种显示驱动模组的线路示意图,图3是本申请实施例提供的第三种显示驱动模组的线路示意图,如图1、图2和图3所示,该显示驱动模组包括显示驱动芯片1、至少两条并联的子像素驱动线路2、多条数据输出线路3和降噪线路4;每条数据输出线路3和降噪线路4电连接在显示驱动芯片1上,每条子像素驱动线路2电连接在多条数据输出线路3上;降噪线路4位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧,降噪线路4用于减少子像素驱动线路2向外发射的电磁波。
其中,显示驱动芯片1是显示模组成像系统的主要部分,集成有电阻、调节器、比较器和功率晶体管等部件,显示驱动芯片1用于驱动显示模组和控制驱动电流,显示驱动芯片1主要通过动态驱动的驱动方法来控制显示模组中的像素点的变化。显示驱动芯片1可以包括用于贮存显示数据的静态显示器、用于产生显示屏驱动时钟和内建振荡器以及时间基准和看门狗定时器等。
子像素驱动线路2为用于传递显示驱动芯片1驱动信号的线路,该驱动信号用于驱动多路复用器。子像素驱动线路2的条数可以为两条,也可以为三条,或者其它个数的条数,如图1所示,以包括三条子像素驱动线路2为例,三条子像素驱动线路2可以分别用于传递红色子像素、绿色子像素和蓝色子像素的驱动信号。多条子像素驱动线路2并联在显示驱动芯片1的驱动端上,以使传递的驱动信号互不干扰。具体的,如图5所示,三条子像素驱动线路2分别为CK1、CK2和CK3,CK1、CK2和CK3通过分时复用输出时序分别依次打开3个薄膜晶体管31使对应的红色子像素(Red,R),绿色子像素(Green,G),蓝色子像素(Blud,B)可以分时通过IN走线充电,分时复用输出时序如图6所示。
多条数据输出线路3为多路复用器6的相关驱动走线,数据输出线路3用于产生电压信号,并切换给不同子像素进行充电。在本申请实施例中,数据输出线路3的条数可以依据显示模组的视频显示格式确定,如显示模组的视频显示格式为1080P(一种屏幕分辨率单位),则数据输出线路3的条数为1080条,显示模组的视频显示格式为720P,则数据输出线路3的条数为720条,为清楚的表示数据输出线路3和子像素驱动线路2的连接关系,本申请实施例的图1、图2和图3中均以两条数据输出线路3为例进行说明。此外,显示驱动芯片1上包括多个绑定引脚,每条数据输出线路3的输出端均与一个所述绑定引脚连接,以使数据输出线路3和显示驱动芯片1电连接。其中,图1、图2和图3中的显示驱动芯片(Display DriverIntegrated Circuit,DDIC)表示显示驱动芯片1,图1、图2和图3中的天线(Ant)表示天线5,GND表示接地端。
此外,在本申请实施例中,多条数据输出线路3以多路复用的方式以减少显示驱动芯片1的管脚,本申请实施例采用时分多路复用的方式。具体的,如图1所示,每条数据输出线路3中并联设置有多个薄膜晶体管31,每条数据输出线路3中设置的薄膜晶体管31的个数和子像素驱动线路2的个数相等,如子像素驱动线路2有三个,则每条数据输出线路3中设置的薄膜晶体管31的个数也为三个,子像素驱动线路2有四个,则每条数据输出线路3中设置的薄膜晶体管31的个数也为四个。为方便同一子像素驱动线路2依次打开不同数据输出线路3中的同一薄膜晶体管31,多条数据输出线路3中的同一薄膜晶体管31应位于同一布局线上。
需要说明的是,由于多条数据输出线路3在工作时,需要根据分支的数目进行分时驱动,因此会因产生电磁波而导致中频信号干扰,进而对显示驱动模组附近设置的其它电学器件造成信号干扰。如显示驱动模组的一侧设置有天线5,在子像素驱动线路2不断的切换多条数据输出线路3中的数据输出时,导致多条子像素驱动线路2形成天线5效应,进而使得多条子像素驱动线路2产生于天线5通讯电磁发生交调的电磁波,进而降低了天线5的信噪比。
基于此,在本申请实施例中,降噪线路4位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧,以在降噪线路4处于通电状态的情况下,减少子像素驱动线路2中产生的电磁波。需要说明的是,子像素驱动线路2在通电的状态下,依据法拉第电磁感应原理会产生磁场,当位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧时,即降噪线路4处于子像素驱动线路2产生的磁场中时,当降噪线路4产生的电场发生变化时,则会对子像素驱动线路2的电磁波的传递造成影响。
具体的,降噪线路4可以为沿子像素驱动线路2走线布局的方向设置的接地线路43,可以为沿子像素驱动线路2走线布局的方向设置的驱动控制线路41,或者其它具有减弱电磁波的降噪线路4,本申请实施例对此不做限定。需要说明的是,周侧为任一条或者多条子像素驱动线路2靠近或者远离显示驱动芯片1的一侧。示例性的,当子像素驱动线路2的个数为3个时,降噪线路4可以为4条,也可以为3条,或者一条,在降噪线路4可以为4条的情况下,子像素驱动线路2靠近显示驱动芯片1的一侧均设置有一条降噪线路4,且在位于最外侧的子像素驱动线路2远离显示驱动芯片1的一侧也设置有一条降噪线路4,以达到屏蔽子像素驱动线路2中产生的电磁波的效果。在降噪线路4一条时,可以在任意相邻两个子像素驱动线路之间设置一条降噪线路4,以达到减少子像素驱动线路2中产生的电磁波的效果。
示例性的,在一种可能实现的方式中,降噪线路4为接地线路43,接地线路43处于子像素驱动线路的任一侧,如在每相邻两个子像素驱动线路2之间均设置有一条接地线路43,接地线路43的一端可以电连接在显示驱动芯片上,接地线路43的另一端接地。在这种情况下,当接地线路43靠近该通电子像素驱动线路2时,使得接地线路43可以处于通电子像素驱动线路2产生的磁场中,接地线路43中就会产生电流,在接地线路43中产生感应出的电动势,由于接地线路43一端接地,因此使得子像素驱动线路2产生生的电荷以及能量可以通过接地端释放,进而使得子像素驱动线路2中产生的电磁波减少。
在另一种可能实现的方式中,降噪线路4为驱动控制线路41,该驱动控制线路41中产生的驱动信号的信号幅度和子像素驱动线路2中产生的驱动信号的信号幅度相等,且该驱动控制线路41中产生的驱动信号的传递方向和子像素驱动线路2中产生的驱动信号的传递方向相反。具体的,即驱动控制线路41中产生的电场强度和子像素驱动线路2产生的电场强度相等,且驱动控制线路41产生的电场方向和子像素驱动线路2产生的电场方向相反,这样,根据法拉第电磁感应原理可得,驱动控制线路41中产生的交变磁通量和子像素驱动线路2中产生的交变磁通量大小相等且方向相反,进而使得驱动控制线路41中产生的电磁波和子像素驱动线路2中产生的电磁波的频率相等,驱动控制线路41中产生的电磁波的相位和子像素驱动线路2中产生的电磁波的相位相反,根据电磁波的叠加特性可得,频率相等相位相反的两个电磁波彼此抵消,进而减少了子像素驱动线路2中产生的电磁波。
从上述实施例可以看出,在本申请实施例中,由于降噪线路4位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧,降噪线路4用于减少子像素驱动线路2向外发射的电磁波,因此在信号屏蔽线路4处于通电状态的情况下,信号屏蔽线路4可以减少子像素驱动线路2中向外发射的电磁波,这样在子像素驱动线路2依次驱动每条数据输出线路3时,产生的电磁波在降噪线路4的作用下减少,使得显示驱动模组对外发射的电磁波的减少,进而降低了显示驱动模组在驱动时对其它电学器件造成的信号干扰。
在本申请实施例中,降噪线路4可以通过产生同频率反相电磁波的方式减少子像素驱动线路2向外发射的干扰电磁波,降噪线路4也可以通过接地的方式减少子像素驱动线路2向外发射的干扰电磁波,具体如下:
在降噪线路4通过产生同频率反相电磁波的方式减少子像素驱动线路2向外发射的干扰电磁波的情况下,降噪线路4包括驱动控制线路41;驱动控制线路41的两端分别连接在显示驱动芯片1的两端,且驱动控制线路41位于远离与第一目标子像素驱动线路相邻的子像素驱动线路2的一侧,其中,第一目标子像素驱动线路为在至少两个子像素驱动线路2中,与驱动控制线路41之间距离最近的子像素驱动线路2;其中,驱动控制线路41产生的电场强度和子像素驱动线路2产生的电场强度相等,且驱动控制线路41产生的电场方向和子像素驱动线路2产生的电场方向相反。
需要说明的是,当驱动控制线路41的个数和子像素驱动线路2的个数相等时,此时,相当于每条子像素驱动线路2产生的电场均可以对应的驱动控制线路41产生的电场所抵消,从而使得所有的子像素驱动线路2的产生的电场均被减小,有利于从整体上降低子像素驱动线路2产生的电场。这样,根据法拉第电磁感应原理可得,驱动控制线路41中产生的交变磁通量和子像素驱动线路2中产生的交变磁通量大小相等且方向相反,进而使得驱动控制线路41中产生的电磁波和子像素驱动线路2中产生的电磁波的频率相等,驱动控制线路41中产生的电磁波的相位和子像素驱动线路2中产生的电磁波的相位相反,根据电磁波的叠加特性可得,频率相等相位相反的两个电磁波彼此抵消,进而减少了子像素驱动线路2中产生的电磁波。
还需要说明的是,驱动控制线路41位于远离与第一目标子像素驱动线路相邻的子像素驱动线路2的一侧,即可以在每条子像素驱动线路2的一侧设置驱动控制线路41,也可以在多条子像素驱动线路2中的任一条子像素驱动线路2的一侧设置驱动控制线路41,驱动控制线路41的条数依据子像素驱动线路2需要减少的电磁波的量确定,本发明实施例对此不做限定。
可选的,如图1所示,多条驱动控制线路41之间间隔设置,驱动控制线路41的个数和子像素驱动线路2的个数相等,且每相邻两条驱动控制线路41之间设置有一条子像素驱动线路2。
需要说明的是,当多条驱动控制线路41之间间隔设置,驱动控制线路41的个数和子像素驱动线路2的个数相等时,在该实施例中,相当于每条子像素驱动线路2产生的电场均可以对应的驱动控制线路41产生的电场所抵消,从而使得所有的子像素驱动线路2的产生的电场均被减小,有利于从整体上降低子像素驱动线路2产生的电场。还需要说明的是,多条驱动控制线路41之间间隔可以相等,也可以不等,本申请实施例对此不做限定。
可选的,每条驱动控制线路41的走线布局和第一目标子像素驱动线路的走线布局部分相同。
需要说明的是,当每条驱动控制线路41的走线布局和第一目标子像素驱动线路2的走线布局部分相同时,此时,在驱动控制线路41的走线布局与第一目标子像素驱动线路的走线布局相同的位置处,子像素驱动线路2产生的电场均可以被驱动控制线路41产生的电场所抵消,从而使得第一目标子像素驱动线路产生的电场尽可能多的被抵消,从而尽可能降低第一目标子像素线路产生的电场。
还需要说明的是,由于在子像素线路的进行走线需要经过所有的数据传输线路中设置的同一薄膜晶体管31,因此子像素线路需要从显示驱动芯片1的一端连接在显示驱动芯片1的另一端,为使驱动控制线路41产生和第一目标子像素驱动电路频率相同相位相反的电磁波,因此驱动控制线路41在走线时沿着每条驱动控制线路41的走线布局设置,以方便驱动控制线路41产生的电磁波和第一目标子像素驱动电路产生的电磁波叠加。
可选的,如图1所示,降噪线路4还包括接地环路42;显示驱动芯片1、子像素驱动线路2和驱动控制线路41均位于接地环路42中,接地环路42具有至少一个接地端。
需要说明的是,由于显示驱动芯片1、子像素驱动线路2和驱动控制线路41均位于接地环路42中,且接地环路42具有至少一个接地端,因此,在子像素驱动线路2和/或驱动控制线路41产生电场时,子像素驱动线路2和/或驱动控制线路41产生电场产生的电场均可以被接地环路42产生的电场所减小,从而降低子像素驱动线路2和/或驱动控制线路41产生的电场。
在降噪线路4通过接地的方式减少子像素驱动线路2向外发射的干扰电磁波的情况下,降噪线路4包括接地线路43;接地线路43位于第二目标子像素驱动线路靠近或者远离相邻子像素驱动线路2任一侧,其中,第二目标子像素驱动线路为在至少两个子像素驱动线路2中,与接地线路43之间距离最近的子像素驱动线路2。
需要说明的是,在接地线路43位于第二目标子像素驱动线路靠近或者远离相邻子像素驱动线路2任一侧时,当第二目标子像素驱动线路通电时,使得接地线路43处于第二目标子像素驱动线路产生的磁场中,且使得接地线路43靠近子像素驱动线路2,因此当接地线路43靠近第二目标子像素驱动线路时,接地线路43中就会产生电流,在接地线路43中产生感应出的电动势,由于接地线路43一端接地,因此使得第二目标子像素驱动线路产生生的电荷以及能量可以通过接地端释放,进而使得第二目标子像素驱动线路中向外发射的电磁波减少。还需要说明的是,可以在每条子像素驱动线路2产生的磁场中设置接地线路43,也可以在多条子像素驱动线路2中的任一条子像素驱动线路2产生的磁场中设置接地线路43,接地线路43的条数依据子像素驱动线路2需要减少的电磁波的量确定,本发明实施例对此不做限定。
可选的,接地线路43包括接地子线路432和至少两条跟随线路431;至少两条跟随线路431并联设置,且至少两条跟随线路431之间间隔设置,每相邻两条跟随线路431之间设置有一条子像素驱动线路2;跟随线路431的第一端和显示驱动芯片1的驱动端电连接,跟随线路431的第二端连接在接地子线路432上,接地子线路432接地。
需要说明的是,至少两条跟随线路431并联设置,每相邻两条跟随线路431之间设置有一条子像素驱动线路2,因此使得每条子像素驱动线路2的两侧均有一条跟随线路431跟随设置,这样,在子像素驱动线路2通电产生交变磁场时,与位于子像素驱动线路2两侧的接地线路43中就会产生电流,在跟随线路431中产生感应出的电动势,由于跟随线路431的第二端连接在接地子线路432上,接地子线路432接地,因此可以通过接地子线路432将子像素驱动线路2产生生的电荷以及能量可以通过释放,进而使得子像素驱动线路2中向外发射的电磁波减少。由此可见,通过对每条子像素驱动线路2产生的电磁波均进行接地屏蔽处理,可以最大程度的降低子像素驱动线路2产生的电磁波,有利于进一步降低显示驱动模组对附近设置的其它电学器件造成的信号干扰。还需要说明的是,至少两条跟随线路431中相邻两条跟随线路431之间的间隔可以相等,也可以不等,本申请实施例对此不做限定。
可选的,每条跟随线路431的走线布局和第二目标子像素驱动线路的走线布局至少部分相同。
需要说明的是,由于在子像素线路的进行走线需要经过所以的数据传输线路中设置的同一薄膜晶体管31,因此子像素线路需要从显示驱动芯片1的一端连接在显示驱动芯片1的另一端,因此在每条跟随线路431的在走线时需要避开多条数据传递线路。而为了使跟随线路431最大程度的处于子像素驱动线路2产生的磁场中,因此每条跟随线路431的走线布局和第二目标子像素驱动线路的走线布局应至少部分相同,以使得随线路在走线时一方面可以避免跟随线路431的设置对数据传递线路的影响,另一方面可以使得跟随线路431始终处于子像素驱动线路2产生的磁场中。
可选的,如图3所示,显示驱动芯片1包括第一驱动端和第二驱动端,接地线路43为两条;其中,一条接地线路43的第一端连接在第一驱动端上,另一条接地线路43的第一端连接在第二驱动端上两条接地线路43的第二端均接地。
需要说明的是,在显示模组的尺寸较小时,显示模组中像素对应的负载较小,可以通过显示驱动芯片1的一个驱动端发送驱动信号就可以依次打开不同数据输出线路3中的同一薄膜晶体管31。而在显示模组的尺寸增大、像素增大、显示走的像素对应的负载增大的情况下,为避免显示模组发生两侧亮度不均的情况,需要从显示驱动芯片1的两个驱动端同时发送同步的驱动信号,以依次打开不同数据输出线路3中的同一薄膜晶体管31,在这种情况下,显示驱动芯片1包括第一驱动端和第二驱动端。为适应第一驱动端和第二驱动端的驱动方式,将一条接地线路43的第一端连接在第一驱动端上,另一条接地线路43的第一端连接在第二驱动端上,两条接地线路43的第二端均接地,这样,使得驱动芯片的两个驱动端均有接地线路43进行屏蔽电磁波,且使得接地线路43的设置始终位于数据传输线路的两侧,进而在实现接地屏蔽电磁波的同时不会对数据传输线路中的显示功能造成影响。
从上述实施例可以看出,在本申请实施例中,由于降噪线路4位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧,降噪线路4用于减少子像素驱动线路2向外发射的电磁波,因此在信号屏蔽线路4处于通电状态的情况下,信号屏蔽线路4可以减少子像素驱动线路2中向外发射的电磁波,这样在子像素驱动线路2依次驱动每条数据输出线路3时,产生的电磁波在降噪线路4的作用下减少,使得显示驱动模组对外发射的电磁波的减少,进而降低了显示驱动模组在驱动时对其它电学器件造成的信号干扰。
本申请实施例二还提供了一种电子设备,该电子设备包括天线5上述任一实施例所述的显示驱动模组,天线5位于显示驱动模组中的子像素驱动线路2的一侧。具体地,参考图1和图3,在本申请的该实施例中,子像素驱动线路2是围成一圈的闭合回路,天线5位于子像素驱动线路2的外围,且靠近显示驱动芯片1设置。
需要说明的是,由于显示驱动模组包括的多条数据输出线路3在工作时,需要根据分支的数目进行分时驱动,因此会因产生电磁波而导致中频信号干扰,而在天线5位于显示驱动模组中的子像素驱动线路2的一侧时,则会使得多条子像素驱动线路2产生和天线5通讯电磁发生交调的电磁波,进而造成天线5信号干扰。降低了天线5的信噪比。而在通过本申请实施例提供的显示模组时,由于在子像素驱动线路2产生的磁场中设置有降噪线路4,且位于至少两条子像素驱动线路2中的一条或者多条子像素驱动线路2的周侧,在降噪线路4处于通电状态的情况下,降噪线路4减少子像素驱动线路2中向外发射的电磁波,因此在子像素驱动线路2依次驱动每条数据输出线路3中的薄膜晶体管31时,产生的电磁波在降噪线路4的作用下减少,使得显示驱动模组对外发射的电磁波的减少,降低对显示驱动模组一侧设置的天线5的电磁干扰,提升电子设备的可靠性,进而提升用户体验。
还需要说明的是,本申请实施例中的电子设备可以是装置,也可以是终端中的部件、集成电路、或芯片。该装置可以是移动电子设备,也可以为非移动电子设备。示例性的,移动电子设备可以为手机、平板电脑、笔记本电脑、掌上电脑、车载电子设备、可穿戴设备、超级移动个人计算机(ultra-mobile personal computer,UMPC)、上网本或者个人数字助理(personal digital assistant,PDA)等,非移动电子设备可以为个人计算机(personalcomputer,PC)、电视机(television,TV)、柜员机或者自助机等,本申请实施例不作具体限定。
本申请实施例中的电子设备可以为具有操作系统的装置。该操作系统可以为安卓(Android)操作系统,可以为ios操作系统,还可以为其他可能的操作系统,本申请实施例不作具体限定。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。此外,需要指出的是,本申请实施方式中的方法和装置的范围不限按示出或讨论的顺序来执行功能,还可包括根据所涉及的功能按基本同时的方式或按相反的顺序来执行功能,例如,可以按不同于所描述的次序来执行所描述的方法,并且还可以添加、省去、或组合各种步骤。另外,参照某些示例所描述的特征可在其他示例中被组合。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以计算机软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机,计算机,服务器,或者网络设备等)执行本申请各个实施例所述的方法。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (6)

1.一种显示驱动模组,其特征在于,包括显示驱动芯片、至少两条并联的子像素驱动线路、多条数据输出线路和降噪线路;
每条所述数据输出线路和所述降噪线路均电连接在所述显示驱动芯片上,每条所述子像素驱动线路电连接在多条所述数据输出线路上;
所述降噪线路位于至少两条所述子像素驱动线路中的一条或者多条所述子像素驱动线路的周侧,所述降噪线路用于减少所述子像素驱动线路向外发射的电磁波;
所述周侧为任一条或者多条所述子像素驱动线路靠近或者远离所述显示驱动芯片的一侧;
所述降噪线路包括驱动控制线路和接地环路;
所述驱动控制线路的两端分别连接在所述显示驱动芯片的两端,且所述驱动控制线路位于远离与第一目标子像素驱动线路相邻的所述子像素驱动线路的一侧,其中,所述第一目标子像素驱动线路为在至少两条所述子像素驱动线路中,与所述驱动控制线路之间距离最近的子像素驱动线路;
其中,所述驱动控制线路产生的电场强度和所述子像素驱动线路产生的电场强度相等,且所述驱动控制线路产生的电场方向和所述子像素驱动线路产生的电场方向相反
所述显示驱动芯片、所述子像素驱动线路和所述驱动控制线路均位于所述接地环路中,所述接地环路具有至少一个接地端;
或,所述降噪线路包括接地线路;
所述接地线路的第一端连接在所述显示驱动芯片的输出端上,所述接地线路的第二端接地;
所述接地线路位于第二目标子像素驱动线路靠近或者远离相邻所述子像素驱动线路任一侧,其中,所述第二目标子像素驱动线路为在至少两条所述子像素驱动线路中,与所述接地线路之间距离最近的子像素驱动线路;
所述接地线路包括接地子线路和至少两条跟随线路;
至少两条所述跟随线路并联设置,且至少两条所述跟随线路之间间隔设置,每相邻两条所述跟随线路之间设置有一条所述子像素驱动线路;
至少两条所述跟随线路的第一端和所述显示驱动芯片的驱动端电连接,至少两条所述跟随线路的第二端连接在所述接地子线路上,所述接地子线路接地。
2.根据权利要求1所述的显示驱动模组,其特征在于,多条所述驱动控制线路之间间隔设置,所述驱动控制线路的条数和所述子像素驱动线路的条数相等,且每相邻两条所述驱动控制线路之间设置有一条所述子像素驱动线路。
3.根据权利要求2所述的显示驱动模组,其特征在于,每条驱动控制线路的走线布局和所述第一目标子像素驱动线路的走线布局部分相同。
4.根据权利要求1所述的显示驱动模组,其特征在于,每条所述跟随线路的走线布局和所述第二目标子像素驱动线路的走线布局至少部分相同。
5.根据权利要求1所述的显示驱动模组,其特征在于,所述显示驱动芯片包括第一驱动端和第二驱动端,所述接地线路为两条;
其中,一条所述接地线路的第一端连接在所述第一驱动端上,另一条所述接地线路的第一端连接在所述第二驱动端上,两条所述接地线路的第二端均接地。
6.一种电子设备,其特征在于,所述电子设备包括天线和权利要求1-5任一项所述的显示驱动模组;
所述天线位于所述显示驱动模组中的所述子像素驱动线路的一侧。
CN202110431549.6A 2021-04-21 2021-04-21 显示驱动模组及电子设备 Active CN113035114B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110431549.6A CN113035114B (zh) 2021-04-21 2021-04-21 显示驱动模组及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110431549.6A CN113035114B (zh) 2021-04-21 2021-04-21 显示驱动模组及电子设备

Publications (2)

Publication Number Publication Date
CN113035114A CN113035114A (zh) 2021-06-25
CN113035114B true CN113035114B (zh) 2024-03-22

Family

ID=76457212

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110431549.6A Active CN113035114B (zh) 2021-04-21 2021-04-21 显示驱动模组及电子设备

Country Status (1)

Country Link
CN (1) CN113035114B (zh)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098113A (ko) * 2000-04-28 2001-11-08 김순택 전자장해가 줄어든 플라즈마 표시장치
CN1954253A (zh) * 2004-04-16 2007-04-25 索尼株式会社 液晶显示设备
CN101527130A (zh) * 2009-05-20 2009-09-09 福建华映显示科技有限公司 显示面板
US8591279B1 (en) * 2012-10-19 2013-11-26 Eastman Kodak Company Making display apparatus with pixel-aligned ground mesh

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009222764A (ja) * 2008-03-13 2009-10-01 Hitachi Displays Ltd 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010098113A (ko) * 2000-04-28 2001-11-08 김순택 전자장해가 줄어든 플라즈마 표시장치
CN1954253A (zh) * 2004-04-16 2007-04-25 索尼株式会社 液晶显示设备
CN101527130A (zh) * 2009-05-20 2009-09-09 福建华映显示科技有限公司 显示面板
US8591279B1 (en) * 2012-10-19 2013-11-26 Eastman Kodak Company Making display apparatus with pixel-aligned ground mesh

Also Published As

Publication number Publication date
CN113035114A (zh) 2021-06-25

Similar Documents

Publication Publication Date Title
US12019815B2 (en) Display device with touch sensor having protruding electrode portions
US9348476B2 (en) Display device with integrated touch screen and driving method thereof
US11429217B2 (en) Display device and sensor
CN105828588B (zh) 一种移动终端和用于改善其显示屏emc性能的装置
JP2014186535A (ja) タッチセンサ装置、表示装置、及び電子機器
US20050168426A1 (en) Liquid crystal display
KR20140013970A (ko) 터치 센서 부착 액정 표시 장치 및 전자 기기
US20170160850A1 (en) Integrated touch control display panel and touch display device
US10423252B2 (en) Array substrate, touch display panel, and touch display device
CN203691738U (zh) 柔性电路板及移动通信终端
CN101123128A (zh) 电缆装置
US11443667B2 (en) Display apparatus and data driving integrated circuit thereof
CN105445984B (zh) 一种触摸显示屏及触控显示方法
JP2016142801A (ja) 液晶表示装置
US10545597B2 (en) Display device
CN113035114B (zh) 显示驱动模组及电子设备
US20240164076A1 (en) Display panel, display module and communication device
KR100968564B1 (ko) 신호 처리 장치 및 방법
US10818213B2 (en) Display device for reducing an electromagnetic interference
JPH06187082A (ja) 電子装置
CN102763340A (zh) 用以和另一装置通讯的装置
KR100490052B1 (ko) 전자기 간섭을 최소화한 액정 표시 장치
CN111240525A (zh) 一种显示面板和显示装置
CN112885287B (zh) 显示面板
JP3792351B2 (ja) マトリクス型表示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant