CN112992092B - 一种驱动电路和驱动电路的控制方法 - Google Patents
一种驱动电路和驱动电路的控制方法 Download PDFInfo
- Publication number
- CN112992092B CN112992092B CN202110191881.XA CN202110191881A CN112992092B CN 112992092 B CN112992092 B CN 112992092B CN 202110191881 A CN202110191881 A CN 202110191881A CN 112992092 B CN112992092 B CN 112992092B
- Authority
- CN
- China
- Prior art keywords
- module
- voltage signal
- electrically connected
- output
- cut
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 26
- 230000000087 stabilizing effect Effects 0.000 claims description 7
- 238000010586 diagram Methods 0.000 description 18
- 239000004973 liquid crystal related substance Substances 0.000 description 14
- 239000000758 substrate Substances 0.000 description 9
- 201000005569 Gout Diseases 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000008030 elimination Effects 0.000 description 1
- 238000003379 elimination reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明实施例公开了一种驱动电路和驱动电路的控制方法。该驱动电路包括栅极驱动模块和电源电压模块;还包括主控模块,所述主控模块包括第一输出端和第二输出端;栅极驱动模块与主控模块的第一输出端电连接,电源电压模块与主控模块的第二输出端电连接;其中,在显示面板上电后至数据写入阶段前,主控模块的第一输出端输出第一控制信号至栅极驱动模块以使显示面板的子像素处于工作截止状态;或,主控模块的第二输出端输出第二控制信号至电源电压模块以使显示面板的子像素处于工作截止状态。在本发明实施例中,通过主控模块控制显示面板的子像素在上电后至数据写入阶段之前处于工作截止状态,解决了显示面板在开机时出现的闪白问题。
Description
技术领域
本发明涉及显示面板技术领域,尤其涉及一种驱动电路和驱动电路的控制方法。
背景技术
液晶显示器是一种被最广泛地使用的平板显示器。液晶显示器通常包括设置在两个基板之间的液晶层,并通过根据施加于液晶层的电场的大小调节液晶层的状态从而调节光的透射来显示图像。
针对现有产品,消除各种显示不良是提高产品质量的重要途径。当前的液晶显示产品,多数存在开机闪屏(也称闪白)现象。
发明内容
本发明实施例提供一种驱动电路和驱动电路的控制方法,以解决显示面板在开机时出现的闪白问题。
第一方面,本发明实施例提供了一种驱动电路,包括:栅极驱动模块和电源电压模块;还包括主控模块,所述主控模块包括第一输出端和第二输出端;所述栅极驱动模块与所述主控模块的第一输出端电连接,所述电源电压模块与所述主控模块的第二输出端电连接;
其中,在显示面板上电后至数据写入阶段前,所述主控模块的第一输出端输出第一控制信号至所述栅极驱动模块以使显示面板的子像素处于工作截止状态;或,所述主控模块的第二输出端输出第二控制信号至所述电源电压模块以使显示面板的子像素处于工作截止状态。
可选的,所述主控模块包括第一控制模块,所述第一控制模块包括第一比较模块,所述第一比较模块的第一输入端与启动电压信号端电连接;所述第一比较模块的第二输入端与像素电路截止电压信号端电连接;所述第一比较模块的输出端与所述栅极驱动模块电连接。
可选的,所述第一控制模块还包括第一电阻、第一晶体管和反向器,所述第一电阻的第一端分别与所述第一晶体管的第一端和所述启动电压信号端电连接,所述第一电阻的第二端与所述第一晶体管的控制端电连接,所述第一晶体管的第二端与所述反向器的正向输入端电连接,所述反向器的反向输入端与所述反向器的输出端电连接,所述反相器的输出端与所述第一比较模块的第一输入端电连接。
可选的,所述主控模块包括第二控制模块,所述第二控制模块包括第二比较模块和开关模块;所述第二比较模块的第一输入端与像素电路截止电压信号端电连接,所述第二比较模块的第二输入端与公共电压信号端电连接,所述第二比较模块的输出端与所述开关模块的输入端电连接。
可选的,所述开关模块包括第二晶体管,所述第二晶体管的控制端与所述第二比较模块的输出端电连接,所述第二晶体管的第一端与电源电压模块电连接,所述第二晶体管的第二端与子像素的公共电极电连接。
可选的,所述第二控制模块还包括稳压模块,所述稳压模块并联在所述第二比较模块的第二输入端与输出端之间;所述稳压模块包括第二电阻、第三电阻和第三晶体管,所述第二电阻的第一端分别与所述第二比较模块的第二输入端和所述第三晶体管的第一端电连接,所述第二电阻的第二端与所述第三电阻的第一端电连接并接地,所述第三电阻的第二端与所述第三晶体管的第二端电连接,所述第三晶体管的控制端与所述第二比较模块的输出端电连接。
第二方面,本发明实施例还提供一种驱动电路的控制方法,所述控制方法应用于第一方面任一项所述的驱动电路,所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,控制主控模块的第一输出端输出第一控制信号至所述栅极驱动模块以使显示面板的子像素处于工作截止状态;或,控制主控模块的第二输出端输出第二控制信号至所述电源电压模块以使显示面板的子像素处于工作截止状态。
可选的,所述主控模块包括第一控制模块,所述第一控制模块包括第一比较模块,所述第一比较模块的第一输入端与启动电压信号端电连接,所述第一比较模块的第二输入端与像素电路截止电压信号端电连接,所述第一比较模块的输出端与栅极驱动模块电连接,所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,所述第一比较模块根据接收的启动电压信号和像素电路截止电压信号确定输出目标电压信号至栅极驱动模块,以使显示面板的子像素处于工作截止状态;
其中,所述目标电压信号为所述启动电压信号与所述像素电路截止电压信号中电压信号值最大所对应的电压信号。
可选的,所述主控模块包括第二控制模块,所述第二控制模块包括第二比较模块和开关模块;所述第二比较模块的第一输入端与像素电路截止电压信号端,所述第二比较模块的第二输入端与公共电压信号端电连接,所述第二比较模块的输出端与所述开关模块的输入端电连接;所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,所述第二比较模块根据接收的公共电压信号和像素电路截止电压信号控制输出电位信号至所述开关模块,所述开关模块根据电位信号导通或关断。
可选的,所述第二比较模块根据接收的公共电压信号和像素电路截止电压信号控制输出电位信号至所述开关模块,使所述开关模块根据电位信号导通或关断包括:
当所述第二比较模块根据接收的像素电路截止电压信号小于或等于所述公共电压信号时,所述第二比较模块输出第一电位信号至所述开关模块使所述开关模块关断;
当所述第二比较模块根据接收的像素电路截止电压信号大于所述公共电压信号时,所述第二比较模块输出第二电位信号至所述开关模块使所述开关模块导通。
本发明实施例提供的驱动电路和驱动电路的控制方法,通过设置主控模块,在显示面板处于上电后至数据写入阶段之前,主控模块控制显示面板的子像素处于工作截止状态,避免显示面板在开机阶段出现的闪白问题。
附图说明
图1是现有技术中显示装置驱动电路的部分结构示意图;
图2是图1提供的驱动电路的信号时序图;
图3是本发明实施例一提供的一种驱动电路的结构示意图;
图4是本发明实施例二提供的一种驱动电路的结构示意图;
图5是本发明实施例二提供的一种驱动电路的信号时序图;
图6是本发明实施例三提供的一种驱动电路的结构示意图;
图7是本发明实施例四提供的一种驱动电路的结构示意图;
图8是本发明实施例四提供的一种驱动电路的信号时序图;
图9是本发明实施例五提供的一种驱动电路的结构示意图;
图10是本发明实施例六提供的一种驱动电路的控制方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
现有技术中显示装置包括显示面板和驱动电路。显示面板包括阵列基板、与阵列基板对盒设置的彩膜基板以及夹设在阵列基板和彩膜基板之间的液晶层。阵列基板包括扫描线和数据线,扫描线与数据线交叉构成多个子像素区域,子像素区域中设置有驱动晶体管,驱动晶体管的栅极连接扫描线,驱动晶体管的源极连接数据线,驱动晶体管的漏极连接像素电极,通过扫描线能够控制驱动晶体管的通断,从而控制是否将数据线的信号写入像素电极。
驱动电路的作用是为扫描线和数据线提供信号,从而控制显示面板工作。驱动电路通常包括计数器控制寄存器(Timer Control Register,TCON)电路、栅极驱动电路和源极驱动电路。其中,TCON电路用于提供支持栅极驱动电路和源极驱动电路工作的多种电压信号,如起始信号(STV)、时钟信号(CLK)、低电平信号(VSS)、降噪电压信号(VDDO/VDDE)等,栅极驱动电路和源极驱动电路采用TCON电路输出的这些信号,分别生成栅极驱动信号和源极驱动信号。其中,TCON电路、源极驱动电路和栅极驱动电路可以分别采用集成电路板实现,栅极驱动电路也可以采用移位寄存器,也即阵列上栅极(Gate On Array,GOA)的方式设置在显示面板上,也即采用显示面板上的移位寄存器单元(GOA单元)作为栅极驱动电路。
图1是现有技术中显示装置驱动电路的部分结构示意图,图2是图1提供的驱动电路的信号时序图,如图1和图2所示,驱动电路包括集成电源管理电路(Power ManagementIC PMIC)10'、电平转换电路(Level Shift,L/S)20'和TCON IC 30'(以下简称TCON),L/S电路20'分别与PMIC 10'和TCON 30'电连接。其中,PMIC10'用于根据输入信号Vin输出数字电源信号(DVDD)、模拟电源信号(AVDD)、半模拟电源信号(HAVDD)、栅极高电平(VGH)、栅极低电平(VGL)等信号。TCON30'内部集成了晶振,能够产生时钟信号CLKT(低电平0V、高电平3.3V),L/S电路20'用于根据PMIC和TCON输出的信号生成STV、CLK、VSS、VDDO、VDDE、VGL、VGH等信号并提供给栅极驱动电路40',栅极驱动电路40'在L/S电路20'输出的信号控制下输出Gout信号给扫描线,该Gout信号在工作时间段为VGL或VGH。其中,TCON除了执行上述栅极驱动的功能外,还需要执行源极驱动功能,例如将接收到的数据信息解调出来传输给源极驱动电路50'。
当扫描线向驱动晶体管施加栅极高电压信号时,驱动晶体管导通,数据线通过驱动晶体管向像素电极充电。当扫描线向驱动晶体管施加栅极低电压信号时,驱动晶体管截止,无数据电压信号施加到像素电极。显示面板中的像素电极与公共电极之间的液晶分子在电压作用下发生偏转,从而改变液晶分子对光的透射进而实现显示面板的图像显示。
然而,由于向驱动晶体管施加扫描信号的时间和向公共电极施加公共信号的时机不同,当显示装置开机时,如图1和图2所示,在t1'时刻,公共电压信号端会向子像素的公共电极施加公共电压信号,在t2'时刻,扫描线向驱动晶体管施加截止电压信号使驱动晶体管处于截止状态,因此公共信号端向公共电极施加公共电压信号的时间早于扫描线向驱动晶体管的控制端施加截止电压信号的时间,因此,在t1'~t2'时间段内,会存在部分电流通过驱动晶体管写入子像素的像素电极,使得公共电极与像素电极之间存在电压差进而显示装置在开机时出现闪白问题。为解决上述问题,图3是本发明实施例一提供的一种驱动电路的结构示意图,如图3所示,驱动电路包括主控模块100、栅极驱动模块20和电源电压模块30,栅极驱动模块20与主控模块100的第一输出端电连接,电源电压模块30与主控模块100的第二输出端电连接,在显示面板上电后至数据写入阶段前,主控模块100的第一输出端输出第一控制信号至栅极驱动模块20以使显示面板的子像素处于工作截止状态;或,主控模块100的第二输出端输出第二控制信号至电源电压模块30以使显示面板的子像素处于工作截止状态。
示例性的,当显示装置在开机时,驱动电路中的主控模块100控制显示面板的子像素处于截止状态,保证显示面板在上电后至数据写入阶段之前正常开机。
需要说明的是,显示面板的子像素处于截止状态可以为主控模块100的第一输出端输出第一控制信号至栅极驱动模块20使栅极驱动模块20在开机阶段输出电压信号,使像素驱动电路的驱动晶体管处于截止状态,也可以为主控模块100的第二输出端输出第二控制信号至电源电压模块30使电源电压模块30在开机阶段无法输出公共电压信号至显示面板子像素的公共电极,具体的实施方式通过以下实施例进行说明。
实施例二
可选的,在上述实施例的基础上,图4是本发明实施例二提供的一种驱动电路的结构示意图,如图4所示,主控模块100包括第一控制模块10,第一控制模块10包括第一比较模块11,第一比较模块11的第一输入端与启动电压信号端Vin电连接,第一比较模块11的第二输入端与像素电路截止电压信号端Vgl电连接,第一比较模块11的输出端Vout1与栅极驱动模块20电连接。其中,第一比较模块11的输出端Vout1即主控模块100的第一输出端。
由于显示装置在开机状态时,此时像素电路截止电压信号端Vgl并未输出截止电压信号,因而显示面板中的驱动晶体管并未处于完全截止状态,因此显示装置处于开机状态时会存在部分电压信号经驱动晶体管写入到像素电极,造成像素电极和公共电极之间存在电压差,进而使得像素电极与公共电极之间液晶分子在电压的作用下发生偏转造成显示装置在开机状态时出现闪白的问题。
本申请通过设置第一控制模块10包括第一比较模块11,第一比较模块11的第一输入端与启动电压信号端Vin电连接,第一比较模块11的第二输入端与像素电路截止电压信号端Vgl电连接,第一比较模块11的输出端Vout1与栅极驱动模块20电连接,如图4所示,当显示装置处于开机状态时,第一比较模块11的第一输入端接收启动电压信号,第一比较模块11的第二输入端接收像素电压截止电压信号,第一比较模块11根据接收的启动电压信号端Vin输出的启动电压信号值与像素电路截止电压信号端Vgl输出的像素电路截止电压信号值的关系输出第一控制信号至栅极驱动模块20,利用栅极驱动模块20控制像素驱动电路的驱动晶体管处于截止状态。
示例性的,图5是本发明实施例二提供的一种驱动电路的信号时序图,结合图4和图5,显示装置在t1时刻上电,在t2时刻显示装置开机完成并进行数据写入实现显示,在开机阶段的t3时刻,驱动电路输出公共电压信号至公共电极,在开机阶段的t4时刻,驱动电路开始输出像素电路截止电压信号至驱动晶体管的栅极,在t3-t4时间段,像素电路截止电压信号端Vgl并未输出像素电路截止电压信号,在t4-t5时间段,像素电路截止电压信号端Vgl输出的像素电路截止电压信号并未能够使得驱动晶体管完全截止,因此在t3-t5时间段,通过控制第一比较模块11的输出端Vout1输出第一控制信号(即启动电压信号)至栅极驱动模块20,此时栅极驱动模块20利用启动电压信号控制像素电路的驱动晶体管处于截止状态。在t5时刻,通过控制第一比较模块11的输出端Vout1输出第一控制信号(即像素电路截止电压信号)至栅极驱动模块20,此时栅极驱动模块20利用像素电路截止电压信号控制像素驱动电路的驱动晶体管处于完全截止状态,避免显示装置在开机时出现的闪白问题。
需要说明的是,在上述实施例中,由于在t5时刻像素电路截止电压信号端Vgl输出的像素电路截止电压信号才能够使得驱动晶体管完全截止,因此在t5时刻,通过控制第一比较模块11的输出端Vout1输出像素电路截止电压信号至栅极驱动模块20,此时栅极驱动模块20利用像素电路截止电压信号控制像素驱动电路的驱动晶体管处于完全截止状态。在其它可实施方式中,由于在t6时刻,像素电路截止电压信号端Vgl输出的像素电路截止电压信号与启动电压信号端Vin输出的启动电压信号相同,且在t6-t5时间段,像素电路截止电压信号端Vgl输出的像素电路截止电压信号已经大于启动电压信号端Vin输出的启动电压信号,因此也可以设置在t6-t5时间段,通过控制第一比较模块11的输出端Vout1输出像素电路截止电压信号至栅极驱动模块20,此时栅极驱动模块20利用像素电路截止电压信号控制像素驱动电路的驱动晶体管处于完全截止状态。
实施例三
可选的,在上述实施例的基础上,图6是本发明实施例三提供的一种驱动电路的结构示意图,如图6所示,第一控制模块10还包括第一电阻R1、第一晶体管T1和反向器K,第一电阻R1的第一端分别与第一晶体管T1的第一端和启动电压信号端Vin电连接,第一电阻R1的第二端与第一晶体管T1的控制端电连接,第一晶体管T1的第二端与反向器K的正向输入端电连接,反向器K的反向输入端与反向器K的输出端电连接,反相器K的输出端与第一比较模块11的第一输入端电连接。
示例性的,如图6所示,通过在第一控制模块10设置第一电阻R1、第一晶体管T1和反向器K,当显示装置在开机状态时,启动电压信号端Vin通过第一电阻R1输出启动电压信号至第一晶体管T1,第一晶体管T1在启动电压信号作用下导通,进而启动电压信号输出端Vin通过第一晶体管T1输出启动电压信号至反向器K,启动电压信号经过反向器K后输出负的启动电压信号-Vin至第一比较模块11的第一输入端,当显示面板的像素电路截止电压信号端Vgl未输出像素电路截止电压信号时,此时第一比较模块11的输出端输出负的启动电压信号至像素电路,利用负的启动电压信号控制像素电路的驱动晶体管处于截止状态。
需要说明的是,图6示例性以像素电路的驱动晶体管在负电压下处于完全截止状态,在其它可实施方式中,也可以设置像素电路的驱动晶体管在正电压下处于完全截止状态,当像素电路的驱动晶体管在正电压下处于完全截止状态时,此时无需设置反向器。
需要说明的是,上述实施例中所述的驱动电路可以形成在玻璃基板上,也可以做在显示面板驱动IC中的ADD脚位内,本发明实施例不对该驱动电路形成的具体位置进行限定。
实施例四
可选的,在上述实施例的基础上,图7是本发明实施例四提供的一种驱动电路的结构示意图,如图7所示,主控模块100包括第二控制模块40,第二控制模块40包括第二比较模块12和开关模块13,第二比较模块12的第一输入端与像素电路截止电压信号端Vgl电连接,第二比较模块12的第二输入端与公共电压信号端Vcom电连接,第二比较模块12的输出端与开关模块13的输入端电连接,开关模块13的输出端Vout2与电源电压模块30电连接,开关模块13的输出端Vout2输出第二控制信号至电源电压模块30以使显示面板的子像素处于工作截止状态。其中,开关模块13的输出端Vout2即主控模块100的第二输出端。
具体地,电源电压模块30内部包括公共电压信号端Vcom,并通过公共电压信号端Vcom输出公共电压信号输出至子像素的公共电极。同时,公共电压信号端Vcom还与第二比较模块12的第二输入端相连接,使第二比较模块12的第二输入端接收从公共电压信号端Vcom输出的公共电压信号。
由于显示装置在开机状态时,公共电压信号端Vcom会向子像素的公共电极施加公共电压信号,因而子像素的像素电极和公共电极之间存在电压差,进而使得像素电极与公共电极之间液晶分子在电压的作用下发生偏转造成显示装置在开机状态时出现闪白的问题。
本实施例通过设置第二控制模块40包括第二比较模块12和开关模块13,第二比较模块12的第一输入端与像素电路截止电压信号端Vgl电连接,第二比较模块12的第二输入端与公共电压信号端Vcom电连接,第二比较模块12的输出端与开关模块13的输入端电连接,如图7所示,当显示装置处于开机状态时,第二比较模块12的第一输入端接收像素电路截止电压信号,第二比较模块12的第二输入端接收公共电压信号,第二比较模块12根据接收的公共电压信号端Vcom输出的公共电压信号值与像素电路截止电压信号端Vgl输出的像素电路截止电压信号值的关系输出电位信号至开关模块13的输入端,电位信号包括第一电位信号和第二电位信号,开关模块13在第一电位信号或第二电位信号的作用下导通或关断,即第二控制信号为开关模块13的导通或关断;当开关模块13处于导通时,电源电压模块30输出的公共电压信号输出至子像素的公共电极,当开关模块13处于关断时,此时无公共电压信号输出至子像素的公共电极。
示例性的,图8是本发明实施例四提供的一种驱动电路的信号时序图,结合图7和图8,显示装置在t1时刻上电,在t2时刻显示装置开机完成并进行数据写入实现显示,在t3-t4时间段,显示面板的像素电路截止电压信号端Vgl并未输出像素电路截止电压信号,在t4-t5时间段,像素电路截止电压信号端Vgl输出的像素电路截止电压信号并未能够使得驱动晶体管完全截止,因此在t3-t5时间段,通过控制第二比较模块12的输出端输出第一电位信号至开关模块13控制开关模块13处于关断状态,使电源电压模块30未输出公共电压信号至子像素的公共电极,即显示面板内的公共电极无公共电压信号。在t5时刻,显示面板的像素电路截止电压信号端Vgl输出像素电路截止电压信号至第二比较模块12的第一输入端时,此时通过控制第二比较模块12的输出端输出第二电位信号至开关模块13控制开关模块13处于导通状态,使电源电压模块30输出的公共电压信号传输至子像素的公共电极,虽然子像素的公共电极接收到了公共电压信号,但由于像素电路截止电压信号端Vgl已经输出像素电路截止电压信号至像素电路的驱动晶体管,此时驱动晶体管处于完全截止状态,即使此时子像素的公共电极接收到公共电压信号,子像素的像素电极无电压信号,因此像素电极和公共电极之间无电压差,避免了显示装置在开机时出现的闪白问题。
实施例五
可选的,在上述实施例的基础上,图9是本发明实施例五提供的一种驱动电路的结构示意图,如图9所示,开关模块13包括第二晶体管T2,第二晶体管T2的控制端与第二比较模块12的输出端电连接,第二晶体管T2的第一端与电源电压模块30电连接,第二晶体管T2的第二端与子像素的公共电极电连接。
示例性的,如图9所示,通过设置开关模块13包括第二晶体管T2,第二晶体管T2的控制端接收第二比较模块12输出的信号,示例性的,当第二比较模块12输出高电平信号时,此时第二晶体管T2处于导通状态,当第二比较模块12输出低电平信号时,此时第二晶体管T2处于关断状态。即当公共电压信号端Vcom输出的公共电压信号大于像素电路截止电压信号端Vgl输出的像素电路截止电压信号,此时通过控制第二比较模块12的输出端输出低电平信号至开关模块13控制开关模块13处于关断状态,使电源电压模块30输出的公共电压信号无法传输至子像素的公共电极。当显示面板的像素电路截止电压信号端Vgl输出像素电路截止电压信号至第二比较模块12的第一输入端时,此时通过控制第二比较模块12的输出端输出高电平信号至开关模块13控制开关模块13处于导通状态,使电源电压模块30输出的公共电压信号传输至子像素的公共电极。
需要说明的是,上述实施例示例性以第二比较模块12输出高电平信号时,第二晶体管T2处于导通状态,第二比较模块12输出低电平信号时,第二晶体管T2处于关断状态,在其它可实施方式中,也可以设置第二晶体管T2的控制端接收到低电平信号时处于导通状态,在接收到高电平信号时处于关断状态,本发明实施例不对晶体管的具体类型进行限定。
需要说明的是,第二晶体管T2的控制端即为开关模块13的输入端。
可选的,继续参见图9,第二控制模块40还包括稳压模块14,稳压模块14并联在第二比较模块12的第二输入端与输出端之间。
通过在第二控制模块40中设置稳压模块14,当第二比较模块12的第二输入端接收的公共电压信号与第一输入端接收的像素电路截止电压信号在像素电路截止电压信号的阈值上下浮动时,保证第二比较模块12的输出端可以稳定的输出电平信号,避免跳变的像素电路截止电压信号对开关模块13的导通与关断造成的影响。
示例性的,当公共电压信号端Vcom输出至第二比较模块12的第二输入端的公共电压信号为4V,而像素电路截止电压信号端Vgl输出至第二比较模块12的第一输入端的像素电路截止电压信号为4.1V时,此时开关模块13从关断状态切换为导通状态,由于像素电路截止电压信号处于缓慢增加状态,通过在第二控制模块40设置稳压模块14,保证开关模块13平稳的从关断状态切换为导通状态。
可选的,继续参见图9,稳压模块14包括第二电阻R2、第三电阻R3和第三晶体管T3,第二电阻R2的第一端分别与第二比较模块12的第二输入端和第三晶体管T3的第一端电连接,第二电阻R2的第二端与第三电阻R3的第一端电连接并接地,第三电阻R3的第二端与第三晶体管T3的第二端电连接,第三晶体管T3的控制端与第二比较模块12的输出端电连接。
实施例六
可选的,在上述实施例的基础上,本发明实施例还提供一种驱动电路的控制方法,该控制方法应用于上述任一实施例的驱动电路,图10是本发明实施例六提供的一种驱动电路的控制方法的流程示意图。具体地,该控制方法包括:
S110、在显示面板上电后至数据写入阶段前的时间段,控制主控模块的第一输出端输出第一控制信号至栅极驱动模块以使显示面板的子像素处于工作截止状态;或,控制主控模块的第二输出端输出第二控制信号至电源电压模块以使显示面板的子像素处于工作截止状态。
当显示装置在开机时,驱动电路中的主控模块控制显示面板的子像素处于截止状态,保证显示面板在上电后至数据写入阶段之前正常开机。
需要说明的是,显示面板上电后至数据写入阶段前的时间段为显示装置的开机时段。
可选的,主控模块包括第一控制模块,第一控制模块包括第一比较模块,第一比较模块的第一输入端与启动电压信号端电连接,第一比较模块的第二输入端与像素电路截止电压信号端电连接,第一比较模块的输出端与栅极驱动模块电连接,控制方法包括:
在显示面板上电后至数据写入阶段前的时间段,第一比较模块根据接收的启动电压信号和像素电路截止电压信号确定输出目标电压信号至栅极驱动模块,以使显示面板的子像素处于工作截止状态。
其中,目标电压信号为启动电压信号与像素电路截止电压信号中电压信号值最大所对应的电压信号。
示例性的,结合图5,在t3-t4时间段,显示面板的像素电路截止电压信号端并未输出像素电路截止电压信号,即此时像素电路截止电压信号端输出的像素电路截止电压信号为0V,启动电压信号端输出的启动电压信号为3.3V,启动电压信号大于像素电路截止电压信号,此时通过控制第一比较模块的输出端输出启动电压信号至像素电路,利用启动电压信号控制像素电路的驱动晶体管处于截止状态。在t6时刻,此时像素电路截止电压信号端输出的像素电路截止电压信号与启动电压信号端输出的启动电压信号相同,但由于像素电路截止电压信号端输出的像素电路截止电压信号并未完全达到像素电路截止电压信号的阈值电压,因此,可以继续控制第一比较模块的输出端输出启动电压信号至像素电路,利用启动电压信号控制像素电路的驱动晶体管处于截止状态,直至t5时刻,像素电路截止电压信号端输出的像素电路截止电压信号达到像素电路截止电压信号的阈值电压,控制第一比较模块的输出端输出像素电路截止电压信号至栅极驱动模块,使栅极驱动模块控制像素电路处于截止状态。
需要说明的是,在t6时刻,像素电路截止电压信号端输出的像素电路截止电压信号与启动电压信号端输出的启动电压信号相同,在t6~t5时间段,像素电路截止电压信号大于启动电压信号,此时可以控制第一比较模块的输出端输出像素电路截止电压信号至栅极驱动模块,也可以控制第一比较模块的输出端输出启动电压信号至栅极驱动模块。
可选的,主控模块包括第二控制模块,第二控制模块包括第二比较模块和开关模块,第二比较模块的第一输入端与像素电路截止电压信号端电连接,第二比较模块的第二输入端与公共电压信号端电连接,第二比较模块的输出端与开关模块的输入端电连接,控制方法包括:
在显示面板上电后至数据写入阶段前的时间段,第二比较模块根据接收的公共电压信号和像素电路截止电压信号控制输出电位信号至开关模块,开关模块根据电位信号导通或关断。
由于显示装置在开机状态时,公共电压信号端会向子像素的公共电极施加公共电压信号,因而子像素的像素电极和公共电极之间存在电压差,进而使得像素电极与公共电极之间液晶分子在电压的作用下发生偏转造成显示装置在开机状态时出现闪白的问题。本申请通过设置制模块包括第二比较模块和开关模块,第二比较模块的第一输入端与像素电路截止电压信号端电连接,第二比较模块的第二输入端与公共电压信号端电连接,第二比较模块的输出端与开关模块的输入端电连接。当显示装置处于开机状态时,第二比较模块的第一输入端接收像素电路截止电压信号,第二比较模块的第二输入端接收公共电压信号,第二比较模块根据接收的公共电压信号端输出的公共电压信号值与像素电路截止电压信号端输出的像素电路截止电压信号值的关系输出电位信号至开关模块的输入端,开关模块在电位信号的作用下导通或关断,当开关模块处于导通时,公共电压信号端输出的公共电压信号输出至子像素的公共电极,当开关模块处于关断时,此时无公共电压信号输出至子像素的公共电极。
可选的,当第二比较模块根据接收的像素电路截止电压信号小于等于公共电压信号时,第二比较模块输出第一电位信号至开关模块使所述开关模块关断;
当第二比较模块根据接收的像素电路截止电压信号大于公共电压信号时,第二比较模块输出第二电位信号至开关模块使开关模块导通。
示例性的,结合图8,显示装置在t1时刻上电,在t2时刻显示装置开机完成并进行数据写入实现显示,在t3-t4时间段,显示面板的像素电路截止电压信号端并未输出像素电路截止电压信号,在t4-t5时间段,像素电路截止电压信号端输出的像素电路截止电压信号并未能够使得驱动晶体管完全截止,因此在t3-t5时间段,因此在t3-t5时间段,通过控制第二比较模块的输出端输出第一电位信号至开关模块控制开关模块处于关断状态,使电源电压模块未输出公共电压信号至子像素的公共电极。当显示面板的像素电路截止电压信号端输出像素电路截止电压信号至第二比较模块的第一输入端时,此时通过控制第二比较模块的输出端输出第二电位信号至开关模块控制开关模块处于导通状态,使电源电压模块输出的公共电压信号传输至子像素的公共电极,虽然子像素的公共电极接收到了公共电压信号,但由于像素电路截止电压信号端已经输出像素电路截止电压信号至像素电路的驱动晶体管,此时驱动晶体管处于完全截止状态,即使此时子像素的公共电极接收到公共电压信号,子像素的像素电极无电压信号,因此像素电极和公共电极之间无电压差,避免了显示装置在开机时出现的闪白问题。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例。
Claims (6)
1.一种驱动电路,包括栅极驱动模块和电源电压模块;其特征在于,还包括主控模块,所述主控模块包括第一输出端和第二输出端;所述栅极驱动模块与所述主控模块的第一输出端电连接,所述电源电压模块与所述主控模块的第二输出端电连接;
其中,在显示面板上电后至数据写入阶段前,所述主控模块的第一输出端输出第一控制信号至所述栅极驱动模块以使显示面板的子像素处于工作截止状态;或,所述主控模块的第二输出端输出第二控制信号至所述电源电压模块以使显示面板的子像素处于工作截止状态;
所述主控模块包括第一控制模块,所述第一控制模块包括第一比较模块,所述第一比较模块的第一输入端与启动电压信号端电连接;所述第一比较模块的第二输入端与像素电路截止电压信号端电连接;所述第一比较模块的输出端与所述栅极驱动模块电连接;
所述第一控制模块还包括第一电阻、第一晶体管和反向器,所述第一电阻的第一端分别与所述第一晶体管的第一端和所述启动电压信号端电连接,所述第一电阻的第二端与所述第一晶体管的控制端电连接,所述第一晶体管的第二端与所述反向器的正向输入端电连接,所述反向器的反向输入端与所述反向器的输出端电连接,所述反向 器的输出端与所述第一比较模块的第一输入端电连接;
所述主控模块包括第二控制模块,所述第二控制模块包括第二比较模块和开关模块;所述第二比较模块的第一输入端与像素电路截止电压信号端电连接,所述第二比较模块的第二输入端与公共电压信号端电连接,所述第二比较模块的输出端与所述开关模块的输入端电连接;
所述开关模块包括第二晶体管,所述第二晶体管的控制端与所述第二比较模块的输出端电连接,所述第二晶体管的第一端与电源电压模块电连接,所述第二晶体管的第二端与子像素的公共电极电连接。
2.根据权利要求1所述的驱动电路,其特征在于,所述第二控制模块还包括稳压模块,所述稳压模块并联在所述第二比较模块的第二输入端与输出端之间;
所述稳压模块包括第二电阻、第三电阻和第三晶体管,所述第二电阻的第一端分别与所述第二比较模块的第二输入端和所述第三晶体管的第一端电连接,所述第二电阻的第二端与所述第三电阻的第一端电连接并接地,所述第三电阻的第二端与所述第三晶体管的第二端电连接,所述第三晶体管的控制端与所述第二比较模块的输出端电连接。
3.一种驱动电路的控制方法,其特征在于,所述控制方法应用于权利要求1~2任一项所述的驱动电路,所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,控制主控模块的第一输出端输出第一控制信号至所述栅极驱动模块以使显示面板的子像素处于工作截止状态;或,控制主控模块的第二输出端输出第二控制信号至所述电源电压模块以使显示面板的子像素处于工作截止状态。
4.根据权利要求3所述的控制方法,其特征在于,所述主控模块包括第一控制模块,所述第一控制模块包括第一比较模块,所述第一比较模块的第一输入端与启动电压信号端电连接,所述第一比较模块的第二输入端与像素电路截止电压信号端电连接,所述第一比较模块的输出端与所述栅极驱动模块电连接,所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,所述第一比较模块根据接收的启动电压信号和像素电路截止电压信号确定输出目标电压信号至栅极驱动模块,以使显示面板的子像素处于工作截止状态;
其中,所述目标电压信号为所述启动电压信号与所述像素电路截止电压信号中电压信号值最大所对应的电压信号。
5.根据权利要求3所述的控制方法,其特征在于,所述主控模块包括第二控制模块,所述第二控制模块包括第二比较模块和开关模块;所述第二比较模块的第一输入端与像素电路截止电压信号端电连接,所述第二比较模块的第二输入端与公共电压信号端电连接,所述第二比较模块的输出端与所述开关模块的输入端电连接;所述控制方法包括:
在所述显示面板上电后至数据写入阶段前的时间段,所述第二比较模块根据接收的公共电压信号和像素电路截止电压信号控制输出电位信号至所述开关模块,所述开关模块根据电位信号导通或关断。
6.根据权利要求5所述的控制方法,其特征在于,所述第二比较模块根据接收的公共电压信号和像素电路截止电压信号控制输出电位信号至所述开关模块,使所述开关模块根据电位信号导通或关断包括:
当所述第二比较模块根据接收的像素电路截止电压信号小于或等于所述公共电压信号时,所述第二比较模块输出第一电位信号至所述开关模块使所述开关模块关断;
当所述第二比较模块根据接收的像素电路截止电压信号大于所述公共电压信号时,所述第二比较模块输出第二电位信号至所述开关模块使所述开关模块导通。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110191881.XA CN112992092B (zh) | 2021-02-19 | 2021-02-19 | 一种驱动电路和驱动电路的控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110191881.XA CN112992092B (zh) | 2021-02-19 | 2021-02-19 | 一种驱动电路和驱动电路的控制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112992092A CN112992092A (zh) | 2021-06-18 |
CN112992092B true CN112992092B (zh) | 2022-10-14 |
Family
ID=76393615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110191881.XA Active CN112992092B (zh) | 2021-02-19 | 2021-02-19 | 一种驱动电路和驱动电路的控制方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112992092B (zh) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023272589A1 (zh) * | 2021-06-30 | 2023-01-05 | 京东方科技集团股份有限公司 | 用于驱动显示面板的方法 |
CN114241994A (zh) * | 2022-01-20 | 2022-03-25 | 集璞(上海)科技有限公司 | 像素驱动电路以及显示面板 |
CN114708840B (zh) * | 2022-03-31 | 2023-10-24 | 福州京东方光电科技有限公司 | 显示驱动方法、驱动电路及显示装置 |
CN114863856A (zh) * | 2022-04-25 | 2022-08-05 | 武汉天马微电子有限公司 | 显示面板的驱动方法、显示装置 |
CN115472125B (zh) | 2022-08-26 | 2024-02-27 | 惠科股份有限公司 | 显示面板的驱动电路和显示装置 |
CN115294923B (zh) | 2022-08-29 | 2023-11-21 | 惠科股份有限公司 | 稳压电路及显示面板 |
CN115731896B (zh) * | 2022-11-29 | 2023-11-17 | 惠科股份有限公司 | 驱动电路的控制方法、驱动电路和显示装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107452334A (zh) * | 2017-08-30 | 2017-12-08 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板及其驱动方法、显示装置 |
CN207425322U (zh) * | 2017-08-30 | 2018-05-29 | 京东方科技集团股份有限公司 | 像素电路、显示基板及显示装置 |
CN108389558A (zh) * | 2018-03-23 | 2018-08-10 | 京东方科技集团股份有限公司 | 电压施加电路、显示装置及施加公共电压信号的方法 |
CN111681624A (zh) * | 2020-06-19 | 2020-09-18 | 武汉华星光电技术有限公司 | 显示面板及栅极驱动电路驱动方法、显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100582903C (zh) * | 2007-05-11 | 2010-01-20 | 群康科技(深圳)有限公司 | 液晶显示装置及其驱动电路与驱动方法 |
CN102708795B (zh) * | 2012-02-29 | 2014-11-12 | 京东方科技集团股份有限公司 | 阵列基板行驱动单元、阵列基板行驱动电路以及显示装置 |
CN104318888B (zh) * | 2014-11-06 | 2017-09-15 | 京东方科技集团股份有限公司 | 阵列基板栅极驱动单元、方法、电路和显示装置 |
CN209000516U (zh) * | 2018-11-23 | 2019-06-18 | 昆山龙腾光电有限公司 | 显示装置 |
CN109493781B (zh) * | 2018-12-04 | 2020-11-06 | 惠科股份有限公司 | 驱动装置以及显示设备 |
CN110264971B (zh) * | 2019-06-26 | 2022-01-04 | 京东方科技集团股份有限公司 | 防闪屏电路及方法、驱动电路、显示装置 |
-
2021
- 2021-02-19 CN CN202110191881.XA patent/CN112992092B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107452334A (zh) * | 2017-08-30 | 2017-12-08 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示基板及其驱动方法、显示装置 |
CN207425322U (zh) * | 2017-08-30 | 2018-05-29 | 京东方科技集团股份有限公司 | 像素电路、显示基板及显示装置 |
CN108389558A (zh) * | 2018-03-23 | 2018-08-10 | 京东方科技集团股份有限公司 | 电压施加电路、显示装置及施加公共电压信号的方法 |
CN111681624A (zh) * | 2020-06-19 | 2020-09-18 | 武汉华星光电技术有限公司 | 显示面板及栅极驱动电路驱动方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112992092A (zh) | 2021-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112992092B (zh) | 一种驱动电路和驱动电路的控制方法 | |
KR102246726B1 (ko) | 시프트 레지스터 유닛, 게이트 구동 회로, 디스플레이 디바이스 및 구동 방법 | |
US10741139B2 (en) | Goa circuit | |
JP4154611B2 (ja) | シフトレジスタ及び液晶表示装置 | |
CN106297689B (zh) | 驱动显示面板的方法、执行该方法的显示设备及驱动设备 | |
CN108154901B (zh) | 移位寄存器、包括其的图像显示器及其驱动方法 | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
TW201525963A (zh) | 顯示裝置及其閘極移位暫存器的初始化方法 | |
US10796780B2 (en) | Shift register unit and driving method thereof, gate driving circuit and display apparatus | |
CN110264971B (zh) | 防闪屏电路及方法、驱动电路、显示装置 | |
US11062654B2 (en) | Shift register unit, gate driving circuit, display device and driving method | |
JP5538765B2 (ja) | 液晶表示装置 | |
KR20080011896A (ko) | 게이트 온 전압 발생회로와 게이트 오프 전압 발생회로 및이들을 갖는 액정표시장치 | |
JP5044876B2 (ja) | 液晶表示装置の駆動方法および液晶表示装置 | |
US11308859B2 (en) | Shift register circuit and method of driving the same, gate driver circuit, array substrate and display device | |
US20120038614A1 (en) | Display device and driving device | |
CN106033660B (zh) | 半导体装置及电子装置 | |
JP3844668B2 (ja) | 液晶表示装置の駆動方法及び駆動回路 | |
JP2009181612A (ja) | シフトレジスタ回路及び液晶表示装置 | |
CN214175660U (zh) | 液晶显示装置 | |
CN113990265B (zh) | 驱动方法及其驱动电路 | |
JP2002099256A (ja) | 平面表示装置 | |
JP2011203742A (ja) | 有機エレクトロルミネッセント素子およびその製造方法 | |
WO2013002191A1 (ja) | 保持回路、表示駆動回路、表示パネル、および表示装置 | |
KR101243439B1 (ko) | 액정표시소자 및 그의 구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |